CN112951298A - 降低稳定阈值电压(vt)读取干扰降级的系统方法 - Google Patents

降低稳定阈值电压(vt)读取干扰降级的系统方法 Download PDF

Info

Publication number
CN112951298A
CN112951298A CN202011007418.7A CN202011007418A CN112951298A CN 112951298 A CN112951298 A CN 112951298A CN 202011007418 A CN202011007418 A CN 202011007418A CN 112951298 A CN112951298 A CN 112951298A
Authority
CN
China
Prior art keywords
memory
state
storage medium
controller
host
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011007418.7A
Other languages
English (en)
Inventor
斯里兰·纳塔拉詹
香卡·纳塔拉詹
张屹华
H·K·沙
R·S·舍诺伊
A·S·阿特雷亚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN112951298A publication Critical patent/CN112951298A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3431Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0688Non-volatile semiconductor memory arrays
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • G11C16/28Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • G11C16/3427Circuits or methods to prevent or reduce disturbance of the state of a memory cell when neighbouring cells are read or written
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/564Miscellaneous aspects
    • G11C2211/5644Multilevel memory comprising counting devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

一种非易失性(NV)存储器装置包括NV存储介质和用于控制对NV存储介质的访问的存储控制器。响应于主机读取请求,存储控制器能确定NV存储介质是否处于稳定Vt(阈值电压)状态。如果NV存储介质处于稳定Vt状态,则存储控制器能在服务主机读取请求之前执行重置读取操作。重置读取是不产生要发送回到主机的数据的读取操作。重置读取操作是一种虚拟读取,其使NV存储介质进入瞬变Vt状态,这具有较低的读取干扰风险。

Description

降低稳定阈值电压(VT)读取干扰降级的系统方法
技术领域
描述一般涉及非易失性存储器系统,并且更特别地,描述涉及降低非易失性存储器系统中的读取干扰。
背景技术
某些非易失性存储器装置容易受到热电子读取干扰的影响。热电子读取干扰指的是存储器的块或字线的一部分中的数据值的意外改变,这部分不是读取命令的目标,但是被充电以服务读取请求。特别容易受到这样的读取干扰影响的非易失性存储器装置的示例是三维(3D)NAND(与非)装置。
在一些装置中,当在NAND通道(channel)处于稳定Vt(电压阈值)状态时执行读取时,由于读取干扰引起的降级(degradation)更严重。如果当通道处于稳定Vt状态时执行读取,则错误的数量可能增加,导致不可纠正的错误。稳定Vt状态指的是在通道处于热平衡时的状况。当处于热平衡时,对于电荷载流子迁移(charge carrier mobility)要求更多的能量输入,这增加了在所选择的字线上对未选择的位单元造成不希望的效应的可能性。
稳定Vt读取干扰通常会影响随机读取而不是顺序读取的存储装置。读取场景可能是要读取页,然后延迟,并且然后访问同一页。对页的引用可以是由选择栅极控制的字线的一部分,其中页可以是子块。从而,大约10K或20K访问的特定字线的读取访问重复可能引起块的另一子块上的读取干扰。
有某些硬件解决方案来减轻来自稳定Vt读取的干扰降级。硬件解决方案能包括:将余量(margin)构建到装置的读取操作中,应用硬件控制来降低稳定Vt操作的效应,或者提供装置的其它硬件修改来控制存储器装置的稳定Vt特性。将理解,这样的硬件控制不倾向于很好地缩放。硬件实现倾向于增加装置的成本,并增大控制电路的占地面积。
附图说明
以下描述包括对图的讨论,这些图具有通过实现示例的方式给出的图示。应该通过示例而非限制的方式来理解附图。如本文中所使用的,对一个或多个示例的引用要被理解为描述包括在本发明的至少一个实现中的特定特征、结构或特性。本文中出现的诸如“在一个示例中”或“在备选示例中”的短语提供了本发明的实现的示例,并且不一定全都指同一实现。然而,它们也不一定相互排斥。
图1是系统的示例的框图,该系统服务从瞬变阈值电压状态的读取。
图2是过渡(transition)到瞬变阈值电压状态以服务主机读取请求的示例的状态图。
图3是用于过渡到瞬变阈值电压状态以服务主机读取命令的过程的示例的流程图。
图4是用于在电力循环(power cycle)之后过渡到瞬变阈值电压状态的过程的示例的流程图。
图5是用于在运行时间(runtime)期间过渡到瞬变阈值电压状态的过程的示例的流程图。
图6是用于在低电力状态之后过渡到瞬变阈值电压状态的过程的示例的流程图。
图7是服务从瞬变阈值电压状态的读取的三维(3D)存储器的示例的框图。
图8A是具有固态驱动器(SSD)的硬件视图的系统的示例的框图,该固态驱动器带有具有虚拟连接器(dummy connector)的非易失性阵列。
图8B是具有固态驱动器(SSD)的系统的逻辑视图的示例的框图,该固态驱动器带有具有虚拟连接器的非易失性阵列。
图9是计算系统的示例的框图,其中能实现在半隔离的区域(semi-isolatedregion)中具有虚拟连接器的非易失性介质。
图10是移动装置的示例的框图,其中能实现在半隔离的区域中具有虚拟连接器的非易失性介质。
下面是对某些细节和实现的描述,所述描述包括对图的非限制性描述,它们可描绘一些或所有示例,以及其它潜在的实现。
具体实施方式
如本文中所述,一种非易失性(NV)存储器装置包括NV存储介质和控制对NV存储介质的访问的存储控制器。如果NV存储介质处于非激发状态(热平衡或稳定Vt(电压阈值)),则存储控制器能使NV存储介质在服务读取请求之前进入激发状态。在一个示例中,存储控制器执行虚拟读取或重置读取来将NV存储介质从热平衡改变到热非平衡状态,以在激发状态下服务下一个主机读取。确保从瞬变Vt状态而不是稳定Vt状态服务读取能降低读取压力。
可能有多种因素将会使NV介质进入稳定Vt状态,所述因素包括后续读取到一个块或多个块擦除操作之间的时间延迟。时间延迟指的是NV介质通道进入稳定Vt状态的后续读取之间足够长的时间延迟。对于不同的NV介质并且对于不同的过程,时间延迟将会有所不同。多块擦除操作指的是对NV介质块的擦除操作;一旦已经出现阈值数量的擦除操作,NV介质通道就将进入稳定Vt状态。对于不同的NV介质和不同的过程,阈值数量会有所不同。
在一个示例中,响应于主机读取请求,存储控制器能确定NV存储介质是否处于稳定Vt(阈值电压)状态。如果NV存储介质处于稳定Vt状态,则存储控制器能在服务主机读取请求之前执行重置读取操作。重置读取是不产生要发送回到主机的数据的读取操作。重置读取操作是一种虚拟读取,其使NV存储介质进入瞬变Vt状态,以便服务读取请求。
在一个示例中,由存储控制器管理从瞬变Vt状态的读取的操作能由存储控制器的固件控制。固件方法提供了一种系统解决方案,其能随NV介质缩放,并能适应不同的过程和介质。在一个示例中,存储控制器包括管理瞬变Vt状态的阈值信息。在一个示例中,阈值信息是可编程的,以允许可编程固件使存储控制器适应不同的介质。
存储控制器中的控件(control)能通过避免在处于稳定Vt状态时读取NV介质来减少或消除热电子读取干扰机制。这样的操作不仅能消除热电子读取干扰,而且能减少或消除由稳定Vt读取产生的二阶效应(second order effect),这为诸如固态驱动器(SSD)的NV介质装置提供更好的质量和可靠性。传统的读取干扰管理涉及将数据重新定位到新位置。然而,当移动大量数据(例如,对于一个QLC(四级单元(quad level cell))块大约1GB)时,重新定位数据涉及性能成本。
由于冷数据的重写,重新定位数据也能造成写入放大。写入放大指的是除了实际服务从主机接收的访问请求而执行的操作之外,还执行后台写入操作以擦除或传输数据的操作的增加。相比于数据重新定位的传统方法,在服务读取之前Vt状态到瞬变状态的过渡不涉及数据重新定位。
图1是系统的示例的框图,所述系统服务从瞬变阈值电压状态的读取。系统100包括耦合到NV装置120的主机110。主机110表示计算装置。主机110包括I/O(输入/输出)112,该I/O表示与NV装置120互连的硬件。NV装置120包括与I/O 112对应的I/O 122。I/O 122表示与主机110互连的硬件。
主机110提供操作NV装置120的硬件平台。主机110包括用于执行主机110的操作的一个或多个处理器114。处理器114执行主机操作系统(OS),该OS为NV装置120的操作提供软件平台。硬件平台提供硬件资源来与包括收发器硬件的NV装置120通过接口连接,以执行对装置的访问。软件平台包括执行其它软件元素的控制软件,诸如在OS下执行并创建访问NV装置120的请求的应用或其它代理。
I/O 112和I/O 122通过一个或多个信号线150互连。信号线150通常包括多个单独的线,并且能被认为是一个或多个总线以将主机110连接到NV装置120。主机110能通过信号线150向NV装置120发送主机读取命令。根据所提供的任何示例,响应于读取命令,NV装置120服务瞬变Vt状态之外(out of)的请求。
在一个示例中,主机110包括控制器116。控制器116表示存储器控制器或存储控制器。在一个示例中,控制器116与处理器114集成。在一个示例中,控制器116与处理器114分开。控制器116使主机110能够管理对NV装置120的访问。响应于由处理器114进行的请求访问NV装置120上的数据的主机操作,控制器116提供对NV装置120的访问。控制器116能表示主机110的硬件和固件元件,以能够实现与NV装置120的交互。
NV装置120包括控制器124,该控制器表示在存储装置侧的存储控制器,该存储器控制器与主机110的控制器116分开。主机110的控制器116表示主机系统的组件。控制器124表示其中结合了NV介质的存储装置或存储器装置的组件。控制器124接收从主机110发送的命令,并确定如何服务来自主机的命令或请求。控制器124响应于主机命令而执行访问(例如,读取或写入)NV介质130的操作。
NV介质130表示NV装置120的非易失性存储介质。在一个示例中,NV介质130包括三维(3D)NAND(与非)存储器单元。在一个示例中,NV介质130包括3D NOR存储器单元。在一个示例中,NV介质130包括3D交叉点存储器单元。
NV介质130包括组织为块132的位单元或存储器单元。存储器的块指的是针对访问操作联合充电或激活的NV介质130的一部分。在一个示例中,块132被细分为子块。在一个示例中,块指的是共享选择栅极线的位单元。在一个示例中,多个子块共享一个选择栅极(例如,公共选择栅极源极(SGS)或公共选择栅极漏极(SGD))连接器。
在一个示例中,块指的是擦除单位(erase unit)或NV介质130的单位大小,其一起被擦除并由控制器124监测写入的数量。在一个示例中,NV介质130包括单级单元(SLC)和多级单元(MLC)介质。例如,NV介质130能包括SLC和QLC(四级单元)或SLC和TLC(三级单元)位单元。块大小可能取决于介质类型而不同。
在一个示例中,控制器124是控制NV装置120的操作的ASIC(专用集成电路)。在一示例中,控制器124是NV装置120上的CPU(中央处理单元)核或处理器装置。在一个示例中,NV装置120表示SSD,并且控制器124控制集成到SSD中的多个NV介质管芯或NV介质芯片。在一个示例中,NV装置120表示模块或PCB(印刷电路板),其包括集成到它上的多个NV介质管芯或NV介质芯片,并且控制器124控制该模块的NV介质管芯。在一个示例中,控制器124用于执行管理NV装置120的固件。在一个示例中,控制器124执行用于管理NV装置120的固件,所述固件包括基于NV介质是否处于热平衡来控制读取命令的服务的固件。
在一个示例中,控制器124基于连续读取命令之间的延迟或空闲时间来管理Vt状态检测和读取命令服务。在一个示例中,控制器124监测一个或多个介质状态126。介质状态126表示存储器的一部分(诸如,块)的状态,并且能基于介质状态126来确定如何访问介质。例如,如果介质状态126指示目标块处于稳定状态,则控制器124能在访问目标块之前首先发布虚拟读取。
在一个示例中,NV装置120包括一个或多个定时器142,用于留意(keep track of)在一个或多个状态下已经过去的时间量,以确定NV介质130是否处于稳定Vt状态。在一个示例中,定时器142能被包括在控制器124内。在一个示例中,定时器142在控制器124外部并且是控制器可访问的。
在一个示例中,控制器124基于自上次读取以来的操作数量(诸如,擦除操作的数量)或自上次读取命令以来每单位时间的操作数量来管理Vt状态检测和读取命令服务。在一个示例中,NV装置120包括一个或多个计数器144,用于留意计数,以确定NV介质130是否处于稳定Vt状态。在一个示例中,计数器142能被包括在控制器124内。在一个示例中,计数器144在控制器124外部并且是控制器可访问的。
将理解,定时器或计数器能以类似的方式执行。在系统100中可能使用一个或多个计数器和一个或多个定时器。系统100可能包括以不同方式跟踪Vt状态的定时器和计数器。预期客户端SSD工作负载要处置电力循环(无论是安全关机还是不安全关机)、非操作性的NVMe(扩展的非易失性介质接口)电力状态(诸如,PS3(电力状态3)和PS4(电力状态4),这两者都是较低电力状态)以及可操作的NVMe电力状态(诸如,PS0、PS1和PS2)。
在一个示例中,控制器124基于Vt状态如下管理稳定Vt状态检测和读取服务。当NV介质130不处于Vt稳定状态时,控制器124能通过简单地访问寻址空间来正常服务读取命令。当NV介质130处于Vt稳定状态时,控制器124在服务读取命令之前执行虚拟读取,以在服务读取之前将介质过渡到瞬变状态。虚拟读取能被称为重置读取,因为非功能性的读取操作以将NV介质过渡到瞬变状态。重置读取是非功能性的,因为该读取操作被执行但数据将不被返回到主机。
对于断电或关机状态,NV装置120不能知道在断电状态下花费了多少时间。在一个示例中,当从电力循环恢复时,控制器124声明所有块都处于稳定Vt状态,无论是安全关机还是不安全关机。将所有块都检测为处于稳定Vt状态移除了对确定电力循环持续多长时间的需要。
对于操作运行时间或通电状态(例如,诸如PS0、PS1、PS2的操作性状态),在一个示例中,控制器124跟踪对正被监测的每个块132的连续读取之间的时间延迟。例如,控制器124能将定时器142用于一个或多个块132。在一个示例中,每块有一定时器。在一个示例中,存在比块更少的定时器,并且启发式算法(heuristics algorithm)确定要监测的块。在一个示例中,如果延迟超过时间阈值Ts(稳定时间阈值),则检测到块处于稳定Vt状态。
在一个示例中,对于运行时间或通电状态,控制器124跟踪每块的擦除操作的数量。例如,控制器124能将计数器144用于一个或多个块132。在一个示例中,每块有一计数器。在一个示例中,存在比块更少的计数器,并且启发式算法确定要监测的块。在一个示例中,如果擦除的数量超过阈值Ne(擦除阈值的数量),则检测到所有块都处于稳定Vt状态。
对于非操作性的通电状态(例如,诸如PS3、PS4的非操作性的状态),在一个示例中,控制器124将定时器124维持为始终开启(always-on)的电力域中的实时时钟(RTC)计数器,其具有测量在非操作性的状态下花费的时间的能力。将理解,对于电力管理,某些组件处于在低电力状态期间被选通(gate)或切断的电力域中,而其它组件保持在其中继续以低电力状态施加电力的域中。在操作的低电力状态下的选通组件不同于其中对所有域都中断电力的电力循环状态。对于不同的节能状态,可能存在不同的域,导致不同的电力状态,这取决于哪些域保持被供电。
当控制器124在NV装置120处于非操作性的电力状态时接收到读取命令时,控制器124将装置从非操作性的状态过渡到操作性的电力状态以服务该命令。将理解,在过渡电力状态时存在固有的延迟。控制器124包括延迟信息,以标识各种电力状态之间的过渡时间。在一个示例中,当检测到稳定Vt状态时,控制器124利用延迟信息来计算针对阈值Ts的比较。在一个示例中,延迟信息被添加到所有块的时间。
图2是过渡到瞬变阈值电压状态以服务主机读取请求的示例的状态图。图200表示描述对于NV装置(诸如,系统100的NV装置120)的通道Vt状态的触发条件的功能状态图。图200图示了能避免在稳定Vt状态下执行主机读取的系统减轻策略的操作。
根据图200的示例,NV介质(诸如,3D NAND)的通道阈值电压能处于两种不同状态(标记为“稳定Vt”的状态210或标记为“瞬变Vt”的状态220)之一。状态210指的是热平衡状态,其特征在于作为导体的空穴的存在。状态220指的是热非平衡状态,其中电子载流子更丰富,减少了空穴的存在。
主机读取212表示从状态210的主机读取。主机读取222表示从状态220的主机读取。当读取数量超过阈值时,主机读取212和主机读取222两者都容易受到读取干扰的影响。然而,相对于状态220,不可纠正的错误的数量能增加从稳定Vt状态210的主机读取212。从而,用具有高错误的读取干扰标记主机读取212。用具有较低错误的读取干扰标记主机读取222。
在正常操作期间,通道Vt状态能在状态210和状态220之间切换。在正常操作中,读取将通道Vt状态从状态210过渡到状态220,如由过渡230所示。如由过渡240所示,时间延迟或擦除操作的数量将通道Vt状态从状态220过渡到状态210。在一个示例中,控制器能监测非易失性通道的状态,并且在服务读取请求之前从状态210过渡到状态220。从而,过渡230也被示出为基于虚拟读取。使用虚拟读取来控制到瞬变Vt状态220的过渡允许系统对读取干扰效应具有一些控制。
过渡240图示了Vt状态从激发状态到非激发状态的自然操作。过渡230能由虚拟读取引起,以实现从非激发状态到激发状态的改变。在一个示例中,虚拟读取能通过使用自动重置读取(ARR)来完成。ARR可以是NV装置的一特征,以执行虚拟读取操作。在一个示例中,在NAND装置中,用于通过ARR执行虚拟读取的成本大约为每NAND块28us(微秒)。在一个示例中,在NAND装置中,对于所有NAND块或整个SSD,用于通过ARR执行虚拟读取的成本大约为13ms(毫秒)。无论对于虚拟读取操作的延迟成本是多少,在一个示例中,控制器都能在所有块上的虚拟读取对每块基础上的虚拟读取的部署之间进行选择,以避免显著的服务质量(QOS)损失。
图3是用于过渡到瞬变阈值电压状态以服务主机读取命令的过程的示例的流程图。过程300图示了能由NV装置的控制器(诸如,图1的控制器124)执行的过程的示例。根据过程300,控制器能执行从瞬变Vt状态的命令服务。
在302,主机向NV装置发布读取命令。在一个示例中,在304,NV装置的控制器确定读取命令目标是否具有稳定Vt状态。读取命令的目标能指的是针对Vt状态跟踪的存储器的块或子块或者其它部分。如果要读取的寻址空间在特定块内,则控制器能检查该块以确定用于读取的目标空间是否具有稳定Vt状态。
如果存在稳定Vt状态,则在306“是”分支,在一个示例中,在308,控制器在服务主机读取命令之前执行自动重置读取(ARR)或其它虚拟读取。然后,在310,NV装置能服务主机读取命令。在一个示例中,如果不存在稳定Vt状态,则在306“否”分支,不需要执行虚拟读取,并且在310,NV装置能服务主机读取命令。
在一个示例中,在服务主机读取命令之后,在312,控制器能重置稳定Vt检测机制。在一个示例中,稳定Vt检测能包括定时器,以确定装置已经处于低电力状态多长时间。在一个示例中,稳定Vt检测能包括定时器,以确定自上次读取命令以来已经有多长时间。在一个示例中,稳定Vt检测能包括计数器,以对执行的擦除的数量计数。
随后的图4、5和6描述了更具体的稳定Vt检测和减轻解决方案情况。各图描述了其中可能接收到客户端工作负载(诸如,客户端SSD工作负载)的情况。工作负载指的是来自主机的请求或命令,其能包括读取命令或读取请求。
图4是用于在电力循环之后过渡到瞬变阈值电压状态的过程的示例的流程图。过程400图示了能由NV装置的控制器(诸如,图1的控制器124)执行的过程的示例。根据过程400,控制器能执行从电力循环状态的读取命令服务。服务从电力循环状态的命令指的是服务启动(boot up)或通电序列之后的命令。
NV装置从电力循环恢复。在402,电力循环可以是短的电力循环(诸如,重置)或延长的电力循环,其中电力被断开了延长的时间。在一个示例中,在404,控制器对所有块执行自动重置读取(ARR)或其它虚拟读取。控制器能将电力循环事件视为预期使所有模块置于稳定Vt状态的事件,并且从而,在服务主机读取命令之前,所有模块都应该被重置。
在一个示例中,在406,控制器能针对所有块重置稳定Vt定时器。Vt定时器能用于跟踪低功耗状态下的时间量,并且当所有块都已经被重置时,定时器不需要有值。在一个示例中,在408,控制器能重置En(擦除数量)计数器。擦除计数或En能在所有块都已经被重置后被重置。在重置任何适用的计数器或定时器之后,在410,控制器能开始接收和服务主机命令。
图5是用于在运行时间期间过渡到瞬变阈值电压状态的过程的示例的流程图。过程500图示了能由NV装置的控制器(诸如,图1的控制器124)执行的过程的示例。根据过程500,控制器能执行运行时间期间的命令服务。过程500图示了基于定时器监测稳定Vt状态的分支,以及基于擦除计数监测稳定Vt状态的另一分支。
在510,主机向NV装置发布读取命令。在一个示例中,控制器仅监测定时器。在一个示例中,控制器仅监测擦除计数。在一个示例中,控制器利用这两者,并且在服务读取命令之前这两个条件都应该被满足。
在520,当控制器通过定时器或基于时间的阈值来监测稳定Vt状态时,NV装置的控制器能确定是否已经达到稳定Vt定时器阈值(Ts)。Vt定时器的检查能用于确定自上次读取以来的时间或时间量是否已经达到阈值Ts。如果Vt定时器已经达到或超过该阈值,则在522“是”分支,在一个示例中,在524,控制器在服务主机读取命令之前执行自动重置读取(ARR)或其它虚拟读取。仅需要对命令中正在寻址的块或目标块的数据的块执行ARR。
对于自上次读取以来的时间的运行时间确定可能是最常见的场景,其中控制器将检测稳定Vt状态并将NV介质过渡到瞬变状态。定时器能针对通道中基于空穴的载流子指示预期饱和点。将理解,这样的检查能按块执行,并且将只要求对目标块的重置读取。将重置读取限制于目标块预期对命令的服务具有低时延影响。在执行重置读取之后,在542,控制器能服务主机读取命令,并且在544,对目标块重置稳定Vt定时器。
当控制器通过擦除计数或擦除操作的阈值数量来监测稳定Vt状态时,在530,NV装置的控制器能确定擦除操作的总数(EN或擦除数量)是否已经达到阈值(Ne或擦除的数量)。擦除数量的检查能对照将最终引起读取干扰效应的擦除的阈值数量进行检查。将理解,阈值能从装置到装置变化。
如果EN已经达到或超过该阈值,则在532“是”分支,在一个示例中,在534,控制器在服务主机读取命令之前执行自动重置读取(ARR)或其它虚拟读取。通过擦除,将对所有数据块执行ARR,因为擦除能稳定整个NV装置的Vt。如同运行时间定时器监测一样,对所有块执行ARR与仅对单个块执行ARR形成对比。将理解到,对所有块执行ARR的时延影响将能高于仅对单个块的时延影响。
在一个示例中,在基于擦除数量监测执行重置读取之后,在536,控制器能重置一个或多个EN计数器。在一个示例中,在538,控制器还重置稳定Vt计数器。将理解,如果已经对所有块执行了重置,则对于那些块的稳定Vt计数器能被重置。从而,由于稳定Vt计数器阈值而引起的稳定Vt状态将不会引起擦除数量的重置,但是基于擦除数量的重置能引起稳定Vt计数器的重置。在执行重置读取和计数器/定时器重置之后,在542,控制器能服务主机读取命令,并且在544,对目标块重置稳定Vt定时器。
在一个示例中,如果Vt定时器尚未达到或超过Ts阈值,则在522“否”分支,或者如果EN尚未达到或超过Ne阈值,则在532“否”分支,在一个示例中,在542,控制器将服务主机读取命令。在其中执行Vt定时器监测和擦除数量监测两者的情况下,在一个示例中,在540,控制器可选地确保定时器支路和擦除计数支路两者都尚未达到它们相应的阈值。如果一个阈值尚未达到,但另一个阈值已经达到,则系统仍将在服务读取请求之前执行对应的重置。从而,在一个示例中,达到任一阈值都将引起控制器执行重置读取。
图6是用于在低电力状态之后过渡到瞬变阈值电压状态的过程的示例的流程图。过程600图示了能由NV装置的控制器(诸如,图1的控制器124)执行的过程的示例。根据过程600,控制器能在从低电力状态过渡之后执行读取命令服务。
在602,NV装置从非操作性的电力状态恢复操作。非操作性的电力状态不同于断电状态,在断电状态下,对整个NV装置中断电力。在非操作性的电力状态下,用于访问NV介质的一个或多个功能性的组件未供电,而一个或多个其它组件保持供电。
在604,主机向NV装置发布读取命令。在一个示例中,响应于读取命令,NV装置从低电力状态恢复。从而,在一个示例中,从低电力恢复可能跟随读取命令的发布。
在一个示例中,在606,NV装置的控制器确定稳定Vt定时器是否已经达到或超过阈值(Ts)。阈值Ts指的是低电力下的阈值时间量。在一个示例中,出于从低电力恢复的目的,NV装置将已经具有与加电(power up)有关的定时器,并且控制器能监测加电定时器。用这样的方法,控制器将只需要读取所请求的块。
在一个示例中,相同的一个或多个定时器可能跟踪自前一次读取以来的时间或低电力状态下的时间。在一个示例中,自上次读取以来的运行时间的阈值和低电力状态的阈值可以是相同的阈值。在一个示例中,存储控制器能基于从低电力状态过渡到操作状态的预期时间量来增加用于低电力状态监测的时间。
如果Vt定时器已经达到或超过阈值,则608“是”分支,在一个示例中,在610,控制器在服务主机读取命令之前,对作为读取命令目标的数据块执行自动重置读取(ARR)或其它虚拟读取。然后,在612,NV装置能服务主机读取命令。
在一个示例中,如果Vt定时器尚未达到或超过阈值,则在608“否”分支,不需要执行虚拟读取,并且在612,NV装置能服务主机读取命令。在一个示例中,在服务主机读取命令之后,在614,控制器能对目标块重置稳定Vt定时器。
将理解,虽然图4、图5和图6被图示为彼此分开,但是在一个示例中,控制器实现三个过程的任何组合来监测和减轻Vt稳定状态。从而,控制器可能执行如所描述的断电监测、运行时间监测和低电力状态监测的任何组合。
图7是服务从瞬变阈值电压状态的读取的三维(3D)存储器的示例的框图。系统700表示包括3D存储器的计算装置。主机710表示执行操作以控制系统700的功能的硬件平台。主机710包括处理器712,该处理器是执行主机的操作的主机处理器。在一个示例中,处理器712是单核处理器。在一个示例中,处理器712是多核处理器装置。处理器712可以是执行系统700的软件平台或主机操作系统的通用处理器。在一个示例中,处理器712是专用处理器、图形处理器、外围处理器或主机710上的其它控制器或处理单元。处理器712执行多个代理或软件程序(未具体示出)。这些代理可以是独立的程序和/或线程、进程、软件模块或要由处理器712对其进行操作的其它代码和数据。
在由处理器712执行操作期间,由处理器执行的代理能请求未存储在主机710处(例如,在高速缓存或主存储器中)的数据和/或代码,并且因此应该从存储器720获得。存储控制器714生成并处理对存储器720的存储器访问命令,以执行存储器访问。存储控制器714表示管理对存储器720的访问的电路或逻辑或处理器。在一个示例中,存储控制器714是主机710的一部分。在一个示例中,存储控制器714是处理器712的一部分。在一个示例中,存储控制器714被集成在具有处理器712的公共衬底上。在一个示例中,存储控制器714将芯片与处理器712分开,并且能集成在具有处理器712的多芯片封装(MCP)中。
存储器720包括控制器740,该控制器表示存储器或存储装置处的控制器,以用于处理和服务来自存储控制器714的命令。在一个示例中,控制器740包括稳定Vt控件742,其使控制器740能够根据本文中的任何示例执行稳定Vt监测和减轻。在一个示例中,稳定Vt控件742使控制器740能够监测由于电力循环引起的Vt状态。在一个示例中,稳定Vt控件742使控制器740能够监测由于低电力状态引起的Vt状态。在一个示例中,稳定Vt控件742使控制器740能够监测由于自前一命令以来的时间量引起的Vt状态。在一个示例中,稳定Vt控件742使控制器740能够监测由于擦除操作的数量引起的Vt状态。
在一个示例中,稳定Vt控件742表示由控制器740执行的固件。在一个示例中,控制器740表示用于存储器装置的控制器。在一个示例中,控制器740表示用于存储器模块的控制器。存储器720包括3D阵列722。在一个示例中,3D阵列722包括NAND存储器块。在一个示例中,3D阵列722包括QLC NAND存储器块。
如图所示,位线(BL)与字线(WL)的层(tier)的平面相交。作为示例,每个字线WL[0:(N-1)]是一层。可能有P个位线(BL[0:(P-1)])。在一个示例中,3D阵列722也通过SGD[0:(M-1)]被分成子块,SGD[0:(M-1)]在一层内或字线平面内将每个字线分成单独的段。备选地,SGS能被细分以提供子块。在这样的配置中,尽管SGS被显示为适用于多个SGD线,但对单个SGD线可能有多个SGS线。SRC表示公共源。
通道750表示3D阵列的竖直通道。通道指的是能通过通道连接器充电的位单元的竖直堆叠。在一个示例中,通道耦合到位线。将理解,在通道的稳定Vt状态中可能存在空间依赖性。例如,在通道的不同端,通道中电荷载流子的流动可能不同。从而,具有特定字线的块可能比其它块显示更差的降级。控制器740减轻由于通道中稳定Vt引起的读取干扰的操作能通过减轻字线中最敏感字线的操作和阈值来设置。
每个标记(WL[0]、WL[1]、SGD[0]等等)指示由解码逻辑724的控制逻辑提供的选择信号,或者由感测/输出逻辑726的控制逻辑提供的选择信号。在一个示例中,解码逻辑724包括选择逻辑,以选择所图示的信号线中的每个。在一个示例中,感测/输出逻辑726能够实现3D阵列722的位单元的内容的感测,以用于读取操作或将值写回到阵列。输出能针对将数据发送回到主机710的读取操作。写入操作将包括写入缓冲器以将值应用于阵列。
将理解,3D阵列722中的信号线是从驱动器向各种元件或组件提供电荷的导线或迹线或其它导体。驱动器电路解码逻辑724提供电荷以将每个信号线充电到用于期望操作的期望电压。每个信号线能具有与某些操作相关联的关联电压水平(voltage level)。例如,每个字线能具有选择电压和取消选择电压,以分别指示针对操作选择的字线和针对操作未选择的字线。
在3D阵列722中,将理解,字线的长度可很长。在一个示例中,字线的层数大约是数十或数打的字线(例如,N=28、32、36、70或更多)。在一个示例中,子块的数量大约是数个或数十(例如,M=8、76或更多)。通常,3D阵列722中的位线数量将大约是数百到数千(例如,P=2K)。从而,在一个示例中,与字线的长度相比,每个位线相对较短。
图8A是具有固态驱动器(SSD)的硬件视图的系统的示例的框图,该固态驱动器带有具有虚拟连接器的非易失性阵列。系统802表示非易失性存储系统的组件,其监测并减轻由稳定Vt状态引起的读取干扰的效应。系统802能提供根据图1的系统100的系统的示例。系统802包括与主机810耦合的SSD 820。SSD 820表示根据本文中任何描述的NV装置。
主机810表示连接到SSD 820的主机硬件平台。主机810包括作为主机处理器的CPU(中央处理单元)812或其它处理器。CPU 812表示生成访问存储在SSD 820上的数据的请求以读取数据或将数据写入到存储装置的任何主机处理器。这样的处理器能包括单个或多核处理器、用于计算装置的主处理器、图形处理器、外围处理器或者补充或辅助处理器或组合。CPU 812能执行主机OS和其它应用以引起系统802的操作。
主机810包括芯片集814,该芯片集表示能包括在CPU 812和SSD 820之间的连接中的硬件组件。例如,芯片集814能包括互连电路和逻辑,以能够实现对SSD 820的访问。从而,主机平台810能包括硬件平台驱动互连,以将SSD 820耦合到主机810。主机810包括与SSD互连的硬件。同样,SSD 820包括与主机810互连的对应硬件。
主机810包括控制器816,该控制器表示主机侧上的存储控制器或存储器控制器,以控制对SSD 820的访问。在一个示例中,控制器816被包括在芯片集814中。在一个示例中,控制器816被包括在CPU 812中。控制器816能被称为NV存储器控制器,以使主机810能够将命令调度和组织到SSD 820以读取和写入数据。
SSD 820表示包括非易失性(NV)介质830以存储数据的固态驱动器或其它存储系统或模块。SSD 820包括HW(硬件)接口822,该接口表示与主机810通过接口连接的硬件组件。例如,HW接口822能与一个或多个总线通过接口连接,以实现诸如NVMe或PCIe的高速接口标准。
在一个示例中,SSD 820包括作为用于SSD 820的主存储装置的NV(非易失性)介质830。在一个示例中,NV介质830是或包括块可寻址存储器技术,诸如NAND(与非)或NOR(或非)。在一个示例中,NV介质830表示3D NAND存储装置。在一个示例中,NV介质830能包括基于存储器单元的电阻状态或存储器单元的相位来存储数据的非易失性、字节可寻址介质。例如,NV介质830可以是或包括三维交叉点(3DXP)存储器或基于硫族化物相变材料(例如,硫族化物玻璃)的存储阵列。在一个示例中,NV介质可以是或包括多阈值电平NAND闪速存储器、NOR闪速存储器、单电平或多电平相变存储器(PCM)或具有开关的相变存储器(PCMS)、电阻存储器、纳米线存储器、铁电晶体管随机存取存储器(FeTRAM)、结合了忆阻器技术的磁阻随机存取存储器(MRAM)存储器或自旋转移扭矩(STT)-MRAM、或上面任何存储器的组合、或其它存储器。
在一个示例中,NV介质830被实现为多个管芯,图示为N个管芯,管芯[0:(N-1)]。N可以是装置的任何数量,并且通常是二进制数。SSD 820包括控制器840,以控制对NV介质830的访问。控制器840表示SSD 820内的硬件和控制逻辑,以执行对介质的控制。控制器840在非易失性存储装置或模块内部,并且与主机810的控制器816分开。
NV介质830的NV管芯包括NV阵列832,该阵列是基于NV介质的存储单元阵列。在一个示例中,NV阵列832被组织为块。系统802图示了多个块834和836。在一个示例中,块在单个管芯内。在一个示例中,如虚线所示,跨多个管芯分割。
在一个示例中,控制器840包括监测NV介质830的状态的状态控件842,以在服务来自主机810的读取命令之前确定NV介质是否处于稳定Vt状态。Vt状态的监测能根据本文中的任何描述。
在一个示例中,控制器840包括一个或多个计数器或定时器844。控制器840使用计数器或定时器来监测Vt状态。根据本文中的任何描述,响应于检测到稳定Vt状态,控制器840在服务主机读取命令之前将NV介质830过渡到瞬变状态。
在一个示例中,控制器840按块执行监测和读取干扰减轻。控制器840能仅对选择的块执行重置读取操作。控制器840能对所有块执行重置读取操作。
图8B是具有固态驱动器(SSD)的系统的逻辑视图的示例的框图,该固态驱动器带有具有虚拟连接器的非易失性阵列。系统804提供了根据图8A的系统802的系统的一个示例。系统804图示了根据系统802的硬件平台的SSD和主机的逻辑层。系统804能表示系统802的示例的软件和固件组件,以及物理组件。在一个示例中,主机850提供了主机810的一个示例。在一个示例中,SSD 860提供了SSD 820的一个示例。
在一个示例中,主机850包括主机OS 852,该主机OS表示用于主机的软件平台或主机操作系统。主机OS 852能包括平台,应用、服务、代理和/或其它软件在该平台上执行,并且由处理器执行。文件系统(filesystem)854表示用于控制对NV介质的访问的控制逻辑。文件系统854能管理使用什么地址或存储器位置来存储什么数据。有众多已知的文件系统,并且文件系统854能实现已知的文件系统或其它专有系统。在一个示例中,文件系统854是主机OS 852的一部分。
存储驱动器856表示控制主机850的硬件的一个或多个系统级模块。在一个示例中,驱动器856包括软件应用,以控制到SSD 860的接口,并且从而控制SSD 860的硬件。存储驱动器856能提供主机和SSD之间的通信接口。
SSD 860的控制器870包括固件874,该固件表示控制器的控制软件/固件。在一个示例中,控制器870包括主机接口872,该主机接口表示到主机850的接口。在一个示例中,控制器870包括介质接口876,该介质接口表示到NV介质管芯862的接口。NV介质管芯862表示NV介质的特定示例,并且包括关联的NV阵列,其示例用NAND阵列864图示。NAND阵列864能被细分为块866或整个阵列的其它段或部分。
介质接口876表示在控制器870的硬件上执行的控件。将理解,控制器870包括与主机850通过接口连接的硬件,其能被认为是由主机接口软件/固件874控制。同样,将理解,控制器870包括与NAND管芯862通过接口连接的硬件。在一个示例中,用于主机接口872的代码可以是固件874的一部分。在一个示例中,用于介质接口876的代码可以是固件874的一部分。
在一个示例中,控制器870包括错误控件880,以处置被访问数据中的数据错误,以及在遵从信令(signaling)和通信接口连接(interfacing)方面的边角案例(cornercase)。错误控件880能包括用硬件或固件或者硬件和软件的组合的实现。
在一个示例中,控制器870包括瞬变Vt控件890。瞬变Vt控件890表示用于执行对NAND阵列864的Vt状态的监测的控制逻辑。瞬变Vt控件890还表示用于通过使NAND阵列864在服务读取请求之前过渡到瞬变Vt状态来执行读取干扰的减轻的控制逻辑。
图9是计算系统的示例的框图,其中能实现半隔离的区域中具有虚拟连接器的非易失性介质。系统900表示根据本文中任何示例的计算装置,并且可以是膝上型计算机、桌上型计算机、平板计算机、服务器、游戏或娱乐控制系统、嵌入式计算装置或其它电子装置。系统900提供了根据图1的系统100的系统的示例。
在一个示例中,系统900包括具有瞬变Vt控件990的控制器982。存储装置984可以是或包括诸如3D NAND阵列的NV阵列。瞬变Vt控件990表示用于执行对存储装置984的Vt状态的监测的控制逻辑。瞬变Vt控件990还表示用于通过使存储装置984在服务读取请求之前过渡到瞬变Vt状态来执行读取干扰的减轻的控制逻辑。
系统900包括处理器910,该处理器能包括任何类型的微处理器、中央处理单元(CPU)、图形处理单元(GPU)、处理核或其它处理硬件或组合,以为系统900提供指令的处理或执行。处理器910控制系统900的总体操作,并且可以是或者包括一个或多个可编程通用或专用微处理器、数字信号处理器(DSP)、可编程控制器、专用集成电路(ASIC)、可编程逻辑装置(PLD)或者此类装置的组合。
在一个示例中,系统900包括耦合到处理器910的接口912,该接口能表示用于需要较高带宽连接的系统组件(诸如,存储器子系统920或图形接口组件940)的较高速度接口或高吞吐量接口。接口912表示接口电路,其可以是独立组件或被集成到处理器管芯上。接口912能作为电路被集成到处理器管芯上,或者作为组件集成在片上系统上。在存在的情况下,图形接口940通过接口连接到图形组件,以用于向系统900的用户提供视觉显示。图形接口940可以是独立的组件,或者被集成到处理器管芯或片上系统上。在一个示例中,图形接口940能驱动向用户提供输出的高清晰度(HD)或超高清晰度(UHD)显示器。在一个示例中,显示器能包括触摸屏显示器。在一个示例中,图形接口940基于存储在存储器930中的数据或基于由处理器910执行的操作或两者来生成显示。
存储器子系统920表示系统900的主存储器,并且为要由处理器910执行的代码或要在执行例程中使用的数据值提供存储。存储器子系统920能包括一个或多个存储器装置930,诸如只读存储器(ROM)、闪速存储器、一个或多个种类的随机存取存储器(RAM)(诸如,DRAM、3DXP(三维交叉点))或其它存储器装置或此类装置的组合。除了其它事项外,存储器930还存储和托管(host)操作系统(OS)932,以为系统900中指令的执行提供软件平台。附加地,应用934能在来自存储器930的OS 932的软件平台上执行。应用934表示具有它们自己的操作性逻辑以执行一个或多个功能的执行的程序。过程936表示向OS 932或一个或多个应用934或组合提供辅助功能的代理或例程。OS 932、应用934和过程936提供软件逻辑来为系统900提供功能。在一个示例中,存储器子系统920包括存储器控制器922,该存储器控制器是生成命令并向存储器930发布命令的存储器控制器。将理解,存储器控制器922可能是处理器910的物理部分或者接口912的物理部分。例如,存储器控制器922可以是集成到具有处理器910的电路上(诸如,集成到处理器管芯或片上系统上)的集成存储器控制器。
虽然没有具体图示,但是将理解,系统900能在装置之间包括一个或多个总线或总线系统,诸如存储器总线、图形总线、接口总线或其它总线。总线或其它信号线能将组件通信地或电气地耦合在一起,或者既通信地又电气地耦合组件。总线能包括物理通信线、点对点连接、桥接器、适配器、控制器或其它电路或组合。总线能包括例如以下项中的一个或多个:系统总线、外围组件互连(PCI)总线、超传输或工业标准架构(ISA)总线、小计算机系统接口(SCSI)总线、通用串行总线(USB)或其它总线或者其组合。
在一个示例中,系统900包括接口914,该接口能耦合到接口912。与接口912相比,接口914可以是较低速度接口。在一个示例中,接口914表示接口电路,该接口电路能包括独立组件和集成电路。在一个示例中,多个用户接口组件或外围组件或两者耦合到接口914。网络接口950给系统900提供了通过一个或多个网络与远程装置(例如,服务器或其它计算装置)通信的能力。网络接口950能包括以太网适配器、无线互连组件、蜂窝网络互连组件、USB(通用串行总线)或其它基于有线或无线标准的接口或专有接口。网络接口950能与远程装置交换数据,这能包括发送存储在存储器中的数据,或者接收要存储在存储器中的数据。
在一个示例中,系统900包括一个或多个输入/输出(I/O)接口960。I/O接口960可包括一个或多个接口组件,用户通过接口组件与系统900进行交互(例如,音频、字母数字、触觉/触摸或其它接口连接(interfacing))。外围接口970可包括上面没有具体提到的任何硬件接口。外围一般指的是从属地连接到系统900的装置。从属连接是其中系统900提供软件平台或硬件平台或两者的连接,在软件平台或硬件平台或两者上执行操作,并且用户与其交互。
在一个示例中,系统900包括以非易失性方式存储数据的存储子系统980。在一个示例中,在某些系统实现中,存储子系统980的至少某些组件可与存储器子系统920的组件重叠。存储子系统980包括(一个或多个)存储装置984,该存储装置可以是或包括用于以非易失性方式存储大量数据的任何常规介质,诸如一个或多个基于磁的、固态的、3DXP或光的盘或组合。存储装置984将代码或指令和数据986保持在持久状态(即,尽管到系统900的电力中断,该值仍被保留)。尽管存储器930通常是向处理器910提供指令的执行或操作存储器,但是存储装置984一般能被认为是“存储器”。尽管存储装置984是非易失性的,但是存储器930可包括易失性存储器(即,如果到系统900的电力被中断,则数据的状态或值是不确定的)。在一个示例中,存储子系统980包括与存储装置984通过接口连接的控制器982。在一个示例中,控制器982是接口914或处理器910的物理部分,或者可包括处理器910和接口914两者中的电路或逻辑。
电源902向系统900的组件提供电力。更具体地说,电源902通常通过接口连接到系统900中的一个或多个电力供应904,以向系统900的组件提供电力。在一个示例中,电力供应904包括AC到DC(交流到直流)适配器,以插入到壁装电源插座中。此类AC电力可以是可再生能(例如,太阳能)电源902。在一个示例中,电源902包括DC电源,诸如外部AC到DC转换器。在一个示例中,电源902或电力供应904包括经由接近充电场进行充电的无线充电硬件。在一个示例中,电源902能包括内部电池或者燃料电池源。
图10是移动装置的示例的框图,其中能实现在半隔离的区域中具有虚拟连接器的非易失性介质。系统1000表示移动计算装置,诸如计算平板电脑、移动电话或智能电话、可穿戴计算装置或其它移动装置、或者嵌入式计算装置。将理解,通常示出了组件中的某些组件,并且在系统1000中没有示出这样的装置的所有组件。系统1000提供了根据图1的系统100的系统的示例。
在一个示例中,系统1000包括具有瞬变Vt控件1090的存储器1062。存储器1062可以是或包括诸如3D NAND阵列的NV阵列。瞬变Vt控件1090表示用于执行对存储器1062的存储装置的Vt状态进行监测的控制逻辑。瞬变Vt控件1090还表示用于通过使存储器1062在服务读取请求之前过渡到瞬变Vt状态来执行读取干扰的减轻的控制逻辑。
系统1000包含处理器1010,该处理器执行系统1000的初级处理操作。处理器1010能包括一个或多个物理装置,诸如微处理器、应用处理器、微控制器、可编程逻辑装置或其它处理部件。由处理器1010执行的处理操作包括操作平台或操作系统的执行,在所述操作平台或操作系统上执行应用和装置功能。处理操作包括与人类用户或其它装置的I/O(输入/输出)有关的操作、与电力管理有关的操作、与将系统1000连接到另一装置有关的操作或组合。处理操作还能包括与音频I/O、显示I/O或其它接口或组合有关的操作。处理器1010能执行存储在存储器中的数据。处理器1010能写入或编辑存储在存储器中的数据。
在一个示例中,系统1000包括一个或多个传感器1012。传感器1012表示嵌入式传感器或到外部传感器的接口,或组合。传感器1012使系统1000能够监测或检测其中实现了系统1000的环境或装置的一个或多个条件。传感器1012能包括环境传感器(诸如,温度传感器、运动检测器、光检测器、相机、化学传感器(例如,一氧化碳、二氧化碳或其它化学传感器))、压力传感器、加速度计、陀螺仪、医学或生理学传感器(例如,生物传感器、心率监测器或检测生理属性的其它传感器)或其它传感器或其组合。传感器1012还能包括用于生物统计系统的传感器,诸如指纹识别系统、面部检测或识别系统或者检测或识别用户特征的其它系统。传感器1012应该被广泛理解,并且不限于可能用系统1000实现的许多不同类型的传感器。在一个示例中,一个或多个传感器1012经由与处理器1010集成的前端电路耦合到处理器1010。在一个示例中,一个或多个传感器1012经由系统1000的另一组件耦合到处理器1010。
在一个示例中,系统1000包括音频子系统1020,该音频子系统表示与向计算装置提供音频功能相关联的硬件(例如,音频硬件和音频电路)和软件(例如,驱动器、编解码器)组件。音频功能可能包括扬声器或耳机(headphone)输出,以及麦克风输入。用于此类功能的装置能被集成到系统1000中或者连接到系统1000。在一个示例中,用户通过提供由处理器1010接收和处理的音频命令来与系统1000进行交互。
显示子系统1030表示硬件(例如,显示装置)和软件组件(例如,驱动器),它们提供用于呈现给用户的视觉显示。在一个示例中,显示器包括触觉组件或触摸屏元件,以便用户与计算装置进行交互。显示子系统1030包括显示接口1032,该显示接口包括用于向用户提供显示的特定屏幕或硬件装置。在一个示例中,显示接口1032包括与处理器1010(诸如,图形处理器)分开的逻辑,以执行与显示有关的至少一些处理。在一个示例中,显示子系统1030包括向用户提供输出和输入两者的触摸屏装置。在一个示例中,显示子系统1030包括向用户提供输出的高清晰度(HD)或超高清晰度(UHD)显示器。在一个示例中,显示子系统包括或驱动触摸屏显示器。在一个示例中,显示子系统1030基于存储在存储器中的数据或基于由处理器1010执行的操作或两者生成显示信息。
I/O控制器1040表示和与用户交互有关的硬件装置和软件组件。I/O控制器1040能操作以管理作为音频子系统1020或显示子系统1030或两者的一部分的硬件。附加地,I/O控制器1040图示了用于连接到系统1000的附加装置的连接点,通过该连接点用户可能与系统交互。例如,能附连到系统1000的装置可能包括麦克风装置、扬声器或立体声系统、视频系统或其它显示装置、键盘或小型键盘装置、按钮/开关或供特定应用使用的其它I/O装置,诸如读卡器或其它装置。
如上面所提到的,I/O控制器1040能与音频子系统1020和/或显示子系统1030或两者交互。例如,通过麦克风或其它音频装置的输入能为系统1000的一个或多个应用或功能提供输入或命令。附加地,作为显示输出的替代或附加,能提供音频输出。在另一个示例中,如果显示子系统包括触摸屏,则显示装置还充当输入装置,其能至少部分地由I/O控制器1040管理。在系统1000上还能存在附加按钮或开关以提供由I/O控制器1040管理的I/O功能。
在一个示例中,I/O控制器1040管理诸如加速度计、相机、光传感器或其它环境传感器、陀螺仪、全球定位系统(GPS)或能包括在系统1000或传感器1012中的其它硬件的装置。输入可以是直接用户交互的一部分,以及向系统提供环境输入以影响其操作(诸如,过滤噪声、针对亮度检测调整显示器、为相机应用闪光灯或其它特征)。
在一个示例中,系统1000包括电力管理1050,其管理电池电力使用、电池的充电以及与省电操作有关的特征。电力管理1050管理来自电源1052的电力,该电源向系统1000的组件提供电力。在一个示例中,电源1052包括AC到DC(交流到直流)适配器,以插入到壁装电源插座中。此类AC电力可以是可再生能(例如,太阳能、基于运动的电力)。在一个示例中,电源1052仅包括DC电力,其能由DC电源提供,诸如外部AC到DC转换器。在一个示例中,电源1052包括经由接近充电场进行充电的无线充电硬件。在一个示例中,电源1052能包括内部电池或者燃料电池源。
存储器子系统1060包括用于将信息存储在系统1000中的(一个或多个)存储器装置1062。存储器子系统1060能包括非易失性(在到存储器装置的电力被中断的情况下状态不改变)或易失性(在到存储器装置的电力被中断的情况下状态不确定)存储器装置或组合。存储器1060能存储应用数据、用户数据、音乐、照片、文档或其它数据,以及与系统1000的功能和应用的执行有关的系统数据(不管是长期的还是临时的)。在一个示例中,存储器子系统1060包括存储器控制器1064(其也可能被认为是系统1000的控件的一部分,并且可能潜在地被认为是处理器1010的一部分)。存储器控制器1064包括调度器,以生成并发布命令来控制对存储器装置1062的访问。
连接性(connectivity)1070包括硬件装置(例如,无线或有线连接器和通信硬件,或者有线和无线硬件的组合)和软件组件(例如,驱动器、协议栈),以使系统1000能够与外部装置通信。外部装置可能是单独的装置,诸如其它计算装置、无线接入点或基站,以及外围装置,诸如头戴式耳机(headset)、打印机或其它装置。在一个示例中,系统1000与外部装置交换数据以便存储在存储器中或显示在显示装置上。交换的数据能包括要存储在存储器中的数据,或者已经存储在存储器中的数据,以读取、写入或编辑数据。
连接性1070能包括多个不同类型的连接性。概括地说,系统1000被图示有蜂窝连接性1072和无线连接性1074。蜂窝连接性1072一般指的是由无线载波(carrier)提供的蜂窝网络连接性,诸如经由GSM(全球移动通信系统)或变型或衍生物、CDMA(码分多址)或变型或衍生物、TDM(时分复用)或变型或衍生物、LTE(长期演进-也称为“4G”)、5G或其它蜂窝服务标准提供的连接性。无线连接性1074指不是蜂窝的无线连接性,并且能包括个域网(诸如,蓝牙)、局域网(诸如,WiFi)或广域网(诸如,WiMax)或其它无线通信或组合。无线通信指的是通过使用通过非固体介质的已调制电磁辐射来传输数据。有线通信通过固体通信介质发生。
外围连接1080包括硬件接口和连接器,以及软件组件(例如驱动器、协议栈)以进行外围连接。将理解到,系统1000可能既是到其它计算装置的外围装置(“到”1082),又具有连接到它的外围装置(“从”1084)。出于诸如管理(例如,下载、上传、改变、同步)系统1000上内容的目的,系统1000通常具有“对接”连接器,以连接到其它计算装置。附加地,对接连接器能允许系统1000连接到某些外围装置,所述外围装置允许系统1000控制例如到视听或其它系统的内容输出。
除了专有对接连接器或其它专有连接硬件之外,系统1000能经由公共连接器或基于标准的连接器进行外围连接1080。公共类型能包括通用串行总线(USB)连接器(其能包括多个不同硬件接口中的任何硬件接口)、包括MiniDisplayPort(MDP)的DisplayPort、高清晰度多媒体接口(HDMI)、火线或其它类型。
通常,关于本文中的描述,在一个示例中,一种存储器装置包括:非易失性(NV)存储介质;以及存储控制器,所述存储控制器用于控制对所述NV存储介质的访问,所述存储控制器用于响应于主机读取请求而确定所述NV存储介质是否处于稳定Vt(阈值电压)状态,并且用于在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到发送所述主机读取请求的主机的读取操作。
在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定所述存储器装置是否正在从电力循环启动。在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定处于低电力状态的时间是否已经达到阈值时间。在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定自上次读取以来的时间是否已经达到阈值时间。在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定擦除操作的数量是否已经达到擦除操作的阈值数量。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要仅针对所选块执行所述重置读取操作。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要针对所有块执行所述重置读取操作。在一个示例中,所述NV存储介质包括三维(3D)NAND存储器。在一个示例中,所述3D NAND存储器包括四级单元(QLC)NAND存储器。
通常,关于本文中的描述,在一个示例中,一种系统包括:主机处理器,所述主机处理器用于发送主机读取请求;以及存储器装置,所述存储器装置包括:非易失性(NV)存储介质;以及存储控制器,所述存储控制器用于控制对所述NV存储介质的访问,所述存储控制器用于响应于主机读取请求而确定所述NV存储介质是否处于稳定Vt(阈值电压)状态,并且用于在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到主机处理器的读取操作。
在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定所述存储器装置是否正在从电力循环启动,或者处于低电力状态的时间是否已经达到阈值时间,或者自上次读取以来的时间是否已经达到阈值时间,或者擦除操作的数量是否已经达到擦除操作的阈值数量。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要仅针对所选块执行所述重置读取操作。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要针对所有块执行所述重置读取操作。在一个示例中,所述NV存储介质包括三维(3D)NAND存储器。在一个示例中,所述3D NAND存储器包括四级单元(QLC)NAND存储器。在一个示例中,该系统进一步包括以下项中的一个或多个:其中主机处理器包括耦合到存储器装置的多核处理器装置;显示器,所述显示器通信地耦合到主机处理器;网络接口,所述网络接口通信地耦合到主机处理器;或者电池,所述电池给系统供电。
通常,关于本文中的描述,在一个示例中,一种方法包括:响应于主机读取请求而确定非易失性(NV)存储介质是否处于稳定Vt(阈值电压)状态;并且在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到发送所述主机读取请求的主机的读取操作。
在一个示例中,确定所述NV存储介质是否处于所述稳定Vt状态包括确定所述存储器装置是否正在从电力循环启动,或者确定处于低电力状态的时间是否已经达到阈值时间,或者确定自上次读取以来的时间是否已经达到阈值时间,或者确定擦除操作的数量是否已经达到擦除操作的阈值数量。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括仅针对所选块执行所述重置读取操作。在一个示例中,所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括针对所有块执行所述重置读取操作。
如本文中所图示的流程图提供了各种过程动作的序列的示例。流程图能指示要由软件或固件例程执行的操作,以及物理操作。流程图能图示有限状态机(FSM)的状态的实现的示例,有限状态机能用硬件和/或软件实现。尽管以特定顺序或次序示出,但除非另有规定,否则能修改动作的次序。从而,所图示的图应该仅被理解为示例,并且该过程能以不同的次序执行,并且一些动作能并行执行。此外,一个或多个动作能被省略;从而,并不是所有的实现都会执行所有的动作。
就本文中描述的各种操作或功能而言,它们能被描述或定义为软件代码、指令、配置和/或数据。内容可以是直接可执行的(“对象”或“可执行的”形式)、源代码或差分代码(“Δ(delta)”或“补丁(patch)”代码)。本文中所描述的软件内容能经由其上存储有内容的制品(article of manufacture)提供,或经由操作通信接口以经由通信接口发送数据的方法提供。机器可读存储介质能使机器执行所描述的功能或操作,并且包括以由机器(例如,计算装置、电子系统等)可访问形式存储信息的任何机构(mechanism),诸如可记录/不可记录介质(例如,只读存储器(ROM)、随机存取存储器(RAM)、磁盘存储介质、光存储介质、闪速存储器装置等)。通信接口包括与硬连线、无线、光等介质中的任何介质通过接口连接以与另一装置通信的任何机构(诸如,存储器总线接口、处理器总线接口、因特网连接、盘控制器等)。能通过提供配置参数和/或发送信号来准备通信接口以提供描述软件内容的数据信号而配置通信接口。能经由发送到通信接口的一个或多个命令或信号访问该通信接口。
本文中描述的各种组件可以是用于执行所描述的操作或功能的部件。本文中描述的每个组件包括软件、硬件或这些的组合。组件能被实现为软件模块、硬件模块、专用硬件(例如,专用硬件、专用集成电路(ASIC)、数字信号处理器(DSP)等)、嵌入式控制器、硬连线电路系统等。
除了本文中所描述的之外,还能对本发明的实现和所公开的内容进行各种修改而不脱离它们的范围。因此,本文中的图示和示例应该以说明性的而非约束性的意义来解释。本发明的范围应该仅参考接下来的权利要求书来衡量。

Claims (24)

1.一种存储器装置,包括:
非易失性(NV)存储介质;以及
存储控制器,所述存储控制器用于控制对所述NV存储介质的访问,所述存储控制器用于响应于主机读取请求而确定所述NV存储介质是否处于稳定Vt(阈值电压)状态,并且用于在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到发送所述主机读取请求的主机的读取操作。
2.如权利要求1所述的存储器装置,其中确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定所述存储器装置是否正在从电力循环启动。
3.如权利要求1所述的存储器装置,其中确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定处于低电力状态的时间是否已经达到阈值时间。
4.如权利要求1所述的存储器装置,其中确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定自上次读取以来的时间是否已经达到阈值时间。
5.如权利要求1所述的存储器装置,其中确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定擦除操作的数量是否已经达到擦除操作的阈值数量。
6.如权利要求1所述的存储器装置,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要仅针对所选块执行所述重置读取操作。
7.如权利要求1所述的存储器装置,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要针对所有块执行所述重置读取操作。
8.如权利要求1所述的存储器装置,其中所述NV存储介质包括三维(3D)NAND存储器。
9.如权利要求8所述的存储器装置,其中所述3D NAND存储器包括四级单元(QLC)NAND存储器。
10.一种计算系统,包括:
主机处理器,所述主机处理器用于发送主机读取请求;以及
存储器装置,所述存储器装置包括:
非易失性(NV)存储介质;以及
存储控制器,所述存储控制器用于控制对所述NV存储介质的访问,所述存储控制器用于响应于所述主机读取请求而确定所述NV存储介质是否处于稳定Vt(阈值电压)状态,并且用于在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到所述主机处理器的读取操作。
11.如权利要求10所述的系统,其中确定所述NV存储介质是否处于所述稳定Vt状态包括所述存储控制器要确定所述存储器装置是否正在从电力循环启动,或者处于低电力状态的时间是否已经达到阈值时间,或者自上次读取以来的时间是否已经达到阈值时间,或者擦除操作的数量是否已经达到擦除操作的阈值数量。
12.如权利要求10所述的系统,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要仅针对所选块执行所述重置读取操作。
13.如权利要求10所述的系统,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括所述存储控制器要针对所有块执行所述重置读取操作。
14.如权利要求10所述的系统,其中所述NV存储介质包括三维(3D)NAND存储器。
15.如权利要求14所述的系统,其中所述3D NAND存储器包括四级单元(QLC)NAND存储器。
16.如权利要求10所述的系统,进一步包括以下项中的一个或多个:
其中所述主机处理器包括耦合到所述存储器装置的多核处理器装置;
显示器,所述显示器通信地耦合到所述主机处理器;
网络接口,所述网络接口通信地耦合到所述主机处理器;或者
电池,所述电池给所述系统供电。
17.一种用于从非易失性存储装置读取的方法,包括:
响应于主机读取请求,确定非易失性(NV)存储介质是否处于稳定Vt(阈值电压)状态;以及
在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作,所述重置读取操作用于执行其中数据将不被返回到发送所述主机读取请求的主机的读取操作。
18.如权利要求17所述的方法,其中确定所述NV存储介质是否处于所述稳定Vt状态包括确定所述存储器装置是否正在从电力循环启动,或者确定处于低电力状态的时间是否已经达到阈值时间,或者确定自上次读取以来的时间是否已经达到阈值时间,或者确定擦除操作的数量是否已经达到擦除操作的阈值数量。
19.如权利要求17所述的方法,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括仅针对所选块执行所述重置读取操作。
20.如权利要求17所述的方法,其中所述NV存储介质被组织为存储器的块,并且其中执行所述重置读取操作包括针对所有块执行所述重置读取操作。
21. 一种用于从非易失性存储装置读取的设备,包括:
用于响应于主机读取请求,确定非易失性(NV)存储介质是否处于稳定Vt(阈值电压)状态的部件;以及
用于在服务所述主机读取请求之前响应于所述NV存储介质处于所述稳定Vt状态的确定而执行重置读取操作的部件,所述重置读取操作用于执行其中数据将不被返回到发送所述主机读取请求的主机的读取操作。
22. 如权利要求21所述的设备,其中用于确定所述NV存储介质是否处于所述稳定Vt状态的部件包括:
用于确定所述存储器装置是否正在从电力循环启动的部件,或者
用于确定处于低电力状态的时间是否已经达到阈值时间的部件,或者
用于确定自上次读取以来的时间是否已经达到阈值时间的部件,或者
用于确定擦除操作的数量是否已经达到擦除操作的阈值数量的部件。
23.如权利要求21所述的设备,其中所述NV存储介质被组织为存储器的块,并且其中用于执行所述重置读取操作的部件包括用于仅针对所选块执行所述重置读取操作的部件。
24.如权利要求21所述的设备,其中所述NV存储介质被组织为存储器的块,并且其中用于执行所述重置读取操作的部件包括用于针对所有块执行所述重置读取操作的部件。
CN202011007418.7A 2019-12-10 2020-09-23 降低稳定阈值电压(vt)读取干扰降级的系统方法 Pending CN112951298A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/709,749 US11302405B2 (en) 2019-12-10 2019-12-10 System approach to reduce stable threshold voltage (Vt) read disturb degradation
US16/709749 2019-12-10

Publications (1)

Publication Number Publication Date
CN112951298A true CN112951298A (zh) 2021-06-11

Family

ID=70160412

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011007418.7A Pending CN112951298A (zh) 2019-12-10 2020-09-23 降低稳定阈值电压(vt)读取干扰降级的系统方法

Country Status (3)

Country Link
US (1) US11302405B2 (zh)
EP (1) EP3836145A1 (zh)
CN (1) CN112951298A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11094357B2 (en) * 2019-05-07 2021-08-17 Micron Technology, Inc. Memory devices with user-defined tagging mechanism
US11205495B1 (en) 2020-08-07 2021-12-21 Micron Technology, Inc. Read disturb mitigation based on signal and noise characteristics of memory cells collected for read calibration
US11227666B1 (en) * 2020-08-07 2022-01-18 Micron Technology, Inc. Track charge loss based on signal and noise characteristics of memory cells collected in calibration operations
KR102547949B1 (ko) 2021-01-27 2023-06-26 삼성전자주식회사 메모리 시스템 및 메모리 시스템의 동작 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030092236A1 (en) 2000-01-31 2003-05-15 Danny Shum Flash memory cell and method to achieve multiple bits per cell
US9773443B2 (en) 2013-06-06 2017-09-26 Intel Corporation Thin film transistor display backplane and pixel circuit therefor
US9431121B2 (en) 2014-10-24 2016-08-30 Micron Technology, Inc. Read voltage adjustment
TWI587304B (zh) * 2016-03-09 2017-06-11 群聯電子股份有限公司 記憶體管理方法、記憶體控制電路單元與記憶體儲存裝置
US9715937B1 (en) * 2016-06-15 2017-07-25 Sandisk Technologies Llc Dynamic tuning of first read countermeasures
CN108932175B (zh) 2017-05-24 2022-01-11 建兴储存科技(广州)有限公司 固态储存装置的控制方法
US10685702B2 (en) 2017-08-28 2020-06-16 Micron Technology, Inc. Memory array reset read operation
US10872009B2 (en) 2018-02-08 2020-12-22 Micron Technology, Inc. Mitigating a voltage condition of a memory cell in a memory sub-system
KR102402668B1 (ko) * 2018-02-26 2022-05-26 삼성전자주식회사 비휘발성 메모리 장치, 그것의 동작 방법 및 그것을 포함하는 저장 장치
US10725697B2 (en) * 2018-05-09 2020-07-28 Western Digital Technologies, Inc. Round robin system with interleaved weighted and priority arbiters to serve on-demand bandwidth of a storage system
US10990466B2 (en) 2018-06-20 2021-04-27 Micron Technology, Inc. Memory sub-system with dynamic calibration using component-based function(s)

Also Published As

Publication number Publication date
US11302405B2 (en) 2022-04-12
EP3836145A1 (en) 2021-06-16
US20200118637A1 (en) 2020-04-16

Similar Documents

Publication Publication Date Title
JP7456083B2 (ja) ロウハンマ緩和のホスト支援のためのリフレッシュコマンド制御
US11302405B2 (en) System approach to reduce stable threshold voltage (Vt) read disturb degradation
KR102020466B1 (ko) 버퍼 메모리 장치를 포함하는 데이터 저장 장치
KR102140592B1 (ko) 데이터 저장 장치
KR20210098717A (ko) 컨트롤러, 컨트롤러의 동작 방법 및 이를 포함하는 저장 장치
KR102645786B1 (ko) 컨트롤러, 메모리 시스템 및 그것의 동작 방법
US9324444B2 (en) Data storage device
US11500446B2 (en) Reducing power consumption in nonvolatile memory due to standby leakage current
US11748025B2 (en) Nonvolatile memory device, data storage device including the same and operating method thereof
US10096371B2 (en) Data storage device and operating method thereof
KR20200089939A (ko) 메모리 시스템 및 그 동작 방법
US11194512B2 (en) Data storage device which selectively performs a cache read or a normal read operation depending on work load and operating method thereof
US9524757B2 (en) Data storage device capable of reducing power consumption
KR20210068734A (ko) 데이터 저장 장치 및 그것의 동작 방법
US9728234B1 (en) Operating method of semiconductor memory device
EP4020480A1 (en) Dynamic detection and dynamic adjustment of sub-threshold swing in a memory cell sensing circuit
KR102655360B1 (ko) 컨트롤러, 데이터 저장 장치 및 그것의 동작 방법
KR102697889B1 (ko) 데이터 저장 장치 및 그것의 동작 방법
KR20210002190A (ko) 컨트롤러, 메모리 시스템 및 그것의 동작 방법
US20240118825A1 (en) Master slave managed memory storage
KR20210059960A (ko) 데이터 저장 장치, 스토리지 시스템 및 데이터 저장 장치의 동작 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination