CN112910440B - 一种可异步置数的可逆双边沿t触发器 - Google Patents

一种可异步置数的可逆双边沿t触发器 Download PDF

Info

Publication number
CN112910440B
CN112910440B CN202110055793.7A CN202110055793A CN112910440B CN 112910440 B CN112910440 B CN 112910440B CN 202110055793 A CN202110055793 A CN 202110055793A CN 112910440 B CN112910440 B CN 112910440B
Authority
CN
China
Prior art keywords
output
input
terminal
logic
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110055793.7A
Other languages
English (en)
Other versions
CN112910440A (zh
Inventor
吴钰
王伦耀
夏银水
储著飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ningbo University
Original Assignee
Ningbo University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ningbo University filed Critical Ningbo University
Priority to CN202110055793.7A priority Critical patent/CN112910440B/zh
Publication of CN112910440A publication Critical patent/CN112910440A/zh
Application granted granted Critical
Publication of CN112910440B publication Critical patent/CN112910440B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses

Landscapes

  • Logic Circuits (AREA)

Abstract

本发明公开了一种可异步置数的可逆双边沿T触发器,其由5个Feynman可逆逻辑门和6个Fredkin可逆逻辑门构成,其具有异步置数使能信号输入端、时钟信号输入端、数据输入端、预置数输入端、第一逻辑低电平输入端、第二逻辑低电平输入端、第三逻辑低电平输入端、第四逻辑低电平输入端,以及异步置数使能信号输出端、触发器现态信号输出端、第一垃圾位输出端、第二垃圾位输出端、第三垃圾位输出端、第四垃圾位输出端、第五垃圾位输出端、第六垃圾位输出端;优点是其具有双边沿T触发器功能,且具有异步置数功能,有利于使可逆时序逻辑电路在异步置数后从确定的初始状态运行或从错误状态回到可以控制的确定状态。

Description

一种可异步置数的可逆双边沿T触发器
技术领域
本发明涉及一种可逆逻辑电路,尤其是涉及一种可异步置数的可逆双边沿T触发器,其利用Feynman可逆逻辑门和Fredkin可逆逻辑门构成。
背景技术
如何降低电路功耗是目前集成电路设计中的一个重点问题。在传统的不可逆逻辑电路中,信息位数据丢失是引起电路功耗的主要原因,因此,能够避免信息位数据丢失的可逆逻辑电路设计已成为低功耗设计的一种途径。同时,可逆逻辑电路也是量子计算和量子信息技术研究的重要组成部分。
可逆逻辑电路包括可逆组合逻辑电路和可逆时序逻辑电路。在可逆时序逻辑电路中,置数信号的重要性仅次于时钟信号,异步置数最基本的目的就是使电路进入一个能稳定操作的确定状态。可逆触发器是构成可逆时序逻辑电路的一个基本器件,如何对可逆时序逻辑电路进行初始化是可逆时序逻辑电路设计过程中必须面对的环节,可逆时序逻辑电路的初始化一般可以通过对可逆触发器的初始化实现。
可逆触发器可以利用Feynman可逆逻辑门和Fredkin可逆逻辑门实现。图1为Feynman可逆逻辑门的电路结构示意图。Feynman可逆逻辑门有2个输入端,分别为控制输入端和目标输入端,对应记为It1和It2;Feynman可逆逻辑门有2个输出端,分别为控制输出端和目标输出端,对应记为Ot1和Ot2。假设输入至控制输入端It1的输入值为A且输入至目标输入端It2的输入值为B,则控制输出端Ot1输出的输出值为A,目标输出端Ot2输出的输出值为
Figure BDA0002900547880000011
其中,符号
Figure BDA0002900547880000012
为异或运算符号。图2为Fredkin可逆逻辑门的电路结构示意图。Fredkin可逆逻辑门有3个输入端,分别为控制输入端、第一目标输入端和第二目标输入端,对应记为If1、If2和If3,Fredkin可逆逻辑门有3个输出端,分别为控制输出端、第一目标输出端和第二目标输出端,对应记为Of1、Of2和Of3。假设输入至控制输入端If1的输入值为X、输入至第一目标输入端If2的输入值为Y、输入至第二目标输入端If3的输入值为Z,则控制输出端Of1输出的输出值为X,亦即控制输出端Of1输出的输出值等于输入至控制输入端If1的输入值,第一目标输出端Of2输出的输出值为
Figure BDA0002900547880000021
第二目标输出端Of3输出的输出值为
Figure BDA0002900547880000022
当输入至控制输入端If1的输入值为“0”时,第一目标输出端Of2输出的输出值为Y,第二目标输出端Of3输出的输出值为Z,亦即第一目标输出端Of2输出的输出值等于输入至第一目标输入端If2的输入值,第二目标输出端Of3输出的输出值等于输入至第二目标输入端If3的输入值;当输入至控制输入端If1的输入值为“1”时,第一目标输出端Of2输出的输出值为Z,第二目标输出端Of3输出的输出值为Y,亦即第一目标输出端Of2输出的输出值等于输入至第二目标输入端If3的输入值,第二目标输出端Of3输出的输出值等于输入至第一目标输入端If2的输入值,其中,
Figure BDA0002900547880000023
表示对X进行非逻辑运算。
然而,现有的可逆触发器不具有异步置数功能,因此,研究一种具有异步置数功能的可逆双边沿T触发器有利于使可逆时序逻辑电路在异步置数后从确定的初始状态运行或从错误状态回到可以控制的确定状态。
发明内容
本发明所要解决的技术问题是提供一种可异步置数的可逆双边沿T触发器,其具有双边沿T触发器功能,且具有异步置数功能,有利于使可逆时序逻辑电路在异步置数后从确定的初始状态运行或从错误状态回到可以控制的确定状态。
本发明解决上述技术问题所采用的技术方案为:一种可异步置数的可逆双边沿T触发器,其特征在于该可逆双边沿T触发器由5个Feynman可逆逻辑门和6个Fredkin可逆逻辑门构成,将5个Feynman可逆逻辑门分别记为t1、t2、t3、t4和t5,将t1、t2、t3、t4和t5各自的控制输入端作为第一输入端,将t1、t2、t3、t4和t5各自的目标输入端作为第二输入端,将t1、t2、t3、t4和t5各自的控制输出端作为第一输出端,将t1、t2、t3、t4和t5各自的目标输出端作为第二输出端,在t1、t2、t3、t4和t5各自中第一输出端的输出值等于第一输入端的输入值,第二输出端的输出值等于第一输入端的输入值和第二输入端的输入值的逻辑“异或”;将6个Fredkin可逆逻辑门分别记为f1、f2、f3、f4、f5和f6,将f1、f2、f3、f4、f5和f6各自的控制输入端作为第一输入端,将f1、f2、f3、f4、f5和f6各自的第一目标输入端作为第二输入端,将f1、f2、f3、f4、f5和f6各自的第二目标输入端作为第三输入端,将f1、f2、f3、f4、f5和f6各自的控制输出端作为第一输出端,将f1、f2、f3、f4、f5和f6各自的第一目标输出端作为第二输出端,将f1、f2、f3、f4、f5和f6各自的第二目标输出端作为第三输出端,在f1、f2、f3、f4、f5和f6各自中,第一输出端的输出值等于第一输入端的输入值,当第一输入端的输入值为逻辑“0”时第二输出端的输出值等于第二输入端的输入值且第三输出端的输出值等于第三输入端的输入值,当第一输入端的输入值为逻辑“1”时第二输出端的输出值等于第三输入端的输入值且第三输出端的输出值等于第二输入端的输入值;
该可逆双边沿T触发器具有异步置数使能信号输入端M、时钟信号输入端C、数据输入端I、预置数输入端P、第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4,以及异步置数使能信号输出端M'、触发器现态信号输出端Q、第一垃圾位输出端g1、第二垃圾位输出端g2、第三垃圾位输出端g3、第四垃圾位输出端g4、第五垃圾位输出端g5、第六垃圾位输出端g6;在该可逆双边沿T触发器中,设定用“0”表示逻辑低电平,用“1”表示逻辑高电平,用Qn表示触发器次态;
在该可逆双边沿T触发器中,f1的第一输入端与异步置数使能信号输入端M连接,f1的第二输入端与第一逻辑低电平输入端L1连接,f1的第三输入端与时钟信号输入端C连接,f1的第一输出端与t1的第一输入端连接,f1的第二输出端与第一垃圾位输出端g1连接,f1的第三输出端与f2的第一输入端连接,f2的第二输入端与t5的第二输出端连接,触发器次态Qn在f2的第二输入端和t5的第二输出端上,f2的第三输入端与t5的第一输出端连接,f2的第一输出端与t1的第二输入端连接,f2的第二输出端与f3的第二输入端连接,f2的第三输出端与f5的第二输入端连接,f3的第一输入端与t1的第二输出端连接,f3的第三输入端与f4的第二输出端连接,f3的第一输出端与f5的第一输入端连接,f3的第二输出端与t2的第一输入端连接,f3的第三输出端与第三垃圾位输出端g3连接,f4的第一输入端与t1的第一输出端连接,f4的第二输入端与t2的第二输出端连接,f4的第三输入端与预置数输入端P连接,f4的第一输出端与异步置数使能信号输出端M'连接,f4的第三输出端与第四垃圾位输出端g4连接,f5的第三输入端与t3的第二输出端连接,f5的第一输出端与f6的第一输入端连接,f5的第二输出端与第六垃圾位输出端g6连接,f5的第三输出端与t3的第一输入端连接,f6的第二输入端与t2的第一输出端连接,f6的第三输入端与t3的第一输出端连接,f6的第一输出端与第二垃圾位输出端g2连接,f6的第二输出端与第五垃圾位输出端g5连接,f6的第三输出端与t4的第一输入端连接,t2的第二输入端与第二逻辑低电平输入端L2连接,t3的第二输入端与第三逻辑低电平输入端L3连接,t4的第二输入端与第四逻辑低电平输入端L4连接,t4的第一输出端与触发器现态信号输出端Q连接,t4的第二输出端与t5的第一输入端连接,t5的第二输入端与数据输入端I连接。
将异步置数使能信号SR输入至异步置数使能信号输入端M,将时钟信号clk输入至时钟信号输入端C,将触发器数据T输入至数据输入端I,将预置数N输入至预置数输入端P,使第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4均接逻辑“0”,将触发器现态信号输出端Q输出的信号记为QCT
当异步置数使能信号SR等于逻辑“0”即为逻辑低电平时,f2、f3、f5、f6各自的第一输入端的输入值等于时钟信号clk,f4的第一输入端的输入值为逻辑“0”,t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为QCT,t5的第二输出端的输出值为Qn
Figure BDA0002900547880000051
当时钟信号clk为逻辑“1”即为逻辑高电平时,由f3,f4,t2构成的锁存电路处于数据锁存状态,锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f5,t3构成的锁存电路处于数据接收状态,接收的数据为Qn
Figure BDA0002900547880000052
即由f5,t3构成的锁存电路实际上接收的数据等于
Figure BDA0002900547880000053
当时钟信号clk从逻辑“1”变为逻辑“0”即从逻辑高电平变为逻辑低电平时,亦即时钟信号clk的下降沿,由f5,t3构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“1”变为逻辑“0”时对应的Qn的值;当时钟信号clk为逻辑“0”即为逻辑低电平时,由f5,t3构成的锁存电路中锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f3,f4,t2构成的锁存电路由数据锁存状态变成数据接收状态,接收的数据为Qn
Figure BDA0002900547880000054
即由f3,f4,t2构成的锁存电路实际上接收的数据等于
Figure BDA0002900547880000055
当时钟信号clk从逻辑“0”变为逻辑“1”即从逻辑低电平变为逻辑高电平时,亦即时钟信号clk的上升沿,由f3,f4,t2构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“0”变为逻辑“1”时对应的Qn的值,锁存的数据经f6和t4后由触发器现态信号输出端Q输出;当时钟信号clk再次为逻辑“1”即再次为逻辑高电平时,由f5,t3构成的锁存电路再次由数据锁存状态变成数据接收状态,接收Qn的变化,实现了双边沿T触发器的功能;其中,符号
Figure BDA0002900547880000056
为异或运算符号;
当异步置数使能信号SR等于逻辑“1”即为逻辑高电平时,f2的第一输入端的输入值保持逻辑“0”不变,f3,f4,f5,f6各自的第一输入端的输入值保持逻辑“1”不变,预置数N经f4进入由f3,f4,t2构成的锁存电路中,并输出到触发器现态信号输出端Q,从而将触发器现态信号输出端Q输出的输出值置数为N;t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为N;f2的第一输入端的输入值为逻辑“0”,t4的第二输出端的输出值N经t5,f2进入由f5,t3构成的锁存电路中,从而使得由f3,f4,t2构成的锁存电路和由f5,t3构成的锁存电路中存储的数据均为N,实现了异步置数的功能。
与现有技术相比,本发明的优点在于:
1)该可逆双边沿T触发器不仅具有双边沿T触发器功能,而且在异步置数使能信号有效时,可以实现将预置数寄存到触发器中并输出,通过改变预置数的值可以分别实现触发器的异步清零或置“1”,有利于使可逆时序逻辑电路在异步置数后从确定的初始状态运行或从错误状态回到可以控制的确定状态。
2)利用该可逆双边沿T触发器构成可逆时序逻辑电路时,可以利用异步置数使能信号和预置数方便地实现可逆时序逻辑电路的初始化。
附图说明
图1为Feynman可逆逻辑门的电路结构示意图;
图2为Fredkin可逆逻辑门的电路结构示意图;
图3为本发明的可异步置数的可逆双边沿T触发器的电路结构示意图;
图4为图3所示的电路结构加上输入信号和输出信号后的示意图;
图5为对图4进行功能仿真的仿真结果示意图。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
本发明提出的一种可异步置数的可逆双边沿T触发器,如图3所示,该可逆双边沿T触发器由5个Feynman可逆逻辑门和6个Fredkin可逆逻辑门构成,将5个Feynman可逆逻辑门分别记为t1、t2、t3、t4和t5,将t1、t2、t3、t4和t5各自的控制输入端作为第一输入端,将t1、t2、t3、t4和t5各自的目标输入端作为第二输入端,将t1、t2、t3、t4和t5各自的控制输出端作为第一输出端,将t1、t2、t3、t4和t5各自的目标输出端作为第二输出端,在t1、t2、t3、t4和t5各自中第一输出端的输出值等于第一输入端的输入值,第二输出端的输出值等于第一输入端的输入值和第二输入端的输入值的逻辑“异或”;将6个Fredkin可逆逻辑门分别记为f1、f2、f3、f4、f5和f6,将f1、f2、f3、f4、f5和f6各自的控制输入端作为第一输入端,将f1、f2、f3、f4、f5和f6各自的第一目标输入端作为第二输入端,将f1、f2、f3、f4、f5和f6各自的第二目标输入端作为第三输入端,将f1、f2、f3、f4、f5和f6各自的控制输出端作为第一输出端,将f1、f2、f3、f4、f5和f6各自的第一目标输出端作为第二输出端,将f1、f2、f3、f4、f5和f6各自的第二目标输出端作为第三输出端,在f1、f2、f3、f4、f5和f6各自中,第一输出端的输出值等于第一输入端的输入值,当第一输入端的输入值为逻辑“0”时第二输出端的输出值等于第二输入端的输入值且第三输出端的输出值等于第三输入端的输入值,当第一输入端的输入值为逻辑“1”时第二输出端的输出值等于第三输入端的输入值且第三输出端的输出值等于第二输入端的输入值。该可逆双边沿T触发器具有异步置数使能信号输入端M、时钟信号输入端C、数据输入端I、预置数输入端P、第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4,以及异步置数使能信号输出端M'、触发器现态信号输出端Q、第一垃圾位输出端g1、第二垃圾位输出端g2、第三垃圾位输出端g3、第四垃圾位输出端g4、第五垃圾位输出端g5、第六垃圾位输出端g6;在该可逆双边沿T触发器中,设定用“0”表示逻辑低电平,用“1”表示逻辑高电平,用Qn表示触发器次态。在该可逆双边沿T触发器中,f1的第一输入端与异步置数使能信号输入端M连接,f1的第二输入端与第一逻辑低电平输入端L1连接,f1的第三输入端与时钟信号输入端C连接,f1的第一输出端与t1的第一输入端连接,f1的第二输出端与第一垃圾位输出端g1连接,f1的第三输出端与f2的第一输入端连接,f2的第二输入端与t5的第二输出端连接,触发器次态Qn在f2的第二输入端和t5的第二输出端上,f2的第三输入端与t5的第一输出端连接,f2的第一输出端与t1的第二输入端连接,f2的第二输出端与f3的第二输入端连接,f2的第三输出端与f5的第二输入端连接,f3的第一输入端与t1的第二输出端连接,f3的第三输入端与f4的第二输出端连接,f3的第一输出端与f5的第一输入端连接,f3的第二输出端与t2的第一输入端连接,f3的第三输出端与第三垃圾位输出端g3连接,f4的第一输入端与t1的第一输出端连接,f4的第二输入端与t2的第二输出端连接,f4的第三输入端与预置数输入端P连接,f4的第一输出端与异步置数使能信号输出端M'连接,f4的第三输出端与第四垃圾位输出端g4连接,f5的第三输入端与t3的第二输出端连接,f5的第一输出端与f6的第一输入端连接,f5的第二输出端与第六垃圾位输出端g6连接,f5的第三输出端与t3的第一输入端连接,f6的第二输入端与t2的第一输出端连接,f6的第三输入端与t3的第一输出端连接,f6的第一输出端与第二垃圾位输出端g2连接,f6的第二输出端与第五垃圾位输出端g5连接,f6的第三输出端与t4的第一输入端连接,t2的第二输入端与第二逻辑低电平输入端L2连接,t3的第二输入端与第三逻辑低电平输入端L3连接,t4的第二输入端与第四逻辑低电平输入端L4连接,t4的第一输出端与触发器现态信号输出端Q连接,t4的第二输出端与t5的第一输入端连接,t5的第二输入端与数据输入端I连接。
图4为图3所示的电路结构加上输入信号和输出信号后的示意图,将异步置数使能信号SR输入至异步置数使能信号输入端M,将时钟信号clk输入至时钟信号输入端C,将触发器数据T输入至数据输入端I,将预置数N输入至预置数输入端P,使第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4均接逻辑“0”,将触发器现态信号输出端Q输出的信号记为QCT
当异步置数使能信号SR等于逻辑“0”即为逻辑低电平时,f2、f3、f5、f6各自的第一输入端的输入值等于时钟信号clk,f4的第一输入端的输入值为逻辑“0”,t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为QCT,t5的第二输出端的输出值为Qn
Figure BDA0002900547880000081
当时钟信号clk为逻辑“1”即为逻辑高电平时,由f3,f4,t2构成的锁存电路处于数据锁存状态,锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f5,t3构成的锁存电路处于数据接收状态,接收的数据为Qn
Figure BDA0002900547880000091
即由f5,t3构成的锁存电路实际上接收的数据等于
Figure BDA0002900547880000092
当时钟信号clk从逻辑“1”变为逻辑“0”即从逻辑高电平变为逻辑低电平时,亦即时钟信号clk的下降沿,由f5,t3构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“1”变为逻辑“0”时对应的Qn的值;当时钟信号clk为逻辑“0”即为逻辑低电平时,由f5,t3构成的锁存电路中锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f3,f4,t2构成的锁存电路由数据锁存状态变成数据接收状态,接收的数据为Qn
Figure BDA0002900547880000093
即由f3,f4,t2构成的锁存电路实际上接收的数据等于
Figure BDA0002900547880000094
当时钟信号clk从逻辑“0”变为逻辑“1”即从逻辑低电平变为逻辑高电平时,亦即时钟信号clk的上升沿,由f3,f4,t2构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“0”变为逻辑“1”时对应的Qn的值,锁存的数据经f6和t4后由触发器现态信号输出端Q输出;当时钟信号clk再次为逻辑“1”即再次为逻辑高电平时,由f5,t3构成的锁存电路再次由数据锁存状态变成数据接收状态,接收Qn的变化;其中,符号
Figure BDA0002900547880000095
为异或运算符号。从上面分析可得,在异步置数使能信号SR等于逻辑“0”即为逻辑低电平时,提出的触发器具有双边沿触发功能,时钟信号clk从逻辑“1”变成逻辑“0”即从逻辑高电平变为逻辑低电平或从逻辑“0”变成逻辑“1”即从逻辑低电平变为逻辑高电平时,QCT等于Qn,且
Figure BDA0002900547880000096
因此具有双边沿T触发器功能。
当异步置数使能信号SR等于逻辑“1”即为逻辑高电平时,无论时钟信号clk如何跳变,f2的第一输入端的输入值保持逻辑“0”不变,f3,f4,f5,f6各自的第一输入端的输入值保持逻辑“1”不变,预置数N经f4进入由f3,f4,t2构成的锁存电路中,并输出到触发器现态信号输出端Q,从而将触发器现态信号输出端Q输出的输出值置数为N;t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为N;f2的第一输入端的输入值为逻辑“0”,t4的第二输出端的输出值N经t5,f2进入由f5,t3构成的锁存电路中,从而使得由f3,f4,t2构成的锁存电路和由f5,t3构成的锁存电路中存储的数据均为N。由于由f3,f4,t2构成的锁存电路和由f5,t3构成的锁存电路中存储的数据均为N,因此异步置数使能信号SR从逻辑“1”变为逻辑“0”时,不管时钟信号clk是逻辑高电平还是逻辑低电平,触发器现态信号输出端Q输出的输出值均为N,直到时钟信号clk发生跳变为止。从上述分析可知,提出的触发器具有异步置数功能。
对本发明的可异步置数的可逆双边沿T触发器进行功能仿真实验。
用VerilogHDL语言对Feynman可逆逻辑门和Fredkin可逆逻辑门的电路行为建模后,对图4所示的电路进行功能仿真,图5给出了功能仿真结果,从图5中可以看出,QCT与异步置数使能信号SR、预置数N、时钟信号clk、触发器数据T之间的逻辑功能符合异步置数的可逆双边沿T触发器的逻辑功能。因仿真软件不支持带下标的信号名,因此图5中信号QCT对应图4中的QCT

Claims (2)

1.一种可异步置数的可逆双边沿T触发器,其特征在于该可逆双边沿T触发器由5个Feynman可逆逻辑门和6个Fredkin可逆逻辑门构成,将5个Feynman可逆逻辑门分别记为t1、t2、t3、t4和t5,将t1、t2、t3、t4和t5各自的控制输入端作为第一输入端,将t1、t2、t3、t4和t5各自的目标输入端作为第二输入端,将t1、t2、t3、t4和t5各自的控制输出端作为第一输出端,将t1、t2、t3、t4和t5各自的目标输出端作为第二输出端,在t1、t2、t3、t4和t5各自中第一输出端的输出值等于第一输入端的输入值,第二输出端的输出值等于第一输入端的输入值和第二输入端的输入值的逻辑“异或”;将6个Fredkin可逆逻辑门分别记为f1、f2、f3、f4、f5和f6,将f1、f2、f3、f4、f5和f6各自的控制输入端作为第一输入端,将f1、f2、f3、f4、f5和f6各自的第一目标输入端作为第二输入端,将f1、f2、f3、f4、f5和f6各自的第二目标输入端作为第三输入端,将f1、f2、f3、f4、f5和f6各自的控制输出端作为第一输出端,将f1、f2、f3、f4、f5和f6各自的第一目标输出端作为第二输出端,将f1、f2、f3、f4、f5和f6各自的第二目标输出端作为第三输出端,在f1、f2、f3、f4、f5和f6各自中,第一输出端的输出值等于第一输入端的输入值,当第一输入端的输入值为逻辑“0”时第二输出端的输出值等于第二输入端的输入值且第三输出端的输出值等于第三输入端的输入值,当第一输入端的输入值为逻辑“1”时第二输出端的输出值等于第三输入端的输入值且第三输出端的输出值等于第二输入端的输入值;
该可逆双边沿T触发器具有异步置数使能信号输入端M、时钟信号输入端C、数据输入端I、预置数输入端P、第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4,以及异步置数使能信号输出端M'、触发器现态信号输出端Q、第一垃圾位输出端g1、第二垃圾位输出端g2、第三垃圾位输出端g3、第四垃圾位输出端g4、第五垃圾位输出端g5、第六垃圾位输出端g6;在该可逆双边沿T触发器中,设定用“0”表示逻辑低电平,用“1”表示逻辑高电平,用Qn表示触发器次态;
在该可逆双边沿T触发器中,f1的第一输入端与异步置数使能信号输入端M连接,f1的第二输入端与第一逻辑低电平输入端L1连接,f1的第三输入端与时钟信号输入端C连接,f1的第一输出端与t1的第一输入端连接,f1的第二输出端与第一垃圾位输出端g1连接,f1的第三输出端与f2的第一输入端连接,f2的第二输入端与t5的第二输出端连接,触发器次态Qn在f2的第二输入端和t5的第二输出端上,f2的第三输入端与t5的第一输出端连接,f2的第一输出端与t1的第二输入端连接,f2的第二输出端与f3的第二输入端连接,f2的第三输出端与f5的第二输入端连接,f3的第一输入端与t1的第二输出端连接,f3的第三输入端与f4的第二输出端连接,f3的第一输出端与f5的第一输入端连接,f3的第二输出端与t2的第一输入端连接,f3的第三输出端与第三垃圾位输出端g3连接,f4的第一输入端与t1的第一输出端连接,f4的第二输入端与t2的第二输出端连接,f4的第三输入端与预置数输入端P连接,f4的第一输出端与异步置数使能信号输出端M'连接,f4的第三输出端与第四垃圾位输出端g4连接,f5的第三输入端与t3的第二输出端连接,f5的第一输出端与f6的第一输入端连接,f5的第二输出端与第六垃圾位输出端g6连接,f5的第三输出端与t3的第一输入端连接,f6的第二输入端与t2的第一输出端连接,f6的第三输入端与t3的第一输出端连接,f6的第一输出端与第二垃圾位输出端g2连接,f6的第二输出端与第五垃圾位输出端g5连接,f6的第三输出端与t4的第一输入端连接,t2的第二输入端与第二逻辑低电平输入端L2连接,t3的第二输入端与第三逻辑低电平输入端L3连接,t4的第二输入端与第四逻辑低电平输入端L4连接,t4的第一输出端与触发器现态信号输出端Q连接,t4的第二输出端与t5的第一输入端连接,t5的第二输入端与数据输入端I连接。
2.根据权利要求1所述的一种可异步置数的可逆双边沿T触发器,其特征在于将异步置数使能信号SR输入至异步置数使能信号输入端M,将时钟信号clk输入至时钟信号输入端C,将触发器数据T输入至数据输入端I,将预置数N输入至预置数输入端P,使第一逻辑低电平输入端L1、第二逻辑低电平输入端L2、第三逻辑低电平输入端L3、第四逻辑低电平输入端L4均接逻辑“0”,将触发器现态信号输出端Q输出的信号记为QCT
当异步置数使能信号SR等于逻辑“0”即为逻辑低电平时,f2、f3、f5、f6各自的第一输入端的输入值等于时钟信号clk,f4的第一输入端的输入值为逻辑“0”,t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为QCT,t5的第二输出端的输出值为Qn
Figure FDA0002900547870000031
当时钟信号clk为逻辑“1”即为逻辑高电平时,由f3,f4,t2构成的锁存电路处于数据锁存状态,锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f5,t3构成的锁存电路处于数据接收状态,接收的数据为Qn
Figure FDA0002900547870000032
即由f5,t3构成的锁存电路实际上接收的数据等于
Figure FDA0002900547870000033
当时钟信号clk从逻辑“1”变为逻辑“0”即从逻辑高电平变为逻辑低电平时,亦即时钟信号clk的下降沿,由f5,t3构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“1”变为逻辑“0”时对应的Qn的值;当时钟信号clk为逻辑“0”即为逻辑低电平时,由f5,t3构成的锁存电路中锁存的数据经f6和t4后由触发器现态信号输出端Q输出,且触发器数据T的变化不会影响触发器现态信号输出端Q输出的输出值,而由f3,f4,t2构成的锁存电路由数据锁存状态变成数据接收状态,接收的数据为Qn
Figure FDA0002900547870000034
即由f3,f4,t2构成的锁存电路实际上接收的数据等于
Figure FDA0002900547870000035
当时钟信号clk从逻辑“0”变为逻辑“1”即从逻辑低电平变为逻辑高电平时,亦即时钟信号clk的上升沿,由f3,f4,t2构成的锁存电路由数据接收状态变成数据锁存状态,锁存的数据等于时钟信号clk即将从逻辑“0”变为逻辑“1”时对应的Qn的值,
Figure FDA0002900547870000036
锁存的数据经f6和t4后由触发器现态信号输出端Q输出;当时钟信号clk再次为逻辑“1”即再次为逻辑高电平时,由f5,t3构成的锁存电路再次由数据锁存状态变成数据接收状态,接收Qn的变化,实现了双边沿T触发器的功能;其中,符号
Figure FDA0002900547870000041
为异或运算符号;
当异步置数使能信号SR等于逻辑“1”即为逻辑高电平时,f2的第一输入端的输入值保持逻辑“0”不变,f3,f4,f5,f6各自的第一输入端的输入值保持逻辑“1”不变,预置数N经f4进入由f3,f4,t2构成的锁存电路中,并输出到触发器现态信号输出端Q,从而将触发器现态信号输出端Q输出的输出值置数为N;t4的第二输入端接逻辑“0”,使得t4的第二输出端的输出值等于t4的第一输入端的输入值,即为N;f2的第一输入端的输入值为逻辑“0”,t4的第二输出端的输出值N经t5,f2进入由f5,t3构成的锁存电路中,从而使得由f3,f4,t2构成的锁存电路和由f5,t3构成的锁存电路中存储的数据均为N,实现了异步置数的功能。
CN202110055793.7A 2021-01-15 2021-01-15 一种可异步置数的可逆双边沿t触发器 Active CN112910440B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110055793.7A CN112910440B (zh) 2021-01-15 2021-01-15 一种可异步置数的可逆双边沿t触发器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110055793.7A CN112910440B (zh) 2021-01-15 2021-01-15 一种可异步置数的可逆双边沿t触发器

Publications (2)

Publication Number Publication Date
CN112910440A CN112910440A (zh) 2021-06-04
CN112910440B true CN112910440B (zh) 2022-03-29

Family

ID=76113482

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110055793.7A Active CN112910440B (zh) 2021-01-15 2021-01-15 一种可异步置数的可逆双边沿t触发器

Country Status (1)

Country Link
CN (1) CN112910440B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522963A (zh) * 2011-12-12 2012-06-27 南京航空航天大学 一种基于量子可逆逻辑门的主从rs触发器
CN102983841A (zh) * 2012-12-20 2013-03-20 上海工程技术大学 基于可逆逻辑门的可逆主从rs触发器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7432738B1 (en) * 2007-03-28 2008-10-07 National Tsing Hua University Reversible sequential apparatuses

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522963A (zh) * 2011-12-12 2012-06-27 南京航空航天大学 一种基于量子可逆逻辑门的主从rs触发器
CN102983841A (zh) * 2012-12-20 2013-03-20 上海工程技术大学 基于可逆逻辑门的可逆主从rs触发器

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Reversible Majority Voter Based on Fredkin Gates;Sergey F. Tyurin 1;《2020 IEEE 11th International Conference on Dependable Systems, Services and Technologies (DESSERT)》;20200625;全文 *
一种可逆有限状态机的电路设计;吴钰;《电子学报》;20201130;全文 *

Also Published As

Publication number Publication date
CN112910440A (zh) 2021-06-04

Similar Documents

Publication Publication Date Title
US8291358B2 (en) Synchronous to asynchronous logic conversion
US6247165B1 (en) System and process of extracting gate-level descriptions from simulation tables for formal verification
CN109687848B (zh) 一种逻辑功能可配置的可逆触发器及其配置方法
US6720813B1 (en) Dual edge-triggered flip-flop design with asynchronous programmable reset
KR20090035592A (ko) 클럭 에지 복원을 갖는 펄스 카운터
US7432738B1 (en) Reversible sequential apparatuses
CN111147045B (zh) 一种超导电路的清零方法及系统
CN112910441B (zh) 一种可异步置数的可逆双边沿jk触发器
CN113297634B (zh) 一种基于全自旋逻辑的物理不可克隆函数硬件电路及实现方法
CN112865757B (zh) 一种逻辑功能可配置的可逆单边沿触发器
CN112910440B (zh) 一种可异步置数的可逆双边沿t触发器
CN112865756B (zh) 一种可异步置数的可逆双边沿d触发器
US7427876B1 (en) Reversible sequential element and reversible sequential circuit thereof
CN112865758B (zh) 一种可异步置数的可逆单边沿t触发器
CN112910444B (zh) 一种可异步置数的可逆单边沿d触发器
CN112910454B (zh) 一种可异步置数的可逆单边沿jk触发器
CN112910442B (zh) 一种逻辑功能可配置的可逆双边沿触发器
US7982502B2 (en) Asynchronous circuit representation of synchronous circuit with asynchronous inputs
KR20010091311A (ko) 프로그램 가능한 고속의 주파수 분주기
US6037801A (en) Method and apparatus for clocking a sequential logic circuit
US20080215941A1 (en) Double-edge triggered scannable pulsed flip-flop for high frequency and/or low power applications
Jusoh et al. An FPGA implementation of shift converter block technique on FIFO for UART
Chiwande et al. VHDL Implementation of Low Power Sequential Circuits using Reversible Logic
Bund et al. Small hazard-free transducers
CN116050327A (zh) 一种具有校验功能的扫描测试寄存器链

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant