CN112860498A - 配置通道的测试方法、装置、设备以及系统 - Google Patents

配置通道的测试方法、装置、设备以及系统 Download PDF

Info

Publication number
CN112860498A
CN112860498A CN202110126672.7A CN202110126672A CN112860498A CN 112860498 A CN112860498 A CN 112860498A CN 202110126672 A CN202110126672 A CN 202110126672A CN 112860498 A CN112860498 A CN 112860498A
Authority
CN
China
Prior art keywords
configuration channel
circuit
signal
control circuit
request
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110126672.7A
Other languages
English (en)
Other versions
CN112860498B (zh
Inventor
史德波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Purple Light Communication Huizhou Co ltd
Original Assignee
Purple Light Communication Huizhou Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Purple Light Communication Huizhou Co ltd filed Critical Purple Light Communication Huizhou Co ltd
Priority to CN202110126672.7A priority Critical patent/CN112860498B/zh
Publication of CN112860498A publication Critical patent/CN112860498A/zh
Application granted granted Critical
Publication of CN112860498B publication Critical patent/CN112860498B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本申请实施例提供一种配置通道的测试方法、装置、设备以及系统,所述方法应用于第一设备,所述方法包括:向第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;接收由所述第二设备发送的所述配置通道的第一信号;将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;接收由所述第二设备发送的所述配置通道的第二信号;基于所述第一信号和所述第二信号,确定所述配置通道的状态。

Description

配置通道的测试方法、装置、设备以及系统
技术领域
本申请涉及配置通道测试技术领域,特别涉及一种配置通道的测试方法、装置、设备以及系统。
背景技术
在支持通用串行总线(Universal Serial Nus,简称USB)接口(如USB Type-C接口等)的电子产品如手机、计算机等的制造工艺中,对USB接口中的配置通道(ConfigurationChannel,简称CC,如CC1和CC2等)进行状态测试是一项重要环节。
然而,目前对USB接口中的配置通道进行测试的方法是,分不同的工位正反插USB接口来分别检测配置通道(CC1和CC2)的状态。但是该方法无法检测到配置通道空焊或对高电平短路的问题,测试效果较差。
此外,现有的配置通道的测试方法一般需要人工操作来完成测试,不仅存在人为误差,人工成本较高,而且测试效率较低,不利于大批量的实际生产。
发明内容
本申请提供了一种配置通道的测试方法、装置、设备以及系统,能够实现对配置通道的自动测试,以测试出所述配置通道的状态是否满足预期,减少人工操作,有利于降低成本,提高测试效率。
第一方面,本申请提供了一种配置通道的测试方法,应用于第一设备,所述第一设备与第二设备建立连接,所述第二设备包括配置通道,所述方法包括:
向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
接收由所述第二设备发送的所述配置通道的第一信号;
将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
接收由所述第二设备发送的所述配置通道的第二信号;
基于所述第一信号和所述第二信号,确定所述配置通道的状态。
其中一种可能的实现方式中,所述配置通道包括第一配置通道和第二配置通道,所述控制电路包括第一控制电路和第二控制电路,所述将所述配置通道接入所述控制电路中的第一电路,包括:
将所述第一配置通道接入所述第一控制电路中的第一电路;
将所述第二配置通道接入所述第二控制电路中的第一电路;
和/或,所述将所述配置通道接入所述控制电路中的第二电路,包括:
将所述第一配置通道接入所述第一控制电路中的第二电路;
将所述第二配置通道接入所述第二控制电路中的第二电路。
其中一种可能的实现方式中,在所述向所述第二设备发送禁用指令之前,所述方法还包括:
将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
其中一种可能的实现方式中,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路。
其中一种可能的实现方式中,所述基于所述第一信号和所述第二信号,确定所述配置通道的状态,包括:
判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
第二方面,本申请提供一种配置通道的测试装置,所述装置与第二设备建立连接,所述第二设备包括配置通道,所述装置包括:
禁用模块,用于向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
第一接入模块,用于将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
第一接收模块,用于接收由所述第二设备发送的所述配置通道的第一信号;
第二接入模块,用于将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
第二接收模块,用于接收由所述第二设备发送的所述配置通道的第二信号;
输出模块,用于基于所述第一信号与所述第二信号,确定所述配置通道的状态。
第三方面,本申请提供了一种测试系统,所述测试系统与第二设备建立连接,所述第二设备包括配置通道,所述系统包括:
控制电路,所述控制电路包括第一电路、第二电路以及控制开关,所述控制开关用于受控于控制器,以将所述配置通道接入所述第一电路,或者将所述配置通道接入所述第二电路;
控制器,所述控制器包括:
一个或多个处理器;存储器;以及一个或多个计算机程序,其中所述一个或多个计算机程序被存储在所述存储器中,所述一个或多个计算机程序包括指令,当所述指令被所述系统执行时,使得所述系统执行如第一方面所述的方法。
其中一种可能的实现方式中,所述控制电路还包括第三电路,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路,所述控制开关还用于受控于所述控制器,以将所述配置通道接入所述第三电路。
第四方面,本申请提供一种电子设备,包括:
一个或多个处理器;存储器;以及一个或多个计算机程序,其中所述一个或多个计算机程序被存储在所述存储器中,所述一个或多个计算机程序包括指令,当所述指令被所述设备执行时,使得所述设备执行如第一方面的方法。
第五方面,本申请提供一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,当其在计算机上运行时,使得计算机执行如第一方面所述的方法。
第六方面,本申请提供一种计算机程序,当所述计算机程序被计算机执行时,用于执行第一方面所述的方法。
在一种可能的设计中,第六方面中的程序可以全部或者部分存储在与处理器封装在一起的存储介质上,也可以部分或者全部存储在不与处理器封装在一起的存储器上。
附图说明
图1为本申请配置通道的测试方法一个实施例的方法示意图;
图2为本申请配置通道的测试方法一个实施例的流程示意图;
图3为本申请配置通道的测试方法一个实施例的电路示意图;
图4为本申请配置通道的测试装置一个实施例的结构示意图;
图5为本申请测试系统一个实施例的结构示意图;
图6为本申请测试设备一个实施例的结构示意图。
具体实施方式
本申请的实施方式部分使用的术语仅用于对本申请的具体实施例进行解释,而非旨在限定本申请。
目前对USB接口中的配置通道进行测试的方法是,分不同的工位正反插USB接口来分别检测配置通道(CC1和CC2)的信号状态。但是该方法无法检测到配置通道空焊或对高电平短路的问题,测试效果较差。
此外,现有的配置通道的测试方法一般需要人工操作来完成测试,不仅存在人为误差,人工成本较高,而且测试效率较低,不利于大批量的实际生产。
为此,本申请提出一种配置通道的测试方法、装置、设备以及测试系统,能够实现对配置通道的自动测试,以测试出所述配置通道的状态是否满足预期,减少人工操作,有利于降低成本,提高测试效率。
图1为本申请配置通道的测试方法一个实施例的方法示意图。本实施例中提供的所述方法可以应用于第一设备(如测试设备),所述第一设备与第二设备建立连接(如有线或无线连接等),所述第二设备诸如手机、计算机等电子设备,或者处于制造工艺阶段的电子设备或电子设备半成品等,所述第二设备可以包括通用串行总线(Universal SerialNus,简称USB)接口,例如USB Type-C接口等。进一步地,所述通用串行总线接口可以包括电路板(如PCB板等)以及被配置于所述电路板上的配置通道(Configuration Channel,简称CC,如CC1和CC2等)。所述方法用于对所述第二设备中的配置通道的状态进行自动测试,以测试出所述配置通道的状态是否满足预期,如检测所述配置通道是否存在短路或断路等(例如空焊或对高电平短路等)问题,有利于减少人工操作,降低成本,提高测试效率。
需要指出的是,在所述方法中,所述电路板上的配置通道可以包括第一配置通道(如CC1)和第二配置通道(如CC2),所述电路板上的每个配置通道需要预留测试点,以便于所述第一设备在每个配置通道的测试点处进行下针(如测试探针等),使得所述第一设备能够对每个配置通道分别进行状态测试。
如图1所示,上述测试方法可以包括:
S101、向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号。
也就是说,为了防止在测试过程中所述第二设备因响应所述测试通道的信号而进入USB主设备模式(如USB host模式)或USB从设备模式(如USB device模式)等,从而导致无法继续对所述测试通道进行测试,因此,在步骤S101中,在所述第二设备进入测试过程(或测试模式)之前,所述第二设备可以接收由所述第一设备发送的禁用指令,并响应于所述禁用指令,禁用所述配置通道的信号响应,以便于后续对所述配置通道的信号测试。
可以理解的是,在步骤S101中,所述第二设备可以在接收到所述禁用指令后进入测试模式,在所述测试模式下,所述第二设备禁用所述配置通道的信号响应。
S102、将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号。
在本实施例中,所述第一设备可以包括控制电路,所述控制电路与所述第二设备的配置通道电连接(如所述控制电路接入所述配置通道的测试点上)。进一步地,所述控制电路可以包括第一电路、第二电路以及控制开关,所述控制开关用于控制所述配置通道与所述第一电路之间的断开与连接,以及控制所述配置通道与所述第二电路之间的断开与连接。
在步骤S102中,可以控制所述控制开关将所述配置通道接入所述第一电路中,使得所述配置通道处于上拉状态,以用于模拟USB device模式。举例地,所述第一电路可以包括接入预设电压的第一电阻,优选地,所述预设电压为5V,所述第一电阻的阻值为56KΩ,所述第一电路相当于一个56KΩ电阻上拉5V电路。当所述第二设备的配置通道接入所述第一电路时,所述第二设备可以获取到所述配置通道的第一信号(如在USB device模式下的信号等)。
S103、接收由所述第二设备发送的所述配置通道的第一信号。
也就是说,所述第二设备接收由所述第一设备发送的第一请求,并响应于所述第一请求,获取所述配置通道的第一信号,并将所述配置通道的第一信号发送至所述第一设备。
S104、将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号。
在步骤S104中,可以控制所述控制开关将所述配置通道接入所述第二电路中,使得所述配置通道处于下拉状态,以用于模拟USB host模式。举例地,所述第二电路可以包括接地的第二电阻,优选地,所述第二电阻的阻值为5.1KΩ,所述第二电路相当于一个5.1KΩ电阻下拉接地电路。当所述第二设备的配置通道接入所述第二电路时,所述第二设备可以获取到所述配置通道的第二信号(如在USB host模式下的信号等)。
S105、接收由所述第二设备发送的所述配置通道的第二信号。
也就是说,所述第二设备接收由所述第一设备发送的第二请求,并响应于所述第二请求,获取所述配置通道的第二信号,并将所述配置通道的所述第二信号发送至所述第一设备。
S106、基于所述第一信号和所述第二信号,确定所述配置通道的状态。
可以看出的是,所述配置通道的第一信号可以表示在USB device模式下的信号等,所述配置通道的第二信号可以表示在USB host模式下的信号等,因此,所述第一信号与所述第二信号可以用于确定出所述配置通道的状态是否满足预期,例如所述配置通道是否存在断路或短路,如空焊或对高电平短路等问题。
其中一种可能的实现方式中,如图2所示,所述控制电路可以包括第一控制电路以及第二控制电路,步骤S102可以包括:
S201、将所述第一配置通道接入所述第一控制电路中的第一电路;
S202、将所述第二配置通道接入所述第二控制电路中的第一电路。
和/或,步骤S104可以包括:
S203、将所述第一配置通道接入所述第一控制电路中的第二电路;
S204、将所述第二配置通道接入所述第二控制电路中的第二电路。
在本实施例中,所述第一控制电路以及所述第二控制电路中均包括第一电路、第二电路以及控制开关。所述第一控制电路与所述第一配置通道相连接,所述第一控制电路的控制开关用于控制所述第一配置通道与所述第一控制电路的第一电路的断开与连接,以及控制所述第一配置通道与所述第一控制电路的第二电路的断开与连接。相应地,所述第二控制电路与所述第二配置通道相连接,所述第二控制电路的控制开关用于控制所述第二配置通道与所述第二控制电路的第一电路的断开与连接,以及控制所述第二配置通道与所述第二控制电路的第二电路的断开与连接。
在步骤S201中,可以控制所述第一控制电路的控制开关将所述第一配置通道接入所述第一控制电路中的第一电路(使得所述第一配置通道处于上拉状态,以模拟USBdevice模式),并向所述第二设备发送第一请求,所述第一请求用于请求获取所述第一配置通道的第一信号。
在步骤S203中,可以控制所述第一控制电路的控制开关将所述第一配置通道接入所述第一控制电路中的第二电路(使得所述第一配置通道处于下拉状态,模拟USB host模式),并向所述第二设备发送第二请求,所述第二请求用于请求获取所述第一配置通道的第二信号。
在步骤S202中,可以控制所述第二控制电路的控制开关将所述第二配置通道接入所述第二控制电路中的第一电路(使得所述第二配置通道处于上拉状态,以模拟USBdevice模式),并向所述第二设备发送第三请求,所述第三请求用于请求获取所述第二配置通道的第三信号。
在步骤S204中,可以控制所述第二控制电路的控制开关将所述第二配置通道接入所述第二控制电路中的第二电路(使得所述第二配置通道处于下拉状态,模拟USB host模式),并向所述第二设备发送第四请求,所述第四请求用于请求获取所述第二配置通道的第四信号。因此,在步骤S103或步骤S105中,还可以接收由所述第二设备发送的第三信号或第四信号。
可以理解的是,所述第一信号和所述第二信号用于确定所述第一配置通道的状态是否满足预期,所述第三信号和第四信号用于确定所述第二配置通道的状态是否满足预期。熟知本领域的技术人员应当理解的是,步骤S201至步骤S204的执行顺序可以不分先后,在此不做限制。
其中一种可能的实现方式中,步骤S106可以包括:
S301、判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
S302、若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
S303、若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
优选地,所述第一状态可以用于表示所述配置通道(如所述第一配置通道)的状态满足预期,如所述配置通道正常,或不存在短路或断路等情况。所述第二状态可以用于表示所述配置通道的状态不满足预期,如所述配置通道异常,或存在短路或断路等情况。
举例地,所述预设第一阈值可以为1,所述预设第二阈值可以为0,若所述第一信号等于1以及所述第二信号等于0,则输出第一状态,以表示所述配置通道的状态满足预期,若所述第一信号不等于1和/或所述第二信号不等于0,则输出第二状态,以表示所述配置通道的状态不满足预期,存在短路或断路等问题,以此测试出不满足预期的配置通道,有利于提高成品率。
相应地,步骤S106中,还可以包括判断所述第三信号是否等于预设第一阈值以及所述第四信号是否等于预设第二阈值,以确定所述第二配置通道的状态是否满足预期,在此不再赘述。
其中一种可能的实现方式中,所述控制电路还可以包括第三电路(如所述第一控制电路以及所述第二控制电路中均包括第三电路),在步骤S101之前,所述方法还包括:
S401、将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,S402、将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
优选地,所述第三电路为空载电路。
也就是说,为满足USB协议限制以进入测试模式,在所述第二设备进入测试模式之前,可以将所述第一配置通道接入所述第一控制电路中的空载电路(使得所述第一配置通道处于空载状态),以及将所述第二配置通道接入所述第二控制电路中的空载电路(使得所述第二配置通道处于空载状态)。或者,在所述第二设备进入测试模式之前,可以将所述第一配置通道接入所述第一控制电路中的第一电路(使得所述第一配置通道处于上拉状态),以及将所述第二配置通道接入所述第二控制电路中的空载电路(使得所述第二配置通道处于空载状态)。
在本实施例中,如图3所示,所述控制电路(如所述第一控制电路以及所述第二控制电路)中的控制开关为单刀三掷开关,所述第一控制电路中的单刀三掷开关用于将所述第一配置通道接入所述第一电路、所述第二电路以及所述第三电路中的其中一个,所述第二控制电路中的单刀三掷开关用于将所述第二配置通道接入所述第一电路、所述第二电路以及所述第三电路中的其中一个。或者,所述单刀三掷开关可以断开连接等。当然,所述控制电路中的所述第一电路、所述第二电路以及所述第三电路可以分别由不同的控制开关(如单刀单掷开关或单刀二掷开关等)控制与所述配置通道之间的断开与连接等,在此不做限制。
可以理解的是,上述实施例中的部分或全部步骤骤或操作仅是示例,本申请实施例还可以执行其它操作或者各种操作的变形。此外,各个步骤可以按照上述实施例呈现的不同的顺序来执行,并且有可能并非要执行上述实施例中的全部操作。
如图4所示,本申请提供一种配置通道的测试装置100,所述装置与第二设备建立连接,所述第二设备包括配置通道,所述装置100包括:
禁用模块10,用于向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
第一接入模块20,用于将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
第一接收模块30,用于接收由所述第二设备发送的所述配置通道的第一信号;
第二接入模块40,用于将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
第二接收模块50,用于接收由所述第二设备发送的所述配置通道的第二信号;
输出模块60,用于基于所述第一信号与所述第二信号,确定所述配置通道的状态。
其中一种可能的实现方式中,所述配置通道包括第一配置通道和第二配置通道,所述控制电路包括第一控制电路和第二控制电路,所述第一接入模块20包括:
将所述第一配置通道接入所述第一控制电路中的第一电路;
将所述第二配置通道接入所述第二控制电路中的第一电路;
和/或,所述第二接入模块40包括:
将所述第一配置通道接入所述第一控制电路中的第二电路;
将所述第二配置通道接入所述第二控制电路中的第二电路。
其中一种可能的实现方式中,所述装置100还包括:
将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
其中一种可能的实现方式中,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路。
其中一种可能的实现方式中,所述输出模块60包括:
判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
图4所示实施例提供的配置通道的测试装置100可用于执行本申请图1所示方法实施例的技术方案,其实现原理和技术效果可以进一步参考方法实施例中的相关描述。
应理解以上图所示的配置通道的测试装置100的各个模块的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。且这些模块可以全部以软件通过处理元件调用的形式实现;也可以全部以硬件的形式实现;还可以部分模块以软件通过处理元件调用的形式实现,部分模块通过硬件的形式实现。例如,输出模块可以为单独设立的处理元件,也可以集成在电子设备的某一个芯片中实现。其它模块的实现与之类似。此外这些模块全部或部分可以集成在一起,也可以独立实现。在实现过程中,上述方法的各步骤或以上各个模块可以通过处理器元件中的硬件的集成逻辑电路或者软件形式的指令完成。
例如,以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit;以下简称:ASIC),或,一个或多个微处理器(Digital Singnal Processor;以下简称:DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array;以下简称:FPGA)等。再如,这些模块可以集成在一起,以片上系统(System-On-a-Chip;以下简称:SOC)的形式实现。
图5为本申请测试系统800一个实施例的结构示意图,所述测试系统与第二设备建立连接,所述第二设备包括配置通道,如图5所示,上述系统800可以包括:
控制电路810,所述控制电路810包括第一电路811、第二电路812以及控制开关814,所述控制开关用于受控于控制器,以将所述配置通道接入所述第一电路,或者将所述配置通道接入所述第二电路;
控制器820,所述控制器包括:
一个或多个处理器;存储器;以及一个或多个计算机程序,其中所述一个或多个计算机程序被存储在所述存储器中,所述一个或多个计算机程序包括指令,当所述指令被所述系统执行时,使得所述系统执行以下步骤:
向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
接收由所述第二设备发送的所述配置通道的第一信号;
将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
接收由所述第二设备发送的所述配置通道的第二信号;
基于所述第一信号和所述第二信号,确定所述配置通道的状态。
其中一种可能的实现方式中,所述配置通道包括第一配置通道和第二配置通道,所述控制电路包括第一控制电路和第二控制电路,当所述指令被所述系统执行时,使得所述系统执行所述将所述配置通道接入所述控制电路中的第一电路,包括:
将所述第一配置通道接入所述第一控制电路中的第一电路;
将所述第二配置通道接入所述第二控制电路中的第一电路;
和/或,当所述指令被所述系统执行时,使得所述系统执行所述将所述配置通道接入所述控制电路中的第二电路,包括:
将所述第一配置通道接入所述第一控制电路中的第二电路;
将所述第二配置通道接入所述第二控制电路中的第二电路。
其中一种可能的实现方式中,当所述指令被所述系统执行时,使得所述系统执行在所述向所述第二设备发送禁用指令之前,所述系统还执行:
将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
其中一种可能的实现方式中,当所述指令被所述系统执行时,使得所述系统执行所述基于所述第一信号和所述第二信号,确定所述配置通道的状态,包括:
判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
其中一种可能的实现方式中,所述控制电路810还包括第三电路813,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路,所述控制开关还用于受控于所述控制器,以将所述配置通道接入所述第三电路。
进一步地,所述系统800还可以包括交互模块,所述交互模块用于受控于所述控制器820,以执行交互操作,如通过画面显示或声音提示等输出配置通道的状态测试结果等信息,以供用户根据输出信息进行处理等。所述系统800还可以包括执行模块,所述执行模块用于受控于所述控制器820,以根据所述控制器820输出的测试结果,执行相应的操作,如根据所述配置通道状态测试结果对第二设备进行标记或筛检等,以标记或筛检出不合格的第二设备,提高成品率,在此不受限制。
在本实施例中,所述测试系统800可以被实施为在手机、计算机等电子设备(如上述第二设备)的测试过程中对所述电子设备的配置通道进行状态测试的测试系统,可以实现自动化测试。所述测试系统800可以用于执行如图1所示实施例提供的方法,具体原理或步骤可以参考如图1所示实施例提供的方法,在此不再赘述。
图6为本申请测试设备一个实施例的结构示意图,如图6所示,上述设备可以包括:
一个或多个处理器;存储器;以及一个或多个计算机程序;
其中上述一个或多个计算机程序被存储在上述存储器中,上述一个或多个计算机程序包括指令,当上述指令被上述设备执行时,使得上述设备执行以下步骤:
向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
接收由所述第二设备发送的所述配置通道的第一信号;
将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
接收由所述第二设备发送的所述配置通道的第二信号;
基于所述第一信号和所述第二信号,确定所述配置通道的状态。
其中一种可能的实现方式中,所述配置通道包括第一配置通道和第二配置通道,所述控制电路包括第一控制电路和第二控制电路,当上述指令被上述设备执行时,使得上述设备执行所述将所述配置通道接入所述控制电路中的第一电路,包括:
将所述第一配置通道接入所述第一控制电路中的第一电路;
将所述第二配置通道接入所述第二控制电路中的第一电路;
和/或,当上述指令被上述设备执行时,使得上述设备执行所述将所述配置通道接入所述控制电路中的第二电路,包括:
将所述第一配置通道接入所述第一控制电路中的第二电路;
将所述第二配置通道接入所述第二控制电路中的第二电路。
其中一种可能的实现方式中,当上述指令被上述设备执行时,使得上述设备执行在所述向所述第二设备发送禁用指令之前,所述设备还执行:
将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
其中一种可能的实现方式中,当上述指令被上述设备执行时,使得上述设备执行所述基于所述第一信号和所述第二信号,确定所述配置通道的状态,包括:
判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
其中一种可能的实现方式中,所述控制电路还包括第三电路,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路,所述控制开关还用于受控于所述控制器,以将所述配置通道接入所述第三电路。
图6所示的测试设备可以被实施为在手机、计算机等电子设备(如上述第二设备)的测试过程中对所述电子设备的配置通道进行状态测试的测试设备,也可以是内置于上述测试设备的电路设备。该设备可以用于执行本申请图1所示实施例提供的方法中的功能/步骤。
如图6所示,测试设备900包括处理器910和存储器920。其中,处理器910和存储器920之间可以通过内部连接通路互相通信,传递控制和/或数据信号,该存储器920用于存储计算机程序,该处理器910用于从该存储器920中调用并运行该计算机程序。
上述存储器920可以是只读存储器(read-only memory,ROM)、可存储静态信息和指令的其它类型的静态存储设备、随机存取存储器(random access memory,RAM)或可存储信息和指令的其它类型的动态存储设备,也可以是电可擦可编程只读存储器(electrically erasable programmable read-only memory,EEPROM)、只读光盘(compactdisc read-only memory,CD-ROM)或其他光盘存储、光碟存储(包括压缩光碟、激光碟、光碟、数字通用光碟、蓝光光碟等)、磁盘存储介质或者其它磁存储设备,或者还可以是能够用于携带或存储具有指令或数据结构形式的期望的程序代码并能够由计算机存取的任何其它介质等。
上述处理器910可以和存储器920可以合成一个处理装置,更常见的是彼此独立的部件,处理器910用于执行存储器920中存储的程序代码来实现上述功能。具体实现时,该存储器920也可以集成在处理器910中,或者,独立于处理器910。
应理解,图6所示的测试设备900能够实现本申请图1所示实施例提供的方法的各个过程。测试设备900中的各个模块的操作和/或功能,分别为了实现上述方法实施例中的相应流程。具体可参见本申请图1所示方法实施例中的描述,为避免重复,此处适当省略详细描述。
应理解,图6所示的测试设备900中的处理器910可以是片上系统SOC,该处理器910中可以包括中央处理器(Central Processing Unit;以下简称:CPU),还可以进一步包括其他类型的处理器,例如:图像处理器(Graphics Processing Unit;以下简称:GPU)等。
总之,处理器910内部的各部分处理器或处理单元可以共同配合实现之前的方法流程,且各部分处理器或处理单元相应的软件程序可存储在存储器920中。
本申请还提供一种电子设备,所述设备包括存储介质和中央处理器,所述存储介质可以是非易失性存储介质,所述存储介质中存储有计算机可执行程序,所述中央处理器与所述非易失性存储介质连接,并执行所述计算机可执行程序以实现本申请图1所示实施例提供的方法。
以上各实施例中,涉及的处理器可以例如包括CPU、DSP、微控制器或数字信号处理器,还可包括GPU、嵌入式神经网络处理器(Neural-network Process Units;以下简称:NPU)和图像信号处理器(Image Signal Processing;以下简称:ISP),该处理器还可包括必要的硬件加速器或逻辑处理硬件电路,如ASIC,或一个或多个用于控制本申请技术方案程序执行的集成电路等。此外,处理器可以具有操作一个或多个软件程序的功能,软件程序可以存储在存储介质中。
本申请实施例还提供一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,当其在计算机上运行时,使得计算机执行本申请图1所示实施例提供的方法。
本申请实施例还提供一种计算机程序产品,该计算机程序产品包括计算机程序,当其在计算机上运行时,使得计算机执行本申请图1所示实施例提供的方法。
本申请实施例中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示单独存在A、同时存在A和B、单独存在B的情况。其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项”及其类似表达,是指的这些项中的任意组合,包括单项或复数项的任意组合。例如,a,b和c中的至少一项可以表示:a,b,c,a和b,a和c,b和c或a和b和c,其中a,b,c可以是单个,也可以是多个。
本领域普通技术人员可以意识到,本文中公开的实施例中描述的各单元及算法步骤,能够以电子硬件、计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,任一功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory;以下简称:ROM)、随机存取存储器(Random Access Memory;以下简称:RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。本申请的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种配置通道的测试方法,应用于第一设备,所述第一设备与第二设备建立连接,所述第二设备包括配置通道,其特征在于,所述方法包括:
向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
接收由所述第二设备发送的所述配置通道的第一信号;
将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
接收由所述第二设备发送的所述配置通道的第二信号;
基于所述第一信号和所述第二信号,确定所述配置通道的状态。
2.根据权利要求1所述的方法,其特征在于,所述配置通道包括第一配置通道和第二配置通道,所述控制电路包括第一控制电路和第二控制电路,所述将所述配置通道接入所述控制电路中的第一电路,包括:
将所述第一配置通道接入所述第一控制电路中的第一电路;
将所述第二配置通道接入所述第二控制电路中的第一电路;
和/或,所述将所述配置通道接入所述控制电路中的第二电路,包括:
将所述第一配置通道接入所述第一控制电路中的第二电路;
将所述第二配置通道接入所述第二控制电路中的第二电路。
3.根据权利要求2所述的方法,其特征在于,在所述向所述第二设备发送禁用指令之前,所述方法还包括:
将所述第一配置通道接入所述第一控制电路中的第三电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路;
或者,将所述第一配置通道接入所述第一控制电路中的第一电路,以及将所述第二配置通道接入所述第二控制电路中的第三电路。
4.根据权利要求3所述的方法,其特征在于,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述基于所述第一信号和所述第二信号,确定所述配置通道的状态,包括:
判断所述第一信号是否等于预设第一阈值以及所述第二信号是否等于预设第二阈值;
若所述第一信号等于所述预设第一阈值且所述第二信号等于所述预设第二阈值,则输出第一状态;
若所述第一信号不等于所述预设第一阈值和/或所述第二信号不等于所述预设第二阈值,则输出第二状态。
6.一种配置通道的测试装置,所述装置与第二设备建立连接,所述第二设备包括配置通道,其特征在于,所述装置包括:
禁用模块,用于向所述第二设备发送禁用指令,所述禁用指令用于指示所述第二设备禁止响应所述配置通道的信号;
第一接入模块,用于将所述配置通道接入控制电路中的第一电路,并向所述第二设备发送第一请求,所述第一请求用于请求获取所述配置通道的第一信号;
第一接收模块,用于接收由所述第二设备发送的所述配置通道的第一信号;
第二接入模块,用于将所述配置通道接入所述控制电路中的第二电路,并向所述第二设备发送第二请求,所述第二请求用于请求获取所述配置通道的第二信号;
第二接收模块,用于接收由所述第二设备发送的所述配置通道的第二信号;
输出模块,用于基于所述第一信号与所述第二信号,确定所述配置通道的状态。
7.一种测试设备,其特征在于,包括:
一个或多个处理器;存储器;以及一个或多个计算机程序,其中所述一个或多个计算机程序被存储在所述存储器中,所述一个或多个计算机程序包括指令,当所述指令被所述设备执行时,使得所述设备执行如权利要求1至5任一项所述的方法。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,当其在计算机上运行时,使得计算机执行如权利要求1至5任一项所述的方法。
9.一种测试系统,所述测试系统与第二设备建立连接,所述第二设备包括配置通道,其特征在于,所述系统包括:
控制电路,所述控制电路包括第一电路、第二电路以及控制开关,所述控制开关用于受控于控制器,以将所述配置通道接入所述第一电路,或者将所述配置通道接入所述第二电路;
控制器,所述控制器包括:
一个或多个处理器;存储器;以及一个或多个计算机程序,其中所述一个或多个计算机程序被存储在所述存储器中,所述一个或多个计算机程序包括指令,当所述指令被所述系统执行时,使得所述系统执行如权利要求1至5任一项所述的方法。
10.根据权利要求9所述的测试系统,其特征在于,所述控制电路还包括第三电路,所述第一电路包括接入预设电压的第一电阻,所述第二电路包括接地的第二电阻,所述第三电路为空载电路,所述控制开关还用于受控于所述控制器,以将所述配置通道接入所述第三电路。
CN202110126672.7A 2021-01-29 2021-01-29 配置通道的测试方法、装置、设备以及系统 Active CN112860498B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110126672.7A CN112860498B (zh) 2021-01-29 2021-01-29 配置通道的测试方法、装置、设备以及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110126672.7A CN112860498B (zh) 2021-01-29 2021-01-29 配置通道的测试方法、装置、设备以及系统

Publications (2)

Publication Number Publication Date
CN112860498A true CN112860498A (zh) 2021-05-28
CN112860498B CN112860498B (zh) 2022-11-04

Family

ID=75986846

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110126672.7A Active CN112860498B (zh) 2021-01-29 2021-01-29 配置通道的测试方法、装置、设备以及系统

Country Status (1)

Country Link
CN (1) CN112860498B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103218280A (zh) * 2013-04-15 2013-07-24 飞天诚信科技股份有限公司 一种usb设备的硬件通用测试方法
CN103995764A (zh) * 2014-05-21 2014-08-20 电子科技大学 一种具有串行总线协议连续触发功能的逻辑分析仪
CN107039301A (zh) * 2015-12-14 2017-08-11 三星电子株式会社 测试架构、测试系统及在晶圆级测试半导体装置的方法
CN110781046A (zh) * 2019-11-04 2020-02-11 深圳芯邦科技股份有限公司 Usb移动存储设备质量检测系统、方法及相关组件
CN111880078A (zh) * 2020-07-20 2020-11-03 上海龙旗科技股份有限公司 一种自动化指令测试的方法及设备
CN111930659A (zh) * 2020-07-23 2020-11-13 联想(北京)有限公司 一种信息处理方法、电子设备和计算机存储介质

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103218280A (zh) * 2013-04-15 2013-07-24 飞天诚信科技股份有限公司 一种usb设备的硬件通用测试方法
CN103995764A (zh) * 2014-05-21 2014-08-20 电子科技大学 一种具有串行总线协议连续触发功能的逻辑分析仪
CN107039301A (zh) * 2015-12-14 2017-08-11 三星电子株式会社 测试架构、测试系统及在晶圆级测试半导体装置的方法
CN110781046A (zh) * 2019-11-04 2020-02-11 深圳芯邦科技股份有限公司 Usb移动存储设备质量检测系统、方法及相关组件
CN111880078A (zh) * 2020-07-20 2020-11-03 上海龙旗科技股份有限公司 一种自动化指令测试的方法及设备
CN111930659A (zh) * 2020-07-23 2020-11-13 联想(北京)有限公司 一种信息处理方法、电子设备和计算机存储介质

Also Published As

Publication number Publication date
CN112860498B (zh) 2022-11-04

Similar Documents

Publication Publication Date Title
US9606953B2 (en) Method, apparatus, and computer program product for entering accessory docking mode in USB type C
KR101570175B1 (ko) Pcie 스위치 기반의 서버 시스템, 스위칭 방법 및 장치
US10499453B2 (en) Method and device for bluetooth connection control for multiple playing devices, and music playing system
US20070255869A1 (en) Device evaluation using automatic connection path reconfiguration
CN112041827B (zh) 自动usb主机检测和端口配置方法及装置
CN112579509A (zh) 单线通讯方法、装置、电子设备及可读存储介质
CN104469871A (zh) 一种通信网络切换方法及装置
CN112154399B (zh) 摇杆校准方法、遥控终端及计算机可读存储介质
CN112860498B (zh) 配置通道的测试方法、装置、设备以及系统
CN109582324B (zh) 一种ic烧录方法及板卡
CN104484268A (zh) 一种调试方法和移动终端
EP3229146B1 (en) System and device for identifying usb otg device
CN103729222A (zh) 一种配置文件的加载装置与方法
US20140181496A1 (en) Method, Apparatus and Processor for Reading Bios
CN110008165B (zh) 一种ntb链路管理方法、系统及相关装置
CN110825640A (zh) Dubal BIOS的测试方法、测试装置及测试系统
CN104615467A (zh) 一种烧录cpld固件的方法和系统
US10331580B2 (en) Peripheral interface multiplexing method, user equipment, and external device
CN107783915B (zh) 用于mcu的端口复用方法和装置
CN109308234B (zh) 一种控制板卡上多个控制器进行主备切换的方法
CN105589823A (zh) Usb接口复用mhl的方法、装置和电路
CN111897252A (zh) 一种负载检测方法、系统及设备
CN114624524A (zh) 充电检测方法、装置及设备
CN107800677B (zh) 用于提供自适应连接服务的装置和方法
US11741038B1 (en) Method, server system, and non-transitory computer readable medium for hot plugging

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant