CN112822124B - 多芯片通信系统、方法、芯片及存储介质 - Google Patents

多芯片通信系统、方法、芯片及存储介质 Download PDF

Info

Publication number
CN112822124B
CN112822124B CN202011639920.XA CN202011639920A CN112822124B CN 112822124 B CN112822124 B CN 112822124B CN 202011639920 A CN202011639920 A CN 202011639920A CN 112822124 B CN112822124 B CN 112822124B
Authority
CN
China
Prior art keywords
chip
data
communication
identifier
initial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011639920.XA
Other languages
English (en)
Other versions
CN112822124A (zh
Inventor
苏岚
顾鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Yuntian Lifei Technology Co ltd
Shenzhen Intellifusion Technologies Co Ltd
Original Assignee
Jiangsu Yuntian Lifei Technology Co ltd
Shenzhen Intellifusion Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Yuntian Lifei Technology Co ltd, Shenzhen Intellifusion Technologies Co Ltd filed Critical Jiangsu Yuntian Lifei Technology Co ltd
Priority to CN202011639920.XA priority Critical patent/CN112822124B/zh
Publication of CN112822124A publication Critical patent/CN112822124A/zh
Priority to PCT/CN2021/133510 priority patent/WO2022142919A1/zh
Application granted granted Critical
Publication of CN112822124B publication Critical patent/CN112822124B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/625Queue scheduling characterised by scheduling criteria for service slots or service orders
    • H04L47/6275Queue scheduling characterised by scheduling criteria for service slots or service orders based on priority

Abstract

本发明公开了一种多芯片通信系统、方法、芯片及存储介质。多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片,所述第一芯片包括第一通信服务模块和第一通信管理模块,所述第二芯片包括第二通信服务模块。第一通信服务模块用于接收第二通信服务模块发送的数据传输请求;接收第一通信管理模块反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息;将与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列;将待传输数据搬移到目标传输队列上;依据请求优先级,通过目标传输队列传输待传输数据。本发明通过目标传输队列传输待传输数据,充分利用底层硬件传输能力,提高数据传输效率。

Description

多芯片通信系统、方法、芯片及存储介质
技术领域
本发明涉及通信技术领域,尤其涉及一种多芯片通信系统、方法、芯片及存储介质。
背景技术
一个完整的人工智能应用系统往往由多个专门用途的芯片分工协作完成,芯片间存在大量的数据通信,数据通信的性能是影响整个人工智能应用系统性能的重要因素。
现有的方案一般通过网络层协议来实现芯片间数据交通信。虽然,通过网络层协议来实现芯片间数据通信,采用的软件接口使用方便。但是,网络层协议处理的开销不可忽略,无法充分利用底层硬件传输能力,使得整个人工智能应用系统的性能往往受限于芯片之间数据通信的效率。
发明内容
本发明实施例提供一种多芯片通信系统、方法、芯片及存储介质,以解决芯片之间数据通信的效率低问题。
一种多芯片通信系统,所述多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片,所述第一芯片包括第一通信服务模块和第一通信管理模块;所述第二芯片包括第二通信服务模块;
所述第一通信服务模块,用于接收第二通信服务模块发送的数据传输请求,所述数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级;
所述第一通信服务模块,还用于将所述第二芯片标识发送给所述第一通信管理模块,接收所述第一通信管理模块反馈的目标通道组标识和与所述目标通道组标识相对应的目标描述信息;
所述第一通信服务模块,还用于将所述数据长度和所述请求优先级,与所述目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将与所述目标逻辑通道标识相对应的初始传输队列确定为目标传输队列;
所述第一通信服务模块,还用于根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上;
所述第一通信服务模块,还用于依据所述请求优先级,通过所述目标传输队列,将所述待传输数据发送给所述第二通信服务模块。
进一步地,所述第一通信服务模块,还用于根据所述数据地址和所述数据属性,获取与所述数据地址和所述数据属性对应的所述待传输数据,采用预设数据传输策略,将所述待传输数据搬移到所述目标传输队列上。
进一步地,所述第一通信管理模块用于探测与所述第一芯片相连的所述第二芯片,保存所述第二芯片对应的第二芯片属性,所述第二芯片属性包括第二芯片标识和芯片速率信息;
所述第一通信管理模块,还用于给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联;
所述第一通信管理模块,还用于对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,所述初始通道描述信息包括与所述第二芯片标识相对应的初始逻辑通道标识,所述初始逻辑通道标识为所述逻辑通道组标识中的一个;
所述第一通信服务模块,还用于创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中。
进一步地,所述第一通信管理模块,还用于根据预设分配逻辑,生成与所述第二芯片对应的所述逻辑通道组标识;所述第一通信管理模块,还用于将所述逻辑通道组标识与所述第二芯片标识关联。
进一步地,所述第一通信管理模块,还用于根据预设优先级策略,确定每一所述速率等级对应的初始逻辑通道标识;所述第一通信管理模块,还用于生成与所述初始逻辑通道标识对应的所述初始通道描述信息,将所述初始通道描述信息发送给所述第一通信服务模块。
进一步地,所述第一通信服务模块,还用于建立与所述初始逻辑通道标识相对应的传输服务上下文,所述传输服务上下文用于记录所述初始传输队列的当前状态。
一种多芯片通信方法,应用于多芯片通信系统中,所述多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片,所述第一芯片包括第一通信服务模块和第一通信管理模块,所述第二芯片包括第二通信服务模块,所述多芯片通信方法包括:
采用所述第一通信服务模块,接收所述第二通信服务模块发送的数据传输请求,所述数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级;
采用所述第一通信服务模块,将所述第二芯片标识发送给所述第一通信管理模块,接收所述第一通信管理模块反馈的目标通道组标识和与所述目标通道组标识相对应的目标描述信息;
采用所述第一通信服务模块,将所述数据长度和所述请求优先级,与所述目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将芯片缓存中与所述目标逻辑通道标识相对应的初始传输队列确定为目标传输队列;
采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上;
采用所述第一通信服务模块,依据所述请求优先级,通过所述目标传输队列,将所述待传输数据发送给所述第二通信服务模块。
进一步地,所述采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上,包括:
采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取与所述数据地址和所述数据属性对应的所述待传输数据,采用预设数据传输策略,将所述待传输数据搬移到所述目标传输队列上。
进一步地,在所述采用第一通信服务模块,接收处理器发送的数据传输请求之前,还包括所述第一芯片执行的如下步骤:
采用所述第一通信管理模块,探测与所述芯片相连的第二芯片,保存所述第二芯片对应的第二芯片属性,所述第二芯片属性包括第二芯片标识和芯片速率信息;
采用所述第一通信管理模块,给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联;
采用所述第一通信管理模块,对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,所述初始通道描述信息包括与所述第二芯片标识相对应的初始逻辑通道标识,所述初始逻辑通道标识为所述逻辑通道组标识中的一个;
采用所述第一通信服务模块,创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中。
进一步地,所述采用所述第一通信管理模块给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联,包括:
采用所述第一通信管理模块,根据预设分配逻辑,生成与所述第二芯片对应的所述逻辑通道组标识;
采用所述第一通信管理模块,将所述逻辑通道组标识与所述第二芯片标识关联。
进一步地,所述芯片速率信息包括至少一个速率等级;
所述采用所述第一通信管理模块,对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,包括:
采用所述第一通信管理模块,根据预设优先级策略,确定每一所述速率等级对应的初始逻辑通道标识;
采用所述第一通信管理模块,生成与所述初始逻辑通道标识对应的所述初始通道描述信息,将所述初始通道描述信息发送给所述第一通信服务模块。
进一步地,所述采用所述第一通信服务模块,创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中之后,包括:
采用所述第一通信服务模块,建立与所述初始逻辑通道标识相对应的传输服务上下文,所述传输服务上下文用于记录所述初始传输队列的当前状态。
一种计算机可读存储介质,所述计算机可读存储介质存储有系统通信程序,所述系统通信程序被处理器执行时实现上述多芯片通信方法。
上述多芯片通信系统、方法、芯片及存储介质,该多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片等硬件,所述第一芯片包括第一通信服务模块和第一通信管理模块;所述第二芯片包括第二通信服务模块。第一通信服务模块,将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列,然而,初始传输队列又是第一芯片中的第一通信管理模块预先创建的队列,因此,第一通信服务模块这一底层硬件,能够从第一通信管理模块预先创建的队列中快速确定目标传输队列,以提高待传输数据的传输效率。第一通信服务模块依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块。可以理解地,第一通信服务模块依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块,避免数据访问出现冲突。综上所述,多芯片通信系统通过第一芯片中的第一通信服务模块和第二芯片中的第二通信服务模块,充分利用底层硬件传输能力,提高数据传输效率。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例中多芯片通信系统的一示意图;
图2是本发明一实施例中第一芯片的一示意图;
图3是本发明一实施例中多芯片通信方法的一流程图;
图4是本发明一实施例中多芯片通信方法的另一流程图;
图5是本发明一实施例中多芯片通信方法的另一流程图;
图6是本发明一实施例中多芯片通信方法的另一流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供的多芯片通信系统,如图1所示多芯片通信系统,包括第一芯片和与第一芯片通信的至少一个第二芯片。第一芯片和第二芯片可以是如图2中所示的芯片,该芯片包括但不限于SoC芯片,或其他系统级芯片。第一芯片,包括第一通信管理模块11和第一通信服务模块12。第一通信管理模块11为第一芯片中的管理模块。第一通信服务模块12为第一芯片中的服务模块。第二芯片包括与第一通信管理模块11相同的第二通信管理模块21和与第一通信服务模块12相同的第二通信服务模块22。第二通信管理模块21为第二芯片中的管理模块。第二通信服务模块22为第二芯片中的服务模块。第一芯片和第二芯片包括但不限于SoC芯片,或其他系统级芯片。
在一实施例中,如图1所示,提供一种多芯片通信系统,包括第一芯片和与第一芯片通信的至少一个第二芯片。第一芯片包括第一通信服务模块12和第一通信管理模块11。第二芯片包括第二通信服务模块22:
第一通信服务模块12,用于接收第二通信服务模块22发送的数据传输请求,数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级。
其中,第一通信服务模块12为芯片中的服务模块。数据传输请求为第二通信服务模块22发送的请求,用于获取待传输数据。待传输数据为数据传输请求所要获取的数据。数据地址为待传输数据对应的地址。数据属性为待传输数据对应的属性。例如,数据属性包括但不限于文本数据和图像数据等。数据长度为待传输数据对应的长度。第二芯片标识为第二芯片对应的标识。请求优先级为第一通信服务模块12对数据传输请求进行处理的优先级。
作为一示例,芯片采用第一通信服务模块12接收接收第二通信服务模块22发送的数据传输请求。例如,数据传输请求可以是一个或者多个。芯片采用第一通信服务模块12对多个数据传输请求进行处理时,根据每一数据传输请求对应的请求优先级,对请求优先级较高的数据传输请求优先进行处理,避免数据访问出现冲突。
第一通信服务模块12,还用于将第二芯片标识发送给第一通信管理模块11,接收第一通信管理模块11反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息。
其中,目标通道组标识为与第二芯片标识相关联的逻辑通道组对应的标识。逻辑通道组为包括多个逻辑通道的通道组。逻辑通道为芯片通过统计信道复用的方式,按实际的待传输数据的传输需求分配信道带宽,当待传输数据要传输时形成的复用到信道中的子信道。目标描述信息为目标通道组标识相对应信息。例如,目标描述信息包括但不限于多个逻辑通道对应的标识、逻辑通道最大传输块大小、逻辑通道优先级和逻辑通道最大连续传输次数。需要说明的是,逻辑通道对应的标识是逻辑通道标识,一个目标通道组标识可以对应多个逻辑通道标识。
作为一示例,芯片采用第一通信服务模块12,将第二芯片标识发送给第一通信管理模块11,接收第一通信管理模块11反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息,以便后续步骤中通过目标通道组标识和目标描述信息确定传输待传输数据的逻辑通道,以充分利用底层硬件传输能力,提高数据传输效率。
第一通信服务模块12,还用于将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列。
其中,目标逻辑通道标识为目标描述信息中与数据长度和请求优先级相匹配的逻辑通道标识。初始传输队列为第一通信管理模块11预先在内存储器中缓存的、与目标逻辑通道标识相对应的传输队列。目标传输队列为用于传输待传输数据的初始传输队列。
作为一示例,芯片采用第一通信服务模块12,将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,例如,将数据长度和请求优先级,与目标描述信息中的逻辑通道最大传输块大小和逻辑通道优先级进行匹配处理,将目标描述信息中与数据长度和请求优先级相匹配的逻辑通道标识确定为目标逻辑通道标识,并将第一通信管理模块11预先在内存储器中缓存的、与目标逻辑通道标识相对应的传输队列确定为目标传输队列。可以理解地,由于目标传输队列在芯片缓存中,当第一通信服务模块12接收到数据传输请求后,能够快速确定目标传输队列,以利用目标传输队列对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
第一通信服务模块12,还用于根据数据地址和数据属性,获取待传输数据,将待传输数据搬移到目标传输队列上。
其中,目标传输队列为目标逻辑通道标识对应的传输队列。
作为一示例,芯片采用第一通信服务模块12,根据数据传输请求中的数据地址和数据属性,从第二芯片标识对应的芯片中获取对应的待传输数据。并将待传输数据搬移到目标传输队列上,通过目标传输队列进行传输。
第一通信服务模块12,还用于依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块22。
作为一示例,为了避免数据访问出现冲突,芯片采用第一通信服务模块12,依据数据传输请求中的请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块22,以实现第一芯片与第二芯片之间的待传输数据的传输,提高数据传输效率。
在本实施例中,该多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片等硬件,所述第一芯片包括第一通信服务模块12;所述第二芯片包括第二通信服务模块22。第一通信服务模块12,将数据长度和请。求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列,然而,初始传输队列又是第一芯片中的第一通信管理模块11预先创建的队列,因此,第一通信服务模块12这一底层硬件,能够从第一通信管理模块11预先创建的队列中快速确定目标传输队列,以提高待传输数据的传输效率。第一通信服务模块12依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块22。可以理解地,第一通信服务模块12依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块22,避免数据访问出现冲突。综上所述,多芯片通信系统通过第一芯片中的第一通信服务模块12和第二芯片中的第二通信服务模块22,充分利用底层硬件传输能力,提高数据传输效率。
可以理解,在其它实施方式中,每一第二芯片可以作为第一芯片,第一芯片也可以作为第二芯片。
在一实施例中,第一通信服务模块12,还用于根据数据地址和数据属性,获取与数据地址和数据属性对应的待传输数据,采用预设数据传输策略,将待传输数据搬移到目标传输队列上。
其中,预设数据传输策略为预先预置的待传输数据传输方式。例如,采用DMA(Direct Memory Access,直接存储器访问,简称DMA)对待传输数据进行传输,或者采用预设数据拷贝程序对待传输数据进行传输。优选地,预设数据传输策略可以的采用DMA对待传输数据进行传输,由于DMA允许不同数据传输速率的芯片进行数据传输,而不需要依赖于芯片的处理器中断大量负载,能够提高芯片数据传输性能。
本实施例中,第一通信服务模块12,还用于根据数据地址和数据属性,获取与数据地址和数据属性对应的待传输数据,采用预设数据传输策略,将待传输数据搬移到目标传输队列上,能够提高芯片数据传输性能。
在一实施例中,第一通信管理模块11,还用于探测与芯片相连的第二芯片,保存第二芯片对应的第二芯片属性,第二芯片属性包括第二芯片标识和芯片速率信息;
其中,第二芯片为与第一芯片相连的芯片。第二芯片可以是一个或者多个。第二芯片属性为第二芯片对应的属性,包括但不限于第二芯片标识和芯片速率信息。第二芯片标识为第二芯片上的标识。芯片速率信息为第二芯片传输速率的信息。例如,芯片速率信息包括但不限于数据传输速率和速率等级。速率等级为数据传输速率对应的等级。
作为一示例,在数据传输过程之前,芯片采用第一通信管理模块11探测与芯片相连的第二芯片,保存每一第二芯片对应的第二芯片属性,也即是,第二芯片标识和芯片速率信息,以便在后续步骤中对针对不同第二芯片属性的芯片确定对应的数据传输方式,提高数据传输效率。
第一通信管理模块11,还用于给第二芯片分配逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联。
其中,逻辑通道组标识为给第二芯片分配的逻辑通道组对应的标识。具体地,芯片采用第一通信管理模块11,给每一第二芯片分配对应的逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联。可以理解地,由于每一逻辑通道组标识包括多个逻辑通道标识,第一通信管理模块11将逻辑通道组标识与第二芯片标识关联后,第一通信管理模块11可以根据第二芯片标识对应的第二芯片属性,并为第二芯片分配与第二芯片标识和芯片速率信息对应的逻辑通道标识,如此,芯片能够采用第一通信服务模块12,根据逻辑通道标识对应的逻辑通道,对第二芯片标识对应芯片发送的数据传输请求进行处理,提高数据传输效率。
第一通信管理模块11,还用于对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块12,初始通道描述信息包括与第二芯片标识相对应的初始逻辑通道标识,初始逻辑通道标识为逻辑通道组标识中的一个。
其中,初始通道描述信息为逻辑通道组标识对应的描述信息。例如,初始通道描述信息包括但不限于多个逻辑通道对应的标识、逻辑通道最大传输块大小、逻辑通道优先级和逻辑通道最大连续传输次数。初始逻辑通道标识为逻辑通道对应的标识。需要说明的是,一个逻辑通道组标识可以包括多个逻辑通道标识。
作为一示例,芯片采用第一通信管理模块11对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,例如,芯片采用第一通信管理模块11对数据传输速率和速率等级进行处理,获取第二芯片对应的逻辑通道标识、逻辑通道最大传输块大小、逻辑通道优先级和逻辑通道最大连续传输次数。芯片采用第一通信管理模块11将初始通道描述信息发送给第一通信服务模块12,以使第一通信服务模块12能够根据数据传输请求中的数据长度和请求优先级,获取目标逻辑通道标识,将芯片缓存中与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列,通过目标传输队列对待传输数据进行传输。
第一通信服务模块12,还用于创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中。
其中,初始传输队列为与初始逻辑通道标识相对应队列。
作为一示例,芯片采用第一通信服务模块12创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中,以使第一通信服务模块12接收到数据传输请求后,能够快速确定目标传输队列,以快速地对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
在本实施例中,第一通信管理模块11,用于探测与芯片相连的第二芯片,保存第二芯片对应的第二芯片属性,第二芯片属性包括第二芯片标识和芯片速率信息,以便在后续步骤中对针对不同第二芯片属性的芯片确定对应的数据传输方式,提高数据传输效率;第一通信管理模块11,还用于给第二芯片分配逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联,以使芯片能够采用第一通信服务模块12根据逻辑通道标识对应的逻辑通道对第二芯片标识对应芯片发送的数据传输请求进行处理,提高数据传输效率;第一通信管理模块11,还用于对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块12,初始通道描述信息包括与第二芯片标识相对应的初始逻辑通道标识,初始逻辑通道标识为逻辑通道组标识中的一个;第一通信服务模块12,还用于创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中,以快速地对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
在一实施例中,第一通信管理模块11,还用于根据预设分配逻辑,生成与第二芯片对应的逻辑通道组标识;第一通信管理模块11,还用于将逻辑通道组标识与第二芯片标识关联。
其中,预设分配逻辑为生成与第二芯片对应的逻辑通道组标识的逻辑。例如,预设分配逻辑可以是根据探测第二芯片标识的顺序给第二芯片分配逻辑通道组标识。或者,根据用户自定义设置标识给第二芯片分配逻辑通道组标识,便于用户对芯片进行管理。
作为一示例,芯片采用第一通信管理模块11,将逻辑通道组标识与第二芯片标识关联,例如,将逻辑通道组标识与第二芯片标识对应存储到传输服务上下文中。其中,传输服务上下文为芯片数据通信过程中的所有通信信息的集合。如此,第一通信服务模块12传输服务上下文,获取逻辑通道标识对应的第二芯片标识,并对第二芯片标识对应的芯片发送的数据传输请求进行处理,提高数据传输效率。
在本实施例中,第一通信管理模块11,还用于根据预设分配逻辑,生成与第二芯片对应的逻辑通道组标识;第一通信管理模块11,还用于将逻辑通道组标识与第二芯片标识关联,以使第一通信服务模块12根据传输服务上下文,获取逻辑通道标识对应的第二芯片标识,并对第二芯片标识对应的芯片发送的数据传输请求进行处理,提高数据传输效率。
在一实施例中,第一通信管理模块11,还用于根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识;第一通信管理模块11,还用于生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块12。
其中,预设优先级策略为用户自定义的第二芯片对应的请求优先级顺序。例如,为每一速率等级分配一个逻辑通道标识,同一速率等级可以设置多个请求优先级。一个速率等级的一个请求优先级对应的逻辑通道分配一个逻辑通道标识,请求优先级是用户自定义配置的,可以配置一个,也可以配置多个,根据用户实际需要求配置。
作为一示例,芯片采用第一通信管理模块11,根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识,并生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块12,请求优先级较大的第二芯片发送数据传输请求优先进行处理,避免数据访问出现冲突。
在本实施例中,第一通信管理模块11,还用于根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识;第一通信管理模块11,还用于生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块12,将初始通道描述信息发送给第一通信服务模块12,避免数据访问出现冲突,提高数据传输的可靠性。
在一实施例中,第一通信服务模块12,还用于建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态。
作为一示例,芯片采用第一通信服务模块12,建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态。例如,芯片根据第一通信服务模块12的请求分配最合适的初始传输队列,并标记该初始逻辑通道标识和初始传输队列为占用状态。当待传输数据传输完成后,更改初始逻辑通道标识和初始传输队列为空闲状态。
在本实施例中,第一通信服务模块12,还用于建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态,便于芯片采用第一通信服务模块12对初始逻辑通道标识和初始传输队列进行关联,提到数据传输效率。
在一实施例中,如图3所示,提供一种多芯片通信方法,应用于图1所示的多芯片通信系统中,多芯片通信系统包括第一芯片和与第一芯片通信的至少一个第二芯片,第一芯片包括第一通信服务模块和第一通信管理模块,第二芯片包括第二通信服务模块。以该方法应用在图2中的第一芯片为例进行说明,在数据传输过程中,包括第一芯片执行的如下步骤:
S11:采用第一通信服务模块,接收第二通信服务模块发送的数据传输请求,数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级。
作为一示例,芯片采用第一通信服务模块接收第二通信服务模块发送的数据传输请求。例如,数据传输请求可以是一个或者多个。芯片采用第一通信服务模块对多个数据传输请求进行处理时,根据每一数据传输请求对应的请求优先级,对请求优先级较高的数据传输请求优先进行处理,避免数据访问出现冲突。
S12:采用第一通信服务模块,将第二芯片标识发送给第一通信管理模块,接收第一通信管理模块反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息。
作为一示例,芯片采用第一通信服务模块,将第二芯片标识发送给第一通信管理模块,接收第一通信管理模块反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息,以便后续步骤中通过目标通道组标识和目标描述信息确定传输待传输数据的逻辑通道,以充分利用底层硬件传输能力,提高数据传输效率。
S13:采用第一通信服务模块,将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将芯片缓存中与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列。
作为一示例,芯片采用第一通信服务模块,将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,例如,将数据长度和请求优先级,与目标描述信息中的逻辑通道最大传输块大小和逻辑通道优先级进行匹配处理,将目标描述信息中与数据长度和请求优先级相匹配的逻辑通道标识确定为目标逻辑通道标识,并将第一通信管理模块预先在内存储器中缓存的、与目标逻辑通道标识相对应的传输队列确定为目标传输队列。可以理解地,由于目标传输队列在芯片缓存中,当第一通信服务模块接收到数据传输请求后,能够快速确定目标传输队列,以利用目标传输队列对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
S14:采用第一通信服务模块,根据数据地址和数据属性,获取待传输数据,将待传输数据搬移到目标传输队列上。
作为一示例,芯片采用第一通信服务模块,根据数据传输请求中的数据地址和数据属性,从第二芯片标识对应的芯片中获取对应的待传输数据。并将待传输数据搬移到目标传输队列上,通过目标传输队列进行传输。
S15:采用第一通信服务模块,依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块。
作为一示例,为了避免数据访问出现冲突,芯片采用第一通信服务模块,依据数据传输请求中的请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块,提高数据传输效率。
在本实施例中,芯片采用第一通信服务模块,接收第二通信服务模块发送的数据传输请求,数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级;采用第一通信服务模块,将第二芯片标识发送给第一通信管理模块,接收第一通信管理模块反馈的目标通道组标识和与目标通道组标识相对应的目标描述信息,以便后续步骤中通过目标通道组标识和目标描述信息确定传输待传输数据的逻辑通道,以充分利用底层硬件传输能力;采用第一通信服务模块,将数据长度和请求优先级,与目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将芯片缓存中与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列,能够快速确定目标传输队列,以快速地对待传输数据进行传输,采用第一通信服务模块,根据数据地址和数据属性,获取待传输数据,将待传输数据搬移到目标传输队列上,采用第一通信服务模块,依据请求优先级,通过目标传输队列,将待传输数据发送给第二通信服务模块,充分利用底层硬件传输能力,同时,提高数据传输效率。
在一实施例中,步骤S14中,采用第一通信服务模块,根据数据地址和数据属性,获取待传输数据,将待传输数据搬移到目标传输队列上,包括:采用第一通信服务模块,根据数据地址和数据属性,获取与数据地址和数据属性对应的待传输数据,采用预设数据传输策略,将待传输数据搬移到目标传输队列上。
作为一示例,采用DMA(Direct Memory Access,直接存储器访问,简称DMA)对待传输数据进行传输,或者采用预设数据拷贝程序对待传输数据进行传输。优选地,预设数据传输策略可以的采用DMA对待传输数据进行传输,由于DMA允许不同数据传输速率的芯片进行数据传输,而不需要依赖于芯片的处理器中断大量负载,能够提高芯片数据传输性能。
本实施例中,芯片采用第一通信服务模块,根据数据地址和数据属性,获取与数据地址和数据属性对应的待传输数据,采用预设数据传输策略,将待传输数据搬移到目标传输队列上,能够提高芯片数据传输性能。
在一实施例中,如图4所示,在所述采用第一通信服务模块,接收处理器发送的数据传输请求之前,包括第一芯片执行的如下步骤:
S21:采用第一通信管理模块,探测与芯片相连的第二芯片,保存第二芯片对应的第二芯片属性,第二芯片属性包括第二芯片标识和芯片速率信息。
作为一示例,在数据传输过程之前,芯片采用第一通信管理模块探测与芯片相连的第二芯片,保存每一第二芯片对应的第二芯片属性,也即是,第二芯片标识和芯片速率信息,以便在后续步骤中对针对不同第二芯片属性的芯片确定对应的数据传输方式,提高数据传输效率。
S22:采用第一通信管理模块,给第二芯片分配逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联。
具体地,由于每一逻辑通道组标识包括多个逻辑通道标识,第一通信管理模块将逻辑通道组标识与第二芯片标识关联后,第一通信管理模块可以根据第二芯片标识对应的第二芯片属性,并为第二芯片分配与第二芯片标识和芯片速率信息对应的逻辑通道标识,如此,芯片能够采用第一通信服务模块,根据逻辑通道标识对应的逻辑通道,对第二芯片标识对应芯片发送的数据传输请求进行处理,提高数据传输效率。
S23:采用第一通信管理模块,对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块,初始通道描述信息包括与第二芯片标识相对应的初始逻辑通道标识,初始逻辑通道标识为逻辑通道组标识中的一个。
作为一示例,芯片采用第一通信管理模块对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,例如,芯片采用第一通信管理模块对数据传输速率和速率等级进行处理,获取第二芯片对应的逻辑通道标识、逻辑通道最大传输块大小、逻辑通道优先级和逻辑通道最大连续传输次数。芯片采用第一通信管理模块将初始通道描述信息发送给第一通信服务模块,以使第一通信服务模块能够根据数据传输请求中的数据长度和请求优先级,获取目标逻辑通道标识,将芯片缓存中与目标逻辑通道标识相对应的初始传输队列确定为目标传输队列,通过目标传输队列对待传输数据进行传输。
S24:采用第一通信服务模块,创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中。
作为一示例,芯片采用第一通信服务模块创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中,以使第一通信服务模块接收到数据传输请求后,能够快速确定目标传输队列,以快速地对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
在本实施例中,芯片采用第一通信管理模块探测与芯片相连的第二芯片,保存第二芯片对应的第二芯片属性,第二芯片属性包括第二芯片标识和芯片速率信息,以便在后续步骤中对针对不同第二芯片属性的芯片确定对应的数据传输方式,提高数据传输效率;采用第一通信管理模块给第二芯片分配逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联,以使芯片能够采用第一通信服务模块根据逻辑通道标识对应的逻辑通道对第二芯片标识对应芯片发送的数据传输请求进行处理,提高数据传输效率;采用第一通信管理模块对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块,初始通道描述信息包括与第二芯片标识相对应的初始逻辑通道标识,初始逻辑通道标识为逻辑通道组标识中的一个,采用第一通信服务模块创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中,以快速地对待传输数据进行传输,充分利用底层硬件传输能力,提高数据传输效率。
在一实施例中,如图5所示,在步骤S22中,采用第一通信管理模块,给第二芯片分配逻辑通道组标识,将逻辑通道组标识与第二芯片标识关联,包括:
S31:采用第一通信管理模块,根据预设分配逻辑,生成与第二芯片对应的逻辑通道组标识。
S32:采用第一通信管理模块,将逻辑通道组标识与第二芯片标识关联。
作为一示例,芯片采用第一通信管理模块,将逻辑通道组标识与第二芯片标识关联,例如,将逻辑通道组标识与第二芯片标识对应存储到传输服务上下文中。其中,传输服务上下文为芯片数据通信过程中的所有通信信息的集合。如此,第一通信服务模块传输服务上下文,获取逻辑通道标识对应的第二芯片标识,并对第二芯片标识对应的芯片发送的数据传输请求进行处理,提高数据传输效率。
在本实施例中,芯片采用第一通信管理模块,根据预设分配逻辑,生成与第二芯片对应的逻辑通道组标识;采用第一通信管理模块,将逻辑通道组标识与第二芯片标识关联,以使第一通信服务模块根据传输服务上下文,获取逻辑通道标识对应的第二芯片标识,并对第二芯片标识对应的芯片发送的数据传输请求进行处理,提高数据传输效率。
在一实施例中,如图6所示,芯片速率信息包括至少一个速率等级;在步骤S23中,采用第一通信管理模块,对芯片速率信息进行处理,获取第二芯片对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块,初始通道描述信息包括与第二芯片标识相对应的初始逻辑通道标识,初始逻辑通道标识为逻辑通道组标识中的一个,包括:
S41:采用第一通信管理模块,根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识。
S42:采用第一通信管理模块,生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块。
作为一示例,芯片采用第一通信管理模块,根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识,并生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块,请求优先级较大的第二芯片发送数据传输请求优先进行处理,避免数据访问出现冲突。
在本实施例中,芯片采用第一通信管理模块,根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识;采用第一通信管理模块,生成与初始逻辑通道标识对应的初始通道描述信息,将初始通道描述信息发送给第一通信服务模块,避免数据访问出现冲突,提高数据传输的可靠性。
在一实施例中,在步骤S24之后,在采用第一通信服务模块创建与初始逻辑通道标识相对应的初始传输队列,将初始传输队列存储在芯片缓存中之后,包括:采用第一通信服务模块,建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态。
作为一示例,芯片采用第一通信服务模块,建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态。例如,芯片根据第一通信服务模块的请求分配最合适的初始传输队列,并标记该初始逻辑通道标识和初始传输队列为占用状态。当待传输数据传输完成后,更改初始逻辑通道标识和初始传输队列为空闲状态。
在本实施例中,芯片采用第一通信服务模块,建立与初始逻辑通道标识相对应的传输服务上下文,传输服务上下文用于记录初始传输队列的当前状态,便于芯片采用第一通信服务模块对初始逻辑通道标识和初始传输队列进行关联,提到数据传输效率。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
在一个实施例中,提供了一种芯片,该芯片可以是包括但不限于SoC芯片,或其他系统级芯片,其内部结构图可以如图2所示。该芯片包括通过系统总线连接的处理器、存储器、网络接口、多个第一通信管理模块11和多个第一通信服务模块12。其中,该芯片的处理器用于提供计算和控制能力。该芯片的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有计算机程序和数据库,所述计算机程序包括操作系统程序和系统通信程序。该内存储器为非易失性存储介质中的操作系统程序和系统通信程序的运行提供环境。该芯片的数据库用于存储多芯片通信过程中传输的数据。该芯片的网络接口用于与外部的终端通过网络连接通信。该系统通信程序被处理器执行时以实现一种多芯片通信方法。
在一个实施例中,提供了一种芯片,包括存储器、第一通信管理模块11、第一通信服务模块12、处理器及存储在存储器上并可在处理器上运行的系统通信程序,处理器执行系统通信程序时实现多芯片通信系统这一实施例中的第一通信管理模块11和第一通信服务模块12的功能,为避免重复,这里不再赘述。或者,处理器执行系统通信程序时实现上述实施例中多芯片通信方法,例如步骤S11至步骤S15,为避免重复,这里不再赘述。
在一实施例中,提供一计算机可读存储介质,该计算机可读存储介质上存储有系统通信程序,该系统通信程序被处理器执行时实现上述多芯片通信系统这一实施例中的各模块/单元的功能,例如第一通信管理模块11和第一通信服务模块12,为避免重复,这里不再赘述。或者,该系统通信程序被处理器执行时实现上述实施例中多芯片通信方法,例如步骤S11至步骤S15,为避免重复,这里不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过系统通信程序来指令相关的硬件来完成,所述的系统通信程序可存储于一非易失性计算机可读取存储介质中,该系统通信程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (14)

1.一种多芯片通信系统,其特征在于,所述多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片,所述第一芯片包括第一通信服务模块和第一通信管理模块;所述第二芯片包括第二通信服务模块;
所述第一通信服务模块,用于接收第二通信服务模块发送的数据传输请求,所述数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级;
所述第一通信服务模块,还用于将所述第二芯片标识发送给所述第一通信管理模块,接收所述第一通信管理模块反馈的目标通道组标识和与所述目标通道组标识相对应的目标描述信息;
所述第一通信服务模块,还用于将所述数据长度和所述请求优先级,与所述目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将与所述目标逻辑通道标识相对应的初始传输队列确定为目标传输队列;
所述第一通信服务模块,还用于根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上;
所述第一通信服务模块,还用于依据所述请求优先级,通过所述目标传输队列,将所述待传输数据发送给所述第二通信服务模块。
2.如权利要求1所述的多芯片通信系统,其特征在于,所述第一通信服务模块,还用于根据所述数据地址和所述数据属性,获取与所述数据地址和所述数据属性对应的所述待传输数据,采用预设数据传输策略,将所述待传输数据搬移到所述目标传输队列上。
3.如权利要求1所述的多芯片通信系统,其特征在于,所述第一通信管理模块还用于探测与所述第一芯片相连的所述第二芯片,保存所述第二芯片对应的第二芯片属性,所述第二芯片属性包括第二芯片标识和芯片速率信息;
所述第一通信管理模块,还用于给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联;
所述第一通信管理模块,还用于对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,所述初始通道描述信息包括与所述第二芯片标识相对应的初始逻辑通道标识,所述初始逻辑通道标识为所述逻辑通道组标识中的一个;
所述第一通信服务模块,还用于创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中。
4.如权利要求3所述的多芯片通信系统,其特征在于,所述第一通信管理模块,还用于根据预设分配逻辑,生成与所述第二芯片对应的所述逻辑通道组标识;所述第一通信管理模块,还用于将所述逻辑通道组标识与所述第二芯片标识关联。
5.如权利要求3所述的多芯片通信系统,其特征在于,所述第一通信管理模块,还用于根据预设优先级策略,确定每一速率等级对应的初始逻辑通道标识;所述第一通信管理模块,还用于生成与所述初始逻辑通道标识对应的所述初始通道描述信息,将所述初始通道描述信息发送给所述第一通信服务模块。
6.如权利要求3所述的多芯片通信系统,其特征在于,所述第一通信服务模块,还用于建立与所述初始逻辑通道标识相对应的传输服务上下文,所述传输服务上下文用于记录所述初始传输队列的当前状态。
7.一种多芯片通信方法,其特征在于,应用于多芯片通信系统中,所述多芯片通信系统包括第一芯片和与所述第一芯片通信的至少一个第二芯片,所述第一芯片包括第一通信服务模块和第一通信管理模块,所述第二芯片包括第二通信服务模块,所述多芯片通信方法包括:
采用所述第一通信服务模块,接收所述第二通信服务模块发送的数据传输请求,所述数据传输请求包括数据地址、数据属性、数据长度、第二芯片标识和请求优先级;
采用所述第一通信服务模块,将所述第二芯片标识发送给所述第一通信管理模块,接收所述第一通信管理模块反馈的目标通道组标识和与所述目标通道组标识相对应的目标描述信息;
采用所述第一通信服务模块,将所述数据长度和所述请求优先级,与所述目标通道组标识相对应的目标描述信息进行匹配处理,获取匹配成功的目标逻辑通道标识,将芯片缓存中与所述目标逻辑通道标识相对应的初始传输队列确定为目标传输队列;
采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上;
采用所述第一通信服务模块,依据所述请求优先级,通过所述目标传输队列,将所述待传输数据发送给所述第二通信服务模块。
8.如权利要求7所述的多芯片通信方法,其特征在于,所述采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取待传输数据,将所述待传输数据搬移到所述目标传输队列上,包括:
采用所述第一通信服务模块,根据所述数据地址和所述数据属性,获取与所述数据地址和所述数据属性对应的所述待传输数据,采用预设数据传输策略,将所述待传输数据搬移到所述目标传输队列上。
9.如权利要求7所述的多芯片通信方法,其特征在于,在所述采用第一通信服务模块,接收所述第二通信服务模块发送的数据传输请求之前,还包括所述第一芯片执行的如下步骤:
采用所述第一通信管理模块,探测与所述芯片相连的第二芯片,保存所述第二芯片对应的第二芯片属性,所述第二芯片属性包括第二芯片标识和芯片速率信息;
采用所述第一通信管理模块,给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联;
采用所述第一通信管理模块,对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,所述初始通道描述信息包括与所述第二芯片标识相对应的初始逻辑通道标识,所述初始逻辑通道标识为所述逻辑通道组标识中的一个;
采用所述第一通信服务模块,创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中。
10.如权利要求9的多芯片通信方法,其特征在于,所述采用所述第一通信管理模块给所述第二芯片分配逻辑通道组标识,将所述逻辑通道组标识与所述第二芯片标识关联,包括:
采用所述第一通信管理模块,根据预设分配逻辑,生成与所述第二芯片对应的所述逻辑通道组标识;
采用所述第一通信管理模块,将所述逻辑通道组标识与所述第二芯片标识关联。
11.如权利要求9的多芯片通信方法,其特征在于,所述芯片速率信息包括至少一个速率等级;
所述采用所述第一通信管理模块,对所述芯片速率信息进行处理,获取所述第二芯片对应的初始通道描述信息,将所述初始通道描述信息发送给第一通信服务模块,包括:
采用所述第一通信管理模块,根据预设优先级策略,确定每一所述速率等级对应的初始逻辑通道标识;
采用所述第一通信管理模块,生成与所述初始逻辑通道标识对应的所述初始通道描述信息,将所述初始通道描述信息发送给所述第一通信服务模块。
12.如权利要求9所述的多芯片通信方法,其特征在于,所述采用所述第一通信服务模块,创建与所述初始逻辑通道标识相对应的初始传输队列,将所述初始传输队列存储在芯片缓存中之后,包括:
采用所述第一通信服务模块,建立与所述初始逻辑通道标识相对应的传输服务上下文,所述传输服务上下文用于记录所述初始传输队列的当前状态。
13.一种芯片,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的系统通信程序,其特征在于,所述处理器执行所述系统通信程序时实现如权利要求7至12任一项所述多芯片通信方法。
14.一种计算机可读存储介质,所述计算机可读存储介质存储有系统通信程序,其特征在于,所述系统通信程序被处理器执行时实现如权利要求7至12任一项所述多芯片通信方法。
CN202011639920.XA 2020-12-31 2020-12-31 多芯片通信系统、方法、芯片及存储介质 Active CN112822124B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011639920.XA CN112822124B (zh) 2020-12-31 2020-12-31 多芯片通信系统、方法、芯片及存储介质
PCT/CN2021/133510 WO2022142919A1 (zh) 2020-12-31 2021-11-26 多芯片通信系统、方法、芯片及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011639920.XA CN112822124B (zh) 2020-12-31 2020-12-31 多芯片通信系统、方法、芯片及存储介质

Publications (2)

Publication Number Publication Date
CN112822124A CN112822124A (zh) 2021-05-18
CN112822124B true CN112822124B (zh) 2022-11-22

Family

ID=75858073

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011639920.XA Active CN112822124B (zh) 2020-12-31 2020-12-31 多芯片通信系统、方法、芯片及存储介质

Country Status (2)

Country Link
CN (1) CN112822124B (zh)
WO (1) WO2022142919A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114116583B (zh) * 2021-11-17 2022-08-26 德力西(杭州)变频器有限公司 双芯片的串行通信方法和具有双芯片的系统
CN114297130A (zh) * 2021-12-28 2022-04-08 深圳云天励飞技术股份有限公司 芯片系统中的数据传输处理方法及相关装置
CN115291812B (zh) * 2022-09-30 2023-01-13 北京紫光青藤微系统有限公司 一种通信芯片的数据存储方法及装置
CN115600539B (zh) * 2022-11-10 2024-01-26 上海威固信息技术股份有限公司 一种芯片封装模块化设计方法及系统
CN116841929B (zh) * 2023-08-29 2024-01-02 北京紫光芯能科技有限公司 用于传输数据的方法及装置、电子设备、存储介质
CN116866883B (zh) * 2023-09-05 2023-11-24 中国兵器装备集团兵器装备研究所 一种提高数据传输时效性的方法和系统

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636949B2 (en) * 2000-06-10 2003-10-21 Hewlett-Packard Development Company, L.P. System for handling coherence protocol races in a scalable shared memory system based on chip multiprocessing
US8782485B2 (en) * 2012-01-19 2014-07-15 International Business Machines Corporation Hierarchical channel marking in a memory system
CN106878203B (zh) * 2015-12-11 2020-04-07 中国航空工业集团公司西安航空计算技术研究所 用于fc交换机芯片的快速转发电路及方法
US9946674B2 (en) * 2016-04-28 2018-04-17 Infineon Technologies Ag Scalable multi-core system-on-chip architecture on multiple dice for high end microcontroller
CN106941484A (zh) * 2017-01-23 2017-07-11 斑马信息科技有限公司 互联网汽车的多芯片通信协议系统及其方法
CN107920025B (zh) * 2017-11-20 2021-09-14 北京工业大学 一种面向cpu-gpu异构片上网络的动态路由方法
US10505548B1 (en) * 2018-05-25 2019-12-10 Xilinx, Inc. Multi-chip structure having configurable network-on-chip
CN109039949B (zh) * 2018-07-24 2021-11-09 合肥工业大学 无线片上网络中基于优先级的动态无线介质访问控制方法
US10698825B1 (en) * 2019-03-12 2020-06-30 Arm Limited Inter-chip communication in a multi-chip system
CN110413536B (zh) * 2019-06-12 2021-12-31 北京空间飞行器总体设计部 一种多数据格式高速并行NandFlash存储装置

Also Published As

Publication number Publication date
CN112822124A (zh) 2021-05-18
WO2022142919A1 (zh) 2022-07-07

Similar Documents

Publication Publication Date Title
CN112822124B (zh) 多芯片通信系统、方法、芯片及存储介质
JP2018503333A (ja) V2vベースのリソース割り当て方法及び装置
CN102255926B (zh) MapReduce系统中的任务分配方法、系统及装置
CN107015942B (zh) 一种多核cpu发包的方法及装置
US11212600B2 (en) Integrated dynamic bandwidth allocation method and apparatus in passive optical networks
EP1947897A2 (en) Wireless base station apparatus capable of effectivley using wireless resources according to sorts of data
CN111338779B (zh) 资源分配方法、装置、计算机设备和存储介质
CN110113781B (zh) 缓冲区状态报告的上报、资源分配方法、终端及网络设备
CN110430276B (zh) 基于docker的通信控制方法、装置、通信控制设备和存储介质
CN110933192A (zh) 局域网ip地址分配方法、装置、系统、计算机设备
US20220256523A1 (en) Data multiplexing transmission method, base station, terminal, and storage medium
CN109167740B (zh) 一种数据传输的方法和装置
CN115529675A (zh) 基于混合的mac协议的数据传输方法及装置
CN113316230B (zh) 一种发送数据任务调度方法、装置、电子设备及存储介质
CN114448806B (zh) 软件定义网络的资源调度方法和装置
US11233572B2 (en) Slice connection method of optical access network and optical access network system for slice connection
CN108337187B (zh) 数据发送方法、装置、计算机设备及存储介质
CN109257227B (zh) 数据传输中的偶联管理方法、装置及系统
CN114416149A (zh) 一种服务的处理方法、装置及设备
KR102112182B1 (ko) 전술 네트워크의 타임 슬롯 할당 장치 및 방법
CN110138578B (zh) 路由器的线卡设备的fic id的配置方法和装置
CN112219366A (zh) 资源配置方法、装置、计算机设备和存储介质
CN114253733B (zh) 一种内存管理方法、装置、计算机设备和存储介质
WO2023124467A1 (zh) 数据分发方法、装置、网络设备及存储介质
CN113225257B (zh) 一种upf数据处理的方法、系统及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant