CN112783813B - 可互联hart通信协议芯片及其使用方法 - Google Patents

可互联hart通信协议芯片及其使用方法 Download PDF

Info

Publication number
CN112783813B
CN112783813B CN202110077719.5A CN202110077719A CN112783813B CN 112783813 B CN112783813 B CN 112783813B CN 202110077719 A CN202110077719 A CN 202110077719A CN 112783813 B CN112783813 B CN 112783813B
Authority
CN
China
Prior art keywords
data
module
chip
byte
hart
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110077719.5A
Other languages
English (en)
Other versions
CN112783813A (zh
Inventor
张立国
李福昆
刘强
李义辉
胡林
李翔宇
马子荐
杨曼
李媛媛
王娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yanshan University
Original Assignee
Yanshan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yanshan University filed Critical Yanshan University
Priority to CN202110077719.5A priority Critical patent/CN112783813B/zh
Publication of CN112783813A publication Critical patent/CN112783813A/zh
Application granted granted Critical
Publication of CN112783813B publication Critical patent/CN112783813B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0004Parallel ports, e.g. centronics
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3852Converter between protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

本发明提供一种可互联HART通信协议芯片及其使用方法,其包括供电电源模块、AXI4总线模块、CLK时钟管理模块、RAM数据存储模块、数据帧解析模块、纵向奇偶校验模块、数据打包模块和信号调制解调模块。其工作方法具体包括:芯片发送数据的方法:CPU向从设备写入数据时芯片接收数据,并将数据存入RAM存储器和寄存器堆栈;进行纵向奇偶校验后将数据打包,将数据信号调成方波作为芯片输出信号;以及芯片接收数据的方法:将接收的方波信号转换成数字量,并传输给数据帧解析模块解析出DATA数据字节,经过纵向奇偶校验后,保存到RAM存储器,最后通过AXI4总线上传给CPU进行处理。本发明使HART芯片更加灵活、统一、标准化;提高CPU与HART芯片数据交互。

Description

可互联HART通信协议芯片及其使用方法
技术领域
本发明涉及芯片制造领域,具体涉及一种可互联HART通信协议芯片及其使用方法。
背景技术
芯片产业是制造业的上游,被称之为“工业粮食”,是制造业必不可少的核心技术。目前正大力进行制造转型,促进高端制造业的发展,在这个过程中芯片产业成为其中极其重要的环节。随着物联网互联网的发展,通信技术也迎来了科技变革,通信技术以移动接入、实时通信、宽带传输、泛在计算、传感互联等技术表现形式成为大力发展的一个技术领域。
在现代化工厂中,HART(Highway Addressable Remote Transducer,可寻址远程传感器高速通道的开放通信协议)装置提供具有相对低的带宽,适度响应时间的通信,经过10多年的发展,HART技术在国外已经十分成熟,并已成为全球智能仪表的工业标准。但在工业以太网与工业物联网的大背景下,传统的HART仪器仪表与HART传统芯片面临着变革与挑战,目前HART协议芯片设计种类单一,结构简单,所支持的设备和CPU控制设备类型有所局限,传输速率低下等情况面临着以下挑战:第一,传统HART芯片单一对应HART仪器仪表与单一的CPU控制端,在大型厂间内布线密度低,布线数量大,成本高;第二,传统的HART芯片无时间同步机制,数据延迟不可控;第三,传统HART芯片一个CPU对应一个HART芯片,只对所控制的设备进行数据读写单一过程,智能仪表运行时与控制系统的互动有待提高,智能仪表间缺乏互操作。
因此,目前需要对HART协议芯片进行改进,以适应工业以太网与工业物联网对HART协议芯片新的需求。
发明内容
针对传统的HART芯片局限于固定厂商设备使用灵活性差,设备接口落后,数据传输量低,布线密度低,布线数量大,智能仪表间缺少互操作等问题,本发明提供一种可互联HART通信协议芯片的架构及其使用方法。
针对传统HART芯片一个CPU对应一个HART芯片,只对所控制的设备进行数据读写单一过程,智能仪表运行时与控制系统的互动有待提高,智能仪表间缺乏互操作,以及传输效率低等问题,本发明改进的HART通信协议架构选取AXI4总线协议代替传统的UART传输接口与CPU微控制器进行数据交互,利用AXI4五个互不影响独立的通道,提高数据传输的效率以及稳定性。AXI4总线与传统的UART单一传输通道不同,AXI4总线有五个独立通道,分别为读地址通道read address、读数据通道read data、写地址通道write addrress、写数据通道write data和写回复通道write response。由于AXI4总线个通道都是独立并行的,所以可对HART芯片同时进行读写操作,提高读写效率,又由于每条通道都使用VALID/READY握手机制,每条通道的数据流也是单方向流动,相比于传统URAT传输方式大大提高了传输数据的准确程度与稳定性,降低传输过程中的数据错误概率。除此之外,AXI4总线在互联之后给自身分配不同的ID,可以实现一个CPU挂多个HART芯片,并对不同HART芯片所连接的设备节点进行独立的数据交互或者设备命令控制,通过一个CPU微控制器,可采集多个HART芯片数据,在数据通信的同时,可以通过CPU间接实现智能仪表间的互操作,通过AXI4总线,将串行数据转换成并行数据的操作方式,也将提高数据读取效率与速度,解决传统HART芯片传输速率低的问题。
针对目前HART芯片使用条件复杂,HART芯片工作时钟与CPU输出时钟不匹配以及数据读写缓慢问题,本发明增设RAM存储器模块于HART通信芯片内部,所设计的RAM数据存储模块解决了CPU与HART芯片通信时钟和HART芯片与HART设备节点通信时钟不匹配问题,HART芯片内部模块时钟在500kHz左右,HART芯片传输速率在1.2Kbps,而传统的HART芯片不带有缓存模块,CPU读写HART芯片数据也需要同样的时钟速度,而加入RAM数据存储模块之后,CPU与HART芯片时钟模块可以根据需求设定,使更高效率读取HART芯片数据。RAM存储器作为内部存储模块,可以根据不同的地址,随时读写数据信息,在所有的访问设备中RAM存储器读写速度是最快的,大大提高HART芯片与CPU数据交互速度,提高工作效率。
本发明公开了一种可互联HART通信协议芯片的架构,其包括:AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块、供电电源模块以及调制解调模块;其中AXI4总线模块包括AXI4-Lite总线接口和AXI4-Full总线接口两部分,奇偶校验模块包括第一纵向奇偶校验模块和第二纵向奇偶校验模块,调制解调模块包括解调电路和调制电路;
AXI4-Lite总线接口与寄存器堆栈相连,寄存器堆栈存储CPU发出的START转态字节、ADDR设备地址字节与COM命令字节以及波特率等控制信息较短的字节;
AXI4-Full总线接口则是与RAM存储器相连,所述RAM存储器存储HART芯片与CPU交互的长字节DATA数据;
RAM存储器分别与所述第一纵向奇偶校验模块和所述第二纵向奇偶校验模块相连接,第一纵向奇偶校验模块对从RAM存储器中读取的数据进行校验,第二纵向奇偶校验模块用于对要存储到RAM存储器中的数据进行校验;
寄存器堆栈模块和所述第一纵向奇偶校验模块都与所述数据打包模块相连接,数据打包模块用于对从寄存器堆栈模块和第一纵向奇偶校验模块接收的数据按照HART协议要求进行打包;
数据帧解析模块与所述第二纵向奇偶校验模块相连接,数据帧解析模块将数字信号按字节转换成HART协议数据结构,并发送至第二纵向奇偶校验模块;
调制解调模块中的调制电路与数据打包模块相连接,调制电路将数据信号调制成方波,作为芯片的输出信号;
调制解调模块的解调电路与数据帧解析模块相连接,解调电路用于将芯片接收的外部方波信号解调成数据信号,以供数据帧解析模块解析;
CLK时钟管理模块分别与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块以及调制解调模块连接,CLK时钟管理模块用于产生芯片时钟;
供电电源与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块以及调制解调模块连接,供电电源用于供电。
优选的,RAM存储器模块为双端口RAM,有两个端口读写;根据寄存器堆栈的BCNT位计数器,确定CPU数据字节位宽,分配出RAM存储器地址范围,按照RAM地址递增缓存CPU写入的数据字节。
优选的,CLK时钟管理模块根据外部输入时钟,通过数字逻辑分频得到1.84MHz芯片内部各模块的驱动时钟,并在1.84MHz时钟基础上分频出460.8kHz的时钟供给调制解调模块,保证电路在3.5mA的时候可以正常使用,通过读取片内寄存器堆栈波特率,设置成1.2Kbps波特率,适配HART传输协议标准。
优选的,数据帧解析模块将数字信号按字节转换成HART协议数据结构包括:HART协议数据帧的PREAMBLE帧头、START起始字节、ADDR HART从设备地址字节、STATUS状态字节、DATA数据字节以及CHK校验字节。
优选的,数据打包模块用于对从寄存器堆栈模块和第一纵向奇偶校验模块接收的数据按照HART协议要求进行打包,具体为:从第一纵向奇偶校验模块获取DATA数据字节和CHK校验字节,从寄存器堆栈中读取START起始字节、ADDR HART从设备地址字节和COM命令字节,通过数据打包模块,在DATA数据字节前面按顺序添加PREAMBLE帧头,然后添加START起始字节、ADDR地址字节和COM命令字节,在DATA数据字节之后添加CHK奇偶校验字节,完成数据打包。
优选的,调制解调模块接收和输出的方波信号频率为1200Hz和2200Hz。
本发明还公开了一种可互联HART通信协议芯片的使用方法,其具体包括芯片发送数据的方法和芯片接收数据的方法:
芯片发送数据的方法具体包括以下步骤:
S11、当CPU向从设备写入数据时,以广播的形式发送HART芯片地址和要写入HART芯片的数据,所有HART芯片通过AXI4接口接收数据,并将CPU发送的HART芯片地址与自己已经配置好的地址对比,如果地址一样,则该HART芯片与CPU建立数据交互;
S12、通过AXI4-Full将数据写入RAM存储器,通过AXI4-Lite将短字节数据写入寄存器堆栈;
S13、对从RAM存储器中读取的DATA数据字节进行纵向奇偶校验,得到的校验结果为CHK校验字节;
S14、数据打包模块对DATA数据字节进行打包,打包完成之后由低位到高位分别为PREAMBLE导言字节,START起始字节,ADDR地址字节,COM命令字节,DATA数据字节,CHK校验字节,将打包好的数据按位发送到调制解调模块的调制电路;
S15、通过调制电路将数据进行调制,通过输入的0、1数据信号调制成两种频率的方波,方波频率分别为1200Hz和2200Hz,并作为芯片输出信号;
芯片接收数据的方法具体包括以下步骤:
S21、将接收的信号处理成1200Hz和2200Hz的方波输入到调制解调模块的解调电路;
S22、通过调制解调模块的解调电路,将两种频率方波分别转换成0、1数字量,并传输给数据帧解析模块;
S23、数据帧解析模块将数字量的值,按字节转换成HART协议数据结构;
S24、将DATA数据字节经过纵向奇偶校验后,保存到RAM存储器;
S25、通过AXI4总线的AXI4-Full总线接口上传给CPU,通过CPU对DATA数据进行处理。
与现有技术相比,本发明具有以下有益效果:
1、通过加入可互联AXI4总线接口有效的解决了传统HART通信芯片UART设备接口所带来的速率低,数据流单一,智能仪表不可互联互操作问题,使HART芯片更具多样化,统一化,标准化的要求。
2、利用AXI4总线数据传输串行并行相互转化的特点,提高CPU与HART芯片数据交互速度。
3、利用AXI4总线所连接的RAM存储器与寄存器堆栈,使数据信息和控制信息分开操作,实现对HART芯片灵活控制。
4、通过CPU输入时钟与输入的波特率,可调节HART芯片传输速率,使HART芯片更具灵活性,适应更多工作场合。
5、利用AXI4总线级联时自行分配的IP地址,实现一块CPU可挂载多个HART通信芯片工作,使HART通信芯片在使用时更具有系统化,可实现HART芯片所连接的智能仪表互操作,并且提高了资源利用率,解决了常见布局布线繁琐等问题。
6、利用RAM存储器的缓存功能,可使AXI总线读写与HART芯片读写工作在两个时钟域,在保证HART协议规定的传输速度的同时,可提高CPU与HART芯片的数据交互。
附图说明
图1为传统HART芯片架构图;
图2为本发明HART芯片架构设计图;
图3为本发明HART芯片发送数据的步骤流程图;
图4为本发明HART芯片接收数据的步骤流程图;
图5为本发明AXI4总线协议数据传输流程图;
图6为本发明HART协议纵向奇偶校验原理图。
具体实施方式
为更好的理解本发明的技术方案,下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。附图中相同的附图标记表示功能相同或相似的元件。尽管在附图中示出了实施例的各种方面,但是除非特别指出,不必按比例绘制附图。
本发明所设计的HART芯片架构改进设计图如图2所示,与传统架构图1相比,本发明在传统的HART芯片基础上添加了AXI4总线与RAM存储器两部分,本发明提出的可互联HART通信协议芯片的架构包含以下模块:AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块、供电电源模块以及调制解调模块;其中AXI4总线模块包括AXI4-Lite总线接口和AXI4-Full总线接口两部分,奇偶校验模块包括第一纵向奇偶校验模块和第二纵向奇偶校验模块,调制解调模块包括解调电路和调制电路;
本发明所设计的AXI4总线模块是与CPU进行数据交互总线接口,该模块由两部分构成,分别为AXI4-Lite总线接口和AXI4-Full总线接口。其中AXI4-Lite总线接口用于连接CPU和芯片内的寄存器堆栈,用于读写寄存器堆栈,寄存器堆栈存储CPU发出的START转态字节、ADDR设备地址字节与COM命令字节以及波特率等控制信息较短的字节,是HART芯片与CPU短字节信息交互接口。在HART协议规定中,START转态字节占用一个字节宽度,决定着HART芯片使用的结构是“长”结构模式、“短”结构模式还是“突发模式”。ADDR地址字节,则包含了主机地址和从机地址,可通过CPU写入不同的设备地址,调取所需的设备信息。COM命令字节,该字节的范围为253,用16进制0~FD表示,31,127,254,255为预留值,用来表示主机需要从机执行的动作。其中AXI4-Full总线接口模块实现与CPU相连,用于CPU读写片内RAM存储器,实现数据帧结构的信息交互,其中AXI4-Full总线接口用于连接CPU和RAM存储器,RAM存储器存储HART芯片与CPU交互的长字节DATA数据。AXI4总线所特有的握手机制,使CPU与HART芯片在数据交互上更加稳定可靠,大大降低数据传输的错误概率,通过CPU分配AXI4多个ID,可以实现一个CPU挂多个HART芯片,并对不同HART芯片所连接的设备节点进行独立的数据交互或者设备命令控制。
本发明增设的RAM存储器模块为双端口RAM,有两个端口读写,大大增加了对CPU和从机设备数据存储效率。根据寄存器堆栈的BCNT位计数器,确定CPU数据字节位宽,分配出RAM存储器地址范围,按照RAM地址递增缓存CPU写入的数据字节。根据HART总线协议规定目前DATA数据字节最多为25字节,但随着通讯速度的提高,正在放宽这一标准,所以芯片内RAM存储器为了满足更多的需求,将RAM存储器地址空间设置为100,CPU写入数据从0地址开始往上递增,根据所传输的数据位宽,确定地址偏移量。如10位DATA数据,则将这10位DATA数据缓存到RAM存储器的0地址到9地址之中,同理HART芯片从底层从设备接收的DATA数据则是从地址50开始往上递增,根据数据位宽确定地址偏移量,从而实现CPU数据和底层从设备数据互不影响,只需根据数据位宽,从不同地址开始读取数据则可读出CPU写入的数据和底层从设备传入的数据。RAM存储器的设计不仅解决了数据存储问题,而且RAM数据存储模块也解决了CPU与HART芯片通信时钟和HART芯片与HART设备节点通信时钟不匹配问题,HART芯片内部模块时钟在500kHz左右,HART芯片传输速率在1.2Kbps,而传统的HART芯片不带有缓存模块,CPU读写HART芯片数据也需要同样的时钟速度,而加入RAM数据存储模块之后,CPU与HART芯片时钟模块可以根据需求设定,使更高效率读取HART芯片数据,不仅只是显示实时数据。
本发明所增设的纵向奇偶校验模块,其应用原理如图6所示,与常见的垂直奇偶校验不同,纵向奇偶校验不是对每一个字节的八个数据位进行校验,然后生成一位校验值加在该字节后面,纵向奇偶校验不仅针对一个数据字节展开校验,该方法是将每个数据字节的同一位进行奇偶校验,所有数据第1位,第2位到第8位分别进行奇偶校验之后,形成一个8位的CHK校验字节,该方法使校验更为准确,大大降低了垂直校验的错误率,使数据传输更有保障。RAM存储器分别与第一纵向奇偶校验模块和第二纵向奇偶校验模块相连接,第一纵向奇偶校验模块对从RAM存储器中读取的数据进行校验,第二纵向奇偶校验模块用于对要存储到RAM存储器中的数据进行校验。
寄存器堆栈模块和第一纵向奇偶校验模块都与数据打包模块相连接,数据打包模块用于对从寄存器堆栈模块和第一纵向奇偶校验模块接收的数据按照HART协议要求进行打包,具体为:从第一纵向奇偶校验模块获取DATA数据字节和CHK校验字节,从寄存器堆栈中读取START起始字节、ADDR HART从设备地址字节和COM命令字节,通过数据打包模块,在DATA数据字节前面按顺序添加PREAMBLE帧头,然后添加START起始字节、ADDR地址字节和COM命令字节,在DATA数据字节之后添加CHK奇偶校验字节,完成数据打包。
数据帧解析模块与第二纵向奇偶校验模块相连接,数据帧解析模块将数字信号按字节转换成HART协议数据结构,包括HART协议数据帧的PREAMBLE帧头、START起始字节、ADDR HART从设备地址字节、STATUS状态字节、DATA数据字节以及CHK校验字节,将解析出DATA数据字节发送至第二纵向奇偶校验模块。
调制解调模块中的调制电路与数据打包模块相连接,调制电路通过读取打包好的数据,将数据进行调制,通过输入的0、1数据信号调制成两种频率的方波,方波频率分别为1200Hz和2200Hz,并作为输出信号,输出到芯片外的转换电路,转换成1200Hz和2200Hz的正弦波信号以供传输。
调制解调模块的解调电路与数据帧解析模块相连接,解调电路用于将芯片接收外部传来1200Hz和2200Hz频率的方波信号解调成0、1数据信号,以供数据帧解析模块解析。
CLK时钟管理模块分别与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块以及调制解调模块连接,CLK时钟管理模块用于产生芯片时钟。CLK时钟管理模块根据外部输入时钟,通过数字逻辑分频得到1.84MHz芯片内部各模块的驱动时钟,并在1.84MHz时钟基础上分频出460.8kHz的时钟供给调制解调模块,保证电路在3.5mA的时候可以正常使用,通过读取片内寄存器堆栈波特率,设置成1.2Kbps波特率,适配 HART传输协议标准。
供电电源与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块以及调制解调模块连接,供电电源用于供电。
结合图3、图4、图5 HART芯片工作流程图,对可互联HART通信协议芯片的使用方法流程进行详细介绍:
首先介绍HART芯片发送数据流程,如图3所示,具体包括以下步骤:
S11、当CPU向从设备写入数据时,以广播的形式发送HART芯片地址和要写入HART芯片的数据,所有HART芯片通过AXI4接口接收数据,并将CPU发送的HART芯片地址与自己已经配置好的地址对比,如果地址一样,则该HART芯片与CPU建立数据交互,如图5所示;
S12、通过AXI4-Full将数据写入RAM存储器,通过AXI4-Lite将短字节数据写入寄存器堆栈,分别存放到不同的寄存器之中;短字节数据包括CPU发出的START转态字节、ADDR设备地址字节与COM命令字节以及波特率等控制信息较短的字节。写入RAM存储器的数据包括HART芯片与CPU交互的长字节DATA数据。利用RAM存储器的缓存功能,可使AXI总线读写与HART芯片读写工作在两个时钟域,在保证HART协议规定的传输速度的同时,可提高CPU与HART芯片的数据交互。
S13、对从RAM存储器中读取的DATA数据字节进行纵向奇偶校验,得到的校验结果为CHK校验字节。
S14、数据打包模块调用寄存器堆栈已存入的START字节、ADDR地址字节和COM命令字节以及DATA数据字节和CHK校验字节,并将这些字节按照HART协议要求进行打包,并加入HART协议PREAMBLE导言字节,导言字节由5-20个16进制FF所组成,打包完成之后由低位到高位分别为PREAMBLE导言字节,START起始字节,ADDR地址字节,COM命令字节,DATA数据字节,CHK校验字节,将打包好的数据按位发送到调制解调模块的调制电路。
S15、通过调制电路将数据进行调制,通过输入的0、1数据信号调制成两种频率的方波,方波频率分别为1200Hz和2200Hz,并作为芯片输出信号。芯片的输出信号通常输出到芯片外的转换电路,转换成1200Hz和2200Hz的正弦波信号以供传输。
HART芯片接收上传数据流程如图4所示,具体包括以下步骤:
S21、需要接收的信号通过HART芯片外围电路的带通滤波把4-20mA载波滤除,保留数字信号,再通过整形电路将1200Hz和2200Hz频率的正弦波转成1200Hz和2200Hz的方波输入给本发明所设计的HART芯片;
S22、通过调制解调模块的解调电路,将两种频率方波分别转换成0、1数字量,并传输给数据帧解析模块;
S23、数据帧解析模块将数字量的值,按字节转换成HART协议数据结构;
S24、将DATA数据字节经过纵向奇偶校验后,保存到RAM存储器;
S25、通过AXI4总线的AXI4-Full通过AXI4接口上传给CPU,通过CPU对DATA数据进行处理。
最后应说明的是:以上所述的各实施例仅用于说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述实施例所记载的技术方案进行修改,或者对其中部分或全部技术特征进行等同替换;而这些修改或替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (3)

1.一种可互联HART通信协议芯片,其特征在于:其包括:AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块、供电电源模块以及调制解调模块;其中AXI4总线模块包括AXI4-Lite总线接口和AXI4-Full总线接口两部分,奇偶校验模块包括第一纵向奇偶校验模块和第二纵向奇偶校验模块,调制解调模块包括解调电路和调制电路;
所述AXI4-Lite总线接口与寄存器堆栈相连,所述寄存器堆栈存储CPU发出的控制信息较短的字节;所述控制信息较短的字节包括START起始字节、ADDR设备地址字节、COM命令字节以及波特率;
所述AXI4-Full总线接口则是与RAM存储器相连,所述RAM存储器存储HART芯片与CPU交互的长字节DATA数据;
所述RAM存储器分别与所述第一纵向奇偶校验模块和所述第二纵向奇偶校验模块相连接,第一纵向奇偶校验模块对从RAM存储器中读取的数据进行校验,第二纵向奇偶校验模块用于对要存储到RAM存储器中的数据进行校验;
所述寄存器堆栈模块和所述第一纵向奇偶校验模块都与所述数据打包模块相连接,所述数据打包模块用于对从寄存器堆栈模块和第一纵向奇偶校验模块接收的数据按照HART协议要求进行打包;
所述数据帧解析模块与所述第二纵向奇偶校验模块相连接,数据帧解析模块将数字信号按字节转换成HART协议数据结构,并发送至第二纵向奇偶校验模块;
调制解调模块中的调制电路与数据打包模块相连接,调制电路将数据信号调制成方波,作为芯片的输出信号;
调制解调模块的解调电路与数据帧解析模块相连接,解调电路用于将芯片接收的外部方波信号解调成数据信号,以供数据帧解析模块解析;
CLK时钟管理模块分别与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块以及调制解调模块连接,CLK时钟管理模块用于产生芯片时钟;
供电电源与AXI4总线模块、寄存器堆栈模块、RAM存储器模块、纵向奇偶校验模块、数据帧解析模块、数据打包模块、CLK时钟管理模块以及调制解调模块连接,供电电源用于供电;
所述RAM存储器模块为双端口RAM,有两个端口读写;根据寄存器堆栈的BCNT位计数器,确定CPU数据字节位宽,分配出RAM存储器地址范围,按照RAM地址递增缓存CPU写入的数据字节;
所述CLK时钟管理模块根据外部输入时钟,通过数字逻辑分频得到1.84MHz芯片内部各模块的驱动时钟,并在1.84MHz时钟基础上分频出460.8kHz的时钟供给调制解调模块,保证电路在3.5mA的时候能正常使用,通过读取片内寄存器堆栈波特率,设置成1.2Kbps波特率,适配HART传输协议标准;
所述数据帧解析模块将数字信号按字节转换成HART协议数据结构包括:HART协议数据帧的PREAMBLE帧头、START起始字节、ADDR设备地址字节、COM命令字节、DATA数据字节以及CHK校验字节;
所述数据打包模块用于对从寄存器堆栈模块和第一纵向奇偶校验模块接收的数据按照HART协议要求进行打包,具体为:从第一纵向奇偶校验模块获取DATA数据字节和CHK校验字节,从寄存器堆栈中读取START起始字节、ADDR设备地址字节和COM命令字节,通过数据打包模块,在DATA数据字节前面按顺序添加PREAMBLE帧头,然后添加START起始字节、ADDR设备地址字节和COM命令字节,在DATA数据字节之后添加CHK校验字节,完成数据打包;
在HART协议规定中,START起始字节占用一个字节宽度,决定着HART芯片使用的结构是长结构模式、短结构模式还是突发模式;ADDR设备地址字节,则包含了主机地址和从机地址,可通过CPU写入不同的设备地址,调取所需的设备信息;COM命令字节用来表示主机需要从机执行的动作。
2.一种根据权利要求1所述的可互联HART通信协议芯片,其特征在于:
所述调制解调模块接收和输出的方波信号频率为1200Hz和2200Hz。
3.一种权利要求1所述的可互联HART通信协议芯片的使用方法,其特征在于:其具体包括芯片发送数据的方法和芯片接收数据的方法:
所述芯片发送数据的方法具体包括以下步骤:
S11、当CPU向从设备写入数据时,以广播的形式发送HART芯片地址和要写入HART芯片的数据,所有HART芯片通过AXI4接口接收数据,并将CPU发送的HART芯片地址与自己已经配置好的地址对比,如果地址一样,则该HART芯片与CPU建立数据交互;
S12、通过AXI4-Full将数据写入RAM存储器,通过AXI4-Lite将短字节数据写入寄存器堆栈;
S13、对从RAM存储器中读取的DATA数据字节进行纵向奇偶校验,得到的校验结果为CHK校验字节;
S14、数据打包模块对DATA数据字节进行打包,打包完成之后由低位到高位分别为PREAMBLE导言字节,START起始字节,ADDR设备地址字节,COM命令字节,DATA数据字节,CHK校验字节,将打包好的数据按位发送到调制解调模块的调制电路;
S15、通过调制电路将数据进行调制,通过输入的0、1数据信号调制成两种频率的方波,方波频率分别为1200Hz和2200Hz,并作为芯片输出信号;
所述芯片接收数据的方法具体包括以下步骤:
S21、将接收的信号处理成1200Hz和2200Hz的方波输入到调制解调模块的解调电路;
S22、通过调制解调模块的解调电路,将两种频率方波分别转换成0、1数字量,并传输给数据帧解析模块;
S23、数据帧解析模块将数字量的值,按字节转换成HART协议数据结构;
S24、将DATA数据字节经过纵向奇偶校验后,保存到RAM存储器;
S25、通过AXI4总线的AXI4-Full总线接口上传给CPU,通过CPU对DATA数据进行处理。
CN202110077719.5A 2021-01-20 2021-01-20 可互联hart通信协议芯片及其使用方法 Active CN112783813B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110077719.5A CN112783813B (zh) 2021-01-20 2021-01-20 可互联hart通信协议芯片及其使用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110077719.5A CN112783813B (zh) 2021-01-20 2021-01-20 可互联hart通信协议芯片及其使用方法

Publications (2)

Publication Number Publication Date
CN112783813A CN112783813A (zh) 2021-05-11
CN112783813B true CN112783813B (zh) 2022-03-18

Family

ID=75758001

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110077719.5A Active CN112783813B (zh) 2021-01-20 2021-01-20 可互联hart通信协议芯片及其使用方法

Country Status (1)

Country Link
CN (1) CN112783813B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201004652Y (zh) * 2007-01-09 2008-01-09 上海工业自动化仪表研究所 基于掌上电脑的hart协议手持操作器
CN104378161A (zh) * 2014-10-22 2015-02-25 华中科技大学 一种基于AXI4总线架构的FCoE协议加速引擎IP核
CN208739109U (zh) * 2018-06-27 2019-04-12 天津菲特测控仪器有限公司 一种数显仪表信号收发装置
CN112162945A (zh) * 2020-08-28 2021-01-01 珠海欧比特宇航科技股份有限公司 数字视频数据流接口单元ip核及人工智能芯片

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102580944B1 (ko) * 2018-04-20 2023-09-20 삼성전자주식회사 에러 정정 기능을 갖는 메모리 장치와 그 동작 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201004652Y (zh) * 2007-01-09 2008-01-09 上海工业自动化仪表研究所 基于掌上电脑的hart协议手持操作器
CN104378161A (zh) * 2014-10-22 2015-02-25 华中科技大学 一种基于AXI4总线架构的FCoE协议加速引擎IP核
CN208739109U (zh) * 2018-06-27 2019-04-12 天津菲特测控仪器有限公司 一种数显仪表信号收发装置
CN112162945A (zh) * 2020-08-28 2021-01-01 珠海欧比特宇航科技股份有限公司 数字视频数据流接口单元ip核及人工智能芯片

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"基于MicroZed的高速多路实时信号采集系统设计";高广波;《山东工业技术》;20160115;140-141 *

Also Published As

Publication number Publication date
CN112783813A (zh) 2021-05-11

Similar Documents

Publication Publication Date Title
KR100290942B1 (ko) 유니버설 시리얼 버스 디바이스 내부로 및 외부로 데이터를 송신 및 수신하기 위한 장치 및 방법
CN101504633B (zh) 一种多通道dma控制器
CN100418335C (zh) 数据传输控制装置及电子设备
CN111339003B (zh) 一种基于fpga的通用多通道数据发送系统及方法
CN103106169B (zh) 基于aurora协议的高速总线接口的扩展架构
JPH01241935A (ja) 同期フォーマッタ
US10924541B2 (en) Low-power and low-latency device enumeration with cartesian addressing
US20220276973A1 (en) Data transmission event used for interconnected dies
CN105281783A (zh) 基于fpga和dsp平台的信号解码单元及其实现方法
CN108462620B (zh) 一种吉比特级SpaceWire总线系统
CN203643598U (zh) 雷达数据记录设备
CN109561032A (zh) 一种交换机模块及包括其的交换机
CN112783813B (zh) 可互联hart通信协议芯片及其使用方法
CN109564562A (zh) 大数据运算加速系统和芯片
CN209402499U (zh) 一种基于fpga实现以太网传输多路dac信息的装置
WO2023203256A1 (en) Asynchronous data networking over a network bus
CN112698614B (zh) 一种任意字节读写用户侧逻辑控制器
CN209784995U (zh) 大数据运算加速系统和芯片
CN110825684A (zh) 串行端口接口整合输出系统
CN112800001A (zh) 一种基于arm平台架构的高性能物联网硬件平台及方法
CN214670582U (zh) 一种基于1553b总线协议的处理器ip核
CN112835834A (zh) 数据传输系统
Esparza et al. Transitioning applications from CAN 2.0 to CAN FD
CN112740193A (zh) 大数据运算加速系统执行运算的方法
CN220137680U (zh) 一种支持异步通信接口的仿真器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant