CN112732627A - 一种ocp装置和服务器 - Google Patents
一种ocp装置和服务器 Download PDFInfo
- Publication number
- CN112732627A CN112732627A CN202110023010.7A CN202110023010A CN112732627A CN 112732627 A CN112732627 A CN 112732627A CN 202110023010 A CN202110023010 A CN 202110023010A CN 112732627 A CN112732627 A CN 112732627A
- Authority
- CN
- China
- Prior art keywords
- ocp
- card
- cpu
- nic
- dual
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000009977 dual effect Effects 0.000 claims abstract description 29
- 238000001152 differential interference contrast microscopy Methods 0.000 description 74
- 238000010586 diagram Methods 0.000 description 5
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000004075 alteration Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Mathematical Physics (AREA)
- Hardware Redundancy (AREA)
Abstract
本发明提供了一种OCP装置和服务器,该装置包括:第一双CPU板卡和第二双CPU板卡;中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCP NIC卡连接到第二riser卡上。通过使用本发明的方案,能够支持双系统下特殊应用型服务器的OCP NIC卡的用户需求,可以支持Socket‑Direct OCP NIC,也可以支持Multi‑HostOCP NIC卡,以最大化的满足客户需求。
Description
技术领域
本领域涉及计算机领域,并且更具体地涉及一种OCP装置和服务器。
背景技术
随着互联网的快速发展,不同客户对服务器有不同的配置需求,但服务器日益紧张的空间对设计者提出了强有力的挑战。当前,Open Compute Project(开元计算项目)制定新一代的OCP NIC(网口接口控制器)设计规范即OCP 3.0,用于满足服务器对网络控制设备的高密度集成。
当前服务器基本仅支持Single-Host(单系统)OCP3.0 NIC,对于双系统下的特殊应用型服务器,用户希望通过单张OCP NIC卡直连双CPU或双系统,因此需要Socket-Direct(特指OCP3.0上行的单系统双套接字)和Multi-Host OCP(特指OCP3.0上行的双系统工作模式)兼容性设计。
发明内容
有鉴于此,本发明实施例的目的在于提出一种OCP装置和服务器,通过使用本发明的技术方案,能够支持双系统下特殊应用型服务器的OCP NIC卡的用户需求,可以支持Socket-Direct OCP NIC,也可以支持Multi-Host OCP NIC卡,以最大化的满足客户需求。
基于上述目的,本发明的实施例的一个方面提供了一种OCP装置,包括:
第一双CPU板卡和第二双CPU板卡;
中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCPNIC卡连接到第二riser卡上。
根据本发明的一个实施例,中背板配置为根据OCP装置的不同工作模式切换为将第二连接端连接到第二双CPU板卡上的第四CPU上,并将第四连接端连接到第一双CPU板卡上的第二CPU上。
根据本发明的一个实施例,OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
根据本发明的一个实施例,第一riser卡中包括第一单刀双掷开关,第二riser卡中包括第二单刀双掷开关,第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2](Bifurcation,用来强制配置OCP卡PCIE的配置),第一riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,拨码开关配置为根据OCP装置的工作模式控制控制端的电平以使BIF[2]连接不同的电平。
根据本发明的一个实施例,第一双CPU板卡包括第一CPLD(复杂可编程逻辑器件),第二双CPU板卡包括第二CPLD,第一双CPU板卡或第二双CPU板卡配置为将第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到第二OCP NIC卡上,将第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到第二OCP NIC卡上。
本发明的实施例的另一个方面,还提供了一种服务器,服务器包括OCP装置,OCP装置包括:
第一双CPU板卡和第二双CPU板卡;
中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCPNIC卡连接到第二riser卡上。
根据本发明的一个实施例,中背板配置为根据OCP装置的不同工作模式切换为将第二连接端连接到第二双CPU板卡上的第四CPU上,并将第四连接端连接到第一双CPU板卡上的第二CPU上。
根据本发明的一个实施例,OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
根据本发明的一个实施例,第一riser卡中包括第一单刀双掷开关,第二riser卡中包括第二单刀双掷开关,第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2],第一riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,拨码开关配置为根据OCP装置的工作模式控制控制端的电平以使BIF[2]连接不同的电平。
根据本发明的一个实施例,第一双CPU板卡包括第一CPLD,第二双CPU板卡包括第二CPLD,第一双CPU板卡或第二双CPU板卡配置为将第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到第二OCPNIC卡上,将第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到第二OCP NIC卡上。
本发明具有以下有益技术效果:本发明实施例提供的OCP装置,通过设置第一双CPU板卡和第二双CPU板卡;中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCP NIC卡连接到第二riser卡上的技术方案,能够支持双系统下特殊应用型服务器的OCP NIC卡的用户需求,可以支持Socket-DirectOCP NIC,也可以支持Multi-Host OCP NIC卡,以最大化的满足客户需求。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为根据本发明一个实施例的OCP装置的示意图;
图2为根据本发明一个实施例的OCP装置的示意图;
图3为根据本发明一个实施例的OCP BIF信号连接关系的示意图;
图4为根据本发明一个实施例的OCP卡供电信号连接关系的示意图;
图5为根据本发明一个实施例的OCP风扇供电信号连接关系的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
基于上述目的,本发明的实施例的第一个方面,提出了一种OCP装置的一个实施例。图1示出的是该装置的示意图。
如图1中所示,该装置可以包括:
第一双CPU板卡和第二双CPU板卡;
中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCPNIC卡连接到第二riser卡上。服务器整机共有两块双CPU主板(MB0和MB1),主板的PCIE信号通过线缆与中背板连接,OCP Riser卡插在中背板上,通过线缆的不同接法以实现Socket-Direct和Multi-Host工作模式时的不同的PCIE配置,全系统共可支持两张OCP NIC卡。
如图1所示,第一双CPU板卡和第二双CPU板卡的CPU0和CPU1的PCIe root Port3A分别作为2张OCP NIC的上端,BIOS code中将其默认配置为X8+X8,在板卡上,每组PCIE X8信号连接到一个Slimline连接器(共两个)上,Mid-BP(中背板)也使用两个Slimline连接器、Cable两端连接主板和中背板的Slimline连接器,PCIE再经过OCP Riser后,通过4C+连接器连接到OCP NIC卡上,因2张卡均独立工作,用户可根据自身需求选择安装2个OCP NIC或1个OCP NIC。
通过本发明的技术方案,能够支持双系统下特殊应用型服务器的OCP NIC卡的用户需求,可以支持Socket-Direct OCP NIC,也可以支持Multi-Host OCP NIC卡,以最大化的满足客户需求。
在本发明的一个优选实施例中,如图2所示,中背板配置为根据OCP装置的不同工作模式切换为将第二连接端连接到第二双CPU板卡上的第四CPU上,并将第四连接端连接到第一双CPU板卡上的第二CPU上。将第二连接端连接到第二双CPU板卡上的第四CPU上,将第四连接端连接到第一双CPU板卡上的第二CPU上时,该OCP装置工作在Multi-Host工作模式,此时,OCP卡的两个PCIE X8分别连接到不同系统的不同CPU。
在本发明的一个优选实施例中,OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
在本发明的一个优选实施例中,如图3所示,第一riser卡中包括第一单刀双掷开关,第二riser卡中包括第二单刀双掷开关,第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2],第一riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,拨码开关配置为根据OCP装置的工作模式控制控制端的电平以使BIF[2]连接不同的电平。
BIF用于配置OCP NIC的工作带宽,其需要在STBY状态下完成配置。Multi-Host工作带宽为2X8,对应的BIF[2:0]为101,而Socket-Direct工作带宽为2X8,对应的BIF[2:0]为001。Multi-Host和Socket-Direct工作模式下,其BIF值只有BIF[2]不同,而BIF[1]和BIF[0]相同,因此在Riser上直接将BIF[0]上拉至P3V3_STBY电源,BIF[1]下拉至GND(地),而对于BIF[2]的设计要借助于中背板上的拨码开关SW,如图3所示。在Socket-Direct工作模式时,SW控制SEL(控制端)为高电平,在Multi-Host工作模式时,SW控制SEL为低电平,SEL信号来控制SPDT的输出。SPDT(单刀双掷开关)可以选择TI的芯片SN74CB3Q3257,其真值表为当SEL=0时,OUT=IN_A,当SEL=1时,OUT=IN_B。在Riser卡上将IN_A上拉至P3V3_STBY,IN_B下拉至GND。通过这种方式实现Socket-Direct和Multi-Host工作模式时OCP BIF值的不同配置。
在本发明的一个优选实施例中,如图4所示,第一双CPU板卡包括第一CPLD,第二双CPU板卡包括第二CPLD,第一双CPU板卡或第二双CPU板卡配置为将第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到第二OCP NIC卡上,将第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到第二OCP NIC卡上。
第一双CPU板卡和第二双CPU板卡存在不同时进行开机、重启、关机等动作的情况,当工作Socket-Direct配置下时,OCP所有信号均来自同一个系统,所以其设计与Single-Host时一致,但是在Multi-Host配置下时,为保证进行开机、重启、关机等动作时,Multi-Host OCP仍可以正常工作,第一双CPU板卡和第二双CPU板卡的OCP_AUX_EN和OCP_NIC_EN在riser卡上做OR(或)逻辑动作。OCP卡供电需要P12V_STBY和P3V3_STBY。因为双两路服务器的两个系统的Standby供电是一致的,故P12V_STBY和P3V3_STBY可以通过各自主板上的Power Connector通过线缆,再经中背板、Riser给OCP NIC供电。
OCP上电的控制信号包含AUX_EN、NIC_PWRGD和MAIN_EN,现以OCP Riser0举例说明(OCP Riser1的设计与OCP Riser0完全一致)。第一双CPU板卡和第二双CPU板卡上的CPLD分别发出MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN(高电平有效),经过中背板后到Riser0板卡上。为保证任意板卡触发AUX_EN后,OCP NIC卡可正常工作,其需要将上述两信号做逻辑或设计。OCP卡接收到经过或门后的OCP0_AUX_EN后,OCP卡端的AUX Power上电,并发出OCP0_NIC_PWRGD信号。为使两个系统均可以收到该信号,以推动后续的MAIN_EN信号动作,OCP0_NIC_PWRGD分别给到两个板卡的CPLD上。两个CPLD接收到该信号后,将MAIN_EN(高有效)拉高,与AUX_EN信号一致,也需要做逻辑或设计。通过以上方式实现了OCP卡的Power信号的方案设计。
需要注意的是,因为OCP要工作在Standby状态下,由于OCP的散热问题,系统风扇由CPLD独立控制。因此为保证OCP卡不在位时,系统风扇不运转,因此CPLD监控OCP的在位信号(低有效),只有在位信号拉低,才会控制风扇通电。此外,OCP0_PRSNT_N信号由对应OCP_PRSNT0/1/2/3_N在OCP0 Riser上通过逻辑芯片“与”操作后的信号,OCP_PRSNT是由OCP0_PRSNT_N和OCP1_PRSNT_N在CPLD内部“与”操作后的信号,如图5所示。
通过本发明的技术方案,能够支持双系统下特殊应用型服务器的OCP NIC卡的用户需求,可以支持Socket-Direct OCP NIC,也可以支持Multi-Host OCP NIC卡,以最大化的满足客户需求。
基于上述目的,本发明的实施例的第二个方面,提出了一种服务器,服务器包括OCP装置,OCP装置包括:
第一双CPU板卡和第二双CPU板卡;
中背板,中背板的第一和第二连接端分别连接到第一双CPU板卡上的第一CPU和第二CPU上,中背板的第三和第四连接端分别连接到第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,第一riser卡连接到中背板的第一和第二连接端,第二riser卡连接到中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,第一OCP NIC卡连接到第一riser卡上,第二OCPNIC卡连接到第二riser卡上。
在本发明的一个优选实施例中,中背板配置为根据OCP装置的不同工作模式切换为将第二连接端连接到第二双CPU板卡上的第四CPU上,b将第四连接端连接到第一双CPU板卡上的第二CPU上。
在本发明的一个优选实施例中,OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
在本发明的一个优选实施例中,第一riser卡中包括第一单刀双掷开关,第二riser卡中包括第二单刀双掷开关,第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2],第一Riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,拨码开关配置为根据OCP装置的工作模式控制控制端的电平以使BIF[2]连接不同的电平。
在本发明的一个优选实施例中,第一双CPU板卡包括第一CPLD,第二双CPU板卡包括第二CPLD,第一双CPU板卡或第二双CPU板卡配置为将第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到第二OCP NIC卡上,将第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到第一和第二CPLD上,将第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到第一OCP NIC卡上,将第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到第二OCP NIC卡上。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。
上述实施例,特别是任何“优选”实施例是实现的可能示例,并且仅为了清楚地理解本发明的原理而提出。可以在不脱离本文所描述的技术的精神和原理的情况下对上述实施例进行许多变化和修改。所有修改旨在被包括在本公开的范围内并且由所附权利要求保护。
Claims (10)
1.一种OCP装置,其特征在于,包括:
第一双CPU板卡和第二双CPU板卡;
中背板,所述中背板的第一和第二连接端分别连接到所述第一双CPU板卡上的第一CPU和第二CPU上,所述中背板的第三和第四连接端分别连接到所述第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,所述第一riser卡连接到所述中背板的第一和第二连接端,所述第二riser卡连接到所述中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,所述第一OCP NIC卡连接到所述第一riser卡上,所述第二OCP NIC卡连接到所述第二riser卡上。
2.根据权利要求1所述的装置,其特征在于,所述中背板配置为根据所述OCP装置的不同工作模式切换为将所述第二连接端连接到所述第二双CPU板卡上的第四CPU上,并将所述第四连接端连接到所述第一双CPU板卡上的第二CPU上。
3.根据权利要求2所述的装置,其特征在于,所述OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
4.根据权利要求1所述的装置,其特征在于,所述第一riser卡中包括第一单刀双掷开关,所述第二riser卡中包括第二单刀双掷开关,所述第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2],所述第一riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,所述拨码开关配置为根据所述OCP装置的工作模式控制所述控制端的电平以使BIF[2]连接不同的电平。
5.根据权利要求1所述的装置,其特征在于,所述第一双CPU板卡包括第一CPLD,所述第二双CPU板卡包括第二CPLD,所述第一双CPU板卡或第二双CPU板卡配置为将所述第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到所述第一OCP NIC卡上,将所述第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到所述第二OCP NIC卡上,将所述第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到所述第一和第二CPLD上,将所述第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到所述第一和第二CPLD上,将所述第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到所述第一OCP NIC卡上,将所述第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到所述第二OCP NIC卡上。
6.一种服务器,其特征在于,所述服务器包括OCP装置,所述OCP装置包括:
第一双CPU板卡和第二双CPU板卡;
中背板,所述中背板的第一和第二连接端分别连接到所述第一双CPU板卡上的第一CPU和第二CPU上,所述中背板的第三和第四连接端分别连接到所述第二双CPU板卡上的第三CPU和第四CPU;
第一riser卡和第二riser卡,所述第一riser卡连接到所述中背板的第一和第二连接端,所述第二riser卡连接到所述中背板的第三和第四连接端;
第一OCP NIC卡和第二OCP NIC卡,所述第一OCP NIC卡连接到所述第一riser卡上,所述第二OCP NIC卡连接到所述第二riser卡上。
7.根据权利要求6所述的服务器,其特征在于,所述中背板配置为根据所述OCP装置的不同工作模式切换为将所述第二连接端连接到所述第二双CPU板卡上的第四CPU上,并将所述第四连接端连接到所述第一双CPU板卡上的第二CPU上。
8.根据权利要求7所述的服务器,其特征在于,所述OCP装置的工作模式包括Socket-Direct工作模式和Multi-Host工作模式。
9.根据权利要求6所述的服务器,其特征在于,所述第一riser卡中包括第一单刀双掷开关,所述第二riser卡中包括第二单刀双掷开关,所述第一和第二单刀双掷开关的第一输入端连接到电源,第二输入端连接到地,控制端连接到拨码开关,输出端连接到BIF[2],所述第一riser卡和第二riser卡中的BIF[0]连接到电源,BIF[1]接地,其中,所述拨码开关配置为根据所述OCP装置的工作模式控制所述控制端的电平以使BIF[2]连接不同的电平。
10.根据权利要求6所述的服务器,其特征在于,所述第一双CPU板卡包括第一CPLD,所述第二双CPU板卡包括第二CPLD,所述第一双CPU板卡或第二双CPU板卡配置为将所述第一和第二CPLD分别发出的MB0_OCP0_AUX_EN和MB1_OCP0_AUX_EN信号做逻辑或运算后传输到所述第一OCP NIC卡上,将所述第一和第二CPLD分别发出的MB0_OCP1_AUX_EN和MB1_OCP1_AUX_EN信号做逻辑或运算后传输到所述第二OCP NIC卡上,将所述第一OCP NIC卡上发出的OCP0_NIC_PWRGD信号分别传输到所述第一和第二CPLD上,将所述第二OCP NIC卡上发出的OCP1_NIC_PWRGD信号分别传输到所述第一和第二CPLD上,将所述第一和第二CPLD分别发出的MB0_OCP0_MAIN_EN和MB1_OCP0_MAIN_EN信号做逻辑或运算后传输到所述第一OCP NIC卡上,将所述第一和第二CPLD分别发出的MB0_OCP1_MAIN_EN和MB1_OCP1_MAIN_EN信号做逻辑或运算后传输到所述第二OCP NIC卡上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110023010.7A CN112732627B (zh) | 2021-01-08 | 2021-01-08 | 一种ocp装置和服务器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110023010.7A CN112732627B (zh) | 2021-01-08 | 2021-01-08 | 一种ocp装置和服务器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112732627A true CN112732627A (zh) | 2021-04-30 |
CN112732627B CN112732627B (zh) | 2023-01-10 |
Family
ID=75590171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110023010.7A Active CN112732627B (zh) | 2021-01-08 | 2021-01-08 | 一种ocp装置和服务器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112732627B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102968293A (zh) * | 2012-11-28 | 2013-03-13 | 中国人民解放军国防科学技术大学 | 基于指令队列的程序循环代码动态检测及执行方法 |
CN104978282A (zh) * | 2014-04-04 | 2015-10-14 | 上海芯豪微电子有限公司 | 一种缓存系统和方法 |
CN111901164A (zh) * | 2020-07-17 | 2020-11-06 | 浪潮电子信息产业股份有限公司 | Ocp nic网卡的适配控制方法、装置、设备及系统 |
-
2021
- 2021-01-08 CN CN202110023010.7A patent/CN112732627B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102968293A (zh) * | 2012-11-28 | 2013-03-13 | 中国人民解放军国防科学技术大学 | 基于指令队列的程序循环代码动态检测及执行方法 |
CN104978282A (zh) * | 2014-04-04 | 2015-10-14 | 上海芯豪微电子有限公司 | 一种缓存系统和方法 |
CN111901164A (zh) * | 2020-07-17 | 2020-11-06 | 浪潮电子信息产业股份有限公司 | Ocp nic网卡的适配控制方法、装置、设备及系统 |
Also Published As
Publication number | Publication date |
---|---|
CN112732627B (zh) | 2023-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111400217A (zh) | 一种ocp转接卡及计算机设备 | |
US11775464B2 (en) | Computer system and a computer device | |
CN111901164B (zh) | Ocp nic网卡的适配控制方法、装置、设备及系统 | |
CN111581050B (zh) | 机箱、机箱监控系统及监控方法 | |
US20200203898A1 (en) | System and Method for Remote Management of Network Interface Peripherals | |
CN115794702A (zh) | 接口转接装置、服务器系统和接口切换方法 | |
CN110399328B (zh) | 一种板载图形处理器控制方法与装置 | |
US12007928B2 (en) | Signal bridging using an unpopulated processor interconnect | |
CN112732627B (zh) | 一种ocp装置和服务器 | |
EP3637270A1 (en) | External electrical connector and computer system | |
CN112015602A (zh) | 调试装置及具有所述调试装置的电子装置 | |
CN213365379U (zh) | 服务器主板及单路服务器 | |
CN211506475U (zh) | 一种OCP网卡mutil-host的连接装置 | |
US11841733B2 (en) | Method and system for realizing FPGA server | |
US10360167B1 (en) | Systems and methods for using a bus exchange switch to control processor affinity | |
CN104914970A (zh) | 一种pcie插槽的通断电装置及方法、一种主板 | |
US8225025B2 (en) | Motherboard with selected sub-system controlling shared peripherals | |
CN105373196A (zh) | 一种基于龙芯2h的国产计算机主板 | |
JP3157949U (ja) | サブシステムを選択可能なマザーボード | |
CN113904401A (zh) | 供电终端和可穿戴系统 | |
CN115033513B (zh) | 一种用于供电的转接卡、转接单元、装置及方法 | |
CN116821027A (zh) | 计算设备 | |
CN115543054A (zh) | 一种电源背板、计算装置及计算设备 | |
CN116669293A (zh) | 一种转接卡和终端设备 | |
CN112100105A (zh) | 一种兼容单双cpu工作模式且支持热插拔的服务器系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |