CN112732109B - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN112732109B CN112732109B CN202011092924.0A CN202011092924A CN112732109B CN 112732109 B CN112732109 B CN 112732109B CN 202011092924 A CN202011092924 A CN 202011092924A CN 112732109 B CN112732109 B CN 112732109B
- Authority
- CN
- China
- Prior art keywords
- counter electrode
- common voltage
- counter
- voltage
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 claims abstract description 42
- 238000007689 inspection Methods 0.000 claims description 26
- 239000011159 matrix material Substances 0.000 description 27
- 238000010586 diagram Methods 0.000 description 26
- 230000003071 parasitic effect Effects 0.000 description 20
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 230000005684 electric field Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 239000003086 colorant Substances 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/04166—Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0446—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1218—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2354/00—Aspects of interface with display user
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
显示装置包括:多个像素电极,其配置在基板上;M(M为3以上的自然数)个对置电极(CM1~CMs),其与多个像素电极对置地配置;M条对置电极配线(40),其与M个对置电极(CM1~CMs)连接;以及N(N为自然数,并且2≦N<M)条共用电压配线(CV1~CV4),其与M条对置电极配线(40)连接。彼此相邻的对置电极连接的对置电极配线(40)被连接至彼此不同的共用电压配线(CV1~CV4)。
Description
技术领域
以下公开的发明涉及一种显示装置。
背景技术
在特开2015-210811号公报中公开了一种在有源矩阵基板上设置有触摸传感器的内嵌型触摸面板显示装置。在此触摸面板显示装置中,在显示面板中设置有被分割为多个的共用电极。每个共用电极连接到彼此不同的传感器线。每条传感器线中连接有开关元件。该触摸面板显示装置具有显示器驱动期间和触摸传感器驱动期间。在显示器驱动期间,每条传感器线的开关元件设为导通,并且共用电压信号经由开关元件从电源线施加到传感器线中。此外,在触摸传感器驱动期间,每条传感器线的开关元件设为截止,并且触摸驱动信号被提供至传感器线中。
由于共用电极也作为触摸传感器使用,因此如果相邻的共用电极之间发生短路,将无法正确进行触摸检测。以下公开的本发明提供了一种能够检测不仅用于显示而且还作为触摸传感器发挥功能的共用电极(对置电极)的短路的显示装置。
发明内容
鉴于上述问题而完成的显示装置包括:基板;多个像素电极,其配置在所述基板上;M个对置电极,其与所述多个像素电极对置地配置,其中M为3以上的自然数;M条对置电极配线,其与所述M个对置电极连接;以及N条共用电压配线,其与所述M条对置电极配线连接,其中N为自然数,并且2≦N<M,与彼此相邻的对置电极连接的对置电极配线被连接至彼此不同的共用电压配线。
发明效果
根据上述构成,能够检测不仅用于显示而且还作为触摸传感器发挥功能的对置电极中有无短路。
附图说明
图1是第一实施方式中的显示装置的概略剖视图。
图2是表示图1所示的有源矩阵基板的概略构成的俯视图。
图3是将图2所示的有源矩阵基板的一部分放大的图。
图4是表示控制器和传感器配线之间的连接关系的示意图。
图5A是表示连接传感器配线的共用电压配线的示意图。
图5B是用于说明与一个对置电极相邻的对置电极的例子的示意图。
图6A是表示当检查对置电极的短路时控制电压配线和共用电压配线的电位变化的波形图。
图6B是表示在连接到每条共用电压配线的一部分对置电极的检查工序中的电位变化的波形图。
图6C是表示当对置电极短路时在检查工序中共用电压配线的电位变化的波形图。
图7A是表示与第一实施方式中的图案图像相对应的第N帧的像素的状态的示意图。
图7B是表示与跟图7A相同图案图像相对应的第N+1帧的像素的状态的示意图。
图8A是表示与图7A和7B所示的像素的状态相对应的数据电压和第一实施方式中的对置电极的电位的波形图。
图8B是图8A的比较例,并表示对置电极的寄生电容未被均匀化时的对置电极的电位的波形图。
图9是表示第二实施方式中的对置电极与共用电压配线之间的连接例的示意图。
图10A是表示与变形例(4)的图案图像相对应的第N帧的像素的状态的示意图。
图10B是表示与跟图10A相同图案图像相对应的第N+1帧的像素的状态的示意图。
图10C是表示与图10A和10B的图案图像相对应的数据电压的变化的波形图。
图11A是表示变形例(5)中的开关元件的构成例的等效电路图。
图11B是表示与图11A不同的开关元件的构成例的等效电路图。
具体实施方式
下面,参照附图来说明本发明的具体的实施方式。对图中相同或相当的部分标注相同的附图标记,且不重复其说明。
(第一实施方式)
图1是本实施方式中的显示装置的概要剖视图。本实施方式的显示装置1包括:有源矩阵基板2、对置基板3、以及被夹在有源矩阵基板2与对置基板3之间的液晶层4。
有源矩阵基板2和对置基板3分别具备几乎透明的(具有高透光性的)玻璃基板。另外,尽管未图示,但在图1中,显示装置1包括相对于有源矩阵基板2而设置在与液晶层4相反的一侧的背光源。另外,在图1中,显示装置1包括夹着有源矩阵基板2和对置基板3的一对偏振板(未图示)。
对置基板3例如具备红(R)、绿(G)、蓝(B)这三色的彩色滤光片(省略图示)。
显示装置1具有显示图像的功能,并且具有对使用者触摸该显示的图像上的位置(触摸位置)进行检测的功能。该显示装置1是在有源矩阵基板2中设有为检测触摸位置所需的元件的、所谓的in-cell(显示面板内嵌触摸传感器)型触摸面板显示装置。
此外,显示装置1是液晶层4中所包含的液晶分子的驱动方式为横向电场驱动方式。为了实现横向电场驱动方式,用于形成电场的像素电极及对置电极(共用电极)形成在有源矩阵基板2上。下面,对有源矩阵基板2的构成进行具体说明。
图2是表示有源矩阵基板2的概略构成的俯视图。如图2所示,有源矩阵基板2具有多条栅极线GL和多条源极线SL。在此例中,配置在图2中的Y轴正方向侧的一部分栅极线GL在X轴方向上分开配置。以下,将该一部分栅极线GL称为栅极线GLa,并且将除栅极线GLa之外的其他栅极线GL称为栅极线GLb。
多条源极线SL与多条栅极线GL相交。有源矩阵基板2具有由通过多条源极线SL和多条栅极线GL限定的像素构成的显示区域R。以下,将像素称为像素PIX。在此例中,显示区域R具有四个圆弧状的角,并且具有其中Y轴正方向的边向Y轴负方向侧弯曲的非矩形形状。以下,有时将向Y轴负方向侧弯曲的边的部分称为弯曲部。
有源矩阵基板2在显示区域R的Y轴负方向侧的边框区域具有源极驱动器21,在显示区域R的X轴正负方向侧的边框区域具有栅极驱动器22L、22R。
在多条栅极线GLb和在弯曲部的左侧(X轴负方向侧)的多条栅极线GLa的左端连接有栅极驱动器22L。在多条栅极线GLb和在弯曲部的右侧(X轴正方向侧)的多条栅极线GLa的右端连接有栅极驱动器22R。栅极驱动器22L和22R与未图示的控制电路连接。栅极驱动器22L和22R基于来自控制电路的控制信号,彼此同步地依次扫描显示区域R中的栅极线GL。
源极驱动器21与多条源极线SL连接。源极驱动器21与上述控制电路(未图示)连接。源极驱动器21基于来自控制电路的控制信号,将表示图像的灰度的数据电压信号提供给各源极线SL。
上述控制电路(省略图示)根据帧率,将表示在每个像素中写入图像的时序的同步信号(垂直同步信号、水平同步信号)、用于驱动源极驱动器21和栅极驱动器22的时钟信号等的控制信号提供给栅极驱动器22。
接着,对像素的构成以及对置电极(共用电极)进行说明。图3是将图2所示的有源矩阵基板2的一部分放大的图。
如图3所示,在有源矩阵基板2上,形成有多个由栅极线GL和源极线SL限定的像素PIX,并且以与这些像素PIX在俯视时重叠的方式配置有M(M为3以上的自然数)个对置电极(共用电极)CM1~CM9…。以下,当不区分对置电极时,称为对置电极CM。对置电极CM与在显示区域R中的多个像素PIX的一部分像素PIX在俯视时重叠。对置电极CM的形状、尺寸不均等。另外,在此图中虽省略图示,但在对置电极CM与后述的像素电极12之间形成有用于产生横向电场的缝隙(例如宽度为几μm)。
此外,有源矩阵基板2设置有连接至对置电极CM的多条传感器配线(对置电极配线)40。在此图中虽省略图示,但在有源矩阵基板2中的设置有源极驱动器21的边框区域中设置有用于控制对置电极CM的电位的控制器(控制部)50(参照图4)。多条传感器配线40与控制器50连接。
像素PIX具有TFT(Thin Film Transistor:薄膜晶体管)31和像素电极32。在TFT31中,栅极电极与栅极线GL连接,源极电极与源极线SL连接,漏极电极与像素电极32连接。在像素PIX中的像素电极32和与像素电极32在俯视时重叠的对置电极CM之间,形成液晶电容CLC。像素PIX与设置在对置基板3(参照图1)上的R、G和B滤光片(省略图示)中的任一个在俯视时重叠。
当在显示区域R中显示图像时,控制器50(参照图4)经由多条传感器配线40将规定的共用电压施加到M个对置电极CM。此外,当检测到触摸位置时,控制器50经由多条传感器配线40将触摸驱动电压施加到多个对置电极CM。触摸驱动电压是在高(H)电平和低(L)电平的电压电平之间周期性变动的电压。另外,控制器50经由传感器配线40向对置电极CM施加检查用电压,并检测对置电极CM中有无短路。后续将描述检查用电压的具体例。
例如,如下方式进行触摸位置的检测。在相邻的对置电极CM与对置电极CM之间形成有寄生电容。当人的手指等接触到显示装置1的显示画面时,在对置电极CM与人的手指等之间形成电容,并且静电容增加。对置电极CM的位置处的静电容的变化经由传感器配线40输出到控制器50(参照图4)。基于输出到控制器50的每个对置电极CM的静电容的变化来检测触摸位置。
在此,使用图4说明控制器50与传感器配线40之间的连接。图4是表示控制器50和传感器配线40之间的连接关系的示意图。
控制器50包含针对每条传感器配线40设置的开关元件41、共用电压配线CV1~CV4、用于切换每个开关元件41的导通/截止的控制电压配线SV,以及未图示的控制电路。以下,当不区分共用电压配线CV1~CV4时,称为共用电压配线CV。
当在显示区域R中显示图像时,通过控制电路向共用电压配线CV1~CV4施加上述共用电压,并且当检测触摸位置时,通过控制电路向共用电压配线CV1~CV4施加上述触摸驱动电压。此外,当检测对置电极CM中有无短路时,通过控制电路向每条共用电压配线CV1~CV4施加上述检查用电压。
每条传感器配线40延伸到控制器50,并且与控制器50中的一个开关元件41连接。为了方便起见,在图4中,仅示出了作为延伸到控制器50的传感器配线40的一部分传感器配线40,但实际上,所有传感器配线40都延伸到控制器50,并且分别与一个开关元件41连接。
作为开关元件41,例如,使用n沟道型MOS(n-Channel Met al-OxideSemiconductor,n沟道金属氧化物半导体)晶体管。开关元件41的栅极与控制电压配线SV连接,漏极与传感器配线40连接,并且源极与共用电压配线CV连接。
每条传感器配线40经由连接至该传感器配线40的开关元件41与共用电压配线CV1~CV4中的任一条连接。以下,使用图5进行具体的说明。
图5A是表示连接各对置电极CM的传感器配线40的共用电压配线CV的示意图。在图5A中,以细线划分的每个框示出了每个对置电极CM。框内的数字“1~4”与对置电极CM的传感器配线40所连接的每条共用电压配线CV1~CV4相对应。即,标记为“1”的对置电极CM的传感器配线40与共用电压配线CV1连接,标记为“2”的对置电极CM的传感器配线40与共用电压配线CV2连接。同样地,标记为“3”的对置电极CM的传感器配线40、标记为“4”的对置电极CM的传感器配线40分别与共用电压配线CV3、CV4连接。
对置电极CM的传感器配线40所连接的共用电压配线CV与相邻的对置电极CM的传感器配线40彼此不同。在此,作为例子,说明在图5A中以虚线框表示的标记为“4”的对置电极CM和以虚线箭头表示的与五个对置电极CM连接的共用电压配线CV,其中,该共用电压配线CV与该对置电极CM相邻。以虚线框表示的对置电极CM的传感器配线40与共用电压配线CV4连接。与该对置电极CM相邻的五个对置电极CM的传感器配线40的每一条与除共用电压配线CV4以外的其他共用电压配线CV1~CV3的任一条连接。
此外,在本说明书中,“相邻”是指对置电极CM的一边的至少一部分在X轴方向或Y轴方向上与其他对置电极CM的一边相对的状态。使用图5B,例举具体例说明相邻的对置电极。图5B是表示对置电极CM的配置例的示意图。在图5B中,对置电极CMa的各边在X轴方向或Y轴方向上分别与每个对置电极CMb、CMc、CMe、CMg的一边相对。另一方面,对置电极CMa中的任一个边均不与对置电极CMd和对置电极CMf的边相对。因此,与对置电极CMa相邻的对置电极是对置电极CMb、CMc、CMe和CMg,并且对置电极CMd和CMf不与对置电极CMa相邻。
在有源矩阵基板2的制造过程中,当检查对置电极CM中有无短路不良时,通过控制电路(省略图示)向控制电压配线SV施加使开关元件41(参照图4)导通的控制电压。由此,每条传感器配线40经由开关元件41与相对应的共用电压配线CV连接。另外,在对置电极CM的短路检查中,通过控制电路(省略图示),向每条共用电压配线CV1~CV4施加与其他共用电压配线CV不同的测试电压,并检测各共用电压配线CV中的电流。
图6A是表示当检查对置电极CM的短路时控制电压配线SV和共用电压配线CV1~CV4的电位变化的波形图。在此例中,与共用电压配线CV4连接的对置电极CM是短路检查的对象。
在图6A中,当与开关元件41的导通电压相当的高电平电压被施加到控制电压配线SV时,检查电压Vs(第一电压)被施加到共用电压配线CV4。其他共用电压配线CV1~CV3被设定例如0v等的共用的规定电压(第二电压)。
图6B是表示分别连接到每条共用电压配线CV1~CV4的对置电极CM的电位变化的波形图。以下,将与每条共用电压配线CV1~CV4连接的对置电极CM称为对置电极CM_1~CM_4。
当对置电极CM_4与相邻的其他对置电极CM_1~CM_3没有短路时,对置电极CM_4的电位变为与共用电压配线CV4相同的电位。其他对置电极CM_1~CM_3的每一个的电位也变为与共用电压配线CV1~CV3相同的电位。在这种情况下,几乎没有电流流过每条共用电压配线CV1~CV4。
另一方面,例如,当对置电极CM_4与对置电极CM_2短路时,由于对置电极CM_4与对置电极CM_2之间的短路,电流在共用电压配线CV2和共用电压配线CV4之间流通。即,如图6C所示,对置电极CM_4与对置电极CM_2之间的电位变为与以虚线所示的原始电位不同的电位、即共用电压配线CV4与共用电压配线CV2之间的中间电位,并在电流经由已短路的对置电极CM_4和CM_2在共用电压配线CV4与共用电压配线CV2之间流通。在控制电路(省略图示)中,通过检测共用电压配线CV1~CV4中的电流,来检测检查对象电极CM_4与对置电极CM_2短路。
在上述例中,已经说明了向共用电压配线CV4施加检查电压的例子,但如上所述,对于共用电压配线CV1~CV3也同样地通过控制电路(省略图示)依次施加检查电压Vs。然后,通过控制电路(未图示)来检测当施加检查电压Vs时的共用电压配线CV1~CV4中的电流,从而检测对置电极CM中是否有短路。
根据本实施方式的构成,还减少了显示特定的图案图像时的亮度不均。这里,对显示特定的图案图像时所产生的亮度不均进行说明。
当将图像数据写入显示区域R中时,可以进行如下的列反转驱动:将极性彼此不同的数据电压施加到相邻的源极线SL,并且针对每一帧,使施加到源极线SL的数据电压的极性反转。当以列反转驱动在显示区域R中显示特定的图案图像时,容易在对置电极CM中的寄生电容存在偏差时产生亮度不均。
图7A和图7B是表示容易在以列反转驱动写入图像数据时产生亮度不均的图案图像的示意图。图7A示出了第N帧的像素的状态,图7B示出了第N+1帧的像素的状态。图7A和7B中的像素PIX中的“+”或“-”示出了数据电压的极性。在图7A和7B中示出了标记有阴影的像素PIX显示黑色(最小灰度值)图像,而没有标记阴影的像素PIX显示白色(最大灰度值)图像。此例中的图案图像是以黑色图像和白色图像排列成千鸟(交叉)格子状的图像。
图8是表示与图7A和7B所示的像素的状态相对应的数据电压和对置电极的电位的波形图。在图8中,T_G1~T_G4分别示出了扫描图7A和7B中所示的配置在行G1~G4中的栅极线GL的时序。S1~S4中的每个示出了配置在列S1~S4中的源极线SL的电位。
如图8所示,源极线SL的电位根据施加到源极线SL的数据电压的极性和要写入像素PIX的图像的灰度值而变动。例如,在第N帧中,列S1的源极线SL在时序T_G1时被施加与正极性的最大灰度值相对应的数据电压,并在时序T_G2时被施加与正极性的最小灰度值相对应的数据电压。此外,列S2的源极线SL在第N帧中的时序T_G1时被施加与负极性的最小灰度值相对应的数据电压,并在时序T_G2时被施加与负极性的最大灰度值相对应的数据电压。其他列S3、S4…的源极线SL也同样地,每当扫描栅极线GL时,被施加与正或负极性的最大或最小灰度值相对应的数据电压。
当显示上述图案图像时,对所有对置电极CM施加相同的共用电压。对置电极CM的电位受到在俯视时与对置电极CM重叠的像素PIX中的源极线SL的电位变动的影响。即,当在俯视时重叠的像素PIX的源极线SL的电位上升时,对置电极CM的电位变得高于原始电位,而当该源极线SL的电位下降时,对置电极CM的电位变得低于原始电位。此后,对置电极CM的电位开始回复到原始电位。
在本实施方式中,相邻的对置电极CM与彼此不同的共用电压配线CV连接。因此,如果相邻的对置电极CM之间没有短路,则在相邻的对置电极CM之间产生寄生电容。即,使各共用电压配线CV的对置电极CM的寄生电容均匀化。因此,当以列反转驱动来显示上述图案图像时,对置电极CM回复到原始电位的时间相等,并且难以产生由于寄生电容的差异引起的亮度不均。
相对于此,在各共用电压配线CV的对置电极的寄生电容未被均匀化的情况下,由于对置电极回复到原始电位为止的时间有偏差,因此产生亮度不均。即,当混合存在有如下区域:连接至相同共用电压配线CV的对置电极CM彼此相邻的区域;以及彼此相邻的对置电极CM与彼此不同的共用电压配线CV连接的区域时,容易产生这样的亮度不均。
如上所述,如本实施方式那样,当彼此相邻的对置电极CM与彼此不同的共用电压配线CV连接时,在彼此相邻的对置电极CM之间分别产生寄生电容。另一方面,当连接至相同共用电压配线的对置电极彼此相邻时,由于这些对置电极被设为相同的电位,因此在这些对置电极之间未产生本该产生的寄生电容。结果,使每条共用电压配线的对置电极的寄生电容产生偏差。
图8B是作为比较例而示出当以列反转驱动来显示上述图案图像时的、寄生电容不同的对置电极的电位变化的波形图。在图8B中,“Da”和“Db”是寄生电容彼此不同的对置电极,并且对置电极Da的寄生电容小于对置电极Db的寄生电容。由于对置电极Db的寄生电容大于对置电极Da的寄生电容,所以与对置电极Da相比,对置电极Db的电位难以回复到原始电位。结果,与设置有对置电极Da的区域中的像素相比,设置有对置电极Db的区域中的像素显示得较暗,并且在显示区域中产生亮度不均。
(第二实施方式)
在上述第一实施方式中,虽已说明了设置四条共用电压配线CV的例子,但只要设置至少两条共用电压配线CV即可。在图9中,示出这样的对置电极CM的配置例。如图9所示,本实施方式的显示区域R具有与第一实施方式相同的形状,但设置在显示区域R中的对置电极CM的配置与第一实施方式不同。具体地,在图9的例子中,与第一实施方式同样地,对置电极CM的形状、尺寸不均等,但对置电极CM排列成矩阵状。即,在X轴方向上排列的对置电极CM在Y轴方向上的长度均等,在Y轴方向上排列的对置电极CM在X轴方向上的长度均等。此时,与对置电极CM的各边相对的其他对置电极CM为一个。即,与对置电极CM的各边相邻的其他对置电极CM为一个。
此外,在图9中虽省略图示,但与第一实施方式同样地,各对置电极CM与传感器配线40连接。并且,各对置电极CM的传感器配线40被连接至与相邻的对置电极CM的传感器配线40不同的共用电压配线CV。图9中的细线框中的数字“1”和“2”表示与对置电极CM连接的共用电压配线CV。在此例中,对置电极CM经由传感器配线40连接至共用电压配线CV1和CV2中的任一条。
在本实施方式中,与第一实施方式同样地,通过对各共用电压配线CV施加检查电压,并检测共用电压配线CV中的电流,从而检测对置电极CM中是否有短路。此外,各对置电极CM被连接至与相邻的对置电极CM不同的共用电压配线CV。因此,即使使与各共用电压配线CV连接的对置电极CM的寄生电容均匀化,并以列反转驱动来显示上述图案图像,也难以产生亮度不均。另外,如本实施方式那样,当与对置电极CM的各边相邻的其他对置电极CM为一个时,只要设置两种共用电压配线即可。即,和如第一实施方式那样与对置电极CM的各边相邻的对置电极CM为多个的情况相比,减少了与一个对置电极CM相邻的对置电极CM的数量。因此,还与第一实施方式的构成相比,可以减少连接到对置电极CM的共用电压配线CV的数量。
以上,对发明的实施方式进行了说明,但上述实施方式只不过是用于实施发明的示例。因此,发明并不限于上述实施方式,能够在不脱离其主旨的范围内对上述实施方式进行适当地变形来实施。以下,对上述实施方式的变形例进行说明。
(1)在上述实施方式中,也可以在检查对置电极CM的短路时,使栅极线GL和源极线SL驱动。即,通过栅极驱动器22L和22R依次扫描栅极线GL,并且对每条源极线SL施加与上述图案图像相对应的数据电压。然后,如上述实施方式同样地,向每条共用电压配线CV施加检查电压Vs。例如,当对共用电压配线CV4施加检查电压时,如果对置电极CM_4没有短路,则共用电压配线CV4所连接的对置电极CM_4中的像素区域大致相同地显示,并且与其他共用电压配线CV1~CV3所连接的对置电极中的像素区域显示得不同。另一方面,当对置电极CM_4与对置电极CM_2短路时,设置有短路的对置电极CM_4和CM_2的像素区域与被连接至共用电压配线CV2和CV4的其他对置电极CM_2和CM_4中的像素区域显示得不同。这样,也可以根据显示的图像的亮度来检测对置电极CM是否短路。
(2)在上述实施方式中,说明了经由开关元件41将传感器配线40与共用电压配线CV之间连接的例子,但也可以直接连接传感器配线40与共用电压配线CV。根据此构成,由于在有源矩阵基板2上未设置开关元件41,因此能够实现有源矩阵基板2的窄边框化。
(3)在上述实施方式中,说明了使用设置在有源矩阵基板2上的共用电压配线CV来检测对置电极CM的短路不良的例子,但用于检查短路不良的构成不限于此。例如,在有源矩阵基板2的外侧配置形成有检查用共用电压配线的检查用基板,并将相邻的一部分对置电极CM所连接的传感器配线40与检查用共用电压配线连接。传感器配线40与检查用共用电压配线之间的连接关系与上述实施方式相同。即,使相邻的对置电极CM的传感器配线40与彼此不同的检查用共电压配线连接。在这种情况下,也与上述实施方式同样地,对每条检查用共用电压配线施加检查电压,并且检测每条检查用共用电压配线中的电流。因此,检测在一部分对置电极CM中是否发生了对置电极CM的短路。在短路不良的检查完成之后,也可以将检查用基板与有源矩阵基板2分离。
(4)在上述实施方式中,作为容易产生亮度不均的图像,以图7A和7B所示的图像为例进行了说明,但容易产生亮度不均的图案图像不限于此。图10A和10B是示出其他图案图像的示意图。图10A示出了第N帧的像素的状态,图10B示出了第N+1帧的像素的状态。图10A和10B中的像素PIX中的“+”或“-”示出了数据电压的极性。在图10A和10B中示出了标记有阴影的像素PIX显示黑色(最小灰度值)图像,而没有标记阴影的像素PIX显示白色(最大灰度值)图像。即,在该图案图像中,使同一列上的像素显示相同颜色(黑色或白色)的图像,并且使相邻列上的像素显示彼此不同颜色的图像。
图10C是表示向显示图10A和10B的图案图像时的源极线施加数据电压的变化的波形图。图10C所示的数据电压示出了液晶的驱动为常黑的情况。
在此例中,对于由行G1的栅极线GL与列S1和S3中的每一列的源极线SL限定的像素而言,在第N帧施加正极性的最大灰度电压,并在接下来的第N+1帧施加负极性的最大灰度电压。因此,对置电极CM产生负侧的电位变动。另一方面,对于由行G1的栅极线GL与列S2和S4中的每一列的源极线SL限定的像素而言,在第N帧施加负极性的最小灰度电压,并在接下来的第N+1帧施加正极性的最小灰度电压。在这种情况下,由于第N帧和第N+1帧的灰度电压之间的差很小,所以对置电极CM几乎不受数据电压的影响。结果,对置电极CM作为整体电位在负侧变动。与电位已变动的对置电极CM重叠的像素区域的亮度因像素电位变小而小于原始亮度,并构成亮度不均的原因。即使在显示这样的图案图像的情况下,根据上述第一实施方式的构成,由于每条共用电压配线CV的对置电极CM的寄生电容也被均匀化,因此降低了亮度不均。
(5)在上述实施方式中,作为开关元件41,说明了使用n型MOS晶体管的例子,但开关元件41不限于此。例如,可以由p型MOS晶体管构成,也可以由组合了n沟道MOS晶体管和p沟道MOS晶体管CMOS(互补(Complementary)MOS)晶体管构成。在使用CMOS晶体管的情况下,当对置电极CM的电位根据源极线SL的电位变动而变动时,对置电极CM容易回复到原始电位。此外,如图11A所示,在开关元件41由p沟道MOS晶体管构成的情况下,栅极被连接至配线SVB,漏极被连接至传感器配线40,且源极被连接至共用电压配线CV,其中,配线SVB提供使控制电压配线SV所提供的电压信号反转而获得的信号。另外,如图11B所示,在开关元件41由CMOS晶体管构成的情况下,p沟道MOS晶体管的栅极与和图11A同样的配线SVB连接,并且n沟道MOS晶体管的栅极与控制电压配线SV连接,漏极与传感器配线40连接,且源极与共用电压配线CV连接。
(6)说明了在上述第一实施方式中,针对M个对置电极CM,设置四条共用电压配线CV1~CV4的例子,并且在第二实施方式中,针对M个对置电极CM,设置两条共用电压配线CV1和CV2的例子。共用电压配线CV只要相对于M个对置电极CM设置两条以上且不足M条即可。
上述显示装置也可以以如下方式进行说明。
第一构成所涉及的显示装置包括:基板;多个像素电极,其配置在所述基板上;M个对置电极,其与所述多个像素电极对置地配置,其中M为3以上的自然数;M条对置电极配线,其与所述M个对置电极连接;以及N条共用电压配线,其与所述M条对置电极配线连接,其中N为自然数,并且2≦N<M,与彼此相邻的对置电极连接的对置电极配线被连接至彼此不同的共用电压配线。
根据第一构成,在基板上以与多个像素电极对置的方式设置有M个对置电极。M个对置电极与M条对置电极配线连接。相邻的对置电极的对置电极配线被连接至彼此不同的共用电压配线。因此,当对每条共用电压配线施加与其他共用电压配线不同的规定电压时,只要连接到该共用电压配线的对置电极与相邻的其他对置电极没有短路,则在该共用电压配线中几乎没有电流流通。另一方面,当连接至该共用电压配线的对置电极与相邻的其他对置电极短路时,电流在该共用电压配线与该其他对置电极所连接的共用电压配线之间流通。因此,能够从对每条共用电压配线施加规定电压时的流过共用电压配线的电流,检测对置电极是否发生短路不良,并且能够提供一种没有短路不良的显示装置。此外,由于相邻的对置电极连接到彼此不同的共用电压配线,所以在每个对置电极和与该对置电极相邻的其他对置电极之间产生寄生电容。即,在各对置电极的相邻的其他对置电极之间难以产生寄生电容的差异,并减小了每条共用电压配线的对置电极的寄生电容的偏差。因此,即使对置电极的电位根据用于显示图像的数据电压而变动,也不易产生直至回复到原始电位的时间差,并且难以产生亮度不均。
在第一构成中,也可以是,所述M个对置电极沿着第一方向和与所述第一方向不同的第二方向排列配置,在所述M个对置电极中,连续配置在所述第一方向的多个对置电极在所述第二方向中具有均等的长度,连续配置在所述第二方向的多个对置电极在所述第一方向中具有均等的长度(第二构成)。
根据第二构成,一个其他对置电极与对置电极的各边相邻。因此,与多个其他对置电极与对置电极的各边相邻的构成相比,可以减少与对置电极相邻的对置电极的数量,并且可以减少共用电压配线的数量。
在第一构成中,也可以是,所述M个对置电极的至少一部分对置电极在其至少一边与多个其他对置电极相邻(第三构成)。
根据第三构成,和仅一个其他对置电极与至少一部分对置电极的至少一边相邻的情况相比,可以提高对置电极的形状、配置的自由度。
在第一至三构成中的任一个中,也可以是,还包括控制电路,其向所述N条共用电压配线中的一条共用电压配线施加作为对置电极的短路检查用电压的第一电压,并向其他共用电压配线施加与所述第一电压不同的第二电压,并检测所述N条共用电压配线中的电流(第四构成)。
根据第四构成,当与施加有第一电压的共用电压配线连接的对置电极与相邻的其他对置电极短路时,电流在该共用电压配线与该相邻的其他对置电极所连接的共用电压配线之间流通。因此,通过在控制电路中检测共用电压配线中的电流,可以检测对置电极中有无短路,并且可以提供一种不会发生短路不良的显示装置。
在第四构成中,也可以是,还包括:M个开关元件,其与所述M条对置电极配线的每一条连接,所述M个开关元件在向所述N条共用电压配线施加所述第一电压和所述第二电压之前变为导通状态,当所述M个开关元件变为导通状态时,所述M个对置电极经由所述M条对置电极配线与所述N条共用电压配线连接(第五构成)。
在第一至四构成中的任一个中,也可以是,还包括:多条源极线,其与所述多个像素电极连接;以及多条栅极线,其与所述多条源极线相交,所述多条栅极线被依次扫描,当所述多条栅极线被分别扫描时,所述多条源极线被施加与规定的图案图像相对应的数据电压,并且相邻的源极线被施加彼此极性不同的数据电压,所述N条共用电压配线被施加彼此共用的规定电压(第六构成)。
根据第六构成,每当扫描栅极线时,与规定图案图像相对应的数据电压被施加到多条源线中的每一条。相邻的源极线的数据电压的极性是彼此相反的极性。各对置电极中被施加共用的规定电压。相邻的对置电极与彼此不同的共用电压配线连接,并且减小了每条共用电压配线的对置电极的寄生电容的偏差。因此,即使以例如黑白图像为规定的图案图像并使其以千鸟格子状显示时,也难以产生亮度不均。
Claims (5)
1.一种显示装置,其特征在于,包括:
基板;
多个像素电极,其配置在所述基板上;
M个对置电极,其与所述多个像素电极对置地配置,其中M为3以上的自然数;
M条对置电极配线,其与所述M个对置电极连接;
N条共用电压配线,其与所述M条对置电极配线连接,其中N为自然数,并且2≦N<M;以及
控制电路,其向所述N条共用电压配线中的一条共用电压配线施加作为对置电极的短路检查用电压的第一电压,并向其他共用电压配线施加与所述第一电压不同的第二电压,并检测所述N条共用电压配线中的电流,
与彼此相邻的对置电极连接的对置电极配线被连接至彼此不同的共用电压配线。
2.根据权利要求1所述的显示装置,其特征在于,
所述M个对置电极沿着第一方向和与所述第一方向不同的第二方向排列配置,
在所述M个对置电极中,连续配置在所述第一方向的多个对置电极在所述第二方向中具有均等的长度,连续配置在所述第二方向的多个对置电极在所述第一方向中具有均等的长度。
3.根据权利要求1所述的显示装置,其特征在于,
所述M个对置电极的至少一部分对置电极在其至少一边与多个其他对置电极相邻。
4.根据权利要求1所述的显示装置,其特征在于,还包括:
M个开关元件,其与所述M条对置电极配线的每一条连接,
所述M个开关元件在向所述N条共用电压配线施加所述第一电压和所述第二电压之前变为导通状态,
当所述M个开关元件变为导通状态时,所述M个对置电极经由所述M条对置电极配线与所述N条共用电压配线连接。
5.根据权利要求1所述的显示装置,其特征在于,还包括:
多条源极线,其与所述多个像素电极连接;以及
多条栅极线,其与所述多条源极线相交,
所述多条栅极线被依次扫描,
当所述多条栅极线被分别扫描时,所述多条源极线被施加与规定的图案图像相对应的数据电压,并且相邻的源极线被施加彼此极性不同的数据电压,
所述N条共用电压配线被施加彼此共用的规定电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962926592P | 2019-10-28 | 2019-10-28 | |
US62/926592 | 2019-10-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112732109A CN112732109A (zh) | 2021-04-30 |
CN112732109B true CN112732109B (zh) | 2024-02-23 |
Family
ID=75586970
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011092924.0A Active CN112732109B (zh) | 2019-10-28 | 2020-10-13 | 显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11164897B2 (zh) |
CN (1) | CN112732109B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4198961A4 (en) * | 2020-08-11 | 2024-04-24 | LG Electronics Inc. | IMAGE DISPLAY DEVICE AND OPERATING METHOD THEREOF |
CN114325142B (zh) * | 2020-09-30 | 2024-03-29 | 瀚宇彩晶股份有限公司 | 测试触控显示面板的方法 |
US11397490B2 (en) * | 2020-12-10 | 2022-07-26 | Sharp Kabushiki Kaisha | Liquid crystal display device and method for driving same |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001004970A (ja) * | 1999-06-22 | 2001-01-12 | Sakae Tanaka | アクティブマトリックス基板の検査方法 |
CN102576522A (zh) * | 2009-10-22 | 2012-07-11 | 夏普株式会社 | 液晶显示装置 |
CN105321493A (zh) * | 2012-01-24 | 2016-02-10 | 株式会社日本显示器 | 液晶显示装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7088330B2 (en) * | 2000-12-25 | 2006-08-08 | Sharp Kabushiki Kaisha | Active matrix substrate, display device and method for driving the display device |
JP4562938B2 (ja) * | 2001-03-30 | 2010-10-13 | シャープ株式会社 | 液晶表示装置 |
JP3868826B2 (ja) * | 2002-02-25 | 2007-01-17 | シャープ株式会社 | 画像表示装置の駆動方法および画像表示装置の駆動装置 |
KR101136282B1 (ko) * | 2005-06-30 | 2012-04-19 | 엘지디스플레이 주식회사 | 액정표시장치 |
JP4823312B2 (ja) * | 2006-08-02 | 2011-11-24 | シャープ株式会社 | アクティブマトリクス基板およびそれを備えた表示装置 |
KR101270705B1 (ko) * | 2006-09-26 | 2013-06-03 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판과 이의 제조 방법 및 이를 구비한액정표시패널 |
JP4285567B2 (ja) * | 2006-09-28 | 2009-06-24 | エプソンイメージングデバイス株式会社 | 液晶装置の駆動回路、駆動方法、液晶装置および電子機器 |
JP4883729B2 (ja) * | 2009-10-30 | 2012-02-22 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置および液晶表示装置の駆動方法 |
JP2012173469A (ja) * | 2011-02-21 | 2012-09-10 | Japan Display Central Co Ltd | 液晶表示装置及び液晶表示装置の駆動方法 |
CN102650916B (zh) * | 2011-02-25 | 2014-11-26 | 乐金显示有限公司 | 集成触摸传感器的显示设备 |
US9024913B1 (en) | 2014-04-28 | 2015-05-05 | Lg Display Co., Ltd. | Touch sensing device and driving method thereof |
CN104749849B (zh) * | 2015-04-24 | 2018-06-12 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
CN104916648A (zh) * | 2015-06-11 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种阵列基板、制备方法及显示装置 |
KR102360791B1 (ko) * | 2015-09-30 | 2022-02-10 | 엘지디스플레이 주식회사 | 인 셀 터치 표시장치 |
-
2020
- 2020-10-06 US US17/063,741 patent/US11164897B2/en active Active
- 2020-10-13 CN CN202011092924.0A patent/CN112732109B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001004970A (ja) * | 1999-06-22 | 2001-01-12 | Sakae Tanaka | アクティブマトリックス基板の検査方法 |
CN102576522A (zh) * | 2009-10-22 | 2012-07-11 | 夏普株式会社 | 液晶显示装置 |
CN105321493A (zh) * | 2012-01-24 | 2016-02-10 | 株式会社日本显示器 | 液晶显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US11164897B2 (en) | 2021-11-02 |
US20210126017A1 (en) | 2021-04-29 |
CN112732109A (zh) | 2021-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112732109B (zh) | 显示装置 | |
US7663396B2 (en) | Substrate for electro-optical device, electro-optical device, and checking method | |
US7772869B2 (en) | Display device and method for testing the same | |
EP0536964B1 (en) | Active matrix-type display device having a reduced number of data bus lines | |
US7995052B2 (en) | Electro-optical device, driving circuit and electronic apparatus | |
US20090102824A1 (en) | Active matrix substrate and display device using the same | |
US20010015716A1 (en) | Liquid crystal display and a method for driving the same | |
EP2434339A1 (en) | Liquid crystal panel | |
US10809581B2 (en) | Active matrix substrate, and display panel | |
KR100949634B1 (ko) | 전기 광학 장치, 구동 회로 및 전자 기기 | |
US20120268676A1 (en) | Liquid crystal display | |
JPWO2011049106A1 (ja) | 液晶表示装置 | |
US8619014B2 (en) | Liquid crystal display device | |
US10877342B2 (en) | Display device | |
US10838278B2 (en) | Liquid crystal display device | |
WO2012063788A1 (ja) | 表示装置 | |
US20210132453A1 (en) | Liquid crystal display device | |
US20200160803A1 (en) | Liquid crystal display device | |
US10620734B2 (en) | Touch-panel-equipped display device | |
US8384703B2 (en) | Liquid crystal display device | |
JP4326242B2 (ja) | 液晶表示装置 | |
US10838548B2 (en) | Display device with touch panel | |
KR20180074956A (ko) | 패널구동장치 및 패널구동방법 | |
KR100226785B1 (ko) | 액정표시장치 | |
CN109859716B (zh) | 液晶显示面板、显示装置和驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |