CN112714279A - 图像显示方法、装置和系统以及视频源监视器 - Google Patents

图像显示方法、装置和系统以及视频源监视器 Download PDF

Info

Publication number
CN112714279A
CN112714279A CN201911025846.XA CN201911025846A CN112714279A CN 112714279 A CN112714279 A CN 112714279A CN 201911025846 A CN201911025846 A CN 201911025846A CN 112714279 A CN112714279 A CN 112714279A
Authority
CN
China
Prior art keywords
frame
image data
storage unit
image
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911025846.XA
Other languages
English (en)
Inventor
吴郎
宗靖国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Haidong Visual Technology Co ltd
Original Assignee
Beijing Haidong Visual Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Haidong Visual Technology Co ltd filed Critical Beijing Haidong Visual Technology Co ltd
Priority to CN201911025846.XA priority Critical patent/CN112714279A/zh
Publication of CN112714279A publication Critical patent/CN112714279A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/18Closed-circuit television [CCTV] systems, i.e. systems in which the video signal is not broadcast
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明实施例提出一种图像显示方法、一种图像显示装置和一种图像显示系统以及一种视频源监视器,所述方法包括:接收第一帧图像数据,并将第一帧图像数据存储至第一存储单元中;从第一存储单元中读取第一帧图像数据存储至第二存储单元中;从第二存储单元中读取第一帧图像数据输出显示第一帧图像;接收输入的第二帧图像数据,并将第二帧图像数据存储至第一存储单元中以得到第二帧目标图像数据;从第一存储单元中读取第二帧目标图像数据存储至第三存储单元中;从第三存储单元中读取第二帧目标图像数据输出以替换第一帧图像显示第二帧图像。本发明可以解决通过静态OSD方案实现动态OSD图像显示时前后两帧图像切换过程中出现黑屏或者显示图像撕裂的问题。

Description

图像显示方法、装置和系统以及视频源监视器
技术领域
本发明涉及图像显示技术领域,尤其涉及一种图像显示方法、一种图像显示装置和一种图像显示系统以及一种视频源监视器。
背景技术
目前,在视频显示领域的各种设备中除了需要显示各种视频源的内容外,还需要显示一些控制信息界面等其他内容。在现有视频设备中该控制信息界面均由MCU的内部函数代码生成,并直接控制液晶面板显示,但是在某些视频设备中由于显示面板太小或者设备不包含液晶面板,则需要将该部分控制信息界面经FPGA显示到显示器或其他显示设备中。
现有相关技术中,如图1所示,FPGA输出控制信息界面时需要MCU首先将控制信息界面对应的图像数据写入FPGA,FPGA启动接收数据并写入DDR程序直接连续的将图像数据写入DDR中存储,然后FPGA启动DDR读出并显示程序,将DDR中存储的图像数据固定显示,然后这种方式只能实现静态OSD(on screen display,画中画),若直接用前述静态OSD方案实现动态OSD图像显示当需要更换显示图像时,则需要先停止FPGA显示图像以由MCU重新写入整张图像对应的图像数据,再重新打开FPGA显示图像。如此一来,在前后两帧图像切换过程中,如关闭DDR读出并显示程序时,就会出现显示图像黑屏的现象;若在重新写入DDR数据时不关闭该程序,就会出现显示图像撕裂的现象。
发明内容
因此,本发明实施例提出的一种图像显示方法、一种图像显示装置和一种图像显示系统以及一种视频源切换器,以解决现有相关技术通过静态OSD方案实现动态OSD图像显示时前后两帧图像切换过程中出现黑屏或者显示图像撕裂的问题。
具体地,第一方面,本发明实施例提供一种图像显示方法,包括:接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
现有技术中,用现有的静态OSD方案实现动态OSD图像显示当需要更换显示图像时,则需要先停止FPGA显示图像以由MCU重新写入整张图像对应的图像数据,再重新打开FPGA显示图像。如此一来,在前后两帧图像切换过程中,如关闭DDR读出并显示程序时,就会出现显示图像黑屏的现象;若在重新写入DDR数据时不关闭该程序,就会出现显示图像撕裂的现象。本发明实施例通过将第一帧图像数据先存储到第一存储单元,然后转存到第二存储单元中,最后输出显示第一帧图像,将接收的第二帧图像数据先存储到第一存储单元得到第二帧目标图像数据,将第二目标图像数据存储至第三存储单元后输出显示第二帧图像,可以解决现有技术中通过静态OSD方案实现动态OSD图像显示时,在前后两帧图像切换过程中出现黑屏或者显示图像撕裂的问题,实现图像的流畅显示,可将原来由液晶屏显示的操作界面等图像经由FPGA输出的MVR接口或者其他接口进行输出显示,减少当前设备使用的显示屏数量,降低成本。
在本发明的一个实施例中,所述将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据,包括:将所述第二帧图像数据替换所述第一帧图像数据中对应相同显示位置的数据得到所述第二帧目标图像数据。
在本发明的一个实施例中,所述第一存储单元对应为内置存储器的存储区域;所述第二存储单元和所述第三存储单元分别对应为外置存储器不同的存储区域。
在本发明的一个实施例中,所述从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中,包括:对所述第一帧图像数据对应的颜色深度进行转换后存储至所述第二存储单元中;或者,所述从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像,包括:对所述第一帧图像数据对应的颜色深度进行转换后输出显示所述第一帧图像。
在本发明的一个实施例中,所述对所述第一帧图像数据对应的颜色深度进行转换,包括:根据所述第一帧图像数据对应的颜色深度查找得到所述第一帧图像数据对应的目标颜色深度;将所述第一帧图像数据对应的颜色深度转换为所述目标颜色深度。
第二方面,本发明实施例提供一种图像显示装置,包括:第一接收存储模块,用于接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;第一读取存储模块,用于从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;第一输出显示模块,用于从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;第二接收存储模块,用于接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;第二读取存储模块,用于从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;第二输出显示模块,用于从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
第三方面,本发明实施例提供一种视频源监视器,包括:可编程逻辑器件和连接所述可编程逻辑器件的微控制器;所述可编程逻辑器件用于执行如权利要求1-5中任意一项所述的图像显示方法;其中,所述第一帧图像数据和第二帧图像数据由所述微控制器输出至所述可编程逻辑器件中。
在本发明的一个实施例中,所述微控制器输出所述第二帧图像数据至所述可编程逻辑器件,具体包括:将所述第二帧图像区别于所述第一帧图像对应的数据作为所述第二帧图像数据输出至所述可编程逻辑器件。
在本发明的一个实施例中,所述微控制器输出所述第二帧图像数据至所述可编程逻辑器件,具体包括:将所述第二帧图像数据拆分为多个子图像数据逐次输出至所述可编程逻辑器件,并在所述第二帧图像数据完全输出后发送完成标志至所述可编程逻辑器件。
第四方面,本发明实施例提供一种图像显示系统,包括:视频源监视器和连接所述视频源监视器的显示屏;所述视频源监视器用于将输入的至少一路视频源输出到所述显示屏进行监视,以及执行如前述中任一项所述的图像显示方法将所述第一帧图像和所述第二帧图像输出到所述显示屏实现画中画显示。
第五方面,本发明实施例提供一种图像显示系统,包括:处理器和连接所述处理器的存储器;其中所述存储器存储有所述处理器执行的指令,且所述指令使得所述处理器执行操作以进行如前述中任意一项所述的图像显示方法。
第六方面,本发明实施例提供一种计算机可读介质,所述计算机可读介质存储有计算机可读指令,所述计算机可读指令包括用于执行如前述中任意一项所述的图像显示方法的指令。
由上可知,本发明上述技术方案特征可以具有如下一个或多个有益效果:通过将第一帧图像数据先存储到第一存储单元,然后转存到第二存储单元中,最后输出显示第一帧图像,将接收的第二帧图像数据先存储到第一存储单元得到第二帧目标图像数据,将第二目标图像数据存储至第三存储单元后输出显示第二帧图像,可以解决现有技术中通过静态OSD方案实现动态OSD图像显示时前后两帧图像切换过程中出现黑屏或者显示图像撕裂的问题,实现图像的流畅显示,可将原来由液晶屏显示的操作界面等图像经由FPGA输出的MVR接口或者其他接口进行输出显示,减少当前设备使用的显示屏数量,降低成本。
通过以下参考附图的详细说明,本发明的其它方面和特征变得明显。但是应当知道,该附图仅仅为解释的目的设计,而不是作为本发明的范围的限定。还应当知道,除非另外指出,不必要依比例绘制附图,它们仅仅力图概念地说明此处描述的结构和流程。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为现有相关技术中静态OSD显示方案的数据流示意图;
图2为本发明第一实施例提供的图像显示方法的流程示意图;
图3为本发明第一实施例提供的图像显示方法的一种具体实施方式中MCU传输图像数据的流程示意图;
图4为本发明第一实施例提供的图像显示方法的一种具体实施方式中视频源监视器的内部结构示意图;
图5为本发明第二实施例提供的图像显示装置的模块示意图;
图6为本发明第三实施例提供的视频源监视器的结构示意图;
图7为本发明第四实施例提供的图像显示系统的结构示意图;
图8为本发明第五实施例提供的图像显示系统的结构示意图;
图9为本发明第六实施例提供的计算机可读介质的结构示意图。
【附图标记说明】
S11-S16:图像显示方法的流程步骤;
20:图像显示装置;21、24:接收存储模块;22、25:读取存储模块;23、26:输出显示模块;
30:视频源监视器;31:微控制器;33:可编程逻辑器件;
40:图像显示系统;41:视频源监视器;42:显示屏;
50:图像显示系统;51:处理器;52:存储器;
60:计算机可读介质。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
为了使本领域普通技术人员更好地理解本发明的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应当理解这样使用的术语在适当情况下可以互换,以便这里描述的本发明实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其他步骤或单元。
【第一实施例】
参加图2,本发明第一实施例提供一种图像显示方法。如图2所示,图像显示方法例如包括步骤S11至步骤S16:
步骤S11:接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;
步骤S12:从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;
步骤S13:从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;
步骤S14:接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;
步骤S15:从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;
步骤S16:从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
具体地,步骤S11中提到的第一帧图像数据例如为控制信息界面等除了输入视频源之外的数据,所述第一帧图像数据是由MCU生成并发送出来的。提到的第一存储单元对应为存储器内部的存储区域,对应有固定的存储地址,例如为外置存储器例如DDR或者SDRAM对应的存储区域,或者为FPGA内置存储器例如BRAM对应的存储区域。其中,由于MCU通常采用增量写入方式写入数据,即将一个完整区域对应的图像数据分为多个小区域对应的图像数据依次写入,当第一帧图像数据被MCU分为多个数据依次写入、且第一存储单元为DDR对应的存储区域时,由于DDR的特性是突发写入的,每次写入的数据量过小会降低DDR的响应速度,从而降低了DDR的有效带宽,而将第一存储单元设置为内置存储器例如BRAM对应的区域就可以避免上述缺陷,即避免DDR响应速度和有效带宽降低的问题。
步骤S12中提到的第二存储单元为外置存储器例如DDR或SDRAM对应的存储区域,对应有固定的存储地址。
进一步地,步骤S12例如包括:对第一帧图像数据对应的颜色深度进行转换后存储至第二存储单元中,具体地,对第一帧图像数据对应的颜色深度进行转换例如包括:根据所述第一帧图像数据对应的颜色深度查找得到所述第一帧图像数据对应的目标颜色深度;将所述第一帧图像数据对应的颜色深度转换为所述目标颜色深度。当第一存储单元为FPGA内部BRAM对应的存储区域时,其存储资源有限,可能会出现无法直接存储全色彩图像数据,所以MCU通过将第一帧图像数据采用低位图像进行显示可避免占用过大BRAM存储资源的情况,举例而言,MCU将第一帧图像数据采用4bit图像显示,显示24种色彩,将第一帧图像数据读取到第二存储单元时,可以先根据4bit图像数据查表确定对应的24bit图像数据,然后将4bit转换成24bit的全色彩图像数据后进行存储,如此一来,可以减少BRAM存储资源的使用量以及减少MCU与FPGA的通信数据量。
步骤S13中提到的第一帧图像即为第一帧图像数据对应的显示图像,其例如为OSD(on screen display)图像。
步骤S14中提到的第二帧图像数据例如为第二帧图像区别于第一帧图像对应的数据,即MCU并不会将第二帧图像对应的全部数据写入,只是写入本帧与上一帧图像不同的地方,对于相同的地方不再进行重复写入,其中第二帧图像数据的写入过程也可以为MCU将第二帧图像数据分为多个数据依次写入。步骤S14中提到的将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据例如包括:将所述第二帧图像数据替换所述第一帧图像数据中对应相同显示位置的数据得到所述第二帧目标图像数据。提到的第二帧目标图像数据即为第二帧图像对应的全部图像数据。
步骤S15中提到的第三存储单元例如为外置存储器例如DDR或者SDRAM对应的存储区域,对应有固定的存储地址。其中,第三存储单元和第二存储单元对应外置存储器的不同存储区域,当第一存储单元也为该外置存储器的存储区域时,则第一存储器、第二存储器和第三存储器分别对应不同的存储区域,具有不同的存储地址。
进一步地,同步骤S12相同,步骤S15例如包括:对第二帧目标图像数据对应的颜色深度进行转换后存储至第三存储单元中。同第一帧图像数据一样第二帧目标图像数据采用低位图像进行显示,例如4bit,显示24种色彩,将第二帧目标图像数据存储到第三存储单元时,可以先将4bit图像数据转换成24bit的全色彩图像数据后进行存储,如此一来,可以减少BRAM存储资源的使用量以及减少MCU与FPGA的通信数据量。
步骤S16中,提到的第二帧图像即为第二帧目标图像数据对应的显示图像,例如为OSD(on screen display)图像。
进一步地,前述步骤S12和步骤S15中进行的颜色深度转换也可以在步骤S13和步骤S16中实现,即步骤S13例如包括:对所述第一帧图像数据对应的颜色深度进行转换后输出显示所述第一帧图像。步骤S16例如包括:对所述第二帧目标图像数据对应的颜色深度进行转换后输出以替换所述第一帧图像显示第二帧图像。需要说明的是,本实施例并不限制对图像数据进行颜色深度转换的具体时间,只要保证在相对应的图像数据输出显示之前进行颜色深度转换即可。
为了更好地理解本实施例,下面结合图3和图4对本实施例的一种具体实施方式进行说明。
MCU写入控制信息界面对应的图像数据时采用增量写入的方式,该写入方式有两个特征:第一是每次写入数据时仅写入本帧图像与上一帧图像不同的地方,对于相同的部分不做重复写入;第二是在写入一个较大区域的图像数据时,并非一次性写入,而是分多个小区域逐次写入。举例而言,如图3所示,当本帧图像与上一帧图像仅在ABCDE这块区域内的显示内容不同,则本次写入数据时只重写ABCDE区域内的画面,其他地方不做修改,同时由于ABCDE区域较大,也不是一次同时写入,会拆分为A、B、C等多个小区域各自逐次写入。
由于图像数据量较大无法在FPGA内部存储,需要借助外部存储器例如DDR或者SDRAM实现。本发明实施例提供的图像显示方法在DDR中使用乒乓存储的方式改善输出显示图像间断等问题,使用内置存储器BRAM存储图像数据解决MCU增量写入数据导致的DDR有效带宽降低的问题,采用数据重新映射的方式解决BRAM中存储数据量过大的问题,以最终完成动态OSD画面在FPGA端正常的流畅显示。
如图4所示,其为实现本实施例提供的图像显示方法的视频源监视器的内部结构示意图,其中MCU将完整的一张图像写入FPGA内部的BRAM中,写完成后FPGA起到接收并写入DDR程序,将图像数据从BRAM中写入DDR的一个区域中,例如DDR地址1中,DDR地址分为乒乓两个区域,当一副图像写入DDR后,DDR读出并显示模块开始使能显示,接收并写入DDR模块会更改写地址。当下一帧图像下发时,MCU以增量修改的方式,将新图像改变部分写入BRAM中,MCU写完成后FPGA再次开始将整个BRAM中的图像写入DDR,这次写入的地位改为乒乓的另一个DDR地址,即DDR地址2中,在FPGA写DDR过程中读DDR模块依然不间断的从原DDR地址即DDR地址1中读出并显示图像,当新的图像完全从FPGA写入DDR后,DDR读出并显示模块切换读地址开始读取并显示新的图像,以此循环写入读出显示,完成动态OSD图像的显示。由于DDR地址在读写操作是乒乓互斥的,所以可以保证读取的图像数据是完整且连续的。
其中,FPGA内置存储器BRAM是任意地址写入,而不是类似DDR的突发性写入,所以适合MCU的增量写入方式。但是FPGA中BRAM存储资源有限,可能出现无法直接存储全色彩图像的情况,进一步地,MCU采用4bit图像输出到FPGA,在FPGA显示图像之前再将这4bit色彩图像转换成24bit的全色彩图像,如此一来可以减少BRAM存储资源的使用量和减少MCU与FPGA通信数据。
需要说明的是,在本具体实施方式中,如果不顾及DDR带宽时可将前述使用BRAM存储图像更改为使用DDR的DDR地址3存储图像。如果不顾及FPGA中BRAM资源使用时,也可以直接将24位全色彩直接写入BRAM不再在FPGA中做再次的替换。
综上所述,本发明实施例提供的图像显示方法通过将第一帧图像数据先存储到第一存储单元,然后转存到第二存储单元中,最后输出显示第一帧图像,将接收的第二帧图像数据先存储到第一存储单元得到第二帧目标图像数据,将第二目标图像数据存储至第三存储单元后输出显示第二帧图像,可以解决现有技术中通过静态OSD方案实现动态OSD图像显示时,在前后两帧图像切换过程中出现黑屏或者显示图像撕裂的问题,实现图像的流畅显示,可将原来由液晶屏显示的操作界面等图像经由FPGA输出的MVR接口或者其他接口进行输出显示,减少当前设备使用的显示屏数量,降低成本。
【第二实施例】
参见图5,本发明第二实施例提供一种图像显示装置。如图5所示,图像显示装置20例如包括:接收存储模块21、读取存储模块22、输出显示模块23、接收存储模块24、读取存储模块25和输出显示模块26。
其中,接收存储模块21用于接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中。读取存储模块22用于从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中。输出显示模块23用于从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像。接收存储模块24用于接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据。读取存储模块25用于从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中。输出显示模块26用于从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
需要说明的是,本实施例提供的图像显示装置20所实现的图像显示方法如前述第一实施例所述,故在此不再进行详细讲述。可选地,第二实施例中的各个模块和上述其他操作或功能分别为了实现本发明第一实施例中的方法,且有益效果同第一实施例相同,为了简洁,不在此赘述。
【第三实施例】
参见图6,本发明第三实施例提供一种视频源监视器。如图6所示,视频源监视器30例如包括:微控制器31和连接微控制器31和可编程逻辑器件33。
其中,可编程逻辑器件33用于执行如第一实施例所述的图像显示方法,例如包括:接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。其中,提到的第一帧图像数据和第二帧图像数据由微控制器31输出至可编程逻辑器件33中。
其中,微控制器31例如为MCU(Microcontroller Unit:微控制单元),又称单片微型计算机(Single Chip Microcomputer)或者单片机;或者,是其他具有一定的数据处理及运算能力的微处理器,比如ARM处理器和DSP处理器等。可编程逻辑器件33例如为FPGA(Field-Programmable Gate Array,现场可编程门阵列)或其他类似逻辑器件。
进一步地,微控制器31输出所述第二帧图像数据至可编程逻辑器件33具体包括:将所述第二帧图像区别于所述第一帧图像对应的数据作为所述第二帧图像数据输出至所述可编程逻辑器件。
进一步地,微控制器31输出所述第二帧图像数据至可编程逻辑器件33,具体包括:将所述第二帧图像数据拆分为多个子图像数据逐次输出至所述可编程逻辑器件,并在所述第二帧图像数据完全输出后发送完成标志至所述可编程逻辑器件。
需要说明的是,本实施例提供的视频源监视器30所实现的图像显示方法如第一实施例所述,且有益效果同第一实施例相同,为了简洁,不在此赘述。
此外,视频源监视器30还用于接收由前端设备输入的至少一路视频源,并将至少一路视频源输出显示以进行监视,视频源例如为HDMI视频源、DVI视频源或者U盘传输的视频源等,前述提到的第一帧图像和第二帧图像例如作为画中画与所述至少一路视频源一同显示。现有的视频源监视器中必须由液晶屏显示的操作界面等图像信息,而本实施例中视频源监视器可以不设置液晶屏,通过内部的FPGA输出的MVR或其他接口输出操作界面等图像信息,避免视频源监视器41必须使用的液晶屏的情况。在另一方面,本实施例提供的视频源监视器设置液晶屏,但是无需外联单独的显示器,将MVR图像直接重叠到液晶屏上,减少客户现场使用必须要有另一个显示器显示预监的问题。
【第四实施例】
参见图7,本发明第四实施例提出一种图像显示系统。如图7所示,图像显示系统40例如包括视频源监视器41和连接视频源监视器41的显示屏42。
其中,视频源监视器41用于将输入的至少一路视频源输出到显示屏42进行监视,以及执行如第一实施例所述的图像显示方法将所述第一帧图像和所述第二帧图像输出到显示屏42实现画中画显示。
其中,显示屏42例如为LED显示屏或者液晶显示屏,其例如与视频源监视器41为一体结构,或者为分体结构。需要说明的是,本实施例涉及的视频源监视器例如为第三实施例公开的视频源监视器,其实现的图像显示方法例如为第一实施例所述的图像显示方法,关于视频源监视器的具体描述可参考第三实施例,关于图像显示方法的具体介绍可参考第一实施例,为了简洁,在此不再赘述。
【第五实施例】
参见图8,本发明第五实施例提供一种图像显示系统。如图8所示,图像显示系统50例如包括:处理器51和连接处理器51的存储器52。其中存储器52存储有处理器51执行的指令,且所述指令使得处理器51执行操作以进行如第一实施例所述的图像显示方法。
本实施例提供的图像显示系统50其指令使得处理器51执行操作以进行的图像显示方法如前述第一实施例所述,故在此不再进行详细讲述。可选地,本实施例中的各个处理器、存储器分别为了实现本发明第一实施例中的方法,本实施例提供的图像显示系统50的技术效果与第一实施例中图像显示方法的技术效果相同,在此不再赘述。
【第六实施例】
参见图9,本发明第六实施例提供一种计算机可读介质。如图9所示,计算机可读介质60存储有计算机可读指令。计算机可读指令包括用于执行如前述第一实施例所述的图像显示方法的指令,故在此不再进行重述。其中,计算机可读介质60例如为非易失性存储器,如包括:磁介质(如硬盘、软盘和磁带),光介质(如CDROM盘和DVD),磁光介质(如光盘)以及专门构造为用于存储和执行计算机可执行指令的硬件装置(如只读存储器(ROM)、随机存取存储器(RAM)、闪存等)。计算机可读介质60可由一个或多个处理器或处理装置来执行计算机可读指令。本实施例提供的计算机可读介质60的技术效果与第一实施例中图像显示方法的技术效果相同,在此不再赘述。
需要说明的是,在本发明所提供的几个实施例中,应该理解到,所揭露的系统,装置和/或方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多路网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元/模块可以集成在一个处理单元/模块中,也可以是各个单元/模块单独物理存在,也可以两个或两个以上单元/模块集成在一个单元/模块中。上述集成的单元/模块既可以采用硬件的形式实现,也可以采用硬件加软件功能单元/模块的形式实现。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容做出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (10)

1.一种图像显示方法,其特征在于,包括:
接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;
从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;
从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;
接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;
从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;
从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
2.根据权利要求1所述的图像显示方法,其特征在于,所述将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据,包括:
将所述第二帧图像数据替换所述第一帧图像数据中对应相同显示位置的数据得到所述第二帧目标图像数据。
3.根据权利要求1所述的图像显示方法,其特征在于,所述第一存储单元对应为内置存储器的存储区域,所述第二存储单元和所述第三存储单元分别对应为外置存储器不同的存储区域。
4.根据权利要求1所述的图像显示方法,其特征在于,
所述从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中,包括:对所述第一帧图像数据对应的颜色深度进行转换后存储至所述第二存储单元中;或者,
所述从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像,包括:对所述第一帧图像数据对应的颜色深度进行转换后输出显示所述第一帧图像。
5.根据权利要求4所述的图像显示方法,其特征在于,所述对所述第一帧图像数据对应的颜色深度进行转换,包括:
根据所述第一帧图像数据对应的颜色深度查找得到所述第一帧图像数据对应的目标颜色深度;
将所述第一帧图像数据对应的颜色深度转换为所述目标颜色深度。
6.一种图像显示装置,其特征在于,包括:
第一接收存储模块,用于接收输入的第一帧图像数据,并将所述第一帧图像数据存储至第一存储单元中;
第一读取存储模块,用于从所述第一存储单元中读取所述第一帧图像数据存储至第二存储单元中;
第一输出显示模块,用于从所述第二存储单元中读取所述第一帧图像数据输出显示第一帧图像;
第二接收存储模块,用于接收输入的第二帧图像数据,并将所述第二帧图像数据存储至所述第一存储单元中以得到第二帧目标图像数据;
第二读取存储模块,用于从所述第一存储单元中读取所述第二帧目标图像数据存储至第三存储单元中;
第二输出显示模块,用于从所述第三存储单元中读取所述第二帧目标图像数据输出以替换所述第一帧图像显示第二帧图像。
7.一种视频源监视器,其特征在于,包括:
可编程逻辑器件和连接所述可编程逻辑器件的微控制器;
所述可编程逻辑器件用于执行如权利要求1-5中任意一项所述的图像显示方法;
其中,所述第一帧图像数据和第二帧图像数据由所述微控制器输出至所述可编程逻辑器件中。
8.根据权利要求7所述的视频源监视器,其特征在于,所述微控制器输出所述第二帧图像数据至所述可编程逻辑器件,具体包括:
将所述第二帧图像区别于所述第一帧图像对应的数据作为所述第二帧图像数据输出至所述可编程逻辑器件。
9.根据权利要求8所述的视频源监视器,其特征在于,所述微控制器输出所述第二帧图像数据至所述可编程逻辑器件,具体包括
将所述第二帧图像数据拆分为多个子图像数据逐次输出至所述可编程逻辑器件,并在所述第二帧图像数据完全输出后发送完成标志至所述可编程逻辑器件。
10.一种图像显示系统,其特征在于,包括:
视频源监视器和连接所述视频源监视器的显示屏;
所述视频源监视器用于将输入的至少一路视频源输出到所述显示屏进行监视,以及执行如权利要求1-5中任一项所述的图像显示方法将所述第一帧图像和所述第二帧图像输出到所述显示屏实现画中画显示。
CN201911025846.XA 2019-10-25 2019-10-25 图像显示方法、装置和系统以及视频源监视器 Pending CN112714279A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911025846.XA CN112714279A (zh) 2019-10-25 2019-10-25 图像显示方法、装置和系统以及视频源监视器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911025846.XA CN112714279A (zh) 2019-10-25 2019-10-25 图像显示方法、装置和系统以及视频源监视器

Publications (1)

Publication Number Publication Date
CN112714279A true CN112714279A (zh) 2021-04-27

Family

ID=75540965

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911025846.XA Pending CN112714279A (zh) 2019-10-25 2019-10-25 图像显示方法、装置和系统以及视频源监视器

Country Status (1)

Country Link
CN (1) CN112714279A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113612937A (zh) * 2021-07-29 2021-11-05 广州市保伦电子有限公司 一种视频矩阵中视频无缝切换方法及系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101261740A (zh) * 2008-03-27 2008-09-10 于培宁 一种图像的存储处理方法
CN101742171A (zh) * 2009-08-28 2010-06-16 深圳市佳创视讯技术股份有限公司 16位真彩色下平滑显示24、32位真彩色图像的方法
CN101849416A (zh) * 2007-09-14 2010-09-29 Doo技术公司 图像处理方法和系统
CN101924866A (zh) * 2010-09-02 2010-12-22 福建新大陆通信科技股份有限公司 机顶盒16位显示模式下快速显示8位图的方法
CN103647937A (zh) * 2013-11-21 2014-03-19 北京环境特性研究所 图像跟踪系统及其图像数据处理方法
CN105373362A (zh) * 2015-11-27 2016-03-02 深圳市创维群欣安防科技有限公司 一种基于fpga架构的静态底图控制方法及其装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101849416A (zh) * 2007-09-14 2010-09-29 Doo技术公司 图像处理方法和系统
CN101261740A (zh) * 2008-03-27 2008-09-10 于培宁 一种图像的存储处理方法
CN101742171A (zh) * 2009-08-28 2010-06-16 深圳市佳创视讯技术股份有限公司 16位真彩色下平滑显示24、32位真彩色图像的方法
CN101924866A (zh) * 2010-09-02 2010-12-22 福建新大陆通信科技股份有限公司 机顶盒16位显示模式下快速显示8位图的方法
CN103647937A (zh) * 2013-11-21 2014-03-19 北京环境特性研究所 图像跟踪系统及其图像数据处理方法
CN105373362A (zh) * 2015-11-27 2016-03-02 深圳市创维群欣安防科技有限公司 一种基于fpga架构的静态底图控制方法及其装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113612937A (zh) * 2021-07-29 2021-11-05 广州市保伦电子有限公司 一种视频矩阵中视频无缝切换方法及系统
CN113612937B (zh) * 2021-07-29 2022-04-26 广州市保伦电子有限公司 一种视频矩阵中视频无缝切换方法及系统

Similar Documents

Publication Publication Date Title
US20070091098A1 (en) Transparent multi-buffering in multi-GPU graphics subsystem
WO2023160194A1 (zh) 控制屏幕刷新率动态变化的方法及电子设备
US20070139445A1 (en) Method and apparatus for displaying rotated images
CN108093292A (zh) 用于管理缓存的方法、装置及系统
US9984651B2 (en) Method and apparatus for displaying composition screen image by composing screen images of operating systems (OSs)
CN114023270A (zh) 一种电子墨水屏驱动方法、装置、设备及存储介质
US20220303493A1 (en) Time code display system and method, displaying device, storage medium and electronic apparatus
CN102663989A (zh) 一种用于移动终端显示的缓存处理方法及装置
CN112714279A (zh) 图像显示方法、装置和系统以及视频源监视器
US9135672B2 (en) Display system and data transmission method thereof
CN109284101B (zh) 一种对象属性的关联变更方法和装置
TW201643853A (zh) 顯示裝置之時序控制器及其操作方法
CN107943442A (zh) 一种实现双屏显示的方法及设备
JPH02217893A (ja) 投写型液晶表示装置
CN103345910B (zh) 单端口调色板sram控制器及其控制方法
CN106027925B (zh) 一种osd菜单的显示控制方法及装置
CN114727051B (zh) 一种媒体资源传输装置、系统及方法
JPS60129789A (ja) 表示アドレス管理装置
CN112785973B (zh) 图像拼接方法及装置
US20230122719A1 (en) Memory accesses
WO2021168771A1 (en) Optimized method of page zeroing in memory pool
US20230409195A1 (en) Display method, terminal device and non-transitory storage medium
US11915359B2 (en) Kernel software driven color remapping of rendered primary surfaces
CN112346681B (zh) 图像显示控制方法、装置及系统和计算机可读介质
US20080129751A1 (en) Smart Blanking Graphics Controller, Device Having Same, And Method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210427

RJ01 Rejection of invention patent application after publication