CN112671213A - 反激式开关电源控制电路及应用该电路的控制方法 - Google Patents

反激式开关电源控制电路及应用该电路的控制方法 Download PDF

Info

Publication number
CN112671213A
CN112671213A CN202110052578.1A CN202110052578A CN112671213A CN 112671213 A CN112671213 A CN 112671213A CN 202110052578 A CN202110052578 A CN 202110052578A CN 112671213 A CN112671213 A CN 112671213A
Authority
CN
China
Prior art keywords
signal
circuit
valley bottom
valley
conduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110052578.1A
Other languages
English (en)
Other versions
CN112671213B (zh
Inventor
陶平
高维
李海松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Poweron IC Design Co Ltd
Original Assignee
Suzhou Poweron IC Design Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Poweron IC Design Co Ltd filed Critical Suzhou Poweron IC Design Co Ltd
Priority to CN202110052578.1A priority Critical patent/CN112671213B/zh
Publication of CN112671213A publication Critical patent/CN112671213A/zh
Application granted granted Critical
Publication of CN112671213B publication Critical patent/CN112671213B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

本发明揭示了一种反激式开关电源控制电路及应用该电路的控制方法,电路包括:谷底检测电路,用于检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;开关管导通逻辑电路,用于接收过零检测信号及谷底信号,依据谷底个数的比较结果选择对应的导通模式,输出开关管导通信号;开关管逻辑控制电路,用于接收开关管导通信号并依据其控制功率开关管的导通,接收FB采样电压信号及CS电压信号并依据二者控制功率开关管的关断。本发明的电路中创造性的设置有两种导通模式、用于控制功率开关管的导通,克服了现有技术的局限。

Description

反激式开关电源控制电路及应用该电路的控制方法
技术领域
本发明涉及一种开关电源控制电路及其相应的控制方法,具体而言,涉及一种具有多种导通模式的反激式开关电源控制电路及应用该电路的控制方法,属于开关电源控制技术领域。
背景技术
近年来,随着集成电路技术的不断发展,对于开关电源的集成度、开关频率等方面的要求也越来越高。对于开关电源而言,开关频率的提高可以极大地减小变压器体积、提高功率密度,但随之而来的是,开关频率的提高也会使开关损耗变大。因此,为了实现更高的开关频率,设计者一般会控制开关电源控制电路内的功率开关管在漏极电压达到最小值时导通(即谷底导通),这样一来,不仅可以将开关损耗降到最低,而且功率开关管关断时的电压变化率也会减小、从而降低了EMI(Electromagnetic Interference,电磁干扰),上述工作模式一般称作准谐振模式。
在准谐振模式下、开关电源控制电路的工作特点是,当输出负载或输入电压发生变化时,自适应谷底锁定电路可能会在相邻的谷底间来回切换。对于一些负载较重的情况,虽然谷底发生跳变,但其切换频率和工作频率均较高,不会产生会易被人耳察觉的音频噪声;而当负载逐渐减轻时,其切换频率和工作频率也会逐渐降低,此时谷底跳变的过程更易被人耳捕捉,此时就会出现较为明显的音频噪声。
此外,为了改善传导EMI的问题,在现有技术条件下,设计者通常会在振荡器模块中加入频率抖动模块,使原本集中的频谱能量分散开来、进而降低EMI。但是准谐振工作模式的开关电源电路的环路调制作用会抵消掉频率抖动的幅度,从而导致电路开关频率的抖动幅度会比设计值小很多。在如图1所示的现有技术条件下的、准谐振反激式开关电源的结构中,解决该问题通常的方式是抖动CS幅值或者抖动谷底开启位置、使得开关电源的工作频率在一定的范围内周期性的抖动,但随着负载的减轻以及谷底数的增多,其效果会明显减弱,并不能达到预想目的。
正因现有技术中存在着上述诸多不足,因此,如何依据目前现有的研究基础,提供一种全新的、具有多种导通模式的反激式开关电源控制电路及应用该电路的控制方法,以克服上述诸多问题,也就成为了目前行业内技术人员亟待解决的问题。
发明内容
鉴于现有技术存在上述缺陷,本发明的目的是提出一种具有多种导通模式的反激式开关电源控制电路及应用该电路的控制方法,具体如下。
一种反激式开关电源控制电路,包括:
谷底检测电路,其信号输入端与DMG引脚电性连接,用于检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;
开关管导通逻辑电路,其信号输入端与所述谷底检测电路的信号输出端电性连接,用于接收过零检测信号及谷底信号,依据谷底个数的比较结果选择对应的导通模式,输出开关管导通信号;
开关管逻辑控制电路,其信号输入端与所述开关管导通逻辑电路的信号输出端电性连接,用于接收开关管导通信号并依据其控制功率开关管的导通,接收FB采样电压信号及CS电压信号并依据二者控制功率开关管的关断。
优选地,所述开关管导通逻辑电路包括:
谷底计数电路,用于接收来自所述谷底检测电路的过零检测信号并记录当前谷底数;
预设谷底数产生电路,用于生成预设谷底数;
谷底比较电路,用于接收来自所述谷底计数电路的当前谷底数以及来自所述预设谷底数产生电路的预设谷底数,生成并输出谷底个数的比较结果;
MUX二选一电路,用于接收高电平信号及来自所述谷底检测电路的谷底信号,依据来自所述谷底比较电路的谷底个数的比较结果进行通路选择、确定导通模式,生成并输出使能信号;
频率抖动电路,用于控制开关频率的抖动,生成并输出频率抖动信号;
时钟产生电路,用于接收来自所述频率抖动电路的频率抖动信号,生成并输出clk时钟控制信号;
逻辑与门控制电路,用于接收来自所述MUX二选一电路的使能信号以及来自所述时钟产生电路的clk时钟控制信号,生成并输出可驱动功率开关管导通的开关管导通信号。
优选地,所述开关管导通逻辑电路以所述谷底计数电路及所述MUX二选一电路二者的信号输入端作为其信号输入端、以所述逻辑与门控制电路的信号输出端作为其信号输出端;
所述谷底计数电路的信号输入端与所述谷底检测电路的信号输出端电性连接;
所述谷底比较电路的信号输入端分别与所述谷底计数电路及所述预设谷底数产生电路二者的信号输出端电性连接;
所述MUX二选一电路的信号输入端分别与所述谷底检测电路及所述谷底比较电路二者的信号输出端电性连接,所述MUX二选一电路的信号输入端还接入有高电平信号;
所述时钟产生电路的信号输入端与所述频率抖动电路的信号输出端电性连接;
所述逻辑与门控制电路的信号输入端分别与所述MUX二选一电路及所述时钟产生电路二者的信号输出端电性连接,所述逻辑与门控制电路的信号输出端与所述开关管逻辑控制电路电性连接。
优选地,所述谷底计数电路仅记录当前周期内的谷底个数、谷底个数为自然数;当所述功率开关管导通后,默认当前周期结束、所述谷底计数电路的计数置零。
优选地,所述导通模式包括准谐振控制模式及时钟控制模式;
若当前谷底数不大于预设谷底数,所述MUX二选一电路以谷底信号作为使能信号并输出,此时所述导通模式为准谐振控制模式,此时开关管导通信号的产生依据谷底信号及clk时钟控制信号;
若当前谷底数大于预设谷底数,所述MUX二选一电路以高电平信号作为使能信号并输出,此时所述导通模式为时钟控制模式,此时开关管导通信号的产生仅依据clk时钟控制信号。
优选地,所述开关管逻辑控制电路包括:
FB采样电路,用于对输出电压的反馈信号进行采样、调节反馈环路,生成并输出FB采样电压信号;
前沿消隐电路,用于消除功率开关管导通时的尖峰电流、防止误采样,生成并输出CS电压信号;
PWM比较电路,用于接收来自所述FB采样电路的FB采样电压信号以及来自所述前沿消隐电路的CS电压信号,通过对所述FB采样电压信号与所述CS电压信号的比较控制功率开关管的关断,生成并输出开关管关断信号;
开关管驱动电路,用于接收来自所述逻辑与门控制电路的开关管导通信号以及所述PWM比较电路的开关管关断信号,生成并输出PWM控制信号、控制功率开关管的导通和关断。
优选地,所述开关管逻辑控制电路以所述开关管驱动电路的一个信号输入端作为其信号输入端、以所述开关管驱动电路的信号输出端作为其信号输出端;
所述FB采样电路的信号输入端与所述FB采样引脚电性连接;
所述前沿消隐电路的信号输入端与所述CS引脚电性连接;
所述PWM比较电路的信号输入端分别与所述FB采样电路及所述前沿消隐电路二者的信号输出端电性连接;
所述开关管驱动电路的一个信号输入端与所述逻辑与门控制电路的信号输出端电性连接,所述开关管驱动电路的另一个信号输入端与所述PWM比较电路的信号输出端电性连接。
一种开关电源控制方法,基于如上所述的反激式开关电源控制电路,包括如下步骤:
S1、使用谷底检测电路检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;
S2、使用谷底计数电路记录当前周期内的当前谷底数;
S3、比较当前谷底数与预设谷底数的值,
若当前谷底数不大于预设谷底数,则谷底信号开始使能,按序执行S4;
若当前谷底数大于预设谷底数,则等待clk时钟信号的到来,跳转执行S5;
S4、MUX二选一电路输出使能信号,等待clk时钟信号的到来,按序执行S5;
S5、将PWM控制信号导通、使功率开关管导通;
S6、结束当前周期的检测,将谷底计数电路置零,等待PWM控制信号的关闭、随即启动下一周期的检测。
与现有技术相比,本发明的优点主要体现在以下几个方面:
本发明所述的反激式开关电源控制电路及应用该电路的控制方法,创造性的包含有两种不同的导通模式、分别用于应对开关电源电路的不同情况。当开关频率较高时,采用准谐振控制模式控制功率开关管的导通、降低功率开关管的损耗;当开关频率较低时,采用时钟控制模式控制功率开关管的导通、显著改善传导EMI的问题。本发明通过上述两种导通模式的切换,有效地消除了谷底来回切换所造成的音频噪声问题。而且,本发明中以clk时钟信号为依据的时钟控制模式,不仅可以减弱现有技术中准谐振模式下、电路系统环路调制作用对频率抖动幅度的影响,而且可以克服在负载减轻或者谷底数增多时、抖动CS幅值或谷底开启位置所带来的抖频效果不明显的缺陷。
同时,本发明还可以依据实际的负载情况,由电路自行选择合适的导通模式控制功率开关管的导通,克服了现有技术中在某个谷底固定导通的局限,增强了本发明使用的广泛性。
此外,本发明也为同领域内的其他相关问题提供了参考,可以以此为依据进行拓展延伸,运用于领域内其他开关电源技术的相关方案中,具有十分广阔的应用前景。
以下便结合实施例附图,对本发明的具体实施方式作进一步的详述,以使本发明技术方案更易于理解、掌握。
附图说明
图1为现有技术中准谐振反激式开关电源的结构示意图;
图2为本发明中反激式开关电源控制电路的结构示意图;
图3为依据反激式开关电源谷底导通技术的时序图;
图4为本发明中开关电源控制方法的流程示意图。
具体实施方式
本发明的目的是提出一种具有多种导通模式的反激式开关电源控制电路及应用该电路的控制方法,参考图2~图4,具体如下。
如图2所示,本发明揭示了一种反激式开关电源控制电路,可应用于如图1所示的准谐振反激式开关电源结构中,当然,本发明所述的反激式开关电源控制电路还可以应用于其他形式的变换器中,此处仅是一种优选化的方案。所述反激式开关电源控制电路包括:
谷底检测电路10,其信号输入端与DMG引脚电性连接,用于检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号。
开关管导通逻辑电路11,其信号输入端与所述谷底检测电路10的信号输出端电性连接,用于接收过零检测信号及谷底信号,依据谷底个数的比较结果选择对应的导通模式,输出开关管导通信号SW_on。
开关管逻辑控制电路12,其信号输入端与所述开关管导通逻辑电路11的信号输出端电性连接,用于接收开关管导通信号SW_on并依据其控制功率开关管的导通,接收FB采样电压信号及CS电压信号并依据二者控制功率开关管的关断。
其中,所述开关管导通逻辑电路11包括:
谷底计数电路111,用于接收来自所述谷底检测电路10的过零检测信号并记录当前谷底数V_num;
预设谷底数产生电路112,用于根据实际电路的需要,生成一个合理的预设谷底数P_num;
谷底比较电路113,用于接收来自所述谷底计数电路111的当前谷底数V_num以及来自所述预设谷底数产生电路112的预设谷底数P_num,生成并输出谷底个数的比较结果;
MUX(multiplexer)二选一电路114,用于接收高电平信号及来自所述谷底检测电路10的谷底信号,以所述谷底比较电路113的输出结果作为通路选择端,依据来自所述谷底比较电路113的谷底个数的比较结果进行通路选择、确定导通模式,生成并输出使能信号;
频率抖动电路115,用于控制开关频率在某个中心值上下很小的范围内抖动、达到降低EMI的目的,生成并输出频率抖动信号;
时钟产生电路116,用于接收来自所述频率抖动电路115的频率抖动信号,生成并输出clk时钟控制信号;
逻辑与门控制电路117,用于接收来自所述MUX二选一电路114的使能信号以及来自所述时钟产生电路116的clk时钟控制信号,生成并输出可驱动功率开关管导通的开关管导通信号SW_on。
就以上电路的连接关系而言,所述开关管导通逻辑电路11以所述谷底计数电路111及所述MUX二选一电路114二者的信号输入端作为其信号输入端、以所述逻辑与门控制电路117的信号输出端作为其信号输出端。
所述谷底计数电路111的信号输入端与所述谷底检测电路10的信号输出端电性连接;此处所述谷底计数电路111仅记录当前周期内的谷底个数;当所述功率开关管导通后,默认当前周期结束、所述谷底计数电路111的计数置零。
所述谷底比较电路113的信号输入端分别与所述谷底计数电路111及所述预设谷底数产生电路112二者的信号输出端电性连接。
所述MUX二选一电路114的信号输入端分别与所述谷底检测电路10及所述谷底比较电路113二者的信号输出端电性连接,所述MUX二选一电路114的信号输入端还接入有高电平信号。
所述时钟产生电路116的信号输入端与所述频率抖动电路115的信号输出端电性连接。
所述逻辑与门控制电路117的信号输入端分别与所述MUX二选一电路114及所述时钟产生电路116二者的信号输出端电性连接,所述逻辑与门控制电路117的信号输出端与所述开关管逻辑控制电路12电性连接。
在本发明的方案中,所述导通模式包括准谐振控制模式及时钟控制模式两种,进一步描述如下。
若当前谷底数V_num不大于预设谷底数P_num,所述MUX二选一电路114以谷底信号作为使能信号并输出,此时所述导通模式为准谐振控制模式,此时开关管导通信号SW_on的产生依据谷底信号及clk时钟控制信号。当且仅当clk时钟控制信号到来后,开关管导通信号SW_on才生效,且在谷底信号及clk时钟控制信号的控制下、开关管导通信号SW_on在谷底处导通。
若当前谷底数V_num大于预设谷底数P_num,所述MUX二选一电路114以高电平信号作为使能信号并输出,此时所述导通模式为时钟控制模式,此时开关管导通信号SW_on的产生仅依据clk时钟控制信号。当开关频率增大时,本发明的导通模式为准谐振模式,此时以谷底导通的方式控制功率开关管的导通,降低开关损耗;而当开关频率、负载逐渐降低时,由于现有技术中采用抖动CS幅值或者谷底开启位置的方式使开关电源的工作频率发生抖动、其降低传导EMI的效果不明显,在本发明中,为防止准谐振工作模式的环路调制作用抵消频率抖动的幅度,导通模式切换为时钟控制模式,直接通过clk时钟信号功率开关管的导通。
其中,所述开关管逻辑控制电路12包括:
FB采样电路121,用于对输出电压的反馈信号进行采样、调节反馈环路,生成并输出FB采样电压信号;
前沿消隐电路122,用于消除功率开关管导通时的尖峰电流、防止误采样,生成并输出CS电压信号;
PWM(Pulse width modulation)比较电路123,用于接收来自所述FB采样电路121的FB采样电压信号以及来自所述前沿消隐电路122的CS电压信号,通过对所述FB采样电压信号与所述CS电压信号的比较控制功率开关管的关断,生成并输出开关管关断信号SW_off;
开关管驱动电路124,用于接收来自所述逻辑与门控制电路117的开关管导通信号SW_on以及所述PWM比较电路123的开关管关断信号SW_off,生成并输出PWM控制信号、控制功率开关管的导通和关断。
就以上电路的连接关系而言,所述开关管逻辑控制电路12以所述开关管驱动电路124的一个信号输入端作为其信号输入端、以所述开关管驱动电路124的信号输出端作为其信号输出端。
所述FB采样电路121的信号输入端与所述FB采样引脚电性连接。
所述前沿消隐电路122的信号输入端与所述CS引脚电性连接。
所述PWM比较电路123的信号输入端分别与所述FB采样电路121及所述前沿消隐电路122二者的信号输出端电性连接。
所述开关管驱动电路124的一个信号输入端与所述逻辑与门控制电路117的信号输出端电性连接,所述开关管驱动电路124的另一个信号输入端与所述PWM比较电路123的信号输出端电性连接;所述开关管驱动电路124的信号输出端通过外部连接模块电性连接至功率开关管。
以下简述上述电路的运作过程,在消磁阶段结束后,所述谷底检测电路10通过图1中的DMG引脚采MOS开管关断后的漏端电压,当漏端电压的值小于某个阈值时,输出谷底信号有效。
漏端电压小于某阈值的信号经过谷底计数电路111,记录当前谷底数V_num,并经过谷底比较电路113与预设谷底数P_num相比较,在本实施实例中当前谷底数V_num与预设谷底数P_num都为自然数,当前谷底数V_num的初始值为0,预设谷底数P_num为3。当功率开关管导通后,则使当前谷底数V_num重置为0。
所述谷底比较电路113的输出结果作为所述MUX二选一电路114的选择端,从谷底信号与高电平信号两个输入信号中选择其中一个进行输出。当负载减轻时,消磁和励磁的时间将会变短,当前谷底数V_num应大于预设谷底数P_num,此时所述MUX二选一电路114输出固定的高电平信号,等待clk时钟信号有效时控制功率开关管的导通,该导通模式为时钟控制模式;当负载加重时,消磁和励磁时间都会增加,当前谷底数V_num应小于预设谷底数P_num,此时所述MUX二选一电路114输出谷底信号,等待clk时钟信号有效时控制功率开关管的导通,该导通模式为准谐振模式。
所述逻辑与门控制电路117接收所述MUX二选一电路114的使能信号与clk时钟信号,当两个信号同时有效时,开关管导通信号SW_on才能有效。需要强调的是,本实施实例中的所述逻辑与门控制电路117,在其它实现方式中,也可以用其它逻辑门实现。
如图4所示,一种开关电源控制方法,基于如上所述的反激式开关电源控制电路,包括如下步骤:
S1、使用谷底检测电路10检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;
S2、使用谷底计数电路111记录当前周期内的当前谷底数V_num;
S3、比较当前谷底数V_num与预设谷底数P_num的值,
若当前谷底数V_num不大于预设谷底数P_num,则谷底信号开始使能,按序执行S4;
若当前谷底数V_num大于预设谷底数P_num,则等待clk时钟信号的到来,跳转执行S5;
S4、MUX二选一电路114输出使能信号,等待clk时钟信号的到来,按序执行S5;
S5、将PWM控制信号导通、使功率开关管导通;
S6、结束当前周期的检测,将谷底计数电路111置零,等待PWM控制信号的关闭、随即启动下一周期的检测。
综上所述,本发明所述的反激式开关电源控制电路及应用该电路的控制方法,创造性的包含有两种不同的导通模式、分别用于应对开关电源电路的不同情况。当开关频率较高时,采用准谐振控制模式控制功率开关管的导通、降低功率开关管的损耗;当开关频率较低时,采用时钟控制模式控制功率开关管的导通、显著改善传导EMI的问题。本发明通过上述两种导通模式的切换,有效地消除了谷底来回切换所造成的音频噪声问题。而且,本发明中以clk时钟信号为依据的时钟控制模式,不仅可以减弱现有技术中准谐振模式下、电路系统环路调制作用对频率抖动幅度的影响,而且可以克服在负载减轻或者谷底数增多时、抖动CS幅值或谷底开启位置所带来的抖频效果不明显的缺陷。
同时,本发明还可以依据实际的负载情况,由电路自行选择合适的导通模式控制功率开关管的导通,克服了现有技术中在某个谷底固定导通的局限,增强了本发明使用的广泛性。
此外,本发明也为同领域内的其他相关问题提供了参考,可以以此为依据进行拓展延伸,运用于领域内其他开关电源技术的相关方案中,具有十分广阔的应用前景。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神和基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内,不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
最后,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (8)

1.一种反激式开关电源控制电路,其特征在于,包括:
谷底检测电路(10),其信号输入端与DMG引脚电性连接,用于检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;
开关管导通逻辑电路(11),其信号输入端与所述谷底检测电路(10)的信号输出端电性连接,用于接收过零检测信号及谷底信号,依据谷底个数的比较结果选择对应的导通模式,输出开关管导通信号;
开关管逻辑控制电路(12),其信号输入端与所述开关管导通逻辑电路(11)的信号输出端电性连接,用于接收开关管导通信号并依据其控制功率开关管的导通,接收FB采样电压信号及CS电压信号并依据二者控制功率开关管的关断。
2.根据权利要求1所述的反激式开关电源控制电路,其特征在于,所述开关管导通逻辑电路(11)包括:
谷底计数电路(111),用于接收来自所述谷底检测电路(10)的过零检测信号并记录当前谷底数;
预设谷底数产生电路(112),用于生成预设谷底数;
谷底比较电路(113),用于接收来自所述谷底计数电路(111)的当前谷底数以及来自所述预设谷底数产生电路(112)的预设谷底数,生成并输出谷底个数的比较结果;
MUX二选一电路(114),用于接收高电平信号及来自所述谷底检测电路(10)的谷底信号,依据来自所述谷底比较电路(113)的谷底个数的比较结果进行通路选择、确定导通模式,生成并输出使能信号;
频率抖动电路(115),用于控制开关频率的抖动,生成并输出频率抖动信号;
时钟产生电路(116),用于接收来自所述频率抖动电路(115)的频率抖动信号,生成并输出clk时钟控制信号;
逻辑与门控制电路(117),用于接收来自所述MUX二选一电路(114)的使能信号以及来自所述时钟产生电路(116)的clk时钟控制信号,生成并输出可驱动功率开关管导通的开关管导通信号。
3.根据权利要求2所述的反激式开关电源控制电路,其特征在于:
所述开关管导通逻辑电路(11)以所述谷底计数电路(111)及所述MUX二选一电路(114)二者的信号输入端作为其信号输入端、以所述逻辑与门控制电路(117)的信号输出端作为其信号输出端;
所述谷底计数电路(111)的信号输入端与所述谷底检测电路(10)的信号输出端电性连接;
所述谷底比较电路(113)的信号输入端分别与所述谷底计数电路(111)及所述预设谷底数产生电路(112)二者的信号输出端电性连接;
所述MUX二选一电路(114)的信号输入端分别与所述谷底检测电路(10)及所述谷底比较电路(113)二者的信号输出端电性连接,所述MUX二选一电路(114)的信号输入端还接入有高电平信号;
所述时钟产生电路(116)的信号输入端与所述频率抖动电路(115)的信号输出端电性连接;
所述逻辑与门控制电路(117)的信号输入端分别与所述MUX二选一电路(114)及所述时钟产生电路(116)二者的信号输出端电性连接,所述逻辑与门控制电路(117)的信号输出端与所述开关管逻辑控制电路(12)电性连接。
4.根据权利要求2所述的反激式开关电源控制电路,其特征在于:所述谷底计数电路(111)仅记录当前周期内的谷底个数、谷底个数为自然数;当所述功率开关管导通后,默认当前周期结束、所述谷底计数电路(111)的计数置零。
5.根据权利要求2所述的反激式开关电源控制电路,其特征在于:
所述导通模式包括准谐振控制模式及时钟控制模式;
若当前谷底数不大于预设谷底数,所述MUX二选一电路(114)以谷底信号作为使能信号并输出,此时所述导通模式为准谐振控制模式,此时开关管导通信号的产生依据谷底信号及clk时钟控制信号;
若当前谷底数大于预设谷底数,所述MUX二选一电路(114)以高电平信号作为使能信号并输出,此时所述导通模式为时钟控制模式,此时开关管导通信号的产生仅依据clk时钟控制信号。
6.根据权利要求3所述的反激式开关电源控制电路,其特征在于,所述开关管逻辑控制电路(12)包括:
FB采样电路(121),用于对输出电压的反馈信号进行采样、调节反馈环路,生成并输出FB采样电压信号;
前沿消隐电路(122),用于消除功率开关管导通时的尖峰电流、防止误采样,生成并输出CS电压信号;
PWM比较电路(123),用于接收来自所述FB采样电路(121)的FB采样电压信号以及来自所述前沿消隐电路(122)的CS电压信号,通过对所述FB采样电压信号与所述CS电压信号的比较控制功率开关管的关断,生成并输出开关管关断信号;
开关管驱动电路(124),用于接收来自所述逻辑与门控制电路(117)的开关管导通信号以及所述PWM比较电路(123)的开关管关断信号,生成并输出PWM控制信号、控制功率开关管的导通和关断。
7.根据权利要求6所述的反激式开关电源控制电路,其特征在于:
所述开关管逻辑控制电路(12)以所述开关管驱动电路(124)的一个信号输入端作为其信号输入端、以所述开关管驱动电路(124)的信号输出端作为其信号输出端;
所述FB采样电路(121)的信号输入端与所述FB采样引脚电性连接;
所述前沿消隐电路(122)的信号输入端与所述CS引脚电性连接;
所述PWM比较电路(123)的信号输入端分别与所述FB采样电路(121)及所述前沿消隐电路(122)二者的信号输出端电性连接;
所述开关管驱动电路(124)的一个信号输入端与所述逻辑与门控制电路(117)的信号输出端电性连接,所述开关管驱动电路(124)的另一个信号输入端与所述PWM比较电路(123)的信号输出端电性连接。
8.一种开关电源控制方法,基于如权利要求1~7任一所述的反激式开关电源控制电路,其特征在于,包括如下步骤:
S1、使用谷底检测电路(10)检测DMG引脚的过零点、输出过零检测信号,生成并输出谷底信号;
S2、使用谷底计数电路(111)记录当前周期内的当前谷底数;
S3、比较当前谷底数与预设谷底数的值,
若当前谷底数不大于预设谷底数,则谷底信号开始使能,按序执行S4;
若当前谷底数大于预设谷底数,则等待clk时钟信号的到来,跳转执行S5;
S4、MUX二选一电路(114)输出使能信号,等待clk时钟信号的到来,按序执行S5;
S5、将PWM控制信号导通、使功率开关管导通;
S6、结束当前周期的检测,将谷底计数电路(111)置零,等待PWM控制信号的关闭、随即启动下一周期的检测。
CN202110052578.1A 2021-01-15 2021-01-15 反激式开关电源控制电路及应用该电路的控制方法 Active CN112671213B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110052578.1A CN112671213B (zh) 2021-01-15 2021-01-15 反激式开关电源控制电路及应用该电路的控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110052578.1A CN112671213B (zh) 2021-01-15 2021-01-15 反激式开关电源控制电路及应用该电路的控制方法

Publications (2)

Publication Number Publication Date
CN112671213A true CN112671213A (zh) 2021-04-16
CN112671213B CN112671213B (zh) 2024-01-12

Family

ID=75415269

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110052578.1A Active CN112671213B (zh) 2021-01-15 2021-01-15 反激式开关电源控制电路及应用该电路的控制方法

Country Status (1)

Country Link
CN (1) CN112671213B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115940094A (zh) * 2023-03-10 2023-04-07 成都智融微电子有限公司 基于反激式开关电源的原边控制保护电路及保护方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2538532A1 (de) * 2011-06-21 2012-12-26 Siemens Aktiengesellschaft Verfahren zum Betreiben einer Schaltwandleranordnung
WO2015010475A1 (zh) * 2013-07-25 2015-01-29 深圳市明微电子股份有限公司 一种开关电源驱动芯片及开关电源驱动电路
CN109067213A (zh) * 2018-08-08 2018-12-21 苏州博创集成电路设计有限公司 准谐振模式的开关电源控制器及控制方法
US20190199222A1 (en) * 2017-12-22 2019-06-27 Nanjing Greenchip Semiconductor Co., Ltd. Adjustable frequency curve for flyback converter at green mode
US20200091827A1 (en) * 2018-09-18 2020-03-19 Leadtrend Technology Corporation Active clamp flyback converter capable of switching operation modes
CN211744337U (zh) * 2019-10-08 2020-10-23 陕西亚成微电子股份有限公司 一种准谐振控制电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2538532A1 (de) * 2011-06-21 2012-12-26 Siemens Aktiengesellschaft Verfahren zum Betreiben einer Schaltwandleranordnung
WO2015010475A1 (zh) * 2013-07-25 2015-01-29 深圳市明微电子股份有限公司 一种开关电源驱动芯片及开关电源驱动电路
US20190199222A1 (en) * 2017-12-22 2019-06-27 Nanjing Greenchip Semiconductor Co., Ltd. Adjustable frequency curve for flyback converter at green mode
CN109067213A (zh) * 2018-08-08 2018-12-21 苏州博创集成电路设计有限公司 准谐振模式的开关电源控制器及控制方法
US20200091827A1 (en) * 2018-09-18 2020-03-19 Leadtrend Technology Corporation Active clamp flyback converter capable of switching operation modes
CN211744337U (zh) * 2019-10-08 2020-10-23 陕西亚成微电子股份有限公司 一种准谐振控制电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
桑泉、李坤: "采用准谐振和同步整流技术的隔离功率开关电源研究", 通信电源技术, vol. 26, no. 3, pages 19 - 22 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115940094A (zh) * 2023-03-10 2023-04-07 成都智融微电子有限公司 基于反激式开关电源的原边控制保护电路及保护方法

Also Published As

Publication number Publication date
CN112671213B (zh) 2024-01-12

Similar Documents

Publication Publication Date Title
CN110149042B (zh) 一种具有分段驱动功能的功率管栅极驱动电路
US7394670B2 (en) Switching power source
US7916506B2 (en) Control device for use in a resonant direct current/direct current converter
US8917068B2 (en) Quasi-resonant controlling and driving circuit and method for a flyback converter
US7944715B2 (en) Controller for use in a resonant direct current/direct current converter
US20220140737A1 (en) Multi-mode control method for active clamp flyback converter
US20210194375A1 (en) Self-adaptive synchronous rectification control system and method of active clamp flyback converter
US20020141209A1 (en) Control circuit for synchronous rectifiers in DC/DC converters to reduce body diode conduction losses
US7167383B2 (en) Step-up/down voltage chopper
US9641082B2 (en) Systems and methods for zero voltage switching in power conversion systems
TWI811848B (zh) 開關電源系統及其同步整流控制器
CN111564959B (zh) 适用于开关转换器的功率驱动电路
CN110752755A (zh) 同步整流的开关电源电路、副边控制电路及其方法
KR101462610B1 (ko) 트랜지스터 턴 오프 제어 방식이 개선된 능동 다이오드
CN113162418A (zh) 一种自适应的准谐振检测电路及方法
US10425012B2 (en) Dual independent output LLC converter control
CN112671213B (zh) 反激式开关电源控制电路及应用该电路的控制方法
CN110277914A (zh) 一种适用于Boost变换器的反流比较器
CN114499118A (zh) 反激式开关电源及其控制电路和方法
US8174316B2 (en) Switching amplifier
CN109995223B (zh) 占空比补偿及抑制占空比丢失的控制电路及工作方法
JP2018046643A (ja) スイッチ駆動回路及びこれを用いたスイッチング電源装置
US20020051370A1 (en) Multi-level quasi-resonant power inverter
US6654258B2 (en) Resonant power supply circuit
CN207603450U (zh) 开关电源的控制电路及开关电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant