CN112583403B - 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法 - Google Patents

用锁相环锁定指示唤醒停止状态下的单片机的电路和方法 Download PDF

Info

Publication number
CN112583403B
CN112583403B CN202011439267.2A CN202011439267A CN112583403B CN 112583403 B CN112583403 B CN 112583403B CN 202011439267 A CN202011439267 A CN 202011439267A CN 112583403 B CN112583403 B CN 112583403B
Authority
CN
China
Prior art keywords
phase
chip microcomputer
locked loop
single chip
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011439267.2A
Other languages
English (en)
Other versions
CN112583403A (zh
Inventor
杨康
范麟
游骁斐
孟云
辛伟
王冬梅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chongqing Southwest Integrated Circuit Design Co ltd
Original Assignee
Chongqing Southwest Integrated Circuit Design Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing Southwest Integrated Circuit Design Co ltd filed Critical Chongqing Southwest Integrated Circuit Design Co ltd
Priority to CN202011439267.2A priority Critical patent/CN112583403B/zh
Publication of CN112583403A publication Critical patent/CN112583403A/zh
Application granted granted Critical
Publication of CN112583403B publication Critical patent/CN112583403B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0802Details of the phase-locked loop the loop being adapted for reducing power consumption

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种用锁相环锁定指示唤醒停止状态下的单片机的电路和方法;一种通过锁相环锁定指示唤醒停止状态下的单片机的方法,其特征在于:该方法包括步骤A、将锁相环的锁定指示脚连接单片机的普通I/O口,并通过电容连接单片机的复位脚,将单片机的复位脚通过电阻接电源二,将锁相环的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;步骤B、初始上电时,电源二通过电阻对电容进行充电,单片机复位脚由低电平变成高电平,完成上电复位启动;步骤C、单片机初始化状态,单片机对锁相环进行初始化配置;步骤D、单片机进入停止状态;步骤E、锁相环失锁状态:电源二通过电阻对电容进行充电,重新唤醒完全停止工作的单片机;本发明可广泛用于电子、通讯等领域。

Description

用锁相环锁定指示唤醒停止状态下的单片机的电路和方法
技术领域
本发明涉及锁相环,具体涉及用锁相环锁定指示唤醒停止状态下的单片机的电路和方法。
背景技术
通过锁相环芯片实现频率合成是最常用的频率合成方式,而几乎所有的锁相环芯片都需要外部数字电路进行发码配置。在点频源锁相环电路中,一般同时集成了锁相环芯片和单片机。单片机上电之初对锁相环芯片进行初始化配置,然后通过监测锁相环的锁定指示判断锁相环是否锁定。当单片机监测到锁相环失锁(锁定指示为低电平)后,单片机将对锁相环重新发码配置,实现锁相环的可靠锁定。由于锁相环需要单片机实时监测是否失锁,因此单片机需要一直工作,这将增加整个电路的功耗。在小型化电路中,单片机的运行时钟还可能会导致合成射频信号的杂散恶化。现有点频源锁相环电路一般采用两种方式:一种是单片机一直处于工作状态,这将增加整个电路的功耗,在高集成度的微组装产品中,没有完全停止工作的单片机容易导致合成射频信号的杂散恶化;一种是单片机上电初始化配置后,就进入休眠状态,但电平中断电路工作。锁相环失锁后,通过锁定指示低电平唤醒单片机。这种方式虽然可降低单片机大部分功耗,但由于单片机始终无法实现完全停止工作(电平中断检测电路无法关闭)。在高集成度的微组装产品中,单片机需要与锁相环靠很近,仍可能会导致合成射频信号的杂散恶化。综上所述,在点频源锁相环电路中,就需要一种可通过锁相环锁定指示唤醒完全处于停止状态下的单片机的电路。
发明内容
本发明针对现有技术存在的不足,提出了一种用锁相环锁定指示唤醒停止状态下的单片机的电路和方法。
本发明的技术方案是,一种通过锁相环锁定指示唤醒停止状态下的单片机的方法,其特征在于:该方法包括:
步骤A、将锁相环的锁定指示脚连接单片机的普通I/O口,并通过电容连接单片机的复位脚,将单片机的复位脚通过电阻接电源二,同时将锁相环的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;
步骤B、初始上电时,锁相环锁定指示脚保持低电平,上电之初单片机复位脚保持低电平,电源二通过电阻对电容进行充电;经过一定时间后,单片机复位脚由低电平变成高电平,完成上电复位启动,上电复位时间通过电阻对电容的值进行调整。
步骤C、单片机初始化状态:单片机完成上电复位启动后,单片机对锁相环进行初始化配置,然后单片机通过普通I/O口检测锁相环的锁定指示脚是否为高电平,如果不为高电平,说明锁相环未锁定,单片机对锁相环重复初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定;本状态下不会改变单片机复位脚的电平状态,单片机复位脚将一直保持高电平,单片机保持正常工作。
步骤D、单片机进入停止状态:当单片机对锁相环初始化配置完成后,即单片机检测到锁相环已完成锁定后,使单片机进入完全停止工作状态,内部所有时钟停止工作,任何中断均不可唤醒单片机;此时单片机电流保持最低值,且由于停止了所有时钟,单片机不会对锁相环的合成信号有任何干扰;但由于单片机特性,在单片机完全停止工作的状态下,可通过单片机的复位脚,重新复位单片机,让单片机重新开始运转。
步骤E、锁相环失锁状态:当某种异常情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,该低电平可让电容的电压快速释放,从而使单片机复位脚变成低电平,同时电源二通过电阻对电容进行缓慢充电,一定时间后,单片机复位脚由低电平变成高电平;使完全停止工作的单片机被重新唤醒,单片机被重新唤醒后,将重新对失锁的锁相环进行配置,实现锁相环重新锁定,然后单片机再次进入停止工作状态。整个过程实现完美的闭环。
一种通过锁相环锁定指示唤醒停止状态下的单片机的电路,包括锁相环和单片机;其特征在于:锁相环的锁定指示脚连接单片机的普通I/O口,并通过电容连接单片机的复位脚,所述单片机的复位脚通过电阻接电源二,同时所述锁相环的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;当初始上电时,电源二通过电阻对电容进行充电,使单片机复位脚由低电平变成高电平,单片机完成上电复位启动,当单片机完成上电复位启动后,单片机对锁相环进行初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定,当锁相环锁定后,使单片机进入完全停止工作状态;当某种异常情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,使电容的电压快速释放,从而使单片机复位脚变成低电平,同时电源二通过电阻对电容进行缓慢充电,一定时间后,单片机复位脚变成高电平;使完全停止工作的单片机被重新唤醒,单片机重新唤醒后,重新对失锁的锁相环进行配置。
本发明所述的用锁相环锁定指示唤醒停止状态下的单片机的电路和方法的有益效果是:本发明通过锁相环的锁定指示复位停止工作的单片机,既可以保证锁相环可靠的锁定,也将单片机的功耗及其对锁相环的干扰降到最低,同时不影响单片机的正常上电复位,解决了点频源锁相环电路中,单片机功耗高的问题,同时可完全消除由于单片机无法完全停止工作,导致合成射频信号的杂散恶化的问题,可将电路中单片机的功耗几乎降为零,可完全消除由于单片机引入的杂散,具有电路稳定可靠,低功耗、杂散优异,成本低的优点:可广泛用于电子、通信等领域。
附图说明
图1是本发明所述的用锁相环锁定指示唤醒停止状态下的单片机的电路原理框图。
具体实施方式
实施例1,参见图1,一种通过锁相环锁定指示唤醒停止状态下的单片机的方法,该方法包括:
步骤A、将锁相环1的锁定指示脚连接单片机的普通I/O口,并通过电容C1连接单片机2的复位脚,将单片机2的复位脚通过电阻R1接电源二,同时将锁相环1的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;
步骤B、初始上电时,锁相环1锁定指示脚保持低电平,上电之初单片机2复位脚保持低电平,电源二通过电阻R1对电容C1进行充电;经过一定时间后,单片机复位脚由低电平变成高电平,完成上电复位启动,上电复位时间通过电阻R1对电容C1的值进行调整。
步骤C、单片机初始化状态:单片机完成上电复位启动后,单片机对锁相环进行初始化配置,然后单片机通过普通I/O口检测锁相环的锁定指示脚是否为高电平,如果不为高电平,说明锁相环未锁定,单片机对锁相环重复初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定;本状态下不会改变单片机复位脚的电平状态,单片机复位脚将一直保持高电平,单片机保持正常工作。
步骤D、单片机进入停止状态:当单片机检测到锁相环已完成锁定后,使单片机进入完全停止工作状态,内部所有时钟停止工作,任何中断均不可唤醒单片机;此时单片机电流保持最低值,且由于停止了所有时钟,单片机不会对锁相环的合成信号有任何干扰;但由于单片机特性,在单片机完全停止工作的状态下,可通过单片机的复位脚,重新复位单片机,让单片机重新开始运转。
步骤E、锁相环失锁状态:当某种异常情况锁相环参考功率不稳定、高低温下需要重新校准VCO段等情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,该低电平可让电容C1的电压快速释放,从而使单片机复位脚变成低电平,同时电源二通过电阻R1对电容C1进行缓慢充电,一定时间后,单片机复位脚变成高电平;从而重新唤醒完全停止工作的单片机,单片机复位完成后,将重新对失锁的锁相环进行配置,实现锁相环重新锁定,然后单片机再次进入停止工作状态。整个过程实现完美的闭环。
实施例2、一种通过锁相环锁定指示唤醒停止状态下的单片机的电路,包括锁相环1和单片机2;所述锁相环1的锁定指示脚连接单片机的普通I/O口,并通过电容C1连接单片机2的复位脚,所述单片机2的复位脚通过电阻R1接电源二,同时所述锁相环1的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;当初始上电时,电源二通过电阻R1对电容C1进行充电,使单片机复位脚由低电平变成高电平,单片机完成上电复位启动,当单片机完成上电复位启动后,单片机对锁相环进行初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定,当锁相环锁定后,使单片机进入完全停止工作状态;当某种异常情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,使电容C1的电压快速释放,从而使单片机复位脚变成低电平,同时电源二通过电阻R1对电容C1进行缓慢充电,一定时间后,单片机复位脚变成高电平;从而重新唤醒完全停止工作的单片机,单片机复位完成后,重新对失锁的锁相环进行配置。
本发明通过极低的成本实现了通过锁相环的锁定指示复位停止工作的单片机。电路稳定可靠,既可以保证锁相环可靠的锁定,也将单片机的功耗及其对锁相环的干扰降到最低,同时本电路不影响单片机的正常上电复位。该电路已经经过验证,可广泛用于点频源锁相环电路中。
尽管已经示出和描述了本发明的实施例,本领域的普通技术人员可以理解:在不脱离本发明的原理和宗旨的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由权利要求及其等同物限定。

Claims (2)

1.一种用锁相环锁定指示唤醒停止状态下的单片机的方法,其特征在于:该方法包括:
步骤A、将锁相环(1)的锁定指示脚连接单片机的普通I/O口,并通过电容(C1)连接单片机(2)的复位脚,将单片机(2)的复位脚通过电阻(R1)接电源二,同时将锁相环(1)的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;
步骤B、初始上电时,锁相环(1)锁定指示脚保持低电平,上电之初单片机(2)复位脚保持低电平,电源二通过电阻(R1)对电容(C1)进行充电;经过一定时间后,单片机复位脚由低电平变成高电平,完成上电复位启动;
步骤C、单片机初始化状态:单片机完成上电复位启动后,单片机对锁相环进行初始化配置,单片机通过普通I/O口检测锁相环的锁定指示脚是否为高电平,如果不为高电平,说明锁相环未锁定,单片机对锁相环重复初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定;本状态下单片机复位脚将一直保持高电平,单片机保持正常工作;
步骤D、单片机进入停止状态:当单片机对锁相环初始化配置完成后,使单片机进入完全停止工作状态,内部所有时钟停止工作,任何中断均不可唤醒单片机;
步骤E、锁相环失锁状态:当某种异常情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,该低电平使电容(C1)的电压快速释放,从而使单片机复位脚变成低电平;电源二通过电阻(R1)对电容(C1)进行充电,一定时间后,单片机复位脚变成高电平,从而重新唤醒完全停止工作的单片机;单片机复位完成后,将重新对失锁的锁相环进行配置,实现锁相环重新锁定,然后单片机再次进入停止工作状态。
2.一种用锁相环锁定指示唤醒停止状态下的单片机的电路,包括锁相环(1)和单片机(2);其特征在于:锁相环(1)的锁定指示脚连接单片机的普通I/O口,并通过电容(C1)连接单片机(2)的复位脚,所述单片机(2)的复位脚通过电阻(R1)接电源二,同时所述锁相环(1)的配置接口管脚连接单片机的另一个普通I/O口或者SPI接口;当初始上电时,电源二通过电阻(R1)对电容(C1)进行充电,使单片机复位脚由低电平变成高电平,单片机完成上电复位启动,当单片机完成上电复位启动后,单片机对锁相环进行初始化配置,直到锁相环的锁定指示脚由低电平变成为高电平,锁相环锁定,当锁相环锁定后,使单片机进入完全停止工作状态;当某种异常情况导致锁相环失锁,此时锁相环的锁定指示脚变成低电平,使电容(C1)的电压快速释放,从而使单片机复位脚变成低电平,电源二通过电阻(R1)对电容(C1)进行充电,一定时间后,单片机复位脚从低电平变成高电平,从而使完全停止工作的单片机被重新唤醒,单片机复位完成,重新对失锁的锁相环进行配置。
CN202011439267.2A 2020-12-11 2020-12-11 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法 Active CN112583403B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011439267.2A CN112583403B (zh) 2020-12-11 2020-12-11 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011439267.2A CN112583403B (zh) 2020-12-11 2020-12-11 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法

Publications (2)

Publication Number Publication Date
CN112583403A CN112583403A (zh) 2021-03-30
CN112583403B true CN112583403B (zh) 2022-09-23

Family

ID=75130678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011439267.2A Active CN112583403B (zh) 2020-12-11 2020-12-11 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法

Country Status (1)

Country Link
CN (1) CN112583403B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06252750A (ja) * 1993-02-23 1994-09-09 Hitachi Ltd リセット制御信号生成回路
US6066988A (en) * 1997-08-20 2000-05-23 Nec Corporation Phase locked loop circuit with high stability having a reset signal generating circuit
KR20020008449A (ko) * 2000-07-20 2002-01-31 박종섭 지터 특성을 개선한 위상 고정 루프
WO2016112744A1 (zh) * 2015-01-15 2016-07-21 无锡职业技术学院 抗闩锁效应微处理器复位电路
CN105892608A (zh) * 2016-04-28 2016-08-24 上海图正信息科技股份有限公司 新型复位唤醒电路
CN205945700U (zh) * 2016-06-24 2017-02-08 深圳市炬烜科技有限公司 一种用于通信系统的低相噪锁相倍频晶体振荡器
CN106489109A (zh) * 2016-09-21 2017-03-08 深圳市汇顶科技股份有限公司 一种单片机系统和用于单片机系统的复位方法
CN207067727U (zh) * 2017-07-17 2018-03-02 鹤壁德粮电子有限公司 无线唤醒单片机系统
CN207281515U (zh) * 2017-08-03 2018-04-27 西安石油大学 一种智能限压阀
CN108964657A (zh) * 2018-08-31 2018-12-07 重庆西南集成电路设计有限责任公司 用于锁相环的双模式线性化电荷泵电路及充放电核心电路
CN109120393A (zh) * 2018-09-27 2019-01-01 深圳市傲科光电子有限公司 一种低功耗时钟数据恢复电路及接收机
CN208673086U (zh) * 2018-07-23 2019-03-29 福建飞毛腿动力科技有限公司 一种低成本低功耗单片机定时唤醒电路
CN111884652A (zh) * 2020-08-26 2020-11-03 天津七一二通信广播股份有限公司 具有快速锁定频率功能的锁相环电路

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06252750A (ja) * 1993-02-23 1994-09-09 Hitachi Ltd リセット制御信号生成回路
US6066988A (en) * 1997-08-20 2000-05-23 Nec Corporation Phase locked loop circuit with high stability having a reset signal generating circuit
KR20020008449A (ko) * 2000-07-20 2002-01-31 박종섭 지터 특성을 개선한 위상 고정 루프
WO2016112744A1 (zh) * 2015-01-15 2016-07-21 无锡职业技术学院 抗闩锁效应微处理器复位电路
CN105892608A (zh) * 2016-04-28 2016-08-24 上海图正信息科技股份有限公司 新型复位唤醒电路
CN205945700U (zh) * 2016-06-24 2017-02-08 深圳市炬烜科技有限公司 一种用于通信系统的低相噪锁相倍频晶体振荡器
CN106489109A (zh) * 2016-09-21 2017-03-08 深圳市汇顶科技股份有限公司 一种单片机系统和用于单片机系统的复位方法
CN207067727U (zh) * 2017-07-17 2018-03-02 鹤壁德粮电子有限公司 无线唤醒单片机系统
CN207281515U (zh) * 2017-08-03 2018-04-27 西安石油大学 一种智能限压阀
CN208673086U (zh) * 2018-07-23 2019-03-29 福建飞毛腿动力科技有限公司 一种低成本低功耗单片机定时唤醒电路
CN108964657A (zh) * 2018-08-31 2018-12-07 重庆西南集成电路设计有限责任公司 用于锁相环的双模式线性化电荷泵电路及充放电核心电路
CN109120393A (zh) * 2018-09-27 2019-01-01 深圳市傲科光电子有限公司 一种低功耗时钟数据恢复电路及接收机
CN111884652A (zh) * 2020-08-26 2020-11-03 天津七一二通信广播股份有限公司 具有快速锁定频率功能的锁相环电路

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
A 10-Gb/s CMU/CDR chip-set in SiGe BiCMOS commercial technology with multistandard capability;F. Centurelli等;《IEEE Transactions on Very Large Scale Integration (VLSI) Systems》;20050228;第13卷(第2期);191 - 200 *
GPS卫星导航接收机RF电路的设计;杨川等;《微电子学》;20050228(第01期);21-24 *
PIC单片机系统的睡眠状态唤醒的研究;秦相林等;《信息技术》;20091231;第33卷(第12期);80-82 *
一款低抖动宽调节范围锁相环频率合成器的设计;薛颜等;《中国电子科学研究院学报》;20140228;第9卷(第01期);101-104 *
基于HMC983+HMC984套片的频率综合器的设计与实现;贾素梅等;《河北工业大学学报》;20150430;第44卷(第02期);16-19 *

Also Published As

Publication number Publication date
CN112583403A (zh) 2021-03-30

Similar Documents

Publication Publication Date Title
US11029748B2 (en) Adaptive peripheral component interconnect express link substate initiation for optimal performance and power savings
US4931748A (en) Integrated circuit with clock generator
US5180992A (en) Pll frequency synthesizer having a power saving circuit
US6667642B1 (en) Method and circuit for reducing the power up time of a phase lock loop
US5623234A (en) Clock system
US6133770A (en) Phase locked loop circuit
US5870002A (en) Phase-frequency lock detector
US9112507B2 (en) Phase-locked loop start up circuit
US7342427B1 (en) Automatic clock based power-down circuit
EP0483254A4 (en) Multiple bandwidth crystal controlled oscillator
KR0153391B1 (ko) 기준 클럭의 손실을 감지하는 감지 회로를 갖는 클럭 신호 발생 회로
CN101300739A (zh) Pll控制电路
AU759155B2 (en) Oscillator using calibration means
KR20050105213A (ko) 2π 슬립 검출을 이용하여 위상 동기 루프(PLL)합성기를 거칠게 동조시키는 시스템 및 방법
US20020009983A1 (en) Wireless communications with transceiver-integrated frequency shift control and power control
US8354866B2 (en) PLL start-up circuit
US6864729B2 (en) Mode switching method for PLL circuit and mode control circuit for PLL circuit
US7027796B1 (en) Method and apparatus for automatic fast locking power conserving synthesizer
JP2003167642A (ja) クロック生成回路及びクロック生成方法
CN112583403B (zh) 用锁相环锁定指示唤醒停止状态下的单片机的电路和方法
US20080052555A1 (en) Microcomputer and control system having the same
KR102644945B1 (ko) 클럭 주파수 공급 장치 및 방법
EP4109746A1 (en) Fast start-up crystal oscillator and fast start-up method thereof
US6734748B2 (en) Phase-locked loop oscillator with counter bypass
US6731708B1 (en) Clock signal control device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant