CN112563274A - 半导体元件及其制备方法 - Google Patents

半导体元件及其制备方法 Download PDF

Info

Publication number
CN112563274A
CN112563274A CN202010669335.8A CN202010669335A CN112563274A CN 112563274 A CN112563274 A CN 112563274A CN 202010669335 A CN202010669335 A CN 202010669335A CN 112563274 A CN112563274 A CN 112563274A
Authority
CN
China
Prior art keywords
semiconductor device
capacitor
disposed
layer
contacts
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010669335.8A
Other languages
English (en)
Other versions
CN112563274B (zh
Inventor
蔡子敬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanya Technology Corp
Original Assignee
Nanya Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanya Technology Corp filed Critical Nanya Technology Corp
Publication of CN112563274A publication Critical patent/CN112563274A/zh
Application granted granted Critical
Publication of CN112563274B publication Critical patent/CN112563274B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02603Nanowires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02653Vapour-liquid-solid growth
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/31DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
    • H10B12/315DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本公开提供一种半导体元件及其制备方法。该半导体元件具有一基底、多个电容接触点、多个位元线接触点、多个位元线、多个电容栓塞及多个电容结构。该基底具有多个第一区以及多个第二区;多个电容接触点位于多个第二区上,至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;该多个位元线接触点位于多个第一区上,该多个位元线位于多个位元线接触点上;多个电容栓塞设置在多个电容接触点上,其中至少一电容栓塞具有多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在多个纳米线上,该导体设置在该导电衬垫上;多个电容结构分别设置在多个电容栓塞上。

Description

半导体元件及其制备方法
本公开主张2019年9月25日申请的申请号为16/582,337的美国正式申请案的优先权及有益效果,该美国正式申请案的内容以全文引用的方式并入本文中。
技术领域
本公开涉及一种半导体元件以及该半导体元件的制备方法。尤其涉及一种具有纳米线栓塞的半导体元件,以及具有包覆层的该半导体元件的制备方法。
背景技术
半导体元件是使用在不同的电子应用,例如个人电脑、手机、数字相机,或其他电子设备。半导体元件的尺寸逐渐地变小,以符合计算能力所逐渐增加的需求。然而,在尺寸变小的工艺期间,增加不同的问题,且影响到最终电子特性、品质以及良率。因此,仍然持续着在达到改善品质、良率以及可靠度方面的挑战。
上文的“现有技术”说明仅提供背景技术,并未承认上文的“现有技术”说明公开本公开的标的,不构成本公开的现有技术,且上文的“现有技术”的任何说明均不应作为本公开的任一部分。
发明内容
本公开的目的在于提供一种半导体元件及其制备方法,以解决上述至少一个问题。
本公开的一实施例提供一种半导体元件,包括:一基底,具有多个第一区与多个第二区;多个电容接触点,分别地设置在该多个第二区上,至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;多个位元线接触点以及多个位元线,该多个位元线接触点分别地设置在该多个第一区上,该多个位元线分别地设置在该多个位元线接触点上,其中至少一位元线为波形线,且在两个相邻电容接触点之间延伸;多个电容栓塞,分别地设置在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及多个电容结构,分别地设置在该多个电容栓塞上。
在本公开的一些实施例中,该半导体元件还包括多个着陆垫,分别地设置在该多个头部上,至少一着陆垫包括该电容栓塞的一突出部以及一第一间隙子,该第一间隙子位于该突出部上,其中该第一间隙子的一宽度大于该电容栓塞的一宽度。
在本公开的一些实施例中,该第一间隙子包含硅化金属,并设置在该突出部的一侧壁上。
在本公开的一些实施例中,该第一间隙子包含多晶硅,并设置在该突出部的一侧壁上。
在本公开的一些实施例中,该半导体元件还包括一第二间隙子,设置在该第一间隙子上。
在本公开的一些实施例中,该第二间隙子包含硅化金属。
在本公开的一些实施例中,该头部的该上宽度大于该头部的一下宽度。
在本公开的一些实施例中,该颈部的该上宽度与该头部的一下宽度相同。
在本公开的一些实施例中,该头部具有一弧形侧壁。
在本公开的一些实施例中,该头部具有锥形轮廓。
本公开的另一实施例提供一种半导体元件的制备方法。该制备方法包括:提供一基底,该基底具有多个第一区与多个第二区;形成多个位元线接触点分别在该多个第一区上;形成多个电容接触点分别在该基底的多个第二区上,其中至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;形成多个位元线分别在该多个位元线接触点上,其中至少一位元线为一波形线,并在二相邻电容接触之间延伸;形成多个电容栓塞分别在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及形成多个电容结构在该多个电容栓塞上。
在本公开的一些实施例中,该半导体元件的制备方法还包括:形成多个着陆垫分别在该多个头部上,至少一着陆垫包括该电容栓塞的一突出部以及一第一间隙子,该第一间隙子位于该突出部上,其中该第一间隙子的一宽度大于该电容栓塞的一宽度。
在本公开的一些实施例中,该第一间隙子包含硅化金属,并位于该突出部的一侧壁上。
在本公开的一些实施例中,该第一间隙子包含多晶硅,并位于该突出部的一侧壁上。
在本公开的一些实施例中,该半导体元件的制备方法还包括:形成多个第二间隙子分别在该多个第一间隙子上。
在本公开的一些实施例中,该第二间隙子包含硅化金属。
在本公开的一些实施例中,形成该多个电容接触点包括:形成一接触孔在一介电堆叠中,该介电堆叠具有一第一层以及一第二层,该第二层位于该第一层上;移除该第二层围绕该接触孔的一部分,以形成一转换孔,该转换孔具有一窄部以及一宽部,该窄部位于该第一层中,该宽部位于该第二层中;以及充填一导电材料进入该转换孔。
在本公开的一些实施例中,该接触孔与位于该第二层中的一位元线沟槽为一体成型。
在本公开的一些实施例中,该半导体元件的制备方法还包括:充填一填充材料在该位元线沟槽以及该接触孔的一下部。
在本公开的一些实施例中,在充填一牺牲材料在该接触孔的该下部之后,才执行移除该第二层围绕该接触孔的该部分。
通过多个纳米线电性连接在该基底中的多个源极/漏极区以及在多个源极/漏极区上的多个电容结构,以实现高深宽比的导电栓塞。
再者,该着陆垫具有该第一间隙子,其中第一间隙子的一宽度大于电容栓塞的一宽度,可戏剧化地解决在接下来所形成的电容结构与着陆垫之间的未对准(misalignment),其中第一间隙子的一宽度大于电容栓塞的一宽度。
此外,由于电容接触点具有该颈部以及该头部,并形成一锥形轮廓,可戏剧化地解决在接下来所形成的电容结构与电容接触点之间的未对准(misalignment)。此外,包覆层可减少在半导体元件中缺陷(defects)的形成;因此,对应地提升半导体元件的良率。
上文已相当广泛地概述本公开的技术特征及优点,以使下文的本公开详细描述得以获得较佳了解。构成本公开的权利要求的其它技术特征及优点将描述于下文。本公开所属技术领域中技术人员应了解,可相当容易地利用下文公开的概念与特定实施例可作为修改或设计其它结构或工艺而实现与本公开相同的目的。本公开所属技术领域中技术人员亦应了解,这类等效建构无法脱离随附的权利要求所界定的本公开的精神和范围。
附图说明
参阅实施方式与权利要求合并考虑附图时,可得以更全面了解本公开的公开内容,附图中相同的元件符号指相同的元件。
图1为依据本公开一实施例中一种半导体元件的制备方法的流程示意图。
图2为半导体元件的俯视示意图。
图3及图4为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图,其中图3为沿着图2中A-A的剖面示意图。
图5至图6为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
图7为本公开半导体元件的俯视示意图。
图8为沿着图7中B-B的剖面示意图。
图9为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
图10为依据本公开半导体元件的俯视示意图。
图11为沿着图10中C-C的剖面示意图。
图12为依据本公开半导体元件的俯视示意图。
图13为沿着图12中D-D的剖面示意图。
图14为依据本公开半导体元件的俯视示意图。
图15为沿着图14中E-E的剖面示意图。
图16为依据本公开半导体元件的俯视示意图。
图17为沿着图16中F-F的剖面示意图。
图18为依据本公开半导体元件的俯视示意图。
图19为沿着图18中G-G的剖面示意图。
图20为依据本公开半导体元件的俯视示意图。
图21为沿着图20中H-H的剖面示意图。
图22至图26为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
图27至图33为依据本公开一实施例中制备半导体元件流程的某部分的特写剖视示意图。
图34至图35为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
图36为依据本公开半导体元件的俯视示意图。
图37为沿着图36中I-I的剖面示意图。
图38至图41为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
图42至图43为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
附图标记如下:
101:基底
103:绝缘结构
105:有源区
201:字元线
203:底层
205:中间层
207:顶层
209:沟槽开口
301:第一掺杂区
303:第二掺杂区
401:接触点
402:接触孔
402-1:填充材料
403:电容接触点
403-1:颈部
403-2:头部
403-3:弧形侧壁
404:转换孔
404-1:窄部
404-2:宽部
405:位元线接触点
407:第一包覆层
408:位元线沟槽开口
408-1:填充材料
409:位元线
411:电容栓塞
411-1:开口
411-2:触媒点
411-3:纳米线
411-4:硅化物层
411-5:导体
411-7:导体
411A:突出部
413:底穿孔
415:第一导电层
417:第二包覆层
419:第三包覆层
421:第一阻挡层
501:电容结构
503:电容沟槽
505:底电极
507:电容隔离层
509:顶电极
801:第一隔离膜
803:第二隔离膜
805:第三隔离膜
806:硅化物垫
807:第四隔离膜
808:衬垫层
808A:第一间隙子
808B:第二间隙子
809:第五隔离膜
810:硅化物着陆垫
811:第六隔离膜
812:绝缘层
813:第七隔离膜
814:第五隔离膜
816:栓塞
816A:掺杂多晶硅层
816B:硅化钴层
816C:钨接触点
W1:上宽度
W2:上宽度
W3:宽度
W4:宽度
X:方向
Y:方向
Z:方向
10:制备方法
S11:步骤
S13:步骤
S15:步骤
S17:步骤
S19:步骤
S21:步骤
S23:步骤
具体实施方式
以下描述了组件和配置的具体范例,以简化本公开的实施例。当然,这些实施例仅用以例示,并非意图限制本公开的范围。举例而言,在叙述中第一部件形成于第二部件之上,可能包含形成第一和第二部件直接接触的实施例,也可能包含额外的部件形成于第一和第二部件之间,使得第一和第二部件不会直接接触的实施例。另外,本公开的实施例可能在许多范例中重复参照标号及/或字母。这些重复的目的是为了简化和清楚,除非内文中特别说明,其本身并非代表各种实施例及/或所讨论的配置之间有特定的关系。
此外,为易于说明,本文中可能使用例如“之下(beneath)”、“下面(below)”、“下部的(lower)”、“上方(above)”、“上部的(upper)”等空间相对关系用语来阐述图中所示的一个元件或特征与另一(其他)元件或特征的关系。所述空间相对关系用语旨在除图中所示出的取向外亦囊括元件在使用或操作中的不同取向。所述装置可具有其他取向(旋转90度或处于其他取向)且本文中所用的空间相对关系描述语可同样相应地进行解释。
理应理解,当形成一个部件在另一个部件之上(on)、与另一个部件相连(connected to)及/或与另一个部件耦合(coupled to),其可能包含形成这些部件直接接触的实施例,并且也可能包含形成额外的部件介于这些部件之间,使得这些部件不会直接接触的实施例。
应当理解,尽管这里可以使用术语第一,第二,第三等来描述各种元件、部件、区域、层或区段(sections),但是这些元件、部件、区域、层或区段不受这些术语的限制。相反,这些术语仅用于将一个元件、组件、区域、层或区段与另一个区域、层或区段所区分开。因此,在不脱离本发明进部性构思的教导的情况下,下列所讨论的第一元件、组件、区域、层或区段可以被称为第二元件、组件、区域、层或区段。
除非内容中另有所指,否则当代表定向(orientation)、布局(layout)、位置(location)、形状(shapes)、尺寸(sizes)、数量(amounts),或其他测量(measures)时,则如在本文中所使用的例如“同样的(same)”、“相等的(equal)”、“平坦的(planar)”,或是“共面的(coplanar)”等术语(terms)并非必要意指一精确地完全相同的定向、布局、位置、形状、尺寸、数量,或其他测量,但其意指在可接受的差异内,包含差不多完全相同的定向、布局、位置、形状、尺寸、数量,或其他测量,而举例来说,可接受的差异可因为制造流程(manufacturing processes)而发生。术语“大致地(substantially)”可被使用在本文中,以表现出此意思。举例来说,如大致地相同的(substantially the same)、大致地相等的(substantially equal),或是大致地平坦的(substantially planar),为精确地相同的、相等的,或是平坦的,或者是其可为在可接受的差异内的相同的、相等的,或是平坦的,而举例来说,所述可接受的差异可因为制造流程而发生。
在本公开中,一半导体元件通常意指可通过利用半导体特性(semiconductorcharacteristics)运行的一元件,而一光电元件(electro-optic device)、一发光显示元件(light-emitting display device)、一半导体线路(semiconductor circuit)以及一电子元件(electronic device),均包括在半导体元件的范畴中。
应当理解,在本公开的描述中,上方(above)(或之上)对应Z方向箭头的该方向,而下方(below)(或之下)对应Z方向箭头的相对方向。
图1为依据本公开一实施例中一种半导体元件的制备方法10的流程示意图。图2为半导体元件的俯视示意图,图3及图4为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图,其中图3为沿着图2中A-A的剖面示意图。
请参考图1及图2,在步骤S11,可提供一基底101,且多个第一区与多个第二区形成在基底101中。举例来说,基底101可由下列材料所形成:硅、掺杂硅、硅锗(silicongermanium)、绝缘层上覆硅(silicon on insulator)、蓝宝石上覆硅(silicon onsapphire)、绝缘层上覆硅锗(silicon germanium on insulator)、碳化硅(siliconcarbide)、锗(germanium)、砷化镓(gallium arsenide)、磷化镓(gallium phosphide)、磷砷化镓(gallium arsenide phosphide)、磷化铟(indium phosphide)、或磷化铟镓(indiumgallium phosphide)。
请参考图3及图4,多个绝缘结构103可形成在基底101中。在剖视图中,多个绝缘结构103相互分隔开,并界定出多个有源区105。举例来说,多个绝缘结构103可由一隔离材料所制,例如氧化硅、氮化硅、氮氧化硅、氧化氮化硅、氟掺杂硅(fluoride-doped silicate),或其类似物。从俯视图来看,多个有源区105沿一方向延伸,该方向相对于方向X倾斜。应当理解,在本公开中,氮氧化硅为一物质,此物质含有硅、氮以及氧,而其中氧的一比例大于氮的比例。而氧化氮化硅为一物质,此物质含有硅、氮以及氧,而其中氮的一比例大于氧的比例。
图5至图6为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。图7为本公开半导体元件的俯视示意图,图8为沿着图7中B-B的剖面示意图。
请参考图1及图5至图8,多个字元线201可形成在基底101中。在的实施例中,多个字元线201可沿方向X延伸。每一字元线201具有一底层203、一中间层205、一顶层207以及一沟槽开口209。请参考图5,在的实施例中,一光刻工艺可用来图案化基底101,以界定出多个沟槽开口209的位置。可执行如一各向异性干蚀刻工艺的一蚀刻工艺,以在基底101中形成多个沟槽开口209。请参考图6,在蚀刻工艺之后,多个底层203可对应地形成在多个沟槽开口209以及多个沟槽开口209的底部,并接合到多个沟槽开口209以及多个沟槽开口209的底部。举例来说,多个底层203可由氧化硅、氮氧化硅、氧化氮化硅、氮化硅,或其类似物所制。
请参考图7及图8,多个中间层205可对应地形成在多个底层203上。多个中间层205的顶表面可低于基底101的一顶表面。举例来说,多个中间层205可由掺杂多晶硅、金属材料或硅化金属所制。举例来说,硅化金属可为硅化镍、硅化铂、硅化钛、硅化钼、硅化钴、硅化钽、硅化钨,或其类似物。多个顶层207可对应地形成在多个中间层205上。多个顶层207的顶表面可与基底101的顶表面位于同一垂直水平线。举例来说,多个顶层207可由氧化硅、氮氧化硅、氧化氮化硅、氮化硅或其类似物所制。
图9为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
请参考图1及图9,多个第一区与多个第二区可形成在基底101的有源区105中。多个掺杂区可包括一第一掺杂区301与多个第二掺杂区303。第一掺杂区301位于两个相邻字元线201之间。多个第二掺杂区303分别地位于多个绝缘结构103与多个字元线201之间。第一掺杂区301与多个第二掺杂区301分别地掺杂有一掺杂物,例如磷(phosphorus)、砷(arsenic)或锑(antimony)。第一掺杂区301与多个第二掺杂区301分别地具有掺杂浓度,范围在1E17atoms/cm3到1E19atoms/cm3。
图10为依据本公开半导体元件的俯视示意图,图11为沿着图10中C-C的剖面示意图。
请参考图1及图10与图11,在步骤S13,多个位元线接触点可形成在基底上。一第一隔离膜801可形成在基底101上。举例来说,第一隔离膜801可为氮化硅、氧化硅、氮氧化硅、未经掺杂硅玻璃(undoped silica glass)、硼硅玻璃(borosilica glass)、磷硅玻璃(phosphosilica glass)、硼磷硅玻璃(borophosphosilica glass)、或其组合所制,但并不以此为限。多个接触点401可形成在第一隔离膜801中。一光刻工艺可用于图案化第一隔离膜801,以界定出多个接触点401的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以在第一隔离膜801中形成多个开口。在蚀刻工艺之后,以一金属化工艺将一导电材料沉积在多个开口中,以形成多个接触点401,举例来说,导电材料为铝、铜、钨、钴或其他适合金属或金属合金,而金属化工艺可为如化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余的沉积材料,并提供一大致平坦表面给接下来的处理步骤。
在一些实施例中,请参考图10与图11,接触点401设置在第一掺杂区301上,并电性连接到第一掺杂区301。在的实施例中,形成含有钨的接触点401。当接触点401的顶表面暴露在氧或空气时,在含有钨的接触点401的一顶表面上容易形成缺陷。此缺陷可影响半导体元件的良率。
图12为依据本公开半导体元件的俯视示意图。图13为沿着图12中D-D的剖面示意图。
请参考图1及图12与图13,多个位元线接触点405可形成在基底101上。(在图12中仅显示一位元线接触点405。)一第二隔离膜803可形成在第一隔离膜801上。第二隔离膜803可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用于图案化第二隔离膜803,以界定出多个位元线接触点405的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以在第二隔离膜803中形成多个位元线接触点开口。接触点401的一顶表面可经由多个位元线接触点开口而暴露。可选择地执行使用一还原剂的一清洗工艺,以移除含有钨的接触点401的顶表面上的多个缺陷(defects)。还原剂可为四氯化钛(titanium tetrachloride)、四氯化钽(tantalum tetrachloride),或其组合。
请参考图12与图13,在清洗工艺之后,可形成含有氮化钨的一第一包覆层(firstcoverage layer)407,以覆盖多个位元线接触点开口的底部与侧壁。第一包覆层407可避免含有钨的接触点401的顶表面暴露在氧或空气;因此第一包覆层407可减少在含有钨的接触点401的顶表面上的缺陷的形成。可通过一金属化工艺将一导电材料沉积在多个位元线接触点开口中,以形成多个位元线接触点405,举例来说,导电材料为铝、铜、钨、钴或其他适合进数或金属合金,金属化工艺为化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余沉积材料,并提供一大致平坦表面给接下来的处理步骤。
请参考图12与图13,多个位元线接触点405对应地电性连接到多个第一接触点401;也就是说,多个位元线接触点405电性耦接到第一掺杂区301。
图14为依据本公开半导体元件的俯视示意图。图15为沿着图14中E-E的剖面示意图。
请参考图1以及图14与图15,在步骤S15,多个位元线可分别地形成在基底上的多个位元线接触点上。(图14中仅显示一位元线409。)一第三隔离膜805可形成在第二隔离膜803上。第三隔离膜805可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用于图案化第三隔离膜805,以界定出多个位元线409的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以在第三隔离膜805中形成多个位元线沟槽开口408。在一些实施例中,光刻工艺亦可图案化第三隔离膜805以界定出多个接触孔402的位置,并可执行一蚀刻工艺以形成多个接触孔402,而多个接触孔402穿经第三隔离膜805、第二隔离膜803以及第一隔离膜801。换言之,多个接触孔402为相对较深的开口,于此同时,位元线沟槽开口408是相对较浅的开口。
图16为依据本公开半导体元件的俯视示意图。图17为沿着图16中F-F的剖面示意图。在一些实施例中,多个位元线沟槽开口408与多个接触孔402可通过下列工艺所充填,例如化学气相沉积、物理气相沉积、涂布或其类似工艺。在一些实施例中,多个接触孔402比多个位元线沟槽开口408更深,而多个位元线沟槽开口408可完全地被一填充材料408-1所充填,且多个接触孔402可部分地被一填充材料402-1所充填,其中填充材料402-1可与填充材料408-1相同。在一些实施例中,在第三隔离膜805中的多个接触孔402的上部并未被填充材料402-1所充填。
请参考图1及图18至图21,在步骤S17,多个电容接触点分别地设置在基底的多个第二区上。图18依据本公开半导体元件的俯视示意图。图19为沿着图18中G-G的剖面示意图。可执行如一各向同性蚀刻工艺的一蚀刻工艺,以移除第三隔离膜805围绕多个接触孔402的一部分,以形成多个转换孔404,多个转换孔404具有一窄部404-1以及一宽部404-2,窄部404-1在第二隔离膜803中由填充材料402-1所占用,宽部404-2在第三隔离膜805中。
图20为依据本公开半导体元件的俯视示意图。图21为沿着图20中H-H的剖面示意图。在一些实施例中,填充材料402-1与填充材料408-1分别从多个转换孔404与多个位元线沟槽开口408剥离。在剥离填充材料之后,可以一金属化工艺将一导电材料沉积在多个位元线沟槽开口408中以形成多个位元线409,并在多个转换孔404中形成多个电容接触点403,举例来说,导电材料为铝、铜、钨、钴或其他适合的金属或金属合金,而金属化工艺为化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余的沉积材料,并提供一大致平坦表面给接下来的处理步骤。
在一些实施例中,电容接触点403具有一颈部403-1以及一头部403-2,头部403-2位于颈部403-1上,其中头部403-2的一上宽度W1大于颈部403-1的一上宽度W2。在一些实施例中,颈部403-1的上宽度W2大致与头部403-2的一下宽度相同。在一些实施例中,头部403-2具有一弧形侧壁403-3。在一些实施例中,头部具有锥形轮廓。
请参考图20与图21,多个位元线409可沿方向Y延伸,且在俯视图中呈现波形线。多个位元线接触点405位于多个位元线409与多个有源区105的交叉处。以波形线呈现的多个位元线409可增加在多个位元线接触点405与多个有源区105之间的一接触面积;因此,可降低在多个位元线接触点405与多个有源区105之间的一接触阻抗(contact resistance)。
请参考图1及图22,在步骤S19,多个电容栓塞可分别地形成在多个电容接触点上。图22为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。图23至图28为依据本公开一实施例中制备电容栓塞(capacitor plugs)流程的某部分的特写剖视示意图。请参考图1及图22,多个电容栓塞411可形成在基底101上。一第四隔离膜807可形成在第三隔离膜805上。第四隔离膜807可由与第一隔离膜801相同的材料所制,但并不以此为限。在一些实施例中,通过传统的沉积、光刻以及蚀刻,多个硅化物垫806分别地形成在多个电容接触点403的多个头部403-2上;接着,多个电容栓塞411分别地形成载多个硅化物垫806上。在一些实施例中,头部403-2包含掺杂多晶硅,而硅化物垫806通过头部403-2的顶部的硅化反应(silicidation)所形成。
请参考图23,在一些实施例中,在图23至图28其中之一所示,多个开口411-1通过传统的光刻及蚀刻而形成在第四隔离膜807中,并暴露硅化物垫806的一部分。多个开口411-1界定出将被导电栓塞411所占用的区域。
请参考图24,在一些实施例中,用于纳米线生长的多个触媒点(catalyst dots)411-2形成在暴露的硅化物着陆垫810上,而触媒点411-2例如金(Au)、镓(Ga)、铝(Al)、钛(Ti)或镍(Ni)。多个触媒点411-2可通过将一触媒膜(catalyst film)图案化进入多个点(dots)中,或是分配含有触媒的胶粒(colloid)所形成。应当理解,多个触媒点411-2的尺寸,例如宽度,界定出纳米线直径。因此,对于获得纳米线的直径的一紧密分布,点尺寸的精确控制是非常重要的。用于引入触媒的其他方法也是有可能的。举例来说,若是在高温(例如350℃以上)退火的话,一薄触媒膜将集聚进入分离的触媒滴(droplets)。然而,如典型地由触媒悬浮方法(catalyst suspension method),触媒集聚方法(catalystagglomeration method)并不会产生点尺寸的窄分布。再者,多个触媒点可利用一自组装工艺(self-assembly process)所形成。用在本文中的用语“自组装”,代表一材料的自发组织(spontaneous organization)进入一规律图案中。
请参考图25,在一些实施例中,多个纳米线411-3垂直于在开口411-1中的硅化物着陆垫810的暴露表面生长。多个纳米线411-3的生长由多个触媒点411-2所促进,且典型地由化学气相沉积(CVD或等离子体加强化学气相沉积(PECVD)所实现。生长温度取决于所使用的前驱物(precursor)。举例来说,对于硅烷(silane,SiH4)而言,生长温度为从约370℃到约500℃。对于四氯化硅(silicon tetrachloride,SiCl4)而言,生长温度为从约800℃到约950℃。通过将氯(chlorine)添加到硅烷,生长温度可提升到600℃以上。多个纳米线411-3的生长率取决于在生长腔室中的生长温度以及气压。举例来说,对于在1torr压力下以H2稀释的SiH4且在450℃的一生长温度下,一典型CVD生长率约7.6μm/hour。多个纳米线411-3的各向异性生长(anisotropic growth)以气体-液体-固体(Vapor-liquid-solid,VLS)机制描述。多个纳米线411-3可由与半导体基底相同或不同的材料所组成。在一实施例中,多个纳米线411-3由与半导体基底不同的一材料所组成。在另一实施例中,多个纳米线411-3为单晶硅纳米线,具有大致相同的结晶方向。本文中形成在(111)方向硅基底上的硅纳米线的一特定例子中,当从具有(111)方向的基底播种时,硅纳米线方向为(111)。多个纳米线411-3生长到一长度,该长度典型地超过第五隔离膜814的厚度。
请参考图26,在一些实施例中,一保形的硅化物层411-4毯覆式(blanket)沉积在基底上。硅化物层的一些例子包括硅化钴,但并不以此为限。硅化钴层411-4的沉积可由例如CVD或原子层沉积(atomic layer deposition,ALD)的技术实现。
请参考图27,在一些实施例中,一保形的导体411-5沉积在硅化物层411-4上。导体411-5充填在多个纳米线411-3之间的空间。导体411-5可掺杂多晶硅或一导电金属,例如钨、铝或钛。如同多个导电材料的硅化物或氮化物,多个金属的合金一在本文中受到考虑的。
请参考图28,在一些实施例中,在图28的结构之后以CMP平坦化。第四隔离膜807被用来当作一CMP终止层。CMP步骤将多个纳米线411-3整理成相同长度。在一些实施例中,每一纳米线411-3的尖端使用硅化反应工艺而被硅化。接下来,一导体411-7形成在多个纳米线411-3、硅化物层411-4以及导体411-5上。
请参考图1及图29至图32,在步骤S21,多个第一间隙子分别地形成在多个电容栓塞的多个突出部上。图29为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。请参考图1及图23,执行一回蚀工艺以移除第四隔离膜807的一顶部,以暴露电容栓塞411的一突出部411A。在一些实施例中,在回蚀工艺之后,电容栓塞411的顶表面高于第四隔离膜807的顶表面,且暴露电容栓塞411(突出部411A)的侧壁。
图30为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。在一些实施例中,执行一沉积工艺以形成一衬垫层808,衬垫层808覆盖第四隔离膜807的顶表面、突出部411A的顶表面以及突出部411A的侧壁。
图31为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。在一些实施例中,执行一各向异性干蚀刻以移除衬垫层808的一部分,以便分别在突出部411A上形成多个第一间隙子808A。在一些实施例中,第一间隙子808A包含硅化金属,并设置在突出部411A的一侧壁上。在一些实施例中,第一间隙子411A的宽度W4大于电容栓塞411的宽度W3。
图32为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。在一些实施例中,执行一硅化反应(silicidation)工艺,以在多个第一间隙子808A上分别形成多个第二间隙子808B。在一些实施例中,第一间隙子808A包含多晶硅,并设置在突出部411A的一侧壁上,而第二间隙子808B从第一间隙子808A的多晶硅包含硅化金属。在一些实施例中,突出部411A、第一间隙子808A以及第二间隙子808B形成位于电容接触点403上的一硅化物着陆垫810。
图33为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。在一些实施例中,形成一绝缘层812之后,再形成具有一栓塞816的一第五隔离膜814于硅化物着陆垫810上。第五隔离膜814可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用于图案化第五隔离膜814,以界定出多个栓塞816的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以形成穿经第五隔离膜814的多个栓塞开口。在蚀刻工艺之后,以一金属化工艺将一导电材料沉积在多个栓塞开口中,以在硅化物着陆垫810上形成多个栓塞816,举例来说,导电材料为铝、铜、钨、钴或其他适合金属或金属合金,而金属化工艺可为如化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余的沉积材料,并提供一大致平坦表面给接下来的处理步骤。在一些实施例中,栓塞816包括一掺杂多晶硅层816A、一硅化钴层816B以及一钨接触点816C,硅化钴层816B设置在掺杂多晶硅层816A上,钨接触点816C设置在硅化钴层816B上。
请参考图1及图34至图36,在步骤S23,多个电容结构分别地形成在经过多个导电栓塞816的多个着陆垫的多个第一间隙子上。图34至图35为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。图36为依据本公开半导体元件的俯视示意图。图37为沿着图36中I-I的剖面示意图。
在一些实施例中,多个电容结构501可具有一底电极505、一电容隔离层507以及一顶电极509。请参考图34,一第五隔离膜809可形成在第四隔离膜807上。第五隔离膜809可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用于图案化第五隔离膜809,以界定出多个电容沟槽503的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以形成多个电容沟槽503,而多个电容沟槽503穿经第五隔离膜809。多个栓塞816可经由多个电容沟槽503而暴露。
请参考图35,多个底电极505可对应地分别形成在多个电极沟槽503中;换言之,多个底电极505可朝内地形成在第五隔离膜809中。举例来说,多个底电极505可由掺杂多晶硅、硅化金属、铝、铜或钨所制。多个底电极505可分别地对应连接到多个栓塞816。
请参考图35,可形成电容隔离层507以连接到多个底电极505的侧壁与底部以及第五隔离膜809的顶表面。电容隔离层507可为一单一层或多层。在实施例中,电容隔离层507可为一单一层或多层。特别地是,电容隔离层507可为由一高介电常数材料所制的一单一层,例如锶钛酸钡(barium strontium titanate)、锆钛酸铅(lead zirconium titanate)、氧化钛(titanium oxide)、氧化铝(aluminum oxide)、氧化铪(hafnium oxide)、氧化钇(yttrium oxide)、氧化锆(zirconium oxide)或其类似物。或者是,在另一实施例中,电容隔离层507可由多层所形成,其由氧化硅、氮化硅以及氧化硅所组成。
请参考图36与图37,可形成顶电极509以充填多个电容沟槽503,并覆盖电容隔离层507。举例来说,顶电极509可由掺杂多晶硅、铜或铝所制。
图38至图41为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。在一些实施例中,一底穿孔413与一第一导电层415可形成在基底101上。请参考图38,一第六隔离膜811可形成在第五隔离膜809上。第六隔离膜811可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用来图案化第六隔离膜811,以界定出底穿孔413的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以形成一底穿孔开口,该底穿孔开口穿经第六隔离膜811。在蚀刻工艺之后,以一金属化工艺将一导电材料沉积在底穿孔开口中,以在第六隔离膜811中形成底穿孔413,而举例来说,导电材料为铝、铜、钨、钴,或其他适合的金属或金属合金,金属化工艺为化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余的沉积材料,并提供一大致平坦表面给接下来的处理步骤。
请参考图38,在的实施例中,形成含有钨的底穿孔413。当底穿孔403的顶表面暴露在氧或空气时,含有钨的底穿孔413的一顶表面容易形成缺陷。多个缺陷可能影响半导体元件的良率。
请参考图39,一第七隔离膜813可形成在第六隔离膜811上。第七隔离膜813可由与第一隔离膜801相同的材料所制,但并不以此为限。一光刻工艺可用来图案化第七隔离膜813,以界定出第一导电层415的位置。在光刻工艺之后,可执行如各向异性干蚀刻工艺的一蚀刻工艺,以在第七隔离膜813中形成一第一导电层沟槽。底穿孔413的顶表面可通过第一导电层沟槽而暴露。可选择地执行使用还原剂的一清洗工艺,以移除含有钨的底穿孔413的顶表面上的多个缺陷(defects)。还原剂可为四氯化钛(titanium tetrachloride)、四氯化钽(tantalum tetrachloride),或其组合。
请参考图39与图40,在清洗工艺之后,可形成含有氮化钨的一第二包覆层417,以覆盖第一导电层沟槽的一底部与各侧壁。第二包覆层417可避免含有钨的底穿孔413的顶表面暴露在氧或空气;因此第二包覆层417可减少在含有钨的底穿孔413的顶表面上的缺陷的形成。可通过一金属化工艺将一导电材料沉积在第一导电层沟槽中,以形成第一导电层415,举例来说,导电材料为铝、铜、钨、钴或其他适合进数或金属合金,金属化工艺为化学气相沉积、物理气相沉积、涂布或其类似工艺。在金属化工艺之后,可执行如化学机械研磨的一平坦化工艺,以移除多余沉积材料,并提供一大致平坦表面给接下来的处理步骤。
图41为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
请参考图41,一半导体元件可包括一基底101、多个绝缘结构103、多个字元线201、多个掺杂区、多个隔离膜、多个接触点、多个位元线接触点405、一第一包覆层407、多个位元线409、多个栓塞411、多个硅化物着陆垫810、多个栓塞816、一底穿孔413、一第一导电层415、一第二包覆层417以及多个电容结构501。
请参考图41,多个绝缘结构103可设置在基底101中,且相互分隔开设置。多个绝缘结构103可界定出多个有源区105。多个字元线201可设置在基底101中,并相互分隔开设置。每一字元线201包括一底层203、一中间层205以及一顶层207。多个底层203可分别地朝内设置在基底101中。多个中间层205可分别地对应设置在多个底层203上。多个中间层205的顶表面可低于基底101的一顶表面。多个顶层207可分别地对应设置在多个中间层205上。多个顶层207的顶表面与基底101的顶表面位于相同的垂直水平面。
请参考图41,多个掺杂区可设置在基底101的多个有源区105中。每一掺杂区具有一第一掺杂区301以及多个第二掺杂区303。针对每一掺杂区,第一掺杂区301设置在两个相邻字元线201之间。多个第二掺杂区303分别地设置在多个绝缘结构103与多个字元线201之间。
请参考图41,多个隔离膜可设置在基底101上。多个隔离膜可包括一第一隔离膜801、一第二隔离膜803、一第三隔离膜805、一第四隔离膜807、一第五隔离膜809、一第六隔离膜811以及一第七隔离膜813。第一隔离膜801可设置在基底101上。多个接触点可设置在第一隔离膜801中。多个接触点可包括一接触点401以及多个第二接触点403。接触点401设置在第一掺杂区301上,并电性连接到第一掺杂区301。多个电容接触点403分别地设置在多个第二掺杂区303上,并分别地电性连接到多个第二掺杂区303。在本实施例中,形成含有钨的接触点401。
请参考图41,第二隔离膜803可设置在第一隔离膜801上。多个位元线接触点405可设置在第二隔离膜803中。(在图41中仅显示一位元线接触点。)第一包覆层407可设置在第二隔离膜803中,并位于接触点401的一顶表面上;换言之,第一包覆层407可设置在多个位元线接触点405与接触点401之间。此外,第一包覆层407可设置在多个位元线接触点405的侧壁上,并接合到多个位元线接触点405的侧壁。第一包覆层407可含有氮化钨。
请参考图41,第三隔离膜805可设置在第二隔离膜803上。多个位元线409可设置在第三隔离膜805中,并位于多个位元线接触点405与第一包覆层407上。(图41仅显示一位元线409。)第四隔离膜807可设置在第三隔离膜805上。可设置多个栓塞411以穿经第四隔离膜807、第三隔离膜805以及第二隔离膜803。多个栓塞411可分别地对应电性连接到多个第二接触点403。
请参考图41,电容接触点403具有一颈部403-1以及一头部403-2,头部403-2位于颈部403-1上,其中头部403-2的一上宽度W1大于颈部403-1的一上宽度W2。在一些实施例中,颈部403-1的上宽度W2大致地与头部403-2的一下宽度相同。在一些实施例中,头部403-2具有一弧形侧壁403-3。在一些实施例中,头部具有锥形轮廓。
请参考图41,在一些实施例中,多个第一间隙子808A分别地设置在多个栓塞411的突出部411A上。在一些实施例中,第一间隙子818A包含硅化金属,并设置在突出部411A的一侧壁上。在一些实施例中,第一间隙子818A的宽度W4大于电容栓塞411的宽度W3。在一些实施例中,多个第二间隙子818B分别地设置在多个第一间隙子818A上。在一些实施例中,第一间隙子818A包含多晶硅,并设置在突出部411A的一侧壁上,而第二间隙子818B从第一间隙子818A的多晶硅而包含硅化金属。在一些实施例中,突出部411A、第一间隙子808A以及第二间隙子808B形成位于电容接触点403上的一硅化物着陆垫810。
请参考图41,第五隔离膜809可设置在第四隔离膜807上。多个电容结构501可设置在第五隔离膜809中。多个电容结构501可包括多个底电极505、一电容隔离层507以及一顶电极509。多个底电极505可朝内地设置在第五隔离膜809中,并分别地对应电性连接到多个栓塞816。电容隔离层507可设置在多个底电极505上。顶电极509可设置在电容隔离层507上。
请参考图41,第六隔离膜811可设置在第五隔离膜809上。底穿孔413可设置在第六隔离膜811中,并电性连接到顶电极509。底穿孔413可含有钨。一第七隔离膜813可设置在第六隔离膜811上。第一导电层415可设置在第七隔离膜813中,并位于底穿孔413上。第二包覆层417可设置在底穿孔413的一顶表面上,而第二包覆层417可设置在底穿孔413与第一导电层415之间。此外,第二包覆层417可设置在第一导电层415的侧壁上,并接合到第一导电层415的侧壁。第二包覆层417可含有氮化钨。
图42至图43为依据本公开一实施例中制备半导体元件流程的某部分的剖视示意图。
请参考图42,半导体元件可包括多个第三包覆层419。多个第三包覆层419可分别地对应设置在多个第二接触点403与多个栓塞411之间。换言之,多个第三包覆层419可分别地对应设置在含有钨的多个第二接触点403的顶表面上。多个第三包覆层419可分别地对应设置在多个栓塞411的侧壁上,并接合到多个栓塞411的侧壁。多个第三包覆层419可含有氮化钨。在本实施例中,仅第一包覆层407、第二包覆层417以及多个第三包覆层419分别地设置在接触点401、底穿孔413以及多个第二接触点403上;然而,其他导电层或穿孔亦可适用。
应当理解,在本实施例中,一包覆层可当作是第一包覆层407、第二包覆层417或第三包覆层419,但并不以此为限。一导电部件(conductive feature)可当作是接触点401、第二接触点403,或底穿孔413,但并不以此为限。
请参考图43,半导体元件可包括一第一阻挡层(first barrier layer)421。第一阻挡层421可设置在第一包覆层407与多个位元线接触点405之间。举例来说,第一阻挡层421可由钛、氮化钛、钛钨合金、钽、氮化钽或其组合所制。第一阻挡层421可改善第一包覆层407与多个位元线接触点405之间的粘性(adhesion)。
本公开的一实施例提供一种半导体元件,包括:一基底,具有多个第一区与多个第二区;多个电容接触点,分别地设置在该多个第二区上,至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;多个位元线接触点以及多个位元线,该多个位元线接触点分别地设置在该多个第一区上,该多个位元线分别地设置在该多个位元线接触点上,其中至少一位元线为波形线,且在二相邻电容接触点之间延伸;多个电容栓塞,分别地设置在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及多个电容结构,分别地设置在该多个电容栓塞上。
本公开的另一实施例提供一种半导体元件的制备方法。该制备方法包括:提供一基底,该基底具有多个第一区与多个第二区;形成多个位元线接触点分别在该多个第一区上;形成多个电容接触点分别在该基底的多个第二区上,其中至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;形成多个位元线分别在该多个位元线接触点上,其中至少一位元线为一波形线,并在二相邻电容接触之间延伸;形成多个电容栓塞分别在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及形成多个电容结构在该多个电容栓塞上。
通过多个纳米线电性连接在该基底中的多个源极/漏极区以及在多个源极/漏极区上的多个电容结构,以实现高深宽比的导电栓塞。
再者,该着陆垫具有该第一间隙子,其中第一间隙子的一宽度大于电容栓塞的一宽度,可戏剧化地解决在接下来所形成的电容结构与着陆垫之间的未对准(misalignment)。
此外,由于电容接触点具有该颈部以及该头部,并形成一锥形轮廓,可戏剧化地解决在接下来所形成的电容结构与电容接触点之间的未对准(misalignment)。此外,包覆层可减少在半导体元件中缺陷(defects)的形成;因此,对应地提升半导体元件的良率。
虽然已详述本公开及其优点,然而应理解可进行各种变化、取代与替代而不脱离权利要求所定义的本公开的精神与范围。例如,可用不同的方法实施上述的许多工艺,并且以其他工艺或其组合替代上述的许多工艺。
再者,本公开的范围并不受限于说明书中的工艺、机械、制造、物质组成物、手段、方法与步骤的特定实施例。该本领域技术人员可自本公开的公开内容理解可根据本公开而使用与本文的对应实施例具有相同功能或是达到实质上相同结果的现存或是未来发展的工艺、机械、制造、物质组成物、手段、方法、或步骤。据此,此等工艺、机械、制造、物质组成物、手段、方法、或步骤包含于本公开的权利要求内。

Claims (20)

1.一种半导体元件,包括:
一基底,具有多个第一区与多个第二区;
多个电容接触点,分别地设置在该多个第二区上,至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;
多个位元线接触点以及多个位元线,该多个位元线接触点分别地设置在该多个第一区上,该多个位元线分别地设置在该多个位元线接触点上,其中至少一位元线为波形线,且在两个相邻电容接触点之间延伸;
多个电容栓塞,分别地设置在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及
多个电容结构,分别地设置在该多个电容栓塞上。
2.如权利要求1的半导体元件,还包括多个着陆垫,分别地设置在该多个头部上,至少一着陆垫包括该电容栓塞的一突出部以及一第一间隙子,该第一间隙子位于该突出部上,其中该第一间隙子的一宽度大于该电容栓塞的一宽度。
3.如权利要求2的半导体元件,其中该第一间隙子包含硅化金属,并设置在该突出部的一侧壁上。
4.如权利要求2的半导体元件,其中该第一间隙子包含多晶硅,并设置在该突出部的一侧壁上。
5.如权利要求4的半导体元件,还包括一第二间隙子,设置在该第一间隙子上。
6.如权利要求5的半导体元件,其中该第二间隙子包含硅化金属。
7.如权利要求1的半导体元件,其中该头部的该上宽度大于该头部的一下宽度。
8.如权利要求1的半导体元件,其中该颈部的该上宽度与该头部的一下宽度相同。
9.如权利要求1的半导体元件,其中该头部具有一弧形侧壁。
10.如权利要求1的半导体元件,其中该头部具有锥形轮廓。
11.一种半导体元件的制备方法,包括:
提供一基底,该基底具有多个第一区与多个第二区;
形成多个位元线接触点分别在该多个第一区上;
形成多个电容接触点分别在该基底的多个第二区上,其中至少一电容接触点具有一颈部以及一头部,该头部位于该颈部上,其中该头部的一上宽度大于该颈部的一上宽度;
形成多个位元线分别在该多个位元线接触点上,其中至少一位元线为一波形线,并在两个相邻电容接触之间延伸;
形成多个电容栓塞分别在该多个电容接触点上,其中该多个电容栓塞包括多个纳米线、一导电衬垫以及一导体,该导电衬垫设置在该多个纳米线上,该导体设置在该导电衬垫上;以及
形成多个电容结构在该多个电容栓塞上。
12.如权利要求11的半导体元件的制备方法,还包括:形成多个着陆垫分别在该多个头部上,至少一着陆垫包括该电容栓塞的一突出部以及一第一间隙子,该第一间隙子位于该突出部上,其中该第一间隙子的一宽度大于该电容栓塞的一宽度。
13.如权利要求12的半导体元件的制备方法,其中该第一间隙子包含硅化金属,并位于该突出部的一侧壁上。
14.如权利要求12的半导体元件的制备方法,其中该第一间隙子包含多晶硅,并位于该突出部的一侧壁上。
15.如权利要求14的半导体元件的制备方法,还包括:形成多个第二间隙子分别在该多个第一间隙子上。
16.如权利要求15的半导体元件的制备方法,其中该第二间隙子包含硅化金属。
17.如权利要求11的半导体元件的制备方法,其中形成该多个电容接触点包括:
形成一接触孔在一介电堆叠中,该介电堆叠具有一第一层以及一第二层,该第二层位于该第一层上;
移除该第二层围绕该接触孔的一部分,以形成一转换孔,该转换孔具有一窄部以及一宽部,该窄部位于该第一层中,该宽部位于该第二层中;以及
充填一导电材料进入该转换孔。
18.如权利要求17的半导体元件的制备方法,其中该接触孔与位于该第二层中的一位元线沟槽为一体成型。
19.如权利要求18的半导体元件的制备方法,还包括:
充填一填充材料在该位元线沟槽以及该接触孔的一下部。
20.如权利要求19的半导体元件的制备方法,其中在充填一牺牲材料在该接触孔的该下部之后,才执行移除该第二层围绕该接触孔的该部分。
CN202010669335.8A 2019-09-25 2020-07-13 半导体元件及其制备方法 Active CN112563274B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/582,337 2019-09-25
US16/582,337 US11011522B2 (en) 2019-09-25 2019-09-25 Semiconductor device with nanowire capacitor plugs and method for fabricating the same

Publications (2)

Publication Number Publication Date
CN112563274A true CN112563274A (zh) 2021-03-26
CN112563274B CN112563274B (zh) 2024-04-19

Family

ID=74879976

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010669335.8A Active CN112563274B (zh) 2019-09-25 2020-07-13 半导体元件及其制备方法

Country Status (3)

Country Link
US (1) US11011522B2 (zh)
CN (1) CN112563274B (zh)
TW (1) TWI743825B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11342332B2 (en) * 2020-06-23 2022-05-24 Winbond Electronics Corp. Memory structure and manufacturing method therefor
CN113078115B (zh) * 2021-03-26 2022-06-24 长鑫存储技术有限公司 半导体结构及其形成方法
US11832439B2 (en) * 2021-09-24 2023-11-28 Nanya Technology Corporation Semiconductor device with pad structure and method for fabricating the same
US11830812B2 (en) * 2022-04-08 2023-11-28 Nanya Technology Corporation Semiconductor device with T-shaped landing pad structure

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5920783A (en) * 1998-02-07 1999-07-06 United Microelectronics Corp. Method of fabricating a self-aligned silicide MOSFET
US6329241B1 (en) * 2000-01-18 2001-12-11 Nanya Technology Corporation Methods for producing capacitor-node contact plugs of dynamic random-access memory
US20040173836A1 (en) * 2003-03-07 2004-09-09 Oh Jae-Hee Semiconductor device and method of manufacturing the same
US20070249133A1 (en) * 2006-04-11 2007-10-25 International Business Machines Corporation Conductive spacers for semiconductor devices and methods of forming
US20080121960A1 (en) * 2006-11-24 2008-05-29 Elpida Memory, Inc. Semiconductor device and method of forming the same
CN108511440A (zh) * 2017-02-24 2018-09-07 联华电子股份有限公司 具有电容连接垫的半导体结构与电容连接垫的制作方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100532427B1 (ko) * 2003-03-27 2005-11-30 삼성전자주식회사 강유전체 메모리 소자의 제조 방법
JP5596260B2 (ja) * 2007-07-27 2014-09-24 ピーエスフォー ルクスコ エスエイアールエル 半導体装置およびその製造方法
KR102057855B1 (ko) * 2013-11-13 2019-12-20 삼성전자 주식회사 반도체 소자 및 그 제조 방법
KR102161800B1 (ko) * 2013-12-06 2020-10-06 삼성전자주식회사 반도체 소자 및 이의의 제조 방법
KR102368099B1 (ko) * 2015-06-25 2022-02-25 삼성전자주식회사 커패시터 및 이를 포함하는 반도체 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5920783A (en) * 1998-02-07 1999-07-06 United Microelectronics Corp. Method of fabricating a self-aligned silicide MOSFET
US6329241B1 (en) * 2000-01-18 2001-12-11 Nanya Technology Corporation Methods for producing capacitor-node contact plugs of dynamic random-access memory
US20040173836A1 (en) * 2003-03-07 2004-09-09 Oh Jae-Hee Semiconductor device and method of manufacturing the same
US20070249133A1 (en) * 2006-04-11 2007-10-25 International Business Machines Corporation Conductive spacers for semiconductor devices and methods of forming
US20080121960A1 (en) * 2006-11-24 2008-05-29 Elpida Memory, Inc. Semiconductor device and method of forming the same
CN108511440A (zh) * 2017-02-24 2018-09-07 联华电子股份有限公司 具有电容连接垫的半导体结构与电容连接垫的制作方法

Also Published As

Publication number Publication date
TW202114157A (zh) 2021-04-01
CN112563274B (zh) 2024-04-19
US11011522B2 (en) 2021-05-18
US20210091088A1 (en) 2021-03-25
TWI743825B (zh) 2021-10-21

Similar Documents

Publication Publication Date Title
US10741572B2 (en) Three-dimensional memory device having multilayer word lines containing selectively grown cobalt or ruthenium and method of making the same
CN112563274B (zh) 半导体元件及其制备方法
US10672780B1 (en) Three-dimensional memory device having dual configuration support pillar structures and methods for making the same
US9984963B2 (en) Cobalt-containing conductive layers for control gate electrodes in a memory structure
CN109791932B (zh) 具有漏极选择级隔离结构的三维存储器器件及其制造方法
CN107996001B (zh) 用于存储器结构中的控制栅电极的含钴导电层
CN112563273B (zh) 半导体元件及其制备方法
US10128261B2 (en) Cobalt-containing conductive layers for control gate electrodes in a memory structure
WO2019160593A1 (en) Three-dimensional memory device containing through-memory-level contact via structures and method of making the same
US10868025B2 (en) Three-dimensional memory device including replacement crystalline channels and methods of making the same
US20210265385A1 (en) Three-dimensional memory device including discrete memory elements and method of making the same
US20200051921A1 (en) Integrated circuit devices including a boron-containing insulating pattern
US11562958B2 (en) Method for fabricating semiconductor device
TW202201700A (zh) 半導體結構
CN112542458A (zh) 半导体元件及其制造方法
CN112447720A (zh) 半导体元件及其制备方法
TWI749543B (zh) 半導體元件及其製備方法
WO2022031354A1 (en) Three-dimensional memory device with high mobility channels and nickel aluminum silicide or germanide drain contacts and method of making the same
TWI732578B (zh) 具有奈米線接觸點的半導體元件及其製備方法
CN112447722A (zh) 半导体元件及其制备方法
US20220052073A1 (en) Three-dimensional memory device including discrete memory elements and method of making the same
CN115312521A (zh) 半导体器件以及用于制造其的方法
US20220406888A1 (en) Semiconductor devices
US20240074171A1 (en) Bonded assembly containing conductive via structures extending through word lines in a staircase region and methods for making the same
TW202305893A (zh) 製造半導體裝置的方法和半導體裝置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant