CN112416107B - 可降低发热量的接口桥接电路 - Google Patents

可降低发热量的接口桥接电路 Download PDF

Info

Publication number
CN112416107B
CN112416107B CN201910768356.2A CN201910768356A CN112416107B CN 112416107 B CN112416107 B CN 112416107B CN 201910768356 A CN201910768356 A CN 201910768356A CN 112416107 B CN112416107 B CN 112416107B
Authority
CN
China
Prior art keywords
interface
circuit
mode
operation mode
data rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910768356.2A
Other languages
English (en)
Other versions
CN112416107A (zh
Inventor
庄威宏
刘松高
简怡婷
萧丞渊
许志宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN201910768356.2A priority Critical patent/CN112416107B/zh
Publication of CN112416107A publication Critical patent/CN112416107A/zh
Application granted granted Critical
Publication of CN112416107B publication Critical patent/CN112416107B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3278Power saving in modem or I/O interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/017509Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明提出一种接口桥接电路,包含:一第一接口电路,支持与第一数据传输协定的不同版本对应的多种第一接口操作模式;一第二接口电路,支持与第二数据传输协定的不同版本对应的多种第二接口操作模式;以及一控制电路,设置成在符合一预定条件的情况下,指示该第一接口电路以该多种第一接口操作模式中的一第一目标操作模式进行操作,并指示该第二接口电路以该多种第二接口操作模式中的一第二目标操作模式进行操作;其中,该第一目标操作模式的一标称数据速率与该第二目标操作模式的一标称数据速率之间的差距小于一预定临界值。

Description

可降低发热量的接口桥接电路
技术领域
本发明涉及接口桥接电路,特别涉及一种可降低发热量的接口桥接电路。
背景技术
当不同的电子装置之间没有相同或相容的数据传输接口时,便需要利用额外的接口桥接电路来作为电子装置之间的数据传输媒介。随着技术的发展,接口桥接电路上的接口电路能够支持的数据传输速率越来越高,因此导致接口桥接电路在运行时所产生的废热不断增加。
另一方面,为了便于使用者携带,许多接口桥接电路都朝向越来越小型化的方向设计,使得接口桥接电路的尺寸与体积都不断缩小,所以很难在接口桥接电路上加装散热装置。倘若不能有效降低接口桥接电路的发热量,接口桥接电路内部的元件将会受到较多的热应力(thermal stress)而增加故障的机会、进而缩短接口桥接电路的耐用期限。
发明内容
有鉴于此,如何降低接口桥接电路的发热量,实为有待解决的问题。
本说明书提供一种接口桥接电路的实施例,其包含:一第一接口电路,设置成采用一第一数据传输协定与一第一装置进行数据传输,并支持分别与该第一数据传输协定的不同版本对应的多种第一接口操作模式;一第二接口电路,设置成采用相异于该第一数据传输协定的一第二数据传输协定与一第二装置进行数据传输,并支持分别与该第二数据传输协定的不同版本对应的多种第二接口操作模式;以及一控制电路,耦接于该第一接口电路与该第二接口电路,设置成在符合一预定条件的情况下,指示该第一接口电路以该多种第一接口操作模式中的一第一目标操作模式进行操作,并指示该第二接口电路以该多种第二接口操作模式中的一第二目标操作模式进行操作;其中,该第一目标操作模式的一标称数据速率与该第二目标操作模式的一标称数据速率之间的差距小于一预定临界值。
上述实施例的优点之一,是控制电路通过刻意指示第一接口电路与第二接口电路分别操作在标称数据速率相近的操作模式,可避免第一接口电路或第二接口电路浪费无谓的资源在进行最高数据速率的操作模式上。
上述实施例的另一优点,是控制电路前述控制第一接口电路与第二接口电路的方式,可有效降低第一接口电路或第二接口电路的发热量,并减轻第一接口电路或第二接口电路的内部元件受到热应力损害的可能性,进而可降低第一接口电路或第二接口电路故障的机会,或是延长第一接口电路或第二接口电路的耐用期限。
本发明的其他优点将搭配以下的说明和附图进行更详细的解说。
附图说明
图1为本发明一第一实施例的接口桥接电路简化后的功能方框图。
图2为本发明一实施例的操作模式表简化后的示意图。
图3为本发明一第二实施例的接口桥接电路简化后的功能方框图。
符号说明
100 接口桥接电路(interface bridge circuit)
102 第一装置(first device)
104 第二装置(second device)
110 第一接口电路(first interface circuit)
120 第二接口电路(second interface circuit)
130 数据缓冲电路(data buffer circuit)
140 控制电路(control circuit)
150 存储电路(storage circuit)
152 操作模式表(operation-mode table)
210 第一数据区段(first data section)
220 第二数据区段(second data section)
212、214、216、222、224、226 操作模式(operation mode)
302 使用者接口装置(user interface device)
310 指令接口(command interface)
具体实施方式
以下将配合相关附图来说明本发明的实施例。在附图中,相同的标号表示相同或类似的元件或方法流程。
图1为本发明一第一实施例的接口桥接电路100简化后的功能方框图。接口桥接电路100用于耦接在一第一装置102与一第二装置104之间,以作为第一装置102与第二装置104之间的数据传输媒介。
在图1的实施例中,接口桥接电路100包含有一第一接口电路110、一第二接口电路120、一数据缓冲电路130、一控制电路140、以及一存储电路150。
第一接口电路110设置成采用一第一数据传输协定与一第一装置102进行数据传输,并支持分别与第一数据传输协定的不同版本对应的多种第一接口操作模式。
第二接口电路120设置成采用一第二数据传输协定与一第二装置104进行数据传输,并支持分别与第二数据传输协定的不同版本对应的多种第二接口操作模式,其中,第二数据传输协定是与前述第一数据传输协定相异的其他传输协定。
数据缓冲电路130耦接于第一接口电路110与第二接口电路120之间,设置成存储要在第一接口电路110与第二接口电路120之间进行格式转换的数据。
控制电路140耦接于第一接口电路110与第二接口电路120,设置成依据第一装置102、第二装置104、第一接口电路110、以及第二接口电路120在数据传输速度方面的相对关系,来控制第一接口电路110与第二接口电路120各自的操作模式。
存储电路150耦接于控制电路140,设置成存储一操作模式表152,且操作模式表152中记录有第一接口电路110所支持的多种第一接口操作模式、第二接口电路120所支持的多种第二接口操作模式、以及各自操作模式的标称数据速率(nominal data rate)。
实作上,前述的第一装置102与第二装置104皆可用具有运算能力、指令解译能力、且支持特定数据传输协定的各种电子装置来实现,例如,台式电脑、笔记本电脑、平板电脑、移动通信装置(例如,智能手机)、穿戴式装置、或是其他类似的装置。或者,也可将前述第一装置102与第二装置104的其中之一改用只支持特定数据传输协定、但不具有高阶运算能力与指令解译能力的电脑周边装置来实现,例如,各种磁盘外接盒、磁盘外接卡、或是其他类似的装置。
在某些实施例中,第一装置102与第二装置104可通过接口桥接电路100进行双向数据传输。在其他实施例中,第一装置102则可单纯通过接口桥接电路100单向传送数据给第二装置104。
在接口桥接电路100中,第一接口电路110与第二接口电路120皆可用符合各种序列式先进附加技术(serial advanced technology attachment,SATA)系列传输标准、快速周边组件互连(peripheral component interconnect express,PCIe)系列传输标准、通用串行的总线(universal serial bus,USB)系列传输标准、蓝牙(Bluetooth)或低耗电蓝牙(Bluetooth low energy,BLE)系列传输标准、和/或IEEE 802.11系列无线通信标准的传输电路来实现。然而,如前所述,第一接口电路110与第二接口电路120两者所支持的数据传输协定彼此不同。
例如,第一接口电路110可用支持SATA系列传输标准的传输电路来实现,而第二接口电路120则可用支持PCIe系列传输标准的传输电路来实现。又例如,第一接口电路110可用支持PCIe系列传输标准的传输电路来实现,而第二接口电路120则可用支持USB系列传输标准的传输电路来实现。又例如,第一接口电路110可用支持SATA系列传输标准的传输电路来实现,而第二接口电路120则可用支持USB系列传输标准的传输电路来实现。又例如,第一接口电路110可用支持USB系列传输标准的传输电路来实现,而第二接口电路120则可用支持IEEE 802.11系列无线通信标准的传输电路来实现。又例如,第一接口电路110可用支持蓝牙系列传输标准的传输电路来实现,而第二接口电路120则可用支持USB系列传输标准的传输电路来实现。又例如,第一接口电路110可用支持PCIe系列传输标准的传输电路来实现,而第二接口电路120则可用支持IEEE 802.11系列无线通信标准的传输电路来实现。
数据缓冲电路130可用各种能够暂存数据的易失性存储电路或是非易失性存储电路来实现,例如,各种动态随机存取存储器(dynamic random access memory,DRAM)、同步动态随机存取存储器(synchronous dynamic random-access memory,简称SDRAM)、或是快闪存储器(flash memory)等等。
控制电路140可用具有运算能力与指令解译能力的各种微处理器单元或微处理器模块来实现,也可以利用具有前述能力的特殊应用集成电路(application-specificintegrated circuit,ASIC)来实现。
存储电路150可用各种能够存储数据的非易失性存储电路来实现,例如,各种可擦除可编程只读存储器(erasable programmable read only memory,EPROM)、电子抹除式可编程只读存储器(electrically-erasable programmable read-only memory,EEPROM)、或是快闪存储器(flash memory)等等。
另外,前述接口桥接电路100中的不同功能方块可分别用不同的电路来实现,也可整合在一单一电路芯片中。例如,可将接口桥接电路100中的所有功能方块整合在一单一接口桥接芯片中。或者,也可以将接口桥接电路100整合到第一装置102与第二装置104的其中之一当中。
请参考图2,其所示出为本发明一实施例的操作模式表152简化后的示意图。如图2所示,操作模式表152包含一第一数据区段210与一第二数据区段220。第一数据区段210用于记录第一接口电路110可支持的多种第一接口操作模式,第二数据区段220用于记录第二接口电路120可支持的多种第二接口操作模式。
如前所述,第一数据区段210中所记录的多种第一接口操作模式,分别对应于第一接口电路110所支持的第一数据传输协定的不同版本,而第二数据区段220中所记录的多种第二接口操作模式,则分别对应于第二接口电路120所支持的第二数据传输协定的不同版本。
一般而言,同一种数据传输协定的不同版本会有不同的标称数据速率,亦即,理论上的最高数据传输速率。
例如,在图2的实施例中,第一数据区段210记录着第一接口电路110可支持分别对应于第一数据传输协定的三种版本的三种候选操作模式212、214、以及216,且前述三种候选操作模式212、214、及216的标称数据速率分别为2.5Gbps、5Gbps、以及8Gbps。第二数据区段220记录着第二接口电路120可支持分别对应于第二数据传输协定的三种版本的三种候选操作模式222、224、及226,且前述三种候选操作模式222、224、及226的标称数据速率分别为1.5Gbps、3Gbps、以及6Gbps。
换言之,在图2的实施例中,第一接口电路110可支持的最高数据速率(maximumdata rate)是8Gbps,高于第二接口电路120可支持的最高数据速率6Gbps。
在传统的接口桥接电路中,各个接口电路都会以具有最高标称数据速率(maximumnominal data rate)的操作模式进行操作,以尽量提升数据传输效能,但却也因此产生可观的发热量。如此一来,将会增加传统接口桥接电路的内部电子元件受到热应力损害的机会,进而损及内部电子元件的寿命。
然而,不同于传统的接口桥接电路,前述接口桥接电路100中的控制电路140会依据第一装置102、第二装置104、第一接口电路110、以及第二接口电路120在可支持的数据传输速度方面的相对关系,来弹性设置第一接口电路110与第二接口电路120的操作模式。
在开始运行时,控制电路140可先通过第一接口电路110与第一装置102进行初步沟通,取得第一装置102的相关数据传输参数,以判定第一装置102可支持的最高传输速度为何。同样地,控制电路140可通过第二接口电路120与第二装置104进行初步沟通,取得第二装置104的相关数据传输参数,以判定第二装置104可支持的最高传输速度为何。
在控制电路140确认了第一装置102与第二装置104各自的最高传输速度后,控制电路140可依据操作模式表152的内容,从多种第一接口操作模式中挑选出一第一目标操作模式来作为第一接口电路110的操作模式,从多种第二接口操作模式中挑选出一第二目标操作模式来作为第二接口电路120的操作模式,并刻意让第一目标操作模式与第二目标操作模式两者的标称数据速率差距小于一预定临界值。
倘若第一装置102与第二装置104两者的最高数据传输速度都高于第二接口电路120可支持的最高数据速率、且当时接口桥接电路100的运行策略是速度优先模式(speed-take-priority approach),则控制电路140可如同现有方式指示第一接口电路110与第二接口电路120分别以各自的最高速模式进行操作。例如,在本实例中,控制电路140可指示第一接口电路110以操作模式216进行操作,并指示第二接口电路120以操作模式226进行操作。在此情况下,第一接口电路110与第一装置102之间的最高数据传输速率可达8Gbps,而第二接口电路120与第二装置104之间的最高数据传输速率则可达6Gbps,所以能够让第一装置102与第二装置104之间的数据传输效率极大化。
倘若第一装置102与第二装置104两者的最高数据传输速度都高于第二接口电路120可支持的最高数据速率、且当时接口桥接电路1002的运行策略是平衡模式(balanceapproach),则控制电路140可先查询操作模式表152的内容,从第二数据区段220中找出标称数据速率最高的候选操作模式(在本例中为操作模式226),来作为供第二接口电路120使用的第二目标操作模式。接着,控制电路140可查询操作模式表152的内容,从第一数据区段210中找出与第二目标操作模式之间的标称数据速率差距小于前述预定临界值的候选操作模式,来作为供第一接口电路110使用的第一目标操作模式。例如,假设前述的预定临界值是2.2Gbps,则控制电路140可从第一数据区段210中挑选与候选操作模式226之间的标称数据速率差距小于2.2Gbps的候选操作模式214或216,来作为前述的第一目标操作模式。又例如,假设前述的预定临界值是1.5Gbps,则控制电路140可从第一数据区段210中挑选与候选操作模式226之间的标称数据速率差距小于1.5Gbps的候选操作模式214,来作为前述的第一目标操作模式。
倘若第一装置102的最高数据传输速度低于第二接口电路120可支持的最高数据速率、但第二装置104的最高数据传输速度高于第二接口电路120可支持的最高数据速率,则控制电路140可先查询操作模式表152的内容,从第一数据区段210中找出标称数据速率与第一装置102的最高数据传输速度最接近的候选操作模式,来作为供第一接口电路110使用的第一目标操作模式。假设控制电路140从第一数据区段210中所挑选的第一目标操作模式是候选操作模式214,则控制电路140接着可查询操作模式表152的内容,从第二数据区段220中找出与第一目标操作模式(在本例中为操作模式214)之间的标称数据速率差距小于前述预定临界值的候选操作模式,以作为供第二接口电路120使用的第二目标操作模式。例如,假设前述的预定临界值是2.5Gbps,则控制电路140可根据接口桥接电路100的运行策略而定,从第二数据区段220中挑选与候选操作模式214之间的标称数据速率差距小于2.5Gbps的候选操作模式224或226,来作为前述的第一目标操作模式。又例如,假设前述的预定临界值是1.5Gbps,则控制电路140可从第二数据区段220中挑选与候选操作模式214之间的标称数据速率差距小于1.5Gbps的候选操作模式226,来作为前述的第二目标操作模式。
倘若第一装置102的最高数据传输速度高于第二接口电路120可支持的最高数据速率、但第二装置104的最高数据传输速度低于第二接口电路120可支持的最高数据速率,则控制电路140可先查询操作模式表152的内容,从第二数据区段220中找出标称数据速率与第二装置104的最高数据传输速度最接近的候选操作模式,来作为供第二接口电路120使用的第二目标操作模式。假设控制电路140从第二数据区段220中所挑选的第二目标操作模式是候选操作模式224,则控制电路140接着可查询操作模式表152的内容,从第一数据区段210中找出与第二目标操作模式(在本例中为操作模式224)之间的标称数据速率差距小于前述预定临界值的候选操作模式,以作为供第一接口电路110使用的第一目标操作模式。例如,假设前述的预定临界值是2.4Gbps,则控制电路140可根据接口桥接电路100的运行策略而定,从第一数据区段210中挑选与候选操作模式224之间的标称数据速率差距小于2.4Gbps的候选操作模式212或214,来作为前述的第一目标操作模式。又例如,假设前述的预定临界值是1.2Gbps,则控制电路140可从第一数据区段210中挑选与候选操作模式224之间的标称数据速率差距小于1.2Gbps的候选操作模式212,来作为前述的第一目标操作模式。
倘若第一装置102与第二装置104两者的最高数据传输速度都低于第二接口电路120可支持的最高数据速率、且第一装置102的最高数据传输速度低于第二装置104的最高数据传输速度,则控制电路140可先查询操作模式表152的内容,从第一数据区段210中找出标称数据速率与第一装置102的最高数据传输速度最接近的候选操作模式,来作为供第一接口电路110使用的第一目标操作模式。假设控制电路140从第一数据区段210中所挑选的第一目标操作模式是候选操作模式212,则控制电路140接着可查询操作模式表152的内容,从第二数据区段220中找出与第一目标操作模式(在本例中为操作模式212)之间的标称数据速率差距小于前述预定临界值的候选操作模式,以作为供第二接口电路120使用的第二目标操作模式。例如,假设前述的预定临界值是2.2Gbps,则控制电路140可根据接口桥接电路100的运行策略而定,从第二数据区段220中挑选与候选操作模式212之间的标称数据速率差距小于2.2Gbps的候选操作模式222或224,来作为前述的第一目标操作模式。又例如,假设前述的预定临界值是0.8Gbps,则控制电路140可从第二数据区段220中挑选与候选操作模式212之间的标称数据速率差距小于0.8Gbps的候选操作模式224,来作为前述的第二目标操作模式。
倘若第一装置102与第二装置104两者的最高数据传输速度都低于第二接口电路120可支持的最高数据速率、且第一装置102的最高数据传输速度高于第二装置104的最高数据传输速度,则控制电路140可先查询操作模式表152的内容,从第二数据区段220中找出标称数据速率与第二装置104的最高数据传输速度最接近的候选操作模式,来作为供第二接口电路120使用的第二目标操作模式。假设控制电路140从第二数据区段220中所挑选的第二目标操作模式是候选操作模式222,则控制电路140接着可查询操作模式表152的内容,从第一数据区段210中找出与第二目标操作模式(在本例中为操作模式222)之间的标称数据速率差距小于前述预定临界值的候选操作模式,以作为供第一接口电路110使用的第一目标操作模式。例如,假设前述的预定临界值是3.7Gbps,则控制电路140可根据接口桥接电路100的运行策略而定,从第一数据区段210中挑选与候选操作模式222之间的标称数据速率差距小于3.7Gbps的候选操作模式212或214,来作为前述的第一目标操作模式。又例如,假设前述的预定临界值是1.5Gbps,则控制电路140可从第一数据区段210中挑选与候选操作模式222之间的标称数据速率差距小于1.5Gbps的候选操作模式212,来作为前述的第一目标操作模式。
在选定了前述的第一目标操作模式与第二目标操作模式后,控制电路140便会指示第一接口电路110以第一目标操作模式进行操作,以与第一装置102进行数据通信。另一方面,控制电路140也会指示第二接口电路120以第二目标操作模式进行操作,以与第二装置104进行数据通信。
由前述说明可知,当第一装置102与第二装置104中的至少一个的最高数据传输速度低于第二接口电路120时,控制电路140所选择的第一目标操作模式或第二目标操作模式,有可能不是相应接口电路所支持的最高速操作模式。在此情况下,有可能会导致第一装置102与第二装置104之间的数据传输效率无法达到极大化。
然而,前述控制电路140刻意指示第一接口电路110与第二接口电路120操作在标称数据速率相近的操作模式的方式,却能够有效降低第一接口电路110和/或第二接口电路120的发热量,减少第一接口电路110和/或第二接口电路120的内部元件受到热应力伤害的可能性,进而提升第一接口电路110和/或第二接口电路120的电路耐用性。
如此一来,不仅能够延长接口桥接电路100的使用寿命,还能降低接口桥接电路100运行时的耗电量。因此,倘若前述的第一装置102与第二装置104是以电池供电的装置来实现,则前述控制电路140对于第一接口电路110与第二接口电路120的控制方式,还具有能够延长第一装置102与第二装置104两者的工作时间或待机时间的优点。
图3为本发明一第二实施例的接口桥接电路100简化后的功能方框图。在图3的实施例中,接口桥接电路100还包含一指令接口310。指令接口310耦接于控制电路140,并用于耦接一使用者接口装置302。
实作上,使用者接口装置302可以用各种能够让使用者输入设定指令的装置来实现,例如,按钮、开关、键盘、触控面板、声控装置等等。指令接口310则可用能够从使用者接口装置302接收相关设定指令的各种输入输出接口电路(input and output interfacecircuit)来实现。
如前所述,在前述的某些情况下,控制电路140可根据接口桥接电路100的运行策略而定,从第一数据区段210中挑选出一合适的操作模式来作为前述的第一目标操作模式,或是从第二数据区段220中挑选出一合适的操作模式来作为前述的第二目标操作模式。图3实施例中的接口桥接电路100则进一步允许使用者弹性设定接口桥接电路100的运行模式。
具体而言,使用者可对使用者接口装置302进行操作以下达模式设定指令、或是以语音方式向使用者接口装置302发出指示,以使得使用者接口装置302产生一相应的模式设定指令。在此情况下,指令接口310会将使用者接口装置302产生的模式设定指令,传送给控制电路140,而控制电路140则可依据使用者下达的模式设定指令,调整从第一数据区段210或第二数据区段220中挑选候选操作模式的方式。
例如,假设控制电路140要从第一数据区段210所记录的多个候选操作模式中,挑选与第二目标操作模式之间的标称数据速率差距小于预定临界值的多个候选操作模式之一,来作为第一目标操作模式。在此情况下,倘若前述的模式设定指令要求接口桥接电路100采用速度优先模式作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选标称数据速度最高的候选操作模式,来作为第一目标操作模式。
倘若前述的模式设定指令要求接口桥接电路100采用平衡模式作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选与第二目标操作模式之间的标称数据速率差距最小的候选操作模式,来作为第一目标操作模式。
倘若前述的模式设定指令要求接口桥接电路100采用省电模式(power savingapproach)作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选标称数据速度最低的候选操作模式,来作为第一目标操作模式。
又例如,假设控制电路140要从第二数据区段220所记录的多个候选操作模式中,挑选与第一目标操作模式之间的标称数据速率差距小于预定临界值的多个候选操作模式之一,来作为第二目标操作模式。在此情况下,倘若前述的模式设定指令要求接口桥接电路100采用速度优先模式作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选标称数据速度最高的候选操作模式,来作为第二目标操作模式。
倘若前述的模式设定指令要求接口桥接电路100采用平衡模式作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选与第二目标操作模式之间的标称数据速率差距最小的候选操作模式,来作为第二目标操作模式。
倘若前述的模式设定指令要求接口桥接电路100采用省电模式作为运行策略,则控制电路140可从满足条件的多个候选操作模式中挑选标称数据速度最低的候选操作模式,来作为第二目标操作模式。
由前述说明可知,通过指令接口310的设置,接口桥接电路100便可允许使用者弹性设定控制电路140挑选前述第一目标作模式或第二目标操作模式的方式。这样的架构有助于提升接口桥接电路100的使用弹性,也可让使用者根据自己的需要改变接口桥接电路100的运行模式。
前述有关图1中的其他元件的连接关系、实施方式、运行方式、以及相关优点等说明,亦适用于图3的实施例。为简洁起见,在此不重复叙述。
由前述说明可知,控制电路140通过刻意指示第一接口电路110与第二接口电路120分别操作在标称数据速率相近的第一目标操作模式与第二目标操作模式,可避免第一接口电路110或第二接口电路120浪费无谓的资源在进行最高数据速率的操作模式上。
另外,前述控制电路140控制第一接口电路110与第二接口电路120的方式,可有效降低第一接口电路110或第二接口电路120的发热量,并减轻第一接口电路110或第二接口电路120的内部元件受到热应力损害的可能性,进而可降低第一接口电路110或第二接口电路120故障的机会,或是延长第一接口电路110或第二接口电路120的耐用期限。
如此一来,不仅能够延长接口桥接电路100的使用寿命,还能降低接口桥接电路100运行时的耗电量。因此,在第一装置102与第二装置104是以电池供电的情况下,前述控制电路140对于第一接口电路110与第二接口电路120的控制方式,还能够延长第一装置102与第二装置104两者的工作时间或待机时间。
在说明书及权利要求中使用了某些词汇来指称特定的元件,而本领域内的技术人员可能会用不同的名词来称呼同样的元件。本说明书及权利要求并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的基准。在说明书及权利要求中所提及的(包含)为开放式的用语,应解释成“包含但不限定于”。另外,“耦接”一词在此包含任何直接及间接的连接手段。因此,若文中描述第一元件耦接于第二元件,则代表第一元件可通过电性连接或无线传输、光学传输等信号连接方式而直接地连接于第二元件,或通过其它元件或连接手段间接地电性或信号连接至第二元件。
在说明书中所使用的“和/或”的描述方式,包含所列举的其中一个项目或多个项目的任意组合。另外,除非说明书中特别指明,否则任何单数格的用语都同时包含复数格的含义。
以上仅为本发明的优选实施例,凡依本发明权利要求所做的等效变化与修改,皆应属本发明的涵盖范围。

Claims (7)

1.一种接口桥接电路(100),包含:
一第一接口电路(110),设置成采用一第一数据传输协定与一第一装置(102)进行数据传输,并支持分别与该第一数据传输协定的不同版本对应的多种第一接口操作模式;
一第二接口电路(120),设置成采用相异于该第一数据传输协定的一第二数据传输协定与一第二装置(104)进行数据传输,并支持分别与该第二数据传输协定的不同版本对应的多种第二接口操作模式;以及
一控制电路(140),耦接于该第一接口电路(110)与该第二接口电路(120),设置成在符合一预定条件的情况下,指示该第一接口电路(110)以所述多种第一接口操作模式中的一第一目标操作模式进行操作,并指示该第二接口电路(120)以所述多种第二接口操作模式中的一第二目标操作模式进行操作;
其中,该第一目标操作模式的一标称数据速率与该第二目标操作模式的一标称数据速率之间的差距小于一预定临界值,其中,该预定条件包含:
该第一装置(102)所支持的一最高数据速率与该第二装置(104)所支持的一最高数据速率,两者之间的差距超过该预定临界值,
所述接口桥接电路(100)还包含:
一数据缓冲电路(130),耦接于该第一接口电路(110)与该第二接口电路(120)之间,设置成存储要在该第一接口电路(110)与该第二接口电路(120)之间进行格式转换的数据。
2.如权利要求1所述的接口桥接电路(100),其中,所述多种第一接口操作模式还包含一第一候选操作模式,且该第一目标操作模式的该标称数据速率低于该第一候选操作模式的一标称数据速率;
其中,该预定条件还包含:
该第一装置(102)所支持的该最高数据速率低于该第一目标操作模式的该标称数据速率。
3.如权利要求2所述的接口桥接电路(100),其中,该控制电路(140)被设置成从所述多种第一接口操作模式中刻意选择标称数据速率低于该第一候选操作模式的该第一目标操作模式,来作为该第一接口电路(110)的操作模式,以降低该第一接口电路(110)的发热量,进而增加该第一接口电路(110)的电路耐用性。
4.如权利要求2所述的接口桥接电路(100),其中,所述多种第二接口操作模式还包含一第二候选操作模式,且该第二目标操作模式的该标称数据速率低于该第二候选操作模式的一标称数据速率;
其中,该预定条件还包含:
该第二装置(104)所支持的该最高数据速率低于该第二目标操作模式的该标称数据速率。
5.如权利要求4所述的接口桥接电路(100),其中,该控制电路(140)被设置成从所述多种第二接口操作模式中刻意选择标称数据速率低于该第二候选操作模式的该第二目标操作模式,来作为该第二接口电路(120)的操作模式,以降低该第二接口电路(120)的发热量,进而增加该第二接口电路(120)的电路耐用性。
6.如权利要求2至5中任一项所述的接口桥接电路(100),其还包含有:
一存储电路(150),耦接于该控制电路(140),设置成存储一操作模式表(152),且该操作模式表(152)中记录有所述多种第一接口操作模式与所述多种第二接口操作模式之间的对应关系;
其中,该控制电路(140)还设置成依据该操作模式表(152)的内容,从所述多种第一接口操作模式中挑选出该第一目标操作模式,并从所述多种第二接口操作模式中挑选出该第二目标操作模式。
7.如权利要求1所述的接口桥接电路(100),其还包含:
一指令接口(310),耦接于该控制电路(140),并用于耦接一使用者接口装置(302);
其中,该预定条件包含:
该指令接口(310)接收到该使用者接口装置(302)传来的一或多个设定指令;
其中,所述多种第一接口操作模式还包含一第一候选操作模式,且该第一目标操作模式的该标称数据速率低于该第一候选操作模式的一标称数据速率,该控制电路(140)设置成依据该一或多个设定指令从所述多种第一接口操作模式中刻意选择标称数据速率低于该第一候选操作模式的该第一目标操作模式,来作为该第一接口电路(110)的操作模式,以降低该第一接口电路(110)的发热量,进而增加该第一接口电路(110)的电路耐用性。
CN201910768356.2A 2019-08-20 2019-08-20 可降低发热量的接口桥接电路 Active CN112416107B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910768356.2A CN112416107B (zh) 2019-08-20 2019-08-20 可降低发热量的接口桥接电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910768356.2A CN112416107B (zh) 2019-08-20 2019-08-20 可降低发热量的接口桥接电路

Publications (2)

Publication Number Publication Date
CN112416107A CN112416107A (zh) 2021-02-26
CN112416107B true CN112416107B (zh) 2024-04-19

Family

ID=74778849

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910768356.2A Active CN112416107B (zh) 2019-08-20 2019-08-20 可降低发热量的接口桥接电路

Country Status (1)

Country Link
CN (1) CN112416107B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6622186B1 (en) * 1998-12-17 2003-09-16 Stmicroelectronics S.A. Buffer associated with multiple data communication channels
TW201429196A (zh) * 2013-01-09 2014-07-16 Pegatron Corp 網路交換器及防止網路交換器過熱之方法
TW201531853A (zh) * 2013-12-30 2015-08-16 Intel Corp 於處理器內之熱電致冷的模糊邏輯控制之技術
CN108345555A (zh) * 2018-03-13 2018-07-31 算丰科技(北京)有限公司 基于高速串行通信的接口桥接电路及其方法
WO2019045865A1 (en) * 2017-08-31 2019-03-07 Qualcomm Incorporated THERMAL STRANGULATION USING RF DIVERSITY

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7657692B2 (en) * 1999-08-04 2010-02-02 Super Talent Electronics, Inc. High-level bridge from PCIE to extended USB
JPWO2008093606A1 (ja) * 2007-01-30 2010-05-20 パナソニック株式会社 不揮発性記憶装置、不揮発性記憶システム、及びアクセス装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6622186B1 (en) * 1998-12-17 2003-09-16 Stmicroelectronics S.A. Buffer associated with multiple data communication channels
TW201429196A (zh) * 2013-01-09 2014-07-16 Pegatron Corp 網路交換器及防止網路交換器過熱之方法
TW201531853A (zh) * 2013-12-30 2015-08-16 Intel Corp 於處理器內之熱電致冷的模糊邏輯控制之技術
WO2019045865A1 (en) * 2017-08-31 2019-03-07 Qualcomm Incorporated THERMAL STRANGULATION USING RF DIVERSITY
CN108345555A (zh) * 2018-03-13 2018-07-31 算丰科技(北京)有限公司 基于高速串行通信的接口桥接电路及其方法

Also Published As

Publication number Publication date
CN112416107A (zh) 2021-02-26

Similar Documents

Publication Publication Date Title
CN102171667B (zh) 具有无线功能性的固态盘
KR100815652B1 (ko) 복수개의 정보처리시스템의 전력관리 시스템 및 방법
US9229525B2 (en) Adaptive latency tolerance for power management of memory bus interfaces
EP2248023B1 (en) Extended utilization area for a memory device
US8479031B2 (en) System switching unit having a switch to switch on/off a channel for data interaction between a first system and the bus interface of a second system according to the operation state of the second system
JP5718812B2 (ja) 複数のストレージデバイスを管理するためのストレージシステムおよび方法
KR100591371B1 (ko) 공유 메모리의 분할 영역 크기 가변 방법 및 공유 메모리를가지는 휴대형 단말기
KR20050095794A (ko) 주변장치 및 그 제어방법, 그 본체장치 및 그 제어방법 및그 프로그램
US10649896B2 (en) Storage device and data processing system including the same
CN110888520B (zh) 操作频率调整方法及装置
US9917512B2 (en) Power supply, electronic device including the same, and power supply method thereof
US9747963B2 (en) Multi-channel memory system using asymmetric channel frequency scaling and related power management method
KR100433397B1 (ko) 보조전원장치 겸용 카드형장치 및 그 카드형장치를이용하는 호스트
JP2013020284A (ja) デバイスコントローラ、usbデバイスコントローラ及び電力制御方法
US20020125858A1 (en) Apparatus for delivering the power status data of a smart battery
KR100972271B1 (ko) 집적 회로 및 그것을 이용한 신호 처리 장치
KR20040097207A (ko) 전자 장치와 관련하여 소비 전력을 결정하는 방법 및시스템, 및 그 전자 장치
US20030114205A1 (en) Electronic device and method for controlling an operation of the electronic device
CN101847043A (zh) 共用存储设备的方法及移动终端
US8341307B2 (en) Semiconductor storage device, electronic apparatus, and mode setting method
CN112416107B (zh) 可降低发热量的接口桥接电路
KR20160004728A (ko) 메모리 시스템 및 데이터 저장 장치
TWI688864B (zh) 儲存設備及儲存方法
TWI703448B (zh) 可降低發熱量的介面橋接電路
KR20090019382A (ko) 무선통신을 수행하는 외장형 저장장치 및 이를 이용한데이터 공유 시스템

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant