CN112367072A - 一种抗饱和磁隔离电路 - Google Patents

一种抗饱和磁隔离电路 Download PDF

Info

Publication number
CN112367072A
CN112367072A CN202011155241.5A CN202011155241A CN112367072A CN 112367072 A CN112367072 A CN 112367072A CN 202011155241 A CN202011155241 A CN 202011155241A CN 112367072 A CN112367072 A CN 112367072A
Authority
CN
China
Prior art keywords
current limiting
limiting resistor
input
transformer
power amplifying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011155241.5A
Other languages
English (en)
Inventor
张兴
张俊亭
徐泽锋
董宇
卫芬
彭方涛
卢萍
陈强
赫彬
王玉宝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Institute of Space Power Sources
Original Assignee
Shanghai Institute of Space Power Sources
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Institute of Space Power Sources filed Critical Shanghai Institute of Space Power Sources
Priority to CN202011155241.5A priority Critical patent/CN112367072A/zh
Publication of CN112367072A publication Critical patent/CN112367072A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00307Modifications for increasing the reliability for protection in bipolar transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/0033Radiation hardening
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00353Modifications for eliminating interference or parasitic voltages or currents in bipolar transistor circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种抗饱和磁隔离电路,其特征在于,包含:输入脉冲生成模块,输入信号经过该模块在上升沿和下降沿处分别产生两个脉冲信号,输出端与功率放大模块连接;功率放大模块,其将脉冲信号放大,放大后与变压器隔离模块的输入端连接;变压器隔离模块,将信号输入输出进行磁隔离,输出端与波形生成模块连接;波形生成模块,将经过磁隔离后的脉冲信号还原,生成与输入波形一致的信号。本发明提出的抗饱和磁隔离电路在保留原有磁隔离电路优点的同时,可有效克服磁隔离电路在传输低频信号时存在的饱和问题,提高了磁隔离电路工作的安全性和可靠性。

Description

一种抗饱和磁隔离电路
技术领域
本发明涉及空间电源管理技术领域,具体涉及抗饱和磁隔离电路。
背景技术
随着空间技术快速发展,航天飞行器对航天电源系统的工作模式及功率需求变得十分复杂,空间高压电源系统的需求在日益增长。然而,由于高压电源系统需要工作在高压状态下,但采样和通信电路工作电压一般较低,因此高压电源控制系统在工作时会对采样和通信电路形成强烈干扰,严重影响采样和通信数据的精度和准确性,甚至会对电路造成损坏,降低高压电源系统的可靠性。
为解决上述问题高压电源控制系统一般都会采用隔离电路。隔离电路主要采用两种方式,一种是光耦隔离,另一种为磁隔离。由于光耦隔离方式采用的光电耦合器长时间工作存在电流传输比衰减,并且传输过程存在延迟,因此航天电源系统一般都采用磁隔离的方式。然而磁隔离采用的变压器存在最低工作频率,在低频状态下工作易饱和,严重限制了其工作条件,降低了其工作可靠性。
发明内容
为了解决上述问题,本发明提出了一种抗饱和磁隔离电路,包含:输入脉冲生成模块,输入信号经过该模块在上升沿和下降沿处分别产生两个脉冲信号,输出端与功率放大模块连接;功率放大模块,其将脉冲信号放大,放大后与变压器隔离模块的输入端连接;变压器隔离模块,将信号输入输出进行磁隔离,输出端与波形生成模块连接;波形生成模块,将经过磁隔离后的脉冲信号还原,生成与输入波形一致的信号。
可以的是,其进一步包括原边5V供电电源和副边5V供电电源,所述输入脉冲生成模块、所述功率放大模块、所述变压器隔离模块的输入侧的电路分别与原边5V供电电源连接,所述变压器隔离模块的输出侧和所述波形生成模块的电路分别与副边5V供电电源连接。
可以的是,所述输入脉冲生成模块包括单稳态触发器Us1,所述输入信号与第一限流电阻RL1和第二限流电阻RL2的一端分别连接,所述单稳态触发器Us1为单稳态触发器CD4098,第一限流电阻RL1的另一端与单稳态触发器Us1的5脚连接,第二限流电阻RL2的另一端与单稳态触发器Us1的12脚连接。
可以的是,所述功率放大模块的输入信号由所述输入脉冲生成模块产生后经过第七限流电阻RL7和第十六限流电阻RL16输入,其中第七限流电阻RL7的一端连接于单稳态触发器Us1的6脚,另一端连接于第一功率放大三极管S1和第二功率放大三极管S2的基极公共连接点,第十六限流电阻RL16的一端连接于单稳态触发器Us1的10脚,另一端连接于第三功率放大三极管S3和第四功率放大三极管S4的基极公共连接点。
可以的是,所述第一功率放大三极管S1和第三功率放大三极管S3为NPN型三极管,第二功率放大三极管S2和第四功率放大三极管S4为PNP型三极管。
可以的是,所述第一功率放大三极管S1的发射极和所述第二功率放大三极管S2的发射极连接在一起,所述第一功率放大三极管S1的集电极连接在第八限流电阻RL8的一端,所述第八限流电阻RL8的另一端连接在原边5V供电电源的正端,所述第二功率放大三极管S2的集电极连接在第四接地电阻RG4的一端,所述第四接地电阻RG4的另一端连接在原边5V供电电源的负端,
所述第三功率放大三极管S3的发射极和所述第四功率放大三极管S4的发射极连接在一起,所述第三功率放大三极管S3的集电极连接在第九限流电阻RL9的一端,所述第九限流电阻RL9的另一端连接在原边5V供电电源的正端,所述第四功率放大三极管S4的集电极连接在第五接地电阻RG5的一端,所述第五接地电阻RG5的另一端连接在原边5V供电电源的负端。
可以的是,所述变压器隔离模块的输入信号由功率放大模块放大后经过第十限流电阻RL10和第十一限流电阻输入RL11输入,
所述第十限流电阻RL10的一端接在第一功率放大三极管S1的发射极和第二功率放大三极管S2的发射极的公共连接点上,所述第十限流电阻RL10的另一端接在第一隔直电容CD1的一端,
所述第十一限流电阻RL11的一端接在所述第三功率放大三极管S3的发射极和所述第四功率放大三极管S4的发射极的公共连接点上,所述第十一限流电阻RL11的另一端接在第三隔直电容CD3的一端。
可以的是,所述第一隔直电容CD1的另一端连接在第一隔离变压器T1的1脚,所述第一隔离变压器T1的2脚与原边5V供电电源的负端连接,所述第一隔离变压器T1的3脚连接于第二隔直电容CD2的一端,所述第二隔直电容CD2的另一端连接在第一续流二极管D1的阴极,所述第一隔离变压器T1的4脚连接于副边5V供电电源的负端,同时还与所述第一续流二极管D1的阳极连接在一起,
所述第三隔直电容CD3的另一端连接在第二隔离变压器T2的1脚,所述第二隔离变压器T2的2脚与原边5V供电电源的负端连接,所述第二隔离变压器T2的3脚连接于第四隔直电容CD4的一端,所述第四隔直电容CD4的另一端连接在第二续流二极管D2的阴极,所述第二隔离变压器T2的4脚连接于副边5V供电电源的负端,同时还与所述第二续流二极管D2的阳极连接在一起。
可以的是,所述第一隔离变压器和所述第二隔离变压器采用脉冲变压器,其1脚和3脚为同名端,2脚和4脚为同名端。
可以的是,所述波形生成模块的芯片采用D触发器US2,所述D触发器US2为CD4013,其输入信号由变压器隔离模块隔离后经过第十二限流电阻RL12和第十三限流电阻RL13输入,
所述第十二限流电阻RL12的一端连接于所述第一续流二极管D1的阴极,另一端连接到所述D触发器US2的4脚,同时第三滤波电容Ci3的一端也与所述D触发器US2的4脚连接,所述第三滤波电容Ci3的另一端连接于副边5V供电电源的负端,
所述第十三限流电阻RL13的一端连接于所述第二续流二极管D2的阴极,另一端连接到所述D触发器US2的6脚。同时第四滤波电容Ci4的一端也与所述D触发器US2的6脚连接,所述第四滤波电容Ci4的另一端连接于副边5V供电电源的负端,
所述D触发器US2的1脚为信号输出端,该管脚输出一个与输入信号Vin一致的输出信号Vout。
本发明的有益效果在于:本发明提供的抗饱和磁隔离电路在保留原有磁隔离电路优点的同时,可有效克服磁隔离电路在传输低频信号时存在的饱和问题,提高了磁隔离电路工作的安全性和可靠性,具有极强的实际应用价值。
附图说明
图1为本发明的抗饱和磁隔离电路的整体电路框图;
图2为本发明的抗饱和磁隔离电路的电路图。
具体实施方式
以下结合附图,通过详细说明一个较佳的具体实施例,对本发明做进一步阐述。
图1为本发明的抗饱和磁隔离电路的整体电路框图。如图1所示,本发明中的抗饱和磁隔离电路包含:输入脉冲生成模块,输入信号经过该模块在上升沿和下降沿处分别产生两个脉冲信号,输出端与功率放大模块连接;功率放大模块,其将脉冲信号放大,放大后与变压器隔离模块的输入端连接;变压器隔离模块,将信号输入输出进行磁隔离,输出端与波形生成模块连接;波形生成模块,将经过磁隔离后的脉冲信号还原,生成与输入波形一致的信号。
图2为本发明的抗饱和磁隔离电路的电路图。如图2所示,输入脉冲生成模块的芯片可以采用单稳态触发器Us1,例如单稳态触发器CD4098。输入信号与第一限流电阻RL1和第二限流电阻RL2的一端分别连接,第一限流电阻RL1的另一端与单稳态触发器Us1的5脚连接,第二限流电阻RL2的另一端与单稳态触发器Us1的12脚连接。单稳态触发器Us1的1脚与第一频率电容Cf1的一端连接,第一频率电容Cf1的另一端连接于第一频率电阻Rf1和单稳态触发器Us1的2脚的共同连接点。第一频率电阻Rf1的另一端与原边5V供电电源的正端(图中符号为Vcc,下同)连接,同时还与第三限流电阻RL3的一端连接,第三限流电阻RL3的另一端与单稳态触发器Us1的3脚连接。单稳态触发器Us1的4脚与第一接地电阻RG1的一端连接,第一接地电阻RG1的另一端连接于原边5V供电电源的负端(图中符号为SGND,下同)。单稳态触发器Us1的15脚与第二频率电容Cf2的一端连接,第二频率电容Cf2的另一端连接于第二频率电阻Rf2和单稳态触发器Us1的14脚的共同连接点。第二频率电阻Rf2的另一端与原边5V供电电源的正端、第四限流电阻RL4和第五限流电阻RL5的公共端连接,第四限流电阻RL4和第五限流电阻RL5的另一端分别连接于单稳态触发器Us1的11脚和13脚。单稳态触发器Us1的7脚连接于第二接地电阻RG2的一端,第二接地电阻RG2的另一端连接于单稳态触发器Us1的8脚和原边5V供电电源的负端公共连接点。单稳态触发器Us1的9脚与第三接地电阻RG3的一端连接,第三接地电阻RG3的另一端连接于原边5V供电电源的负端。单稳态触发器Us1的16脚与第六限流电阻RL6和第一滤波电容Ci1的公共连接点连接,第六限流电阻RL6的另一端连接于原边5V供电电源的正端,第一滤波电容Ci1的另一端连接于第二滤波电容Ci2的一端,第二滤波电容Ci2的另一端与原边5V供电电源的负端连接。
接着,功率放大模块的输入信号由输入脉冲生成模块产生后经过第七限流电阻RL7和第十六限流电阻RL16输入。其中第七限流电阻RL7的一端连接于单稳态触发器Us1的6脚,另一端连接于第一功率放大三极管S1和第二功率放大三极管S2的基极公共连接点。第一功率放大三极管S1的发射极和第二功率放大三极管S2的发射极连接在一起,第一功率放大三极管S1的集电极连接在第八限流电阻RL8的一端,第八限流电阻RL8的另一端连接在原边5V供电电源的正端。第二功率放大三极管S2的集电极连接在第四接地电阻RG4的一端,第四接地电阻RG4的另一端连接在原边5V供电电源的负端。第十六限流电阻RL16的一端连接于单稳态触发器Us1的10脚,另一端连接于第三功率放大三极管S3和第四功率放大三极管S4的基极公共连接点。第三功率放大三极管S3的发射极和第四功率放大三极管S4的发射极连接在一起,第三功率放大三极管S3的集电极连接在第九限流电阻RL9的一端,第九限流电阻RL9的另一端连接在原边5V供电电源的正端。第四功率放大三极管S4的集电极连接在第五接地电阻RG5的一端,第五接地电阻RG5的另一端连接在原边5V供电电源的负端。
进一步地,第一功率放大三极管S1和第三功率放大三极管S3可以为NPN型三极管,第二功率放大三极管S2和第四功率放大三极管S4可以为PNP型三极管。
变压器隔离模块的输入信号由功率放大模块放大后经过第十限流电阻RL10和第十一限流电阻输入RL11输入。第十限流电阻RL10的一端接在第一功率放大三极管S1的发射极和第二功率放大三极管S2的发射极的公共连接点上,第十限流电阻RL10的另一端接在第一隔直电容CD1的一端,第一隔直电容CD1的另一端连接在第一隔离变压器T1的1脚。第一隔离变压器T1的2脚与原边5V供电电源的负端连接。第一隔离变压器T1的3脚连接于第二隔直电容CD2的一端,第二隔直电容CD2的另一端连接在第一续流二极管D1的阴极。第一隔离变压器T1的4脚连接于副边5V供电电源的负端,同时还与第一续流二极管D1的阳极连接在一起。第十一限流电阻RL11的一端接在第三功率放大三极管S3的发射极和第四功率放大三极管S4的发射极的公共连接点上,第十一限流电阻RL11的另一端接在第三隔直电容CD3的一端,第三隔直电容CD3的另一端连接在第二隔离变压器T2的1脚。第二隔离变压器T2的2脚与原边5V供电电源的负端连接。第二隔离变压器T2的3脚连接于第四隔直电容CD4的一端,第四隔直电容CD4的另一端连接在第二续流二极管D2的阴极。第二隔离变压器T2的4脚连接于副边5V供电电源的负端,同时还与第二续流二极管D2的阳极连接在一起。
变压器隔离模块可以采用脉冲变压器进行磁隔离。具体而言,例如所述第一隔离变压器T1和第二隔离变压器T2可以采用脉冲变压器,其1脚和3脚为同名端,2脚和4脚为同名端。
所述波形生成模块的芯片可以采用D触发器,例如D触发器CD4013。波形生成模块输入信号由变压器隔离模块隔离后经过第十二限流电阻RL12和第十三限流电阻RL13输入。第十二限流电阻RL12的一端连接于第一续流二极管D1的阴极,另一端连接到D触发器US2的4脚。同时第三滤波电容Ci3的一端也与D触发器US2的4脚连接,第三滤波电容Ci3的另一端连接于副边5V供电电源的负端。第十三限流电阻RL13的一端连接于第二续流二极管D2的阴极,另一端连接到D触发器US2的6脚。同时第四滤波电容Ci4的一端也与D触发器US2的6脚连接,第四滤波电容Ci4的另一端连接于副边5V供电电源的负端(图中符号为GND,下同)。D触发器US2的14脚连接于第十五限流电阻RL15和第六滤波电容Ci6的公共连接点,第十五限流电阻RL15的另一端连接于副边5V供电电源的正端(图中符号为F+5V,下同),第六滤波电容Ci6的另一端连接于第七滤波电容Ci7的一端,第七滤波电容Ci7的另一端与副边5V供电电源的负端连接。D触发器的2脚、3脚、5脚、7脚、8脚、9脚、10脚、11脚、12脚、13脚直接连接于副边5V供电电源的负端。D触发器US2的1脚连接于第十四限流电阻RL14和第五滤波电容Ci5的公共连接点,第十四限流电阻RL14和第五滤波电容Ci5的另一个公共连接点与副边5V供电电源的负端连接。D触发器US2的1脚为信号输出端,该管脚输出一个与输入信号Vin一致的输出信号Vout。

Claims (10)

1.一种抗饱和磁隔离电路,其特征在于,包含:
输入脉冲生成模块,输入信号经过该模块在上升沿和下降沿处分别产生两个脉冲信号,输出端与功率放大模块连接;
功率放大模块,其将脉冲信号放大,放大后与变压器隔离模块的输入端连接;
变压器隔离模块,将信号输入输出进行磁隔离,输出端与波形生成模块连接;
波形生成模块,将经过磁隔离后的脉冲信号还原,生成与输入波形一致的信号。
2.如权利要求1所述的抗饱和磁隔离电路,其特征在于,其进一步包括原边5V供电电源和副边5V供电电源,所述输入脉冲生成模块、所述功率放大模块、所述变压器隔离模块的输入侧的电路分别与原边5V供电电源连接,所述变压器隔离模块的输出侧和所述波形生成模块的电路分别与副边5V供电电源连接。
3.如权利要求1所述的抗饱和磁隔离电路,其特征在于,所述输入脉冲生成模块包括单稳态触发器Us1,所述输入信号与第一限流电阻RL1和第二限流电阻RL2的一端分别连接,所述单稳态触发器Us1为单稳态触发器CD4098,第一限流电阻RL1的另一端与单稳态触发器Us1的5脚连接,第二限流电阻RL2的另一端与单稳态触发器Us1的12脚连接。
4.如权利要求3所述的抗饱和磁隔离电路,其特征在于,所述功率放大模块的输入信号由所述输入脉冲生成模块产生后经过第七限流电阻RL7和第十六限流电阻RL16输入,其中第七限流电阻RL7的一端连接于单稳态触发器Us1的6脚,另一端连接于第一功率放大三极管S1和第二功率放大三极管S2的基极公共连接点,第十六限流电阻RL16的一端连接于单稳态触发器Us1的10脚,另一端连接于第三功率放大三极管S3和第四功率放大三极管S4的基极公共连接点。
5.如权利要求4所述的抗饱和磁隔离电路,其特征在于,所述第一功率放大三极管S1和第三功率放大三极管S3为NPN型三极管,第二功率放大三极管S2和第四功率放大三极管S4为PNP型三极管。
6.如权利要求4所述的抗饱和磁隔离电路,其特征在于,所述第一功率放大三极管S1的发射极和所述第二功率放大三极管S2的发射极连接在一起,所述第一功率放大三极管S1的集电极连接在第八限流电阻RL8的一端,所述第八限流电阻RL8的另一端连接在原边5V供电电源的正端,所述第二功率放大三极管S2的集电极连接在第四接地电阻RG4的一端,所述第四接地电阻RG4的另一端连接在原边5V供电电源的负端,
所述第三功率放大三极管S3的发射极和所述第四功率放大三极管S4的发射极连接在一起,所述第三功率放大三极管S3的集电极连接在第九限流电阻RL9的一端,所述第九限流电阻RL9的另一端连接在原边5V供电电源的正端,所述第四功率放大三极管S4的集电极连接在第五接地电阻RG5的一端,所述第五接地电阻RG5的另一端连接在原边5V供电电源的负端。
7.如权利要求6所述的抗饱和磁隔离电路,其特征在于,所述变压器隔离模块的输入信号由功率放大模块放大后经过第十限流电阻RL10和第十一限流电阻输入RL11输入,
所述第十限流电阻RL10的一端接在第一功率放大三极管S1的发射极和第二功率放大三极管S2的发射极的公共连接点上,所述第十限流电阻RL10的另一端接在第一隔直电容CD1的一端,
所述第十一限流电阻RL11的一端接在所述第三功率放大三极管S3的发射极和所述第四功率放大三极管S4的发射极的公共连接点上,所述第十一限流电阻RL11的另一端接在第三隔直电容CD3的一端。
8.如权利要求7所述的抗饱和磁隔离电路,其特征在于,
所述第一隔直电容CD1的另一端连接在第一隔离变压器T1的1脚,所述第一隔离变压器T1的2脚与原边5V供电电源的负端连接,所述第一隔离变压器T1的3脚连接于第二隔直电容CD2的一端,所述第二隔直电容CD2的另一端连接在第一续流二极管D1的阴极,所述第一隔离变压器T1的4脚连接于副边5V供电电源的负端,同时还与所述第一续流二极管D1的阳极连接在一起,
所述第三隔直电容CD3的另一端连接在第二隔离变压器T2的1脚,所述第二隔离变压器T2的2脚与原边5V供电电源的负端连接,所述第二隔离变压器T2的3脚连接于第四隔直电容CD4的一端,所述第四隔直电容CD4的另一端连接在第二续流二极管D2的阴极,所述第二隔离变压器T2的4脚连接于副边5V供电电源的负端,同时还与所述第二续流二极管D2的阳极连接在一起。
9.如权利要求8所述的抗饱和磁隔离电路,其特征在于,所述第一隔离变压器T1和所述第二隔离变压器T2采用脉冲变压器,其1脚和3脚为同名端,2脚和4脚为同名端。
10.如权利要求8所述的抗饱和磁隔离电路,其特征在于,所述波形生成模块的芯片采用D触发器US2,所述D触发器US2为CD4013,其输入信号由变压器隔离模块隔离后经过第十二限流电阻RL12和第十三限流电阻RL13输入,
所述第十二限流电阻RL12的一端连接于所述第一续流二极管D1的阴极,另一端连接到所述D触发器US2的4脚,同时第三滤波电容Ci3的一端也与所述D触发器US2的4脚连接,所述第三滤波电容Ci3的另一端连接于副边5V供电电源的负端,
所述第十三限流电阻RL13的一端连接于所述第二续流二极管D2的阴极,另一端连接到所述D触发器US2的6脚。同时第四滤波电容Ci4的一端也与所述D触发器US2的6脚连接,所述第四滤波电容Ci4的另一端连接于副边5V供电电源的负端,
所述D触发器US2的1脚为信号输出端,该管脚输出一个与输入信号Vin一致的输出信号Vout。
CN202011155241.5A 2020-10-26 2020-10-26 一种抗饱和磁隔离电路 Pending CN112367072A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011155241.5A CN112367072A (zh) 2020-10-26 2020-10-26 一种抗饱和磁隔离电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011155241.5A CN112367072A (zh) 2020-10-26 2020-10-26 一种抗饱和磁隔离电路

Publications (1)

Publication Number Publication Date
CN112367072A true CN112367072A (zh) 2021-02-12

Family

ID=74512131

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011155241.5A Pending CN112367072A (zh) 2020-10-26 2020-10-26 一种抗饱和磁隔离电路

Country Status (1)

Country Link
CN (1) CN112367072A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102340246A (zh) * 2011-08-18 2012-02-01 南京航空航天大学 厚膜磁隔离直流固态功率控制器
CN103280948A (zh) * 2013-06-05 2013-09-04 广州金升阳科技有限公司 一种脉冲调制磁隔离驱动电路
CN203445775U (zh) * 2013-08-28 2014-02-19 北京卫星制造厂 一种大占空比磁隔离驱动电路
CN104320001A (zh) * 2014-10-29 2015-01-28 广州金升阳科技有限公司 一种磁隔离反馈电路
CN108649936A (zh) * 2018-07-25 2018-10-12 合肥工业大学 一种磁隔离驱动的脉宽调制与解调电路
CN209471169U (zh) * 2018-12-30 2019-10-08 北京正芯源科技发展有限责任公司 一种直流电压隔离采集电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102340246A (zh) * 2011-08-18 2012-02-01 南京航空航天大学 厚膜磁隔离直流固态功率控制器
CN103280948A (zh) * 2013-06-05 2013-09-04 广州金升阳科技有限公司 一种脉冲调制磁隔离驱动电路
CN203445775U (zh) * 2013-08-28 2014-02-19 北京卫星制造厂 一种大占空比磁隔离驱动电路
CN104320001A (zh) * 2014-10-29 2015-01-28 广州金升阳科技有限公司 一种磁隔离反馈电路
CN108649936A (zh) * 2018-07-25 2018-10-12 合肥工业大学 一种磁隔离驱动的脉宽调制与解调电路
CN209471169U (zh) * 2018-12-30 2019-10-08 北京正芯源科技发展有限责任公司 一种直流电压隔离采集电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王振民等: "大功率模块高频驱动器的设计及实验分析", 《华南理工大学学报(自然科学版)》 *

Similar Documents

Publication Publication Date Title
CN108768380B (zh) 一种传感器的调理电路
CN102062797A (zh) 一种具有高频低频路径分离电路的示波器
CN105141266A (zh) 一种模拟信号光电隔离放大器
CN201766557U (zh) Rf功率限幅电路
CN109343638A (zh) 一种高精度低温漂双极性多通道恒流源电路
CN108880484B (zh) 一种功率放大器偏置电路
CN112367072A (zh) 一种抗饱和磁隔离电路
CN104852563A (zh) 一种开关电源外部软启动电路
CN209992566U (zh) 一种光耦隔离输入电压欠压检测电路
CN104811181A (zh) 一种带有输入偏置和有源滤波的电流电压转换电路及方法
WO2023097941A1 (zh) 功率检测电路、功率放大器模块及射频前端架构
CN111641393B (zh) 一种复杂地线关系转换电路
CN213846621U (zh) 一种新型精密的绝对值电路
CN209215973U (zh) 一种高精度低温漂双极性多通道恒流源电路
CN113162603A (zh) 小型化信号解调转换器装置
JP2003198279A (ja) モニタ回路および光受信器
CN213986798U (zh) 一种功能完备的变压器变比组别测试仪
CN217216502U (zh) 监控数据回传调制电路
CN219697659U (zh) 一种vhf频段功率检测设备
CN220896675U (zh) 一种工业仪表电流信号的隔离型转换电路
CN113866662B (zh) 开关电源输出电流检测电路及开关电源
CN112858752B (zh) 一种带电源隔离的霍尔传感器装置
CN108540133A (zh) 一种多功能运放采样前端电路的实现方法及装置
CN212379456U (zh) 一种用于电子设备的测试电路
CN114157134B (zh) 一种具有精简结构的共模有源滤波器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination