CN112286468B - 一种存储器件的访问控制方法、装置及电子设备 - Google Patents
一种存储器件的访问控制方法、装置及电子设备 Download PDFInfo
- Publication number
- CN112286468B CN112286468B CN202011575755.6A CN202011575755A CN112286468B CN 112286468 B CN112286468 B CN 112286468B CN 202011575755 A CN202011575755 A CN 202011575755A CN 112286468 B CN112286468 B CN 112286468B
- Authority
- CN
- China
- Prior art keywords
- address space
- access
- target address
- access request
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
- G06F3/0607—Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/0644—Management of space entities, e.g. partitions, extents, pools
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Debugging And Monitoring (AREA)
Abstract
本申请实施例涉及数据存储技术领域,以及提供一种存储器件的访问控制方法、装置及电子设备,该方法包括:接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;根据所述控制信息访问所述目标地址空间。本申请实施例能够有效降低访问时间,提高访问效率。
Description
技术领域
本申请实施例涉及数据存储技术领域,尤其涉及一种存储器件的访问控制方法、装置及电子设备。
背景技术
电可编程熔丝(efuse)是一种只能写一次的存储器件,通常非烧写状态是0,烧写后状态是1,在系统级芯片(system on chip,soc)中经常用来存储一些身份标识(identitydocument,id)或者秘钥等信息。efuse的读写时序比较特殊,需要专门设计电路实现。除了读写操作外,还需要设计测试电路对efuse进行生成和加工后的测试。部分efuse还支持对损坏的efuse的比特(binary digit,bit)进行修复的功能,同样需要外部控制电路支持。
目前方案是通过寄存器控制efuse端口,即将efuse的控制信息放在寄存器中,通过配置寄存器直接控制来满足访问时序要求,比如针对读写、测试或修复等访问请求,通过配置不同的寄存器来实现相应的访问。
但是采用寄存器的方式涉及到的控制信息较多,时序较复杂,造成访问时间长且效率低下。
发明内容
本申请实施例提供了一种存储器件的访问控制方法、装置及电子设备,能够有效降低访问时间,提高访问效率。
第一方面中,本申请实施例提供一种存储器件的访问控制方法,包括:
接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
根据所述控制信息访问所述目标地址空间。
可选地,在本申请一些可能的实现方式中,所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
调用所述目标地址空间对应的访问时序单元;
通过所述访问时序单元启动状态机,以通过所述状态机产生满足所述访问请求的访问时序的控制信息。
可选地,在本申请一些可能的实现方式中,所述调用所述目标地址空间对应的访问时序单元的步骤,包括:
若所述目标地址空间为所述存储地址空间,则调用所述存储地址空间对应的存储读写时序单元;
若所述目标地址空间为所述测试地址空间,则调用所述测试地址空间对应的测试时序单元;
若所述目标地址空间为所述修复地址空间,则调用所述修复地址空间对应的修复时序单元。
可选地,在本申请一些可能的实现方式中,所述方法还包括:
创建第一地址区间与所述存储地址空间的第一关联关系、第二地址区间与所述测试地址空间的第二关联关系、以及第三地址区间与所述修复地址空间的第三关联关系;
根据所述第一关联关系、所述第二关联关系以及所述第三关联关系创建所述地址信息与所述地址空间类型的映射关系。
可选地,在本申请一些可能的实现方式中,所述根据所述控制信息访问所述目标地址空间的步骤,包括:
根据所述控制信息调用控制选择单元;
通过所述控制选择单元获取所述存储器件的端口控制权;
根据所述端口控制权,通过所述控制信息访问所述目标地址空间。
可选地,在本申请一些可能的实现方式中,所述根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间的步骤,包括:
调用地址译码单元;
通过所述地址译码单元获取地址信息与地址空间类型的映射关系;
通过所述地址译码单元解析所述访问请求,得到所述目标地址信息;
根据所述映射关系确定所述目标地址信息对应的目标地址空间。
可选地,在本申请一些可能的实现方式中,所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤之前,还包括:
调用协议处理单元;
通过所述协议处理单元将所述访问请求转换为与所述目标地址空间关联的访问命令;
所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
根据所述目标地址空间生成满足所述访问命令的访问时序的控制信息。
可选地,在本申请一些可能的实现方式中,所述根据所述控制信息访问所述目标地址空间的步骤之后,还包括:
若所述访问请求对应写操作,则在完成所述写操作后,生成第一访问完成状态信息;
根据所述第一访问完成状态信息结束所述访问请求;
若所述访问请求对应读操作,则在完成所述读操作后,生成第二访问完成状态信息以及读数据;
根据所述第二访问完成状态信息以及所述读数据结束所述访问请求。
可选地,在本申请一些可能的实现方式中,所述接收针对存储器件的地址空间的访问请求的步骤,包括:
通过外围总线APB接口接收针对存储器件的地址空间的访问请求。
第二方面中,本申请实施例提供一种存储器件的访问控制装置,包括:
接收模块,用于接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
确定模块,用于根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
生成模块,用于根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
访问模块,用于根据所述控制信息访问所述目标地址空间。
本申请实施例又一方面提供了一种电子设备,其包括存储器、控制器及存储在存储器上并在控制器上运行的计算机程序,所述控制器用于调用所述存储器中的计算机程序来执行上述第一方面所述的方法。
本申请实施例又一方面提供了一种存储介质,其包括指令,当其在计算机上运行时,使得计算机执行上述第一方面所述的方法。
相较于现有技术,本申请实施例提供的方案中,首先接收针对存储器件的地址空间的访问请求,该访问请求携带有目标地址信息;然后根据地址信息与地址空间类型的映射关系确定目标地址信息对应的目标地址空间;再然后根据目标地址空间生成满足访问请求的访问时序的控制信息;最后根据控制信息访问目标地址空间。从而针对不同的访问请求,比如读写、测试和修复等,都能够通过映射关系映射到相应的地址空间,并实现相应的地址空间的访问,相对于现有技术中需要借助寄存器来实现访问的方式,本方案显然能够有效降低访问时间,提高访问效率。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种存储器件的访问控制装置运行的系统架构图;
图2为本申请实施例提供的一种地址区间与地址空间类型的地址映射示意图;
图3为本申请实施例提供的一种存储器件的访问控制方法的流程图;
图4为本申请实施例提供的一种存储器件的访问控制装置的结构示意图;
图5为本申请实施例提供的一种电子设备的实体结构示意图。
具体实施方式
本申请实施例的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块,本申请实施例中所出现的模块的划分,仅仅是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请实施例中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请实施例方案的目的。
本申请实施例提供了一种存储器件的访问控制方法,通过存储器件的访问控制装置执行,为便于描述本申请技术方案,本申请实施例以存储器件为efuse为例进行说明,具体地,请参阅图1,图1为本申请实施例提供的一种存储器件的访问控制装置运行的系统架构图,图中的存储器件的访问控制装置包括如下组件:外围总线(Advanced PeripheralBus,APB)协议处理单元、地址译码单元、存储读写时序单元、测试时序单元、修复时序单元、控制选择单元以及efuse。下面对图中的各组件进行说明:
APB协议处理单元:将APB接口接收到的访问请求的协议进行转换,转换为内部访问命令,比如针对存储地址空间的访问命令、针对测试地址空间的访问命令和针对修复地址空间的访问命令。
地址译码单元:根据地址映射关系(映射关系)确定访问请求(内部访问命令)对应的地址空间,并将访问请求(内部访问命令)分发到相对应的存储读写时序单元、测试时序单元或修复时序单元。
存储读写时序单元:根据针对存储地址空间的访问命令产生满足efuse读写时序的控制信息;
测试时序单元:根据针对测试地址空间的访问命令产生满足efuse测试时序的控制信息;
修复时序单元:根据针对修复地址空间的访问命令产生满足efuse修复时序的控制信息;
控制选择单元:获取efuse的端口控制权,并通过相应的控制信息访问相应的地址空间。
其中,地址译码单元提供地址区间与地址空间类型的地址映射功能,具体地,如图2所示,图2为本申请实施例提供的一种地址区间与地址空间类型的地址映射示意图,其中当地址区间为(0,N-1)时,地址空间类型为存储地址空间(存储区);当地址空间为(N,N+M-1)时,地址空间类型为测试地址空间(测试区);当地址空间为(N+M,N+M+P-1)时,地址空间类型为修复地址空间(修复区)。
基于图1所示的系统架构图以及图2所示的地址映射示意图,以存储器件为efuse为例,下面对efuse的访问控制方法的流程进行具体说明:
APB协议处理单元接收到访问请求后,对该访问请求进行协议转换,生成内部访问命令,将内部访问命令发送给地址译码单元。
地址译码单元接收到内部访问命令后,对内部访问命令携带的访问地址信息进行解码,判断访问的类型,并将内部访问命令发送给下游对应的时序单元。如果访问地址落入(0,N-1)区间(存储地址空间),则将内部访问命令发送到存储读写时序单元,如果访问地址落入(N,N+M-1)区间(测试地址空间),则将内部访问命令发送到测试时序单元,如果访问地址落入(N+M,N+M+P-1)区间(修复地址空间),则将内部访问命令发送到修复时序单元。内部访问命令的内容包括命令类型(读操作或写操作)、地址、数据(仅针对写操作)。
若存储读写时序单元接收到内部访问命令,则启动第一状态机(读写时序产生状态机),产生满足efuse的读写时序的控制信息,同时通过控制选择单元获得efuse的端口控制权,从而完成efuse的存储地址空间的操作。如果是写操作,在完成写操作后,将完成状态信息返回给地址译码单元;如果是读操作,在完成读操作后,将完成状态信息和读数据返回给地址译码单元。
若测试时序单元接收到内部访问命令,则启动第二状态机(测试时序产生状态机),产生满足efuse的测试时序的控制信息,同时通过控制选择单元获得efuse的端口控制权,从而完成efuse的测试地址空间的操作。如果是写操作,在完成写操作后,将完成状态信息返回给地址译码单元;如果是读操作,在完成读操作后,将完成状态信息和读数据返回给地址译码单元。
若修复时序单元接收到内部访问命令,则启动第三状态机(修复时序产生状态机),产生满足efuse的修复时序的控制信息,同时通过控制选择单元获得efuse的端口控制权,从而完成efuse的修复地址空间的操作。如果是写操作,在完成写操作后,将完成状态信息返回给地址译码单元;如果是读操作,在完成读操作后,将完成状态信息和读数据返回给地址译码单元。
地址译码单元将接收到的存储读写时序单元、测试时序单元或修复时序单元返回的完成状态信息和/或读数据发送给APB协议处理单元,以确定本次访问结束。
需要说明的是,图1所示的系统架构图以及图2所示的地址映射示意图仅仅是一个示例,本申请描述的系统架构和地址映射机制是为了更加清楚地说明本申请实施例的技术方案,并不构成对于本申请实施例提供的技术方案的限定。
结合上述系统架构和地址映射机制,下面将对本申请中存储器件的访问控制方法进行介绍,请参阅图3,图3为本申请实施例提供的一种存储器件的访问控制方法的流程图,本申请实施例至少包括如下步骤:
301、接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
本实施例中,存储器件的访问控制装置可以设置一接收端口,通过该接收端口接收针对受控的存储器件的地址空间的访问请求,其中访问请求携带有目标地址信息。需要说明的是,访问请求包括针对存储地址空间的访问请求、针对测试地址空间的访问请求或针对修复地址空间的访问请求,该访问请求可以针对一个存储器件的地址空间的访问请求,该访问请求也可以针对两个或两个以上的存储器件的地址空间的访问请求,进一步地,该访问请求可以同时针对两个或两个以上的存储器件的地址空间的访问请求,该访问请求也可以不同时针对两个或两个以上的存储器件的地址空间的访问请求。相对应地,存储器件的访问控制装置可以通过同一个接收端口接收针对不同的存储器件的地址空间的访问请求,存储器件的访问控制装置也可以通过不同的接收端口分别接收针对不同的存储器件的地址空间的访问请求,此处不做限定。
存储器件可以为efuse等一次性可烧写存储器件(支持烧写的存储器件)。
在一些可能的实施例中,步骤301接收针对存储器件的地址空间的访问请求,包括:
通过外围总线APB接口接收针对存储器件的地址空间的访问请求。
具体地,存储器件的访问控制装置可以设置外围总线APB接口,以通过该外围总线APB接口接收针对存储器件的地址空间的访问请求。
可见,考虑到现有方案中采用寄存器的方式无法通过通用总线进行访问,而造成在SOC系统集成中工作量大的问题,本申请采用通用总线接口的方式,对外接口为APB接口,在SOC系统集成效率得到有效提升。
302、根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
本实施例中,存储器件的访问控制装置在接收到针对存储器件的地址空间的访问请求后,获取地址信息与地址空间类型的映射关系,基于该映射关系确定目标地址信息对应的目标地址空间,其中,地址空间类型包括存储地址空间(存储读写地址空间)、测试地址空间以及修复地址空间。例如,映射关系可以为如下表1:
可以理解的是,如果访问请求携带的目标地址信息落入0x0-0x3ff区间,则说明该访问请求为针对存储地址空间的访问请求,如果访问请求携带的目标地址信息落入0x400-0x7ff区间,则说明该访问请求为针对测试地址空间的访问请求,如果访问请求携带的目标地址信息落入0x800-0xbff区间,则说明该访问请求为针对修复地址空间的访问请求。
在一些可能的实施例中,步骤302根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,包括:
调用地址译码单元;
通过所述地址译码单元获取地址信息与地址空间类型的映射关系;
通过所述地址译码单元解析所述访问请求,得到所述目标地址信息;
根据所述映射关系确定所述目标地址信息对应的目标地址空间。
具体地,存储器件的访问控制装置可以调用内部设置的地址译码单元,通过该地址译码单元确定地址信息与地址空间类型的映射关系,再通过地址译码单元解析访问请求,以得到访问请求携带的目标地址信息,最后根据该映射关系找到该目标地址信息对应的目标地址空间。可以理解的是,该目标地址空间为存储地址空间、测试地址空间以及修复地址空间中的其中一种。
在一些可能的实施例中,还包括:
创建第一地址区间与所述存储地址空间的第一关联关系、第二地址区间与所述测试地址空间的第二关联关系、以及第三地址区间与所述修复地址空间的第三关联关系;
根据所述第一关联关系、所述第二关联关系以及所述第三关联关系创建所述地址信息与所述地址空间类型的映射关系。
具体地,存储器件的访问控制装置可以定义第一地址区间、第二地址区间以及第三地址区间,其中,第一地址区间对应存储地址空间,第二地址区间对应测试地址空间,第三地址区间对应修复地址空间,从而建立地址信息与地址空间类型的映射关系。
303、根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
本实施例中,存储器件的访问控制装置在确定目标地址信息对应的目标地址空间后,确定上述访问请求的访问时序,根据目标地址空间生成满足上述访问请求的访问时序的控制信息。
在一些可能的实施例中,步骤303根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
调用所述目标地址空间对应的访问时序单元;
通过所述访问时序单元启动状态机,以通过所述状态机产生满足所述访问请求的访问时序的控制信息。
具体地,不同类型的地址空间对应不同的访问时序单元,存储器件的访问控制装置可以调用目标地址空间对应的访问时序单元,访问时序单元启动状态机,产生满足访问请求的访问时序的控制信息。
进一步地,上述调用所述目标地址空间对应的访问时序单元,包括:
若所述目标地址空间为所述存储地址空间,则调用所述存储地址空间对应的存储读写时序单元;
若所述目标地址空间为所述测试地址空间,则调用所述测试地址空间对应的测试时序单元;
若所述目标地址空间为所述修复地址空间,则调用所述修复地址空间对应的修复时序单元。
具体地,由于不同类型的地址空间对应不同的访问时序单元,所以在存储器件的访问控制装置确定目标地址空间为存储地址空间后,调用存储地址空间对应的存储读写时序单元;同理,在确定目标地址空间为测试地址空间后,调用测试地址空间对应的测试时序单元,在确定目标地址空间为修复地址空间后,调用修复地址空间对应的修复时序单元。
相对应地,通过存储读写时序单元启动第一状态机,以通过第一状态机产生满足读写时序的第一控制信息;通过测试时序单元启动第二状态机,以通过第二状态机产生满足测试时序的第二控制信息;通过修复时序单元启动第三状态机,以通过第三状态机产生满足修复时序的第三控制信息。
需要说明的是,基于上述第一控制信息,能够满足对存储地址空间进行读操作或写操作所需要的时序;同理,基于上述第二控制信息,能够满足对测试地址空间进行读操作或写操作所需要的时序,基于上述第三控制信息,能够满足对修复地址空间进行读操作或写操作所需要的时序。
在一些可能的实施例中,在步骤303根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息之前,还包括:
调用协议处理单元;
通过所述协议处理单元将所述访问请求转换为与所述目标地址空间关联的访问命令;
所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
根据所述目标地址空间生成满足所述访问命令的访问时序的控制信息。
具体地,在接收到访问请求后,存储器件的访问控制装置可以调用内部设置的协议处理单元,通过协议处理单元将访问请求转换为与目标地址空间关联的访问命令。其中,如果该访问请求为写请求,则访问命令的内容包括:写命令、地址和数据;如果该访问请求为读请求,则访问命令的内容包括:读命令和地址。需要说明的是,将访问请求转换为访问命令的目的是除去访问请求中的冗余信息,以加快访问进程。
可以理解的是,在将访问请求转换为访问命令后,上述根据目标地址空间生成满足所述访问请求的访问时序的控制信息,转换为根据所述目标地址空间生成满足所述访问命令的访问时序的控制信息。
304、根据所述控制信息访问所述目标地址空间。
本实施例中,存储器件的访问控制装置在生成控制信息后,根据该控制信息访问目标地址空间。
在一些可能的实施例中,步骤304根据所述控制信息访问所述目标地址空间,包括:
根据所述控制信息调用控制选择单元;
通过所述控制选择单元获取所述存储器件的端口控制权;
根据所述端口控制权,通过所述控制信息访问所述目标地址空间。
具体地,存储器件的访问控制装置可以根据控制信息调用内部设置的控制选择单元,控制选择单元可以获取存储器件的端口控制权,在开放端口权限后,通过控制信息访问目标地址空间,以完成目标地址空间的读操作或写操作。
在一些可能的实施例中,在步骤304根据所述控制信息访问所述目标地址空间之后,还包括:
若所述访问请求对应写操作,则在完成所述写操作后,生成第一访问完成状态信息;
根据所述第一访问完成状态信息结束所述访问请求;
若所述访问请求对应读操作,则在完成所述读操作后,生成第二访问完成状态信息以及读数据;
根据所述第二访问完成状态信息以及所述读数据结束所述访问请求。
具体地,若访问请求对应写操作,则在完成写操作后,存储器件的访问控制装置可以生成第一访问完成状态信息,在上述协议处理单元获取到该第一访问完成状态信息后,确定结束该访问请求。若访问请求对应读操作,则在完成读操作后,存储器件的访问控制装置可以生成第二访问完成状态信息以及读数据,在上述协议处理单元获取到该第二访问完成状态信息以及读数据后,确定结束该访问请求。
本实施例中,首先接收针对存储器件的地址空间的访问请求,该访问请求携带有目标地址信息;然后根据地址信息与地址空间类型的映射关系确定目标地址信息对应的目标地址空间;再然后根据目标地址空间生成满足访问请求的访问时序的控制信息;最后根据控制信息访问目标地址空间。从而针对不同的访问请求,比如读写、测试和修复等,都能够通过映射关系映射到相应的地址空间,并实现相应的地址空间的访问,相对于现有技术中需要借助寄存器来实现访问的方式,本实施例显然能够有效降低访问时间,提高访问效率。
为了更好地实施本申请实施例的上述方案,下面还提供用于实施上述方案的相关装置,请参阅图4,图4为本申请实施例提供的一种存储器件的访问控制装置的结构示意图,存储器件的访问控制装置包括:
接收模块401,用于接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
确定模块402,用于根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
生成模块403,用于根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
访问模块404,用于根据所述控制信息访问所述目标地址空间。
本实施例中,首先接收针对存储器件的地址空间的访问请求,该访问请求携带有目标地址信息;然后根据地址信息与地址空间类型的映射关系确定目标地址信息对应的目标地址空间;再然后根据目标地址空间生成满足访问请求的访问时序的控制信息;最后根据控制信息访问目标地址空间。从而针对不同的访问请求,比如读写、测试和修复等,都能够通过映射关系映射到相应的地址空间,并实现相应的地址空间的访问,相对于现有技术中需要借助寄存器来实现访问的方式,本实施例显然能够有效降低访问时间,提高访问效率。
可选地,在本申请一些可能的实施例中,所述生成模块403,具体用于调用所述目标地址空间对应的访问时序单元;
通过所述访问时序单元启动状态机,以通过所述状态机产生满足所述访问请求的访问时序的控制信息。
可选地,在本申请一些可能的实施例中,所述生成模块403,还具体用于若所述目标地址空间为所述存储地址空间,则调用所述存储地址空间对应的存储读写时序单元;
若所述目标地址空间为所述测试地址空间,则调用所述测试地址空间对应的测试时序单元;
若所述目标地址空间为所述修复地址空间,则调用所述修复地址空间对应的修复时序单元。
可选地,在本申请一些可能的实施例中,还包括:
创建模块,用于创建第一地址区间与所述存储地址空间的第一关联关系、第二地址区间与所述测试地址空间的第二关联关系、以及第三地址区间与所述修复地址空间的第三关联关系;根据所述第一关联关系、所述第二关联关系以及所述第三关联关系创建所述地址信息与所述地址空间类型的映射关系。
可选地,在本申请一些可能的实施例中,所述访问模块404,具体用于根据所述控制信息调用控制选择单元;
通过所述控制选择单元获取所述存储器件的端口控制权;
根据所述端口控制权,通过所述控制信息访问所述目标地址空间。
可选地,在本申请一些可能的实施例中,所述确定模块402,具体用于调用地址译码单元;
通过所述地址译码单元获取地址信息与地址空间类型的映射关系;
通过所述地址译码单元解析所述访问请求,得到所述目标地址信息;
根据所述映射关系确定所述目标地址信息对应的目标地址空间。
可选地,在本申请一些可能的实施例中,还包括:
调用模块,用于调用协议处理单元;
转换模块,用于通过所述协议处理单元将所述访问请求转换为与所述目标地址空间关联的访问命令;
相对应地,所述生成模块403,具体用于根据所述目标地址空间生成满足所述访问命令的访问时序的控制信息。
可选地,在本申请一些可能的实施例中,所述生成模块403,还用于若所述访问请求对应写操作,则在完成所述写操作后,生成第一访问完成状态信息;
还包括:
处理模块,用于根据所述第一访问完成状态信息结束所述访问请求;
所述生成模块403,还用于若所述访问请求对应读操作,则在完成所述读操作后,生成第二访问完成状态信息以及读数据;
所述处理模块,还用于根据所述第二访问完成状态信息以及所述读数据结束所述访问请求。
可选地,在本申请一些可能的实施例中,所述接收模块401,具体用于通过外围总线APB接口接收针对存储器件的地址空间的访问请求。
图5示例了一种电子设备的实体结构示意图,如图5所示,该电子设备可以包括:控制器(processor)501、通信接口(Communications Interface)502、存储器(memory)503和通信总线504,其中,控制器501,通信接口502,存储器503通过通信总线504完成相互间的通信。控制器501可以调用存储器503中的逻辑指令,以执行如下方法:
接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
根据所述控制信息访问所述目标地址空间。
此外,上述的存储器503中的逻辑指令可以通过软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
另一方面,本申请实施例还提供一种存储介质,其上存储有计算机程序,该计算机程序被控制器执行时实现以执行上述各实施例提供的方法,例如包括:
接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
根据所述控制信息访问所述目标地址空间。
以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性的劳动的情况下,即可以理解并实施。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (9)
1.一种存储器件的访问控制方法,其特征在于,所述方法包括:
接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
根据所述控制信息访问所述目标地址空间;
所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
若所述目标地址空间为所述存储地址空间,则调用所述存储地址空间对应的存储读写时序单元产生满足读写时序的第一控制信息;
若所述目标地址空间为所述测试地址空间,则调用所述测试地址空间对应的测试时序单元产生满足测试时序的第二控制信息;
若所述目标地址空间为所述修复地址空间,则调用所述修复地址空间对应的修复时序单元产生满足修复时序的第三控制信息。
2.根据权利要求1所述的存储器件的访问控制方法,其特征在于,所述方法还包括:
创建第一地址区间与所述存储地址空间的第一关联关系、第二地址区间与所述测试地址空间的第二关联关系、以及第三地址区间与所述修复地址空间的第三关联关系;
根据所述第一关联关系、所述第二关联关系以及所述第三关联关系创建所述地址信息与所述地址空间类型的映射关系。
3.根据权利要求1所述的存储器件的访问控制方法,其特征在于,所述根据所述控制信息访问所述目标地址空间的步骤,包括:
根据所述控制信息调用控制选择单元;
通过所述控制选择单元获取所述存储器件的端口控制权;
根据所述端口控制权,通过所述控制信息访问所述目标地址空间。
4.根据权利要求1所述的存储器件的访问控制方法,其特征在于,所述根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间的步骤,包括:
调用地址译码单元;
通过所述地址译码单元获取地址信息与地址空间类型的映射关系;
通过所述地址译码单元解析所述访问请求,得到所述目标地址信息;
根据所述映射关系确定所述目标地址信息对应的目标地址空间。
5.根据权利要求1所述的存储器件的访问控制方法,其特征在于,所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤之前,还包括:
调用协议处理单元;
通过所述协议处理单元将所述访问请求转换为与所述目标地址空间关联的访问命令;
所述根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息的步骤,包括:
根据所述目标地址空间生成满足所述访问命令的访问时序的控制信息。
6.根据权利要求1-5任一项所述的存储器件的访问控制方法,其特征在于,所述根据所述控制信息访问所述目标地址空间的步骤之后,还包括:
若所述访问请求对应写操作,则在完成所述写操作后,生成第一访问完成状态信息;
根据所述第一访问完成状态信息结束所述访问请求;
若所述访问请求对应读操作,则在完成所述读操作后,生成第二访问完成状态信息以及读数据;
根据所述第二访问完成状态信息以及所述读数据结束所述访问请求。
7.根据权利要求1-5任一项所述的存储器件的访问控制方法,其特征在于,所述接收针对存储器件的地址空间的访问请求的步骤,包括:
通过外围总线APB接口接收针对存储器件的地址空间的访问请求。
8.一种存储器件的访问控制装置,其特征在于,所述装置包括:
接收模块,用于接收针对存储器件的地址空间的访问请求,所述访问请求携带有目标地址信息;
确定模块,用于根据地址信息与地址空间类型的映射关系确定所述目标地址信息对应的目标地址空间,所述地址空间类型包括存储地址空间、测试地址空间以及修复地址空间;
生成模块,用于根据所述目标地址空间生成满足所述访问请求的访问时序的控制信息;
访问模块,用于根据所述控制信息访问所述目标地址空间;
所述生成模块,具体用于若所述目标地址空间为所述存储地址空间,则调用所述存储地址空间对应的存储读写时序单元产生满足读写时序的第一控制信息;若所述目标地址空间为所述测试地址空间,则调用所述测试地址空间对应的测试时序单元产生满足测试时序的第二控制信息;若所述目标地址空间为所述修复地址空间,则调用所述修复地址空间对应的修复时序单元产生满足修复时序的第三控制信息。
9.一种电子设备,其特征在于,包括存储器、控制器及存储在存储器上并在控制器上运行的计算机程序,所述控制器执行所述程序时实现如权利要求1-7任一项所述的存储器件的访问控制方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011575755.6A CN112286468B (zh) | 2020-12-28 | 2020-12-28 | 一种存储器件的访问控制方法、装置及电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011575755.6A CN112286468B (zh) | 2020-12-28 | 2020-12-28 | 一种存储器件的访问控制方法、装置及电子设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112286468A CN112286468A (zh) | 2021-01-29 |
CN112286468B true CN112286468B (zh) | 2021-03-16 |
Family
ID=74426421
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011575755.6A Active CN112286468B (zh) | 2020-12-28 | 2020-12-28 | 一种存储器件的访问控制方法、装置及电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112286468B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816241A (zh) * | 2020-08-21 | 2020-10-23 | 上海燧原科技有限公司 | 存储器及其测试方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3795744B2 (ja) * | 2000-11-21 | 2006-07-12 | 沖電気工業株式会社 | マイクロコントローラ |
US7778074B2 (en) * | 2007-03-23 | 2010-08-17 | Sigmatel, Inc. | System and method to control one time programmable memory |
JP2010055139A (ja) * | 2008-08-26 | 2010-03-11 | Panasonic Corp | メモリコントローラ、不揮発性記憶装置、アクセス装置、不揮発性記憶システム |
KR20110102734A (ko) * | 2010-03-11 | 2011-09-19 | 삼성전자주식회사 | 오티피 록 비트 레지스터를 구비한 불휘발성 반도체 메모리 장치 |
CN103295639A (zh) * | 2013-03-18 | 2013-09-11 | 苏州华芯微电子股份有限公司 | 一种快速otp存储数据的写入与读取电路 |
CN105989894B (zh) * | 2015-02-12 | 2023-09-15 | 上海晟矽微电子股份有限公司 | 一种一次性可编程存储器控制器、集成电路及程序烧写方法 |
CN106875974B (zh) * | 2017-03-16 | 2023-12-12 | 成都信息工程大学 | 一种otp存储装置以及访问otp存储器的方法 |
CN208460402U (zh) * | 2018-07-23 | 2019-02-01 | 上海艾为电子技术股份有限公司 | Efuse控制器及Efuse系统 |
KR102545189B1 (ko) * | 2018-09-07 | 2023-06-19 | 삼성전자주식회사 | 스토리지 장치, 스토리지 시스템 및 스토리지 장치의 동작 방법 |
-
2020
- 2020-12-28 CN CN202011575755.6A patent/CN112286468B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816241A (zh) * | 2020-08-21 | 2020-10-23 | 上海燧原科技有限公司 | 存储器及其测试方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112286468A (zh) | 2021-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103595790B (zh) | 设备远程访问的方法、瘦客户端和虚拟机 | |
US7159075B2 (en) | Memory card authentication system, capacity switching-type memory card host device, capacity switching-type memory card, storage capacity setting method, and storage capacity setting program | |
US10802750B2 (en) | Universal flash storage memory module, controller and electronic device with advanced turbo write buffer and method for operating the memory module | |
CN105335309B (zh) | 一种数据传输方法及计算机 | |
CN106789363A (zh) | 一种向虚拟机配置网卡的方法及装置 | |
EP3242214A1 (en) | Method and device for protecting information of mcu chip | |
CN115543894B (zh) | 存储系统、数据处理方法及装置、存储介质及电子设备 | |
CN116679887B (zh) | 用于NAND Flash的通用控制模块及方法 | |
CN105408875A (zh) | 在存储器接口上的分布式过程执行和文件系统 | |
US7743184B2 (en) | Coherent access register data transfer device and methods thereof | |
US20100153622A1 (en) | Data Access Controller and Data Accessing Method | |
CN112286468B (zh) | 一种存储器件的访问控制方法、装置及电子设备 | |
CN117896351A (zh) | 从机地址更新方法及相关装置 | |
CN107402723A (zh) | 读写数据的方法及存储系统 | |
CN115878327A (zh) | 总线预留方法、装置、服务器、电子设备和存储介质 | |
CN111063387B (zh) | 一种固态硬盘性能测试方法、装置、设备及存储介质 | |
EP3291096B1 (en) | Storage system and device scanning method | |
CN108897702A (zh) | 一种验证内存可用性的方法和系统 | |
CN110286995B (zh) | 一种数据读写方法和装置 | |
CN112860595A (zh) | Pci设备或pcie设备、数据存取方法及相关组件 | |
CN104820574A (zh) | 一种访问间接寻址寄存器的方法及电子设备 | |
CN114860343B (zh) | 加速卡速率调整方法、系统、终端及存储介质 | |
US20230350593A1 (en) | Method, system, and circuit for deploying file system on embedded memory in programmable computing device | |
CN107491400A (zh) | 一种硬盘信息存储方法及装置 | |
EP4102372A1 (en) | Artificial intelligence chip and data operation method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |