CN112242172A - 一种nor闪存及其参考电流比较电路 - Google Patents
一种nor闪存及其参考电流比较电路 Download PDFInfo
- Publication number
- CN112242172A CN112242172A CN201910654133.3A CN201910654133A CN112242172A CN 112242172 A CN112242172 A CN 112242172A CN 201910654133 A CN201910654133 A CN 201910654133A CN 112242172 A CN112242172 A CN 112242172A
- Authority
- CN
- China
- Prior art keywords
- floating gate
- reference current
- comparison circuit
- flash memory
- current comparison
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000004590 computer program Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Read Only Memory (AREA)
Abstract
本发明公开一种NOR闪存及其参考电流比较电路,该参考电流比较电路包括:参考电流生成电路,该参考电流生成电路包括浮栅晶体管(R0,R1,……,Rn),浮栅晶体管(R0,R1,……,Rn)的漏极与位线(BL0,BL1,……,BLn)连接,浮栅晶体管(R0,R1,……,Rn)的源极连接到源线;多路选择器,多路选择器的输入端与浮栅晶体管Ri的源极和存储单元Ci的源极连接;多路选择器的地址端用于控制存储单元Ci和浮栅晶体管Ri被选择;比较器,其中比较器的输入端分别与多路选择器的输出端连接;其中0≤i≤n,n为正整数。本发明能够消除源端串联电阻的影响,提高提高闪存读取的精度、速度和可靠性。
Description
技术领域
本发明涉及,尤其涉及一种NOR闪存及其参考电流比较电路。
背景技术
闪存是一种非易失性存储器,可以用作移动设备的存储单元。越来越多的桌面计算机也用闪存作为系统盘,以加快计算机的启动速度。
闪存的存储单元由浮栅晶体管构成,其与一般的晶体管的区别在于增加了一个浮栅层和一个绝缘层,其通过电荷存储的信息。为了将电荷置入浮栅层,可以在带负电的源极和带正电的控制栅极之间施加电场,将来自源极的电子遂穿过绝缘层并到达浮栅层。此外,可以在控制栅极施加负电压而在源极和漏极上施加正电压,可以使浮栅层得电子遂穿绝缘层并进入源极和栅极之间的沟道。
NOR闪存的存储单元可以存储1个比特、2个比特或者3个比特,在存储多个比特时,可以通过施加的电压不同,从而控制进入浮栅层的电荷,通过电荷多少来表征当前存储的信息。NOR闪存所存储的比特只能从1变为0,而不能从0变为1,可以通过擦除操作将闪存的存储单元置1。
现有的NOR闪存的结构如图2所示,其具有矩阵结构,存储单元通过字线WL0-WL31和位线BL0-BL31进行选择,字线和位线可以通过地址译码器译码得到。存储单元的源极都接到源线(Source Li ne,SL),源线可以接地。
在数据读出的过程中,通过字线和位线选择存储单元,通过检测各个存储单元中的电流并与参考电流比较,从而确定被选中的存储单元存储的信息;现有技术中,参考电流固定。
在共源设计的版图中,同一个字线对应的若干浮栅晶体管对应的源端串联电阻不同,从而影响了读取电流,导致读取的电流信息不精确,影响对存储信息的判断。
发明内容
有鉴于此,本发明提供一种NOR闪存的参考电流比较电路,该电路包括参考电流生成电路,该参考电流生成电路包括浮栅晶体管R0,R1,……,Rn,浮栅晶体管R0,R1,……,Rn的漏极与位线BL0,BL1,……,BLn连接,浮栅晶体管R0,R1,……,Rn的源极连接到源线;
多路选择器,多路选择器的输入端与浮栅晶体管Ri的源极和存储单元Ci的源极连接;多路选择器的地址端用于控制存储单元Ci和浮栅晶体管Ri被选择;
比较器,其中比较器的输入端分别与多路选择器的输出端连接;其中0≤i≤n,n为正整数。
优选地,n=7、15、31或63。
优选地,所述存储单元存储1个比特。
优选地,所述存储单元存储2个比特或者3个比特。
优选地,该参考电流比较电路还包括电压选择器,电压选择器的输入端与电压连接,电压选择器的地址端接入轮询地址;该电压选择器的输出端与浮栅晶体管R0,R1,……,Rn的栅极连接。
本申请提供了一种NOR闪存,其特征在于,该NOR闪存包括所述的参考电流比较电路。
本申请实施例能够消除源端串联电阻的影响,提高提高闪存读取的精度、速度和可靠性。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是现有技术中浮栅晶体管结构示意图;
图2是NOR闪存结构示意图;
图3是本申请实施例提供的参考电流比较电路示意图。
具体实施方式
如在说明书及权利要求当中使用了某些词汇来指称特定组件。本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。“大致”是指在可接收的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。说明书后续描述为实施本发明的较佳实施方式,然所述描述乃以说明本发明的一般原则为目的,并非用以限定本发明的范围。本发明的保护范围当视所附权利要求所界定者为准。
为了便于说明,本申请以32×32存储单元的存储区域进行说明,位线的数量也可以为8、16、64等。如图3所示(图3中仅示出WL0和WL1对应的存储单元,其他未示出),为了在读取的过程中,保持读取电流的精确性,可以根据存储单元的版图设计对应的参考电流生成电路版图,二者的版图基本上一致。对于每个存储单元存储1比特的闪存而言,可以将参考电压设置为字线对应的高电压,对于每个存储单元存储2比特或者3比特的闪存而言,可以设置多个参考电压值。
如图3所示,可以通过双路32选1的多路选择器,选择被选中的存储单元Ci的源极(本申请中也称为选择被选中的存储单元Ci),同时选择参考电流生成电路中对应的浮栅晶体管Ri的源极(本申请中也称为选择参考电流生成电路中对应的浮栅晶体管Ri),存储单元Ci和浮栅晶体管Ri距离源线SL接地点所间隔的浮栅晶体管的数量相同。多路选择器的地址输入端可以输入选中存储单元Ci的地址,通过译码设计,可以实现对存储单元Ci源极和浮栅晶体管Ri源极的选择(本申请中,也称为存储单元Ci和浮栅晶体管Ri的选择),从而将存储单元Ci源极和浮栅晶体管Ri源极分别连接到比较器,该比较器可以是电压比较器。通过比较存储单元Ci源极对应的电压和浮栅晶体管Ri源极对应的电压来确定存储单元Ci存储的信息,例如1或者0。上文中,i为0-31中的任意一个数。对于地址译码器的实现,可以使用与存储单元中选择位线的地址译码器相同的技术方案。优选地,地址译码器可以使用两组4线-16线译码器,从而可以实现对于32个位线的选择控制。进一步地,对于每个4线-16线译码器,还可以使用两级2线-4线译码器来实现。
浮栅晶体管的栅极可以接电压VDD,该VDD可以是位线对应的高电平。
在存储单元可以存储2个比特时,优选地,可以通过多路选择器为Vref提供4个不同的参考电压值,通过比较存储单元Ci源极对应的电压和浮栅晶体管Ri源极对应的不同电压来确定存储单元Ci存储的信息为00、01、10、或11。该多路选择器的控制端可以为2位的地址线,通过轮询预先存储的地址,即00、01、10、11,从而实现对不同电压值的选择,将不同电压值作为参考电流生成电路中浮栅晶体管栅极的电压。
同理,在存储单元可以存储3个比特时,可以使用8选1的多路选择器,该多路选择器可以具有3位的地址线。
本领域内的技术人员应明白,本发明的实施例可提供为方法、装置、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、RD-ROC、光学存储器等)上实施的计算机程序产品的形式。
上述说明示出并描述了本发明的若干具体实施例,但如前所述,应当理解本发明并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述发明构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本发明的精神和范围,则都应在本发明所附权利要求的保护范围内。
Claims (6)
1.一种NOR闪存的参考电流比较电路,其特征在于,该电路包括:
参考电流生成电路,该参考电流生成电路包括浮栅晶体管(R0,R1,……,Rn),浮栅晶体管(R0,R1,……,Rn)的漏极与位线(BL0,BL1,……,BLn)连接,浮栅晶体管(R0,R1,……,Rn)的源极连接到源线;
多路选择器,多路选择器的输入端与浮栅晶体管Ri的源极和存储单元Ci的源极连接;多路选择器的地址端用于控制存储单元Ci和浮栅晶体管Ri被选择;
比较器,其中比较器的输入端分别与多路选择器的输出端连接;其中0≤i≤n,n为正整数。
2.根据权利要求1所述的参考电流比较电路,其特征在于,n=7、15、31或63。
3.根据权利要求1所述的参考电流比较电路,其特征在于,所述存储单元存储1个比特。
4.根据权利要求1所述的参考电流比较电路,其特征在于,所述存储单元存储2个比特或者3个比特。
5.根据权利要求4所述的参考电流比较电路,其特征在于,该参考电流比较电路还包括电压选择器,电压选择器的输入端与电压连接,电压选择器的地址端接入轮询地址;该电压选择器的输出端与浮栅晶体管(R0,R1,……,Rn)的栅极连接。
6.一种NOR闪存,其特征在于,该NOR闪存包括根据权利要求1-5任意一项所述的参考电流比较电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910654133.3A CN112242172A (zh) | 2019-07-19 | 2019-07-19 | 一种nor闪存及其参考电流比较电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910654133.3A CN112242172A (zh) | 2019-07-19 | 2019-07-19 | 一种nor闪存及其参考电流比较电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112242172A true CN112242172A (zh) | 2021-01-19 |
Family
ID=74167238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910654133.3A Pending CN112242172A (zh) | 2019-07-19 | 2019-07-19 | 一种nor闪存及其参考电流比较电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112242172A (zh) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6038169A (en) * | 1999-03-18 | 2000-03-14 | Halo Lsi Design & Device Technology, Inc. | Read reference scheme for flash memory |
US6473327B1 (en) * | 1999-11-09 | 2002-10-29 | Nec Corporation | Semiconductor memory having a pair of bank select drivers driving each bank select line |
US20030214843A1 (en) * | 2002-05-17 | 2003-11-20 | Hynix Semiconductor Inc. | Clamping Circuit and nonvolatile memory device using the same |
CN1484249A (zh) * | 2002-09-13 | 2004-03-24 | 富士通株式会社 | 非易失性半导体存储设备 |
US20040218426A1 (en) * | 2003-04-29 | 2004-11-04 | Oleg Dadashev | Apparatus and methods for multi-level sensing in a memory array |
CN101208754A (zh) * | 2005-06-28 | 2008-06-25 | 斯班逊有限公司 | 半导体器件及其控制方法 |
CN102044286A (zh) * | 2009-10-09 | 2011-05-04 | 旺宏电子股份有限公司 | 源极端感测的渗入电流系统 |
CN103227174A (zh) * | 2012-01-30 | 2013-07-31 | 北京兆易创新科技股份有限公司 | 一种半导体存储装置及其版图 |
CN103730160A (zh) * | 2014-01-07 | 2014-04-16 | 上海华虹宏力半导体制造有限公司 | 一种存储器及其读取方法、读取电路 |
CN103811046A (zh) * | 2014-02-28 | 2014-05-21 | 北京航空航天大学 | 一种新型高可靠性读取电路 |
US10199112B1 (en) * | 2017-08-25 | 2019-02-05 | Silicon Storage Technology, Inc. | Sense amplifier circuit for reading data in a flash memory cell |
-
2019
- 2019-07-19 CN CN201910654133.3A patent/CN112242172A/zh active Pending
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6038169A (en) * | 1999-03-18 | 2000-03-14 | Halo Lsi Design & Device Technology, Inc. | Read reference scheme for flash memory |
US6473327B1 (en) * | 1999-11-09 | 2002-10-29 | Nec Corporation | Semiconductor memory having a pair of bank select drivers driving each bank select line |
US20030214843A1 (en) * | 2002-05-17 | 2003-11-20 | Hynix Semiconductor Inc. | Clamping Circuit and nonvolatile memory device using the same |
CN1484249A (zh) * | 2002-09-13 | 2004-03-24 | 富士通株式会社 | 非易失性半导体存储设备 |
US20040218426A1 (en) * | 2003-04-29 | 2004-11-04 | Oleg Dadashev | Apparatus and methods for multi-level sensing in a memory array |
CN101208754A (zh) * | 2005-06-28 | 2008-06-25 | 斯班逊有限公司 | 半导体器件及其控制方法 |
CN102044286A (zh) * | 2009-10-09 | 2011-05-04 | 旺宏电子股份有限公司 | 源极端感测的渗入电流系统 |
CN103227174A (zh) * | 2012-01-30 | 2013-07-31 | 北京兆易创新科技股份有限公司 | 一种半导体存储装置及其版图 |
CN103730160A (zh) * | 2014-01-07 | 2014-04-16 | 上海华虹宏力半导体制造有限公司 | 一种存储器及其读取方法、读取电路 |
CN103811046A (zh) * | 2014-02-28 | 2014-05-21 | 北京航空航天大学 | 一种新型高可靠性读取电路 |
US10199112B1 (en) * | 2017-08-25 | 2019-02-05 | Silicon Storage Technology, Inc. | Sense amplifier circuit for reading data in a flash memory cell |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11568940B2 (en) | Apparatus for determining data states of memory cells | |
US8830762B2 (en) | Methods, devices, and systems for dealing with threshold voltage change in memory devices | |
KR101396641B1 (ko) | 플래시 메모리 장치에 데이터를 저장하는 방법 | |
US7697359B2 (en) | Flash memory device and refresh method thereof | |
US9536603B2 (en) | Methods and apparatuses for determining threshold voltage shift | |
CN113724768B (zh) | 半导体存储装置及读取方法 | |
KR20160050392A (ko) | 메모리 장치, 메모리 시스템, 상기 메모리 장치의 동작 방법 및 상기 메모리 시스템의 동작 방법 | |
KR101199131B1 (ko) | 메모리 장치에서 데이터 전송 및 프로그래밍 | |
CN112262435B (zh) | 用于确定存储器单元的预期数据使用期限的设备及方法 | |
CN112242172A (zh) | 一种nor闪存及其参考电流比较电路 | |
US20070177423A1 (en) | Flash memory device having bit lines decoded in irregular sequence | |
US7142454B2 (en) | System and method for Y-decoding in a flash memory device | |
JP2012203945A (ja) | 半導体記憶装置 | |
KR20080095367A (ko) | 낸드 플래시 메모리소자의 소거방법 | |
JPH02285592A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |