CN112188446A - 一种同步信号发送方法、终端及装置、存储介质 - Google Patents
一种同步信号发送方法、终端及装置、存储介质 Download PDFInfo
- Publication number
- CN112188446A CN112188446A CN201910603816.6A CN201910603816A CN112188446A CN 112188446 A CN112188446 A CN 112188446A CN 201910603816 A CN201910603816 A CN 201910603816A CN 112188446 A CN112188446 A CN 112188446A
- Authority
- CN
- China
- Prior art keywords
- synchronization signal
- sequence
- pss
- link
- mod127
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W4/00—Services specially adapted for wireless communication networks; Facilities therefor
- H04W4/70—Services for machine-to-machine communication [M2M] or machine type communication [MTC]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/001—Synchronization between nodes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0022—PN, e.g. Kronecker
- H04J13/0025—M-sequences
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/001—Synchronization between nodes
- H04W56/0015—Synchronization between nodes one node acting as a reference for the others
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
- H04J11/0069—Cell search, i.e. determining cell identity [cell-ID]
- H04J11/0073—Acquisition of primary synchronisation channel, e.g. detection of cell-ID within cell-ID group
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0055—ZCZ [zero correlation zone]
- H04J13/0059—CAZAC [constant-amplitude and zero auto-correlation]
- H04J13/0062—Zadoff-Chu
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J11/00—Orthogonal multiplex systems, e.g. using WALSH codes
- H04J2011/0096—Network synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W4/00—Services specially adapted for wireless communication networks; Facilities therefor
- H04W4/30—Services specially adapted for particular environments, situations or purposes
- H04W4/40—Services specially adapted for particular environments, situations or purposes for vehicles, e.g. vehicle-to-pedestrians [V2P]
- H04W4/46—Services specially adapted for particular environments, situations or purposes for vehicles, e.g. vehicle-to-pedestrians [V2P] for vehicle-to-vehicle communication [V2V]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/001—Synchronization between nodes
- H04W56/002—Mutual synchronization
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Databases & Information Systems (AREA)
- Power Engineering (AREA)
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
本发明公开了一种同步信号发送方法、终端及装置、存储介质,包括:按照公式dPSS(n)=1‑2x(m)或dPSS(n)=du(n)生成直通链路主同步信号序列dPSS(n),并根据直通链路主同步信号序列产生直通链路主同步信号;发送直通链路主同步信号;或在与空口下行主同步信号不同的频率资源上发送直通链路主同步信号。采用本发明,可以使得直通链路同步信号与空口下行同步信号之间保持低相关特性,从而避免了直通链路同步信号检测中的虚警或误检问题,提升了直通链路同步信号检测的成功率,缩短了直通链路同步建立的时延。
Description
技术领域
本发明涉及无线通信技术领域,特别涉及一种同步信号发送方法、终端及装置、存储介质。
背景技术
在现有NR(NR:New Radio,新空口)V2X(智能网联汽车技术,Vehicle-to-Everything;车联网)通信中,终端与终端之间要建立同步,首先需要终端在直通链路上发送同步信号,现有技术中直通链路主同步信号序列S-PSS(直通链路主同步信号,SidelinkPrimary Synchronization Signal)使用的是一种新的m序列。
现有技术的不足在于:在采用该新的m序列时,会出现虚警或误检问题,进一步的,还会导致了同步检测概率降低以及同步时延增加。
发明内容
本发明提供了一种同步信号发送方法、终端及装置、存储介质,用以解决在采用m序列时出现的虚警或误检问题。
本发明实施例中提供了一种同步信号发送方法,包括:
按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
发送S-PSS同步信号;其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
实施中,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施中,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
实施中,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
本发明实施例中提供了一种终端,包括:
处理器,用于读取存储器中的程序,执行下列过程:
按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
收发机,用于在处理器的控制下接收和发送数据,执行下列过程:
发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
实施中,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施中,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
实施中,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
本发明实施例中提供了一种同步信号发送装置,包括:
同步信号生成模块,用于按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
发送模块,用于发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
本发明实施例中提供了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现如上述同步信号发送方法的步骤。
本发明有益效果如下:
在本发明实施例提供的技术方案中,由于采用了循环移位,更具体的,CS是不等于0、43及86的正整数;或,直接通过序列与DL-PSS保持低相关;或,在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号。因此可以使得直通链路同步信号与NR下行同步信号之间保持低相关特性,从而避免了同步信号检测中的虚警或误检问题,提升了直通链路同步信号检测的成功率,缩短了直通链路同步建立的时延。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为本发明实施例中直通链路同步信号与下行同步信号误检示意图;
图2为本发明实施例中采用低相关同步信号后直通链路同步信号与下行同步信号示意图;
图3为本发明实施例中同步信号发送方法实施流程示意图;
图4为本发明实施例中终端结构示意图。
具体实施方式
发明人在发明过程中注意到:
无论是基站与终端之间的空口通信,还是终端与终端之间的直通通信,在进行以交换控制与数据信息为目的的通信之前,为了保证通信双方的时间基准与频率基准是对齐的,即符号与子载波的起始位置是约定好的,需要通信双方进行同步。
现有技术中直通链路主同步信号序列S-PSS(直通链路主同步信号,SidelinkPrimary Synchronization Signal)使用的是一种新的m序列。
但是,该m序列并不能有效保证与下行主同步信号DL-PSS(下行主同步信号,Downlink Primary Synchronization Signal)之间的低相关特性,在直通链路主同步信号S-PSS与下行主同步信号DL-PSS之间互相关系数较高的情况下,无论对于NR空口设备,还是NR V2X设备,由于它们在初始接入时缺乏先验信息,并不知道同步信号的来源,所以都会出现虚警或误检问题,从而导致了同步检测概率降低以及同步时延增加。
下面以具体实例来进行说明。
图1为直通链路同步信号与下行同步信号误检示意图,如图所示,终端1在发送直通链路同步信号时,如果使用了与下行同步信号互相关系数较高的同步序列,对于处于基站覆盖内的终端3来说,终端3会将直通链路同步信号误认为是下行同步信号,并且进行同步信号检测,从而导致了终端3的同步检测概率降低与同步时延增加。
基于此,本发明实施例中将提出一种用于直通链路(Sidelink)的同步信号的发送方案,方案中,发送端可以根据本发明实施例中给出的同步信号序列的生成方案,确定直通链路同步信号序列,并在两个设备之间建立同步。由于本发明实施例中提供的方案可以使得直通链路同步信号与NR下行同步信号之间保持低相关特性,从而也就避免了同步信号检测中的虚警或误检问题,提升了直通链路同步信号检测的成功率,缩短了直通链路同步建立的时延。
采用本发明实施例提供的技术方案后,相对于现有技术,发送端可以根据方案给出的同步信号序列的生成方案,确定直通链路同步信号序列,并在两个设备之间建立同步。由于本发明提供的方法可以使得直通链路同步信号与NR下行同步信号之间保持低相关特性,从而避免了同步信号检测中的虚警或误检问题,提升了直通链路同步信号检测的成功率,缩短了直通链路同步建立的时延。
图2为采用低相关同步信号后直通链路同步信号与下行同步信号示意图,如图2所示,终端1(发送端)向终端2(接收端)发送直通链路同步信号S-PSS,并且直通链路同步信号S-PSS与下行同步信号DL-PSS保持低相关,终端2根据收到的直通链路同步信号S-PSS,与终端1之间建立同步,然后终端2就可以与终端1之间进行直通链路数据通信了。并且由于S-PSS与DL-PSS之间的低相关特性,不会导致终端3出现虚警或误检问题。
下面结合附图对本发明的具体实施方式进行说明。
图3为同步信号发送方法实施流程示意图,如图所示,可以包括:
步骤301、按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
步骤302、发送S-PSS同步信号。
其中:所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
下面对上述四种方式分别进行说明。
一、在对所述多项式进行循环移位处理后生成S-PSS序列时,按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n),其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,且CS是不等于0、43及86的一个或多个正整数。
该方式下,即使在直通链路主同步信号S-PSS与NR下行主同步信号DL-PSS使用不同的循环移位来区分后,它们之间的互相关系数会随着频偏的增加而变化,甚至影响同步检测的成功率;但是生成直通链路主同步信号S-PSS序列时,使用的生成特定多项式与NR下行主同步信号DL-PSS序列所使用的多项式相同,S-PSS与DL-PSS之间序列的复用可以减少标准化工作量,降低终端实现复杂度。
具体实施中,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127时,m按如下方式之一取值:
(1)m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;具体的,例如d1=20。
实施例1:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数,比如d1=20,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={20,63}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(2)m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;具体的,例如d2=20,d3=10。
实施例2:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数,比如d2=20,d3=10,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={10,73}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(3)m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;具体的,例如d4=20,d5=10。
实施例3:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数,比如d4=20,d5=10,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={10,23}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(4)m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;具体的,例如d6=3。
实施例4:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数,比如d6=3,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={129,172}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(5)m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应。
实施例5:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位。这样如果N1=4,N2=7,那么直通链路主同步信号包括有两个同步序列,那么循环移位CS={172,301}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(6)m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位。
实施例6:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位。这样如果X1=60,直通链路主同步信号包括有一个同步序列,那么循环移位CS={60}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(7)m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位。
实施例7:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应。这样如果X2=20,X3=60,直通链路主同步信号包括有两个同步序列,那么循环移位CS={20,60}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(8)m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施例8:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成,而m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应。这样如果X4=20,X5=60,X6=100,直通链路主同步信号包括有三个同步序列,那么循环移位CS={20,60,100}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
二、在使用与所述多项式不同的多项式生成S-PSS序列时,按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n),其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的。
该方式下,即使S-PSS无法复用DL-PSS的序列,增加了标准化工作量与终端实现复杂度;但是这种生成直通链路主同步信号S-PSS序列的方式,所使用的生成特定多项式与NR下行主同步信号DL-PSS序列所使用的多项式不同并且保持了低相关,这样它们之间的互相关系数在高频偏情况下仍然很低,从而能够提高了同步检测的成功率。
具体实施中,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127时,m按如下方式之一取值:
(1)m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;具体的,例如d1=20。
实施例9:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数,比如d1=20,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={20,63}。
(2)m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;具体的,例如d2=20,d3=10。
实施例10:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数,比如d2=20,d3=10,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={10,73}。
(3)m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;具体的,例如d4=20,d5=10。
实施例11:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数,比如d4=20,d5=10,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={10,23}。
(4)m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;具体的,例如d6=3。
实施例12:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数,比如d6=3,这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={129,172}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(5)m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应。
实施例13:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位。这样如果N1=4,N2=7,那么直通链路主同步信号包括有两个同步序列,那么循环移位CS={172,301}。为了避免与下行同步信号产生高互相关性,CS是不等于0、43及86的两个正整数。
(6)m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位。
实施例14:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位。这样如果X1=60,直通链路主同步信号包括有一个同步序列,那么循环移位CS={60}。
(7)m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位。
实施例15:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应。这样如果X2=20,X3=60,直通链路主同步信号包括有两个同步序列,那么循环移位CS={20,60}。
(8)m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施例16:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应。这样如果X4=20,X5=60,X6=100,直通链路主同步信号包括有三个同步序列,那么循环移位CS={20,60,100}。
(9)m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;具体的,例如d6=43。
实施例17:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数,比如d6=43。这样如果直通链路主同步信号包括有两个同步序列,那么NID (2)={0,1},循环移位CS={0,43},那么循环移位CS={0,43}。
三、在以所述多项式为基础生成ZC序列后,以所述ZC序列作为S-PSS序列时,按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127。
该方式下,使用该公式生成的序列是一种ZC(Zadoff-Chu)序列,即使考虑到ZC序列对多普勒频移的抵抗度略差于m序列,可能会影响同步检测的成功率;但是这种生成直通链路主同步信号S-PSS序列的方案,所使用的生成公式与LTE(长期演进,Long TermEvolution)下行主同步信号DL-PSS序列所使用的公式相同,S-PSS与LTE DL-PSS之间序列的复用可以减少标准化工作量,降低终端实现复杂度。
实施例18:
直通链路主同步信号S-PSS所使用的序列dPSS(n)是按照公式dPSS(n)=du(n)生成,其中:
u是根序列索引号,且0≤u<127。
上面公式中的u可以设为U1,U2。U1和U2分别与直通链路主同步信号序列的两个索引号NID (2)对应。这样如果U1=52,U2=74,直通链路主同步信号包括有两个同步序列,那么根序列索引号u={52,74}。
四、在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号。
该方式下,即使考虑到这种方案只能用于专用载波的场景,即直通链路和空口链路使用不同的载波的场景,使得应用场景受限;但是这种直通链路主同步信号S-PSS配置方案,可以通过不同的频域资源来保持了直通链路同步信号与空口下行同步信号的低相关性,而不需要进行复杂的序列设计,减少了标准化工作量,降低终端实现复杂度。
具体实施中,所述频率资源可以包括以下资源之一或者其组合:子载波、资源块、BWP(Bandwidth part,部分带宽)、载波、频带。
实施例19:
直通链路主同步信号S-PSS所使用的频率资源与空口同步信号所使用的频率资源不同,此处所述不同的频率资源包括有不同的子载波、资源块、BWP、载波或频带。也就是说,通过不同的频域资源来区分直通链路同步信号与空口下行同步信号,进而保持了直通链路同步信号与空口下行同步信号的低相关性。
基于同一发明构思,本发明实施例中还提供了一种同步信号发送装置、终端、计算机可读存储介质,由于这些设备解决问题的原理与方法相似,因此这些设备的实施可以参见方法的实施,重复之处不再赘述。
在实施本发明实施例提供的技术方案时,可以按如下方式实施。
图4为终端结构示意图,如图所示,终端包括:
处理器400,用于读取存储器420中的程序,执行下列过程:
按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
收发机410,用于在处理器400的控制下接收和发送数据,执行下列过程:
发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
实施中,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施中,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
实施中,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
其中,在图4中,总线架构可以包括任意数量的互联的总线和桥,具体由处理器400代表的一个或多个处理器和存储器420代表的存储器的各种电路链接在一起。总线架构还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口提供接口。收发机410可以是多个元件,即包括发送机和接收机,提供用于在传输介质上与各种其他装置通信的单元。针对不同的用户设备,用户接口430还可以是能够外接内接需要设备的接口,连接的设备包括但不限于小键盘、显示器、扬声器、麦克风、操纵杆等。
处理器400负责管理总线架构和通常的处理,存储器420可以存储处理器400在执行操作时所使用的数据。
本发明实施例中提供了一种同步信号发送装置,包括:
同步信号生成模块,用于按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
发送模块,用于发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
本发明实施例中还提供了一种计算机可读存储介质,其上存储有计算机程序,该计算机程序被处理器执行时实现上述同步信号发送方法的步骤。
具体的,是执行如下方法的计算机程序:
按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
发送S-PSS同步信号;其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
实施中,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
实施中,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
实施中,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
具体实施可以参见上述同步信号发送方法的实施。
为了描述的方便,以上所述装置的各部分以功能分为各种模块或单元分别描述。当然,在实施本发明时可以把各模块或单元的功能在同一个或多个软件或硬件中实现。
综上所述,本发明实施例提供的技术方案中,第一设备向第二设备发送同步信号;
同步信号所使用的序列dPSS(n)是按照公式dPSS(n)=1-2x(m)生成,其中:
x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2或者基于多项式x(i+7)=(x(i+1)+x(i))mod2生成,而m=(n+CS)mod127且0≤n<127。当使用多项式x(i+7)=(x(i+4)+x(i))mod2生成序列时,CS是不等于0、43及86的一个或多个正整数;
或者,所述第一同步信号所使用的序列是按照公式dPSS(n)=du(n)生成,其中:
u是根序列索引号,且0≤u<127。
或者,同步信号所使用的频率资源与空口同步信号所使用的频率资源不同。
然后第一设备与第二设备可以根据所述同步信号建立同步。
该方案可以使用在V2X系统的Sidelink直通链路通信中。
该方案中,发送端可以根据本发明实施例中给出的同步信号序列的生成方案,确定直通链路同步信号序列,并在两个设备之间建立同步。由于本发明实施例中提供的方案可以使得直通链路同步信号与NR下行同步信号之间保持低相关特性,从而避免了同步信号检测中的虚警或误检问题,提升了直通链路同步信号检测的成功率,缩短了直通链路同步建立的时延。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种同步信号发送方法,其特征在于,包括:
按照特定多项式生成直通链路主同步信号S-PSS序列,并根据所述S-PSS序列产生S-PSS同步信号;
发送所述S-PSS同步信号;其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口下行主同步信号DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
2.如权利要求1所述的方法,其特征在于,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
3.如权利要求1所述的方法,其特征在于,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
4.如权利要求1所述的方法,其特征在于,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
5.一种终端,其特征在于,包括:
处理器,用于读取存储器中的程序,执行下列过程:
按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
收发机,用于在处理器的控制下接收和发送数据,执行下列过程:
发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
6.如权利要求5所述的终端,其特征在于,在x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位。
7.如权利要求5所述的终端,其特征在于,在x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的时,m按如下方式之一取值:
m=(n+43×NID (2)+d1)mod127,即CS=43×NID (2)+d1,其中NID (2)是直通链路主同步信号序列索引号,d1为正整数;或,
m=(n+(43+d2)×NID (2)+d3)mod127,即CS=(43+d2)×NID (2)+d3,其中NID (2)是直通链路主同步信号序列索引号,d2和d3为正整数;或,
m=(n+(43-d4)×NID (2)+d5)mod127,即CS=(43-d4)×NID (2)+d5,其中NID (2)是直通链路主同步信号序列索引号,d4和d5为正整数;或,
m=(n+43×(NID (2)+d6))mod127,即CS=43×(NID (2)+d6),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数;或,
m=(n+43×{N1,N2})mod127,即CS=43×{N1,N2},其中N1,N2是与直通链路主同步序列的两个索引号NID (2)对应,并且N1和N2对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+X1)mod127,即CS={X1},X1与直通链路主同步序列的一个索引号NID (2)对应,并且X1对应直通链路主同步信号所使用的m序列的一个循环移位;或,
m=(n+{X2,X3})mod127,即CS={X2,X3},X2和X3分别与直通链路主同步信号序列的两个索引号NID (2)对应,并且X2和X3分别对应直通链路主同步信号所使用的m序列的两个循环移位;或,
m=(n+{X4,X5,X6})mod127,即CS={X4,X5,X6},X4,X5和X6分别与直通链路主同步信号序列的三个索引号NID (2)对应,并且X4、X5和X6分别对应直通链路主同步信号所使用的m序列的三个循环移位;或,
m=(n+d6×NID (2))mod127,即CS=d6×NID (2),其中NID (2)是直通链路主同步信号序列索引号,d6为正整数。
8.如权利要求5所述的终端,其特征在于,所述频率资源包括以下资源之一或者其组合:子载波、资源块、BWP、载波、频带。
9.一种同步信号发送装置,其特征在于,包括:
同步信号生成模块,用于按照特定多项式生成S-PSS序列,并根据S-PSS序列产生S-PSS同步信号;
发送模块,用于发送S-PSS同步信号;
其中:
所述按照特定多项式生成S-PSS序列包括如下方式之一或者其组合:
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+4)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位,且CS是不等于0、43及86的正整数;或,
按照公式dPSS(n)=1-2x(m)生成S-PSS序列dPSS(n)其中,x(m)是基于多项式x(i+7)=(x(i+1)+x(i))mod2生成的,m=(n+CS)mod127且0≤n<127,n是第一种序列编号,m是根据n和CS生成的第二种序列编号,i是第三种序列编号,CS是循环移位;或,
按照公式dPSS(n)=du(n)生成S-PSS序列dPSS(n),其中:
u是根序列索引号,且0≤u<127;或,
在与空口DL-PSS所占用的频率资源不同的频率资源上发送S-PSS同步信号,所述空口下行主同步信号DL-PSS是由基站发送给终端的,所述直通链路主同步信号S-PSS是由终端发送给终端的。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该计算机程序被处理器执行时实现如权利要求1至4中任一项所述同步信号发送方法的步骤。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910603816.6A CN112188446B (zh) | 2019-07-05 | 2019-07-05 | 一种同步信号发送方法、终端及装置、存储介质 |
EP20836423.2A EP3996396A4 (en) | 2019-07-05 | 2020-06-30 | SYNCHRONIZATION SIGNAL TRANSMISSION METHOD, TERMINAL AND DEVICE, AND STORAGE MEDIA |
KR1020227001633A KR20220020971A (ko) | 2019-07-05 | 2020-06-30 | 동기화 신호의 송신 방법, 단말, 장치 및 저장 매체 |
BR112021025502A BR112021025502A2 (pt) | 2019-07-05 | 2020-06-30 | Método de transmissão de sinal de sincronização, terminal e aparelho e mídia de armazenamento. |
US17/619,048 US20220361124A1 (en) | 2019-07-05 | 2020-06-30 | Synchronization signal transmitting method, terminal and apparatus, and storage medium |
PCT/CN2020/099326 WO2021004335A1 (zh) | 2019-07-05 | 2020-06-30 | 同步信号发送方法、终端及装置、存储介质 |
TW109122341A TWI753475B (zh) | 2019-07-05 | 2020-07-02 | 同步信號發送方法、終端及裝置、電腦可讀存儲介質 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910603816.6A CN112188446B (zh) | 2019-07-05 | 2019-07-05 | 一种同步信号发送方法、终端及装置、存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112188446A true CN112188446A (zh) | 2021-01-05 |
CN112188446B CN112188446B (zh) | 2022-04-08 |
Family
ID=73915200
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910603816.6A Active CN112188446B (zh) | 2019-07-05 | 2019-07-05 | 一种同步信号发送方法、终端及装置、存储介质 |
Country Status (7)
Country | Link |
---|---|
US (1) | US20220361124A1 (zh) |
EP (1) | EP3996396A4 (zh) |
KR (1) | KR20220020971A (zh) |
CN (1) | CN112188446B (zh) |
BR (1) | BR112021025502A2 (zh) |
TW (1) | TWI753475B (zh) |
WO (1) | WO2021004335A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113794547A (zh) * | 2021-08-16 | 2021-12-14 | 中科苏州微电子产业技术研究院 | 一种多路信号同步方法、系统、电子设备及计算机可读存储介质 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014035805A1 (en) * | 2012-08-29 | 2014-03-06 | Alcatel Lucent | Device discovery for device-to-device communication |
US20150043545A1 (en) * | 2013-08-09 | 2015-02-12 | Alcatel-Lucent Usa Inc. | Two-stage device-to-device (d2d) discovery procedures |
US20160242131A1 (en) * | 2013-11-01 | 2016-08-18 | Huawei Technologies Co., Ltd. | Transmitter, Receiver and Method for Generating Synchronisation Signals |
EP3066875A1 (en) * | 2013-11-08 | 2016-09-14 | Nokia Solutions and Networks Oy | Synchronization signal design for device to device operation |
CN106256099A (zh) * | 2014-04-24 | 2016-12-21 | Lg电子株式会社 | 在无线通信系统中发送用于d2d通信的同步信号的方法及其装置 |
CN107736061A (zh) * | 2015-01-16 | 2018-02-23 | 夏普株式会社 | 为侧链路通信选择同步信号源的方法及装置 |
WO2018062891A1 (ko) * | 2016-09-30 | 2018-04-05 | 엘지전자(주) | 무선 통신 시스템에서 동기 신호를 송수신하는 방법 및 이를 위한 장치 |
CN108141340A (zh) * | 2015-10-01 | 2018-06-08 | Lg 电子株式会社 | 在d2d通信中发送参考信号的方法和终端 |
CN109314632A (zh) * | 2016-04-01 | 2019-02-05 | 创新技术实验室株式会社 | 用于车辆到x通信的同步的方法和装置 |
US20190149365A1 (en) * | 2018-01-12 | 2019-05-16 | Intel Corporation | Time domain resource allocation for mobile communication |
CN110383906A (zh) * | 2017-04-13 | 2019-10-25 | 上海朗帛通信技术有限公司 | 一种被用于无线通信的用户设备、基站中的方法和装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101515824A (zh) * | 2007-11-26 | 2009-08-26 | 美国博通公司 | 一种处理信号的方法和信号处理系统 |
CN101841507B (zh) * | 2009-03-20 | 2015-01-28 | 中兴通讯股份有限公司 | 主同步信道序列的生成方法、装置及其多天线发送方法 |
EP3133881B1 (en) * | 2014-05-04 | 2019-03-20 | Huawei Technologies Co., Ltd. | Synchronization signal transceiving method, apparatus and device |
US10904848B2 (en) * | 2015-07-09 | 2021-01-26 | Lg Electronics Inc. | Synchronization method of user equipment in wireless communication system and user equipment using method |
JP6579597B2 (ja) * | 2015-08-10 | 2019-09-25 | 華為技術有限公司Huawei Technologies Co.,Ltd. | D2d同期方法、ユーザ機器、およびサービングセル |
CN108476482B (zh) * | 2016-01-20 | 2021-02-26 | 华为技术有限公司 | 一种同步信息的发送方法及装置 |
US10389567B2 (en) * | 2016-11-03 | 2019-08-20 | Samsung Electronics Co., Ltd. | Method and apparatus for synchronization signal design |
WO2018161001A1 (en) * | 2017-03-03 | 2018-09-07 | Intel IP Corporation | Transmission of synchronization signals |
US10797842B2 (en) * | 2017-04-14 | 2020-10-06 | Qualcomm Incorporated | Multiplexing broadcast channels with synchronization signals in new radio |
US10763984B2 (en) * | 2017-08-18 | 2020-09-01 | Qualcomm Incorporated | Frequency division multiplexing synchronization signals (SS) for wideband operation |
CN111565468B (zh) * | 2017-11-28 | 2022-02-11 | Oppo广东移动通信有限公司 | 同步传输载波的选择 |
CN112615704B (zh) * | 2018-08-10 | 2022-03-08 | 华为技术有限公司 | 一种同步信号的传输方法和装置 |
-
2019
- 2019-07-05 CN CN201910603816.6A patent/CN112188446B/zh active Active
-
2020
- 2020-06-30 KR KR1020227001633A patent/KR20220020971A/ko not_active Application Discontinuation
- 2020-06-30 EP EP20836423.2A patent/EP3996396A4/en active Pending
- 2020-06-30 WO PCT/CN2020/099326 patent/WO2021004335A1/zh unknown
- 2020-06-30 BR BR112021025502A patent/BR112021025502A2/pt unknown
- 2020-06-30 US US17/619,048 patent/US20220361124A1/en active Pending
- 2020-07-02 TW TW109122341A patent/TWI753475B/zh active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014035805A1 (en) * | 2012-08-29 | 2014-03-06 | Alcatel Lucent | Device discovery for device-to-device communication |
US20150043545A1 (en) * | 2013-08-09 | 2015-02-12 | Alcatel-Lucent Usa Inc. | Two-stage device-to-device (d2d) discovery procedures |
US20160242131A1 (en) * | 2013-11-01 | 2016-08-18 | Huawei Technologies Co., Ltd. | Transmitter, Receiver and Method for Generating Synchronisation Signals |
EP3066875A1 (en) * | 2013-11-08 | 2016-09-14 | Nokia Solutions and Networks Oy | Synchronization signal design for device to device operation |
CN106256099A (zh) * | 2014-04-24 | 2016-12-21 | Lg电子株式会社 | 在无线通信系统中发送用于d2d通信的同步信号的方法及其装置 |
CN107736061A (zh) * | 2015-01-16 | 2018-02-23 | 夏普株式会社 | 为侧链路通信选择同步信号源的方法及装置 |
CN108141340A (zh) * | 2015-10-01 | 2018-06-08 | Lg 电子株式会社 | 在d2d通信中发送参考信号的方法和终端 |
CN109314632A (zh) * | 2016-04-01 | 2019-02-05 | 创新技术实验室株式会社 | 用于车辆到x通信的同步的方法和装置 |
WO2018062891A1 (ko) * | 2016-09-30 | 2018-04-05 | 엘지전자(주) | 무선 통신 시스템에서 동기 신호를 송수신하는 방법 및 이를 위한 장치 |
CN110383906A (zh) * | 2017-04-13 | 2019-10-25 | 上海朗帛通信技术有限公司 | 一种被用于无线通信的用户设备、基站中的方法和装置 |
US20190149365A1 (en) * | 2018-01-12 | 2019-05-16 | Intel Corporation | Time domain resource allocation for mobile communication |
Non-Patent Citations (4)
Title |
---|
CODEPLAYON: "NR-primary Synchronization Signal(PSS)", 《HTTP://WWW.CODEPLAYON.COM/AUTHOR/ADMIN/》 * |
HUAWEI: "Sidelink synchronization mechanisms for NR V2X", 《3GPP TSG RAN WG1 MEETING #97 R1-1906012》 * |
ITL: "Considerations on sidelink synchronization for NR V2X", 《3GPP TSG RAN WG1 MEETING #95 R1-1813493》 * |
ITRI: "Discussion on Sidelink Synchronization for NR V2X", 《3GPP TSG-RAN WG1 MEETING #95 R1-1813102》 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113794547A (zh) * | 2021-08-16 | 2021-12-14 | 中科苏州微电子产业技术研究院 | 一种多路信号同步方法、系统、电子设备及计算机可读存储介质 |
CN113794547B (zh) * | 2021-08-16 | 2024-05-07 | 中科苏州微电子产业技术研究院 | 一种多路信号同步方法、系统、电子设备及计算机可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
WO2021004335A1 (zh) | 2021-01-14 |
EP3996396A1 (en) | 2022-05-11 |
TW202106081A (zh) | 2021-02-01 |
BR112021025502A2 (pt) | 2022-02-01 |
CN112188446B (zh) | 2022-04-08 |
KR20220020971A (ko) | 2022-02-21 |
EP3996396A4 (en) | 2022-08-03 |
US20220361124A1 (en) | 2022-11-10 |
TWI753475B (zh) | 2022-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111565471B (zh) | 一种信息传输方法、装置及设备 | |
WO2018210243A1 (zh) | 一种通信方法和装置 | |
CN114009070A (zh) | 一种反馈信息传输方法、装置及存储介质 | |
US11395312B2 (en) | Method, terminal, and non-transitory computer readable medium for downlink data transmission based on scheduling of physical downlink shared channels (PDSCHs) | |
CN110583007B (zh) | 广播信号的发送方法、接收方法、网络设备和终端设备 | |
JP2017533658A (ja) | 情報処理方法、基地局および端末 | |
AU2018286249B2 (en) | Communication method, apparatus, and computer-readable storage medium | |
CN108347323B (zh) | 一种rs生成、接收方法及终端、基站 | |
JP2021520703A (ja) | アップリンク制御情報の伝送方法及び装置 | |
CN111567074A (zh) | 一种信道传输方法及装置 | |
CN112188446B (zh) | 一种同步信号发送方法、终端及装置、存储介质 | |
CN109150462B (zh) | 一种pbch专属解调参考信号传输方法及装置 | |
CN110114996B (zh) | 接收器特定的传输长度 | |
CN109150437B (zh) | 一种pbch符号映射方法及装置 | |
US11889444B2 (en) | Synchronization signal transmission method and terminal device | |
CN105052225B (zh) | 一种通信方法、基站及终端 | |
CN114978430A (zh) | 数据发送方法及终端设备 | |
EP3654567B1 (en) | Method and apparatus for transmitting control information | |
WO2018219296A1 (zh) | 一种指示信息的传输方法及装置 | |
CN111147162B (zh) | 一种测量信号的传输方法、装置及设备 | |
WO2023202667A1 (zh) | 一种参考信号传输方法、装置及存储介质 | |
CN114070512B (zh) | 一种信息接收、发送方法、设备及存储介质 | |
WO2023123476A1 (zh) | 一种时域资源传输位置的确定方法和装置 | |
US20220217689A1 (en) | Method for determining unavailable resource, terminal device and network device | |
US20240188052A1 (en) | Method and device for determining time domain resources |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |