CN112165306A - 一种多重增益低噪声放大器的切换电路 - Google Patents

一种多重增益低噪声放大器的切换电路 Download PDF

Info

Publication number
CN112165306A
CN112165306A CN202011388456.1A CN202011388456A CN112165306A CN 112165306 A CN112165306 A CN 112165306A CN 202011388456 A CN202011388456 A CN 202011388456A CN 112165306 A CN112165306 A CN 112165306A
Authority
CN
China
Prior art keywords
transistor
switching
switch
switch transistor
bias
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011388456.1A
Other languages
English (en)
Other versions
CN112165306B (zh
Inventor
余岱原
邱伟茗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Nanfang Silicon Valley Semiconductor Co.,Ltd.
Original Assignee
Shenzhen Southern Silicon Valley Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Southern Silicon Valley Semiconductor Co ltd filed Critical Shenzhen Southern Silicon Valley Semiconductor Co ltd
Priority to CN202011388456.1A priority Critical patent/CN112165306B/zh
Publication of CN112165306A publication Critical patent/CN112165306A/zh
Application granted granted Critical
Publication of CN112165306B publication Critical patent/CN112165306B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/34Negative-feedback-circuit arrangements with or without positive feedback

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供了一种多重增益低噪声放大器的切换电路,涉及射频接收机技术领域,主要解决了现有反馈电路中开关单元存在的损耗高、隔离度低、线性度与信号噪声比差的技术问题。本发明包括:反馈电阻、第一反馈电容、第二反馈电容;所述反馈电阻、第一反馈电容、第二反馈电容依次串联,在所述第一反馈电容、第二反馈电容之间设置有开关单元;所述开关单元能够通过控制信号的电平高低使所述高增益低噪声放大器、低增益低噪声放大器进行切换。本发明能够达到较低的开关损耗、较佳的开关隔离度以及较好的线性度,有效解决了现有开关单元存在的技术缺陷。

Description

一种多重增益低噪声放大器的切换电路
技术领域
本发明涉及射频接收机技术领域,尤其涉及一种多重增益低噪声放大器的切换电路。
背景技术
在射频接收机当中,输入信号的能量范围(dynamic range)通常非常的广,常见的范围从低至-100dBm到0dBm,在上述灵敏度范围(sensitivity level)输入信号能量时,搭配高增益低噪声放大器(High Gain LNA)的同时还要搭配低增益低噪声放大器(Low gainLNA)。通常高增益低噪声放大器与低增益低噪声放大器是两个不同架构的放大器,需要针对彼此的输入输出范围作优化,并且两者的输入端与输出端是相连在一起,以达到面积成本最佳化。在低噪声放大器中,常使用并联反馈电路来达成较佳的稳定度、较宽带的输入匹配(input matching)等优点。然而反馈量如果太大会造成放大器增益降低,如果太小则无法达成增加频宽与稳定放大器的目的,因此常见的做法是在反馈的路径上加入开关,以达到可控反馈量的目的,在接收机设计中,常使用高增益低噪声放大器与低增益低噪声放大器互相搭配使用以达到较宽的接收信号的动态范围(wide input dynamic range),高增益低噪声放大器会搭配并联反馈电路来提升频宽与稳定度,而在低增益低噪声放大器使用时并不需要此反馈电路,因此反馈电路必须加入开关以切断反馈路径,以此降低对低增益低噪声放大器的影响,如图1、2所示。
现有技术的开关作法如图3、4和5所示,开关可以是N型晶体管或是传输闸,其不足之处在于:(1)开关的开起电压会受限于放大器的输出共模偏压电压而无法最大化,造成开关损耗增加;(2)开关的开启电阻较容易受输出信号的影响而产生改变,造成线性度的降低;(3)开关的关闭电阻较容易受输出信号与输出共模偏压点的影响,而有瞬时开起的状况,造成输出输入隔离度降低。具体来说,当应用情境为高增益低噪声放大器与低增益低噪声放大器是并联关系时,由于高增益与低增益放大器的输入共模电压彼此会不同,输入信号与输出信号大小也不相同,此时在开关损耗、开关线性度、开关隔离度会造成更大影响。如在低增益低噪声放大器使用模式时,高增益放大器的反馈电路开关是关闭的,N型晶体管的闸极电压为零,并且转导级偏压电压为零(Vgmb=0),通常此模式下的输入信号是较大的,此时开关会由于信号摆幅与偏压电压原因产生瞬时导通的现象,造成开关隔离度降低,透过高增益放大器反馈电路漏过去输出端的量反而会干扰低增益低噪声放大器的输出,使线性度与信号噪声比(SNR)变差。
本发明的重点在提出一个反馈电路的切换方式,使得接收机在高增益低噪声放大器与低增益低噪声放大器两种状况使用时都能拥有较佳的线性度、较高的输入输出隔离度(input/output isolation)、较佳的元件可靠度(device reliability)与较低的开关损耗(switch loss)。
发明内容
本发明其中一个目的是为了提出一种反馈电路的切换方式,解决了现有技术中反馈电路中开关单元存在的开关损耗高、开关隔离度低、线性度与信号噪声比差等的技术问题。本发明优选实施方案中能够达到相关有益效果,具体见下文阐述。
本发明的一种多重增益低噪声放大器的切换电路,包括相互并联的高增益低噪声放大器与低增益低噪声放大器,所述高增益低噪声放大器设有正相反馈电路,以及与所述正相反馈电路匹配的负相反馈电路,且,所述正相反馈电路、负相反馈电路均与所述高增益低噪声放大器并联,其特征在于,所述正相反馈电路、负相反馈电路均包括反馈电阻R0、第一反馈电容C0、第二反馈电容C1;所述反馈电阻R0、第一反馈电容C0、第二反馈电容C1依次串联,在所述第一反馈电容C0、第二反馈电容C1之间设置有开关单元。所述开关单元在开启或关闭状态时能够产生独立的可供所述高增益低噪声放大器切换的偏压电压。
优选地,所述开关单元包括开关控制电路、第一偏压电路、第二偏压电路。所述开关控制电路的两端口分别与所述第一反馈电容C0、第二反馈电容C1的一极板连接,连接处均分别并联所述第一偏压电路、第二偏压电路。
优选地,所述开关控制电路包括第一开关晶体管M1、第一寄生电容C2与第二寄生电容C3。所述第一寄生电容C2、第二寄生电容C3均与所述第一开关晶体管M1连接。
优选地,所述第一偏压电路包括第二开关晶体管M2、第三开关晶体管M3、第一偏压电阻R1、第二偏压电阻R2。所述第一偏压电阻R1、第二开关晶体管M2、第三开关晶体管M3、第二偏压电阻R2依次串联;所述第一偏压电阻R1、第二偏压电阻R2均与所述第一开关晶体管M1连接。
优选地,所述第二偏压电路包括第四开关晶体管M4、第五开关晶体管M5、第三偏压电阻R3、第四偏压电阻R4。所述第三偏压电阻R3、第四开关晶体管M4、第五开关晶体管M5、第四偏压电阻R4依次串联,所述第三偏压电阻R3、第四偏压电阻R4均与所述第一开关晶体管M1连接。
优选地,所述第一开关晶体M1管为PMOS型晶体管或NMOS型晶体管;所述第二开关晶体管M2、第三开关晶体管M3均为PMOS型晶体管;所述第四开关晶体管M4、第五开关晶体管M5均为NMOS型晶体管。
优选地,所述第一开关晶体管M1为PMOS型晶体管。所述第一开关晶体管M1的源极与所述第一反馈电容C0、第一寄生电容C2的一极板均连接,与所述第一偏压电阻R1、第三偏压电阻R3的一端均连接;所述第一开关晶体管M1的漏极与所述第二反馈电容C1、第二寄生电容C3的一极板均连接,与所述第二偏压电阻R2、第四偏压电阻R4的一端均连接;所述第一开关晶体管M1的栅极与所述第二开关晶体管M2的栅极、第三开关晶体管M3的栅极、第四开关晶体管M4的栅极以及第五开关晶体管M5的栅极均连接;所述第二开关晶体管M2的源极、第四开关晶体管M4的源极分别与所述第三开关晶体管M3的源极、第五开关晶体管M5的源极连接;所述第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5的漏极分别与所述第一偏压电阻R1、第二偏压电阻R2、第三偏压电阻R3、第四偏压电阻R4的另一端连接。
优选地,所述第一开关晶体管M1为NMOS型晶体管。所述第一开关晶体管M1的源极与所述第二反馈电容C1、第二寄生电容C3的一极板均连接,与所述第二偏压电阻R2、第四偏压电阻R4的一端均连接;所述第一开关晶体管M1的漏极与所述第一反馈电容C0、第一寄生电容C2的一极板均连接,与所述第一偏压电阻R1、第三偏压电阻R3的一端均连接;所述第一开关晶体管M1的栅极与所述第二开关晶体管M2的栅极、第三开关晶体管M3的栅极、第四开关晶体管M4的栅极以及第五开关晶体管M5的栅极均连接;所述第二开关晶体管M2、第四开关晶体管M4的源极分别与所述第三开关晶体管M3、第五开关晶体管M5的源极连接;所述第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5的漏极分别与所述第一偏压电阻R1、第二偏压电阻R2、第三偏压电阻R3、第四偏压电阻R4的另一端连接。
优选地,所述第二偏压电阻R2、第三偏压R3均设有外接端口。所述外接端口连接地端或所述高增益低噪声放大器的偏压电压;所述第二开关晶体管M2的源极与所述第三开关晶体管M3的源极、所述第四开关晶体管M4的源极分别与所述第五开关晶体管M5的源极的连接处分别连接第一偏压电源、第二偏压电源;所述高增益低噪声放大器的最大切换偏压电压为所述第一偏压电源,最小于切换偏压电压为所述第二偏压电源。
优选地,所述正相反馈电路、负相反馈电路均至少为一个。
本发明提供的一种具有反馈结构的放大器及放大器至少具有如下有益技术效果:
本发明在高增益低噪声放大器的反馈电路的反馈电容部分,将其拆成第一反馈电容与第二反馈电容;同时,在两个电容之间增加了开关单元,开关单元的开关晶体管的源极与漏极端的共模电压可以独立产生,并在开关打开或关闭时的共模电压可以有效分开,不受放大器的输入输出共模电压的影响,进而达到较低的开关损耗、较佳的开关隔离度以及较好的线性度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术的高增益低噪声放大器工作状态的开关启闭示意图;
图2是现有技术的低增益低噪声放大器非工作状态的开关启闭示意图;
图3是现有技术的第一种开关单元的结构示意图;
图4是现有技术的第二种开关单元的结构示意图;
图5是现有技术的第三种开关单元的结构示意图;
图6是本发明的高增益低噪声放大器工作状态的开关启闭示意图;
图7是本发明的高增益低噪声放大器非工作状态的开关启闭示意图;
图8是本发明的第一开关晶体管为PMOS型的结构示意图;
图9是本发明的第一开关晶体管为NMOS型的结构示意图。
1、高增益低噪声放大器;10、正相反馈电路;11、负相反馈电路;2、低增益低噪声放大器;3、开关单元;30、开关控制电路;31、第一偏压电路;32、第二偏压电路;VDD、第一偏压电源;VSS、第二偏压电源。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将对本发明的技术方案进行详细的描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所得到的所有其它实施方式,都属于本发明所保护的范围。
如图6、7所示,本发明提供一种多重增益低噪声放大器的切换电路实施例,包括相互并联的高增益低噪声放大器1与低增益低噪声放大器2,高增益低噪声放大器1设有正相反馈电路10,以及与正相反馈电路10匹配的负相反馈电路11,且,正相反馈电路10、负相反馈电路11均与高增益低噪声放大器1并联。本发明区别于现有技术的特征在于,正相反馈电路10、负相反馈电路11均包括反馈电阻R0、第一反馈电容C0、第二反馈电容C1,反馈电阻R0、第一反馈电容C0以及第二反馈电容C1依次串联,在第一反馈电容C0、第二反馈电容C1之间设置有开关单元3,开关单元3在开启或关闭状态时能够产生独立的可供所述高增益低噪声放大器1切换的偏压电压。需要说明的是,开关单元3串联在两颗电容之间,使开关单元3内部的开关晶体管的源极与漏极端可以独立偏压,无须妥协反馈电路两端点的电压,使得开关单元3处于开的状态与处于关的状态可以偏压在不同的电压值上,以利于开关单元3在开的状态有最小的损耗,在关的状态有最大的隔离度,透过高增益放大器反馈电路漏入输出端的电量不会干扰低增益放大器的输出,使线性度与信号噪声比大为提升;同时,串联两颗电容用来达成不同目标的容值,用于实现最大化的开启与关闭的电压逆偏。
如图8、9所示,开关单元3包括开关控制电路30、第一偏压电路31、第二偏压电路32,开关控制电路30与第一偏压电路31、第二偏压电路32均并联。即,开关控制电路30的两端口分别与第一反馈电容C0、第二反馈电容C1的一极板连接,连接处均分别并联第一偏压电路31、第二偏压电路32。具体地,开关控制电路30包括第一开关晶体管M1、第一寄生电容C2与第二寄生电容C3,第一寄生电容C2、第二寄生电容C3均与第一开关晶体管M1连接;第一偏压电路31包括第二开关晶体管M2、第三开关晶体管M3、第一偏压电阻R1、第二偏压电阻R2,第一偏压电阻R1、第二开关晶体管M2、第三开关晶体管M3、第二偏压电阻R2依次串联,第一偏压电阻R1、第二偏压电阻R2均与第一开关晶体管M1连接;第二偏压电路32包括第四开关晶体管M4、第五开关晶体管M5、第三偏压电阻R3、第四偏压电阻R4,第三偏压电阻R3、第四开关晶体管M4、第五开关晶体管M5、第四偏压电阻R4依次串联,第三偏压电阻R3、第四偏压电阻R4均与所述第一开关晶体管M1连接。第一开关晶体M1管优选为PMOS型晶体管或NMOS型晶体管;第二开关晶体管M2、第三开关晶体管M3均优选为PMOS型晶体管;第四开关晶体管M4、第五开关晶体管M5均优选为NMOS型晶体管。
进一步如图8所示,作为一种可实施的实施例,第一开关晶体管M1为PMOS型晶体管,第一开关晶体管M1的源极与第一寄生电容C2的一极板连接于一点b,与第一偏压电阻R1、第三偏压电阻R3的一端以及第一反馈电容C0的一极板连接于一点a;第一开关晶体管M1的漏极与第二寄生电容C3的一极板连接于一点c,与第二偏压电阻R2、第四偏压电阻R4的一端以及第二反馈电容C1的一极板连接于一点d;第一开关晶体管M1的栅极与第二开关晶体管M2的栅极、第三开关晶体管M3的栅极、第四开关晶体管M4的栅极以及第五开关晶体管M5的栅极均连接于一点e。第二开关晶体管M2的源极、第四开关晶体管M4的源极分别与所述第三开关晶体管M3的源极、第五开关晶体管M5的源极连接;第二开关晶体管M2的漏极、第三开关晶体管M3的漏极、第四开关晶体管M4的漏极、第五开关晶体管M5的漏极分别与第一偏压电阻R1的另一端、第二偏压电阻R2的另一端、第三偏压电阻R3的另一端、第四偏压电阻R4的另一端连接。进一步地,第二偏压电阻R2、第三偏压电阻R3均设有外接端口,外接端口连接地端,或连接高增益低噪声放大器1输入或输出端;第二开关晶体管M2的源极与第三开关晶体管M3的源极、第四开关晶体管M4的源极分别与第五开关晶体管M5的源极的连接处(图中所示的f点、g点)分别设有第一偏压电源VDD端口、第二偏压电源VSS端口,高增益低噪声放大器1的最大切换偏压电压为第一偏压电源VDD,最小于切换偏压电压为第二偏压电源VSS。更进一步地,第一开关晶体管M1为PMOS型晶体管时,第一开关晶体管M1、二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5的栅极的共同控制信号设为Vsw,当开关开启时,Vsw =0,第一开关晶体管M1的源极与漏极导通,同时,第二开关晶体管M2、第三开关晶体管M3的源极与漏极也均处于导通状态,而第四开关晶体管M4、第五开关晶体管M5的源极与漏极均截止,电压会偏压至高电压VDD,此时,第一开关晶体管M1拥有最小的开启电阻;当第一开关晶体管M1关闭时,Vsw =VDD,第一开关晶体管M1的源极与漏极截止,同时,第二开关晶体管M2、第三开关晶体管M3的源极与漏极也均处于截止状态,而第四开关晶体管M4、第五开关晶体管M5的源极与漏极均导通,电压会偏压至低电压VSS,从而使第一开关晶体管M1拥有最大逆偏电压,使输入信号在最大范围内,都不会使开关有开启的瞬时。具体地,第一开关晶体管M1在关闭时的源极与漏极偏压电压(设为Vbp_off),但不限于偏压在VSS,只要Vbp_off满足以下不等式(如(1)式所示),即可确保开关P型晶体管在关闭时不会有瞬时导通而导致隔离度降低的现象。因此,本实施例的开关单元拥有最佳的开关关闭隔离度以及较好的线性度。
Vbp_off<VDD+Vthp-Vsig_max*(C2)/(C3+C2) (1)
其中Vthp为P型晶体管的临界电压,Vsig_max为输入信号振幅的最大值,此时,C2、C3分别代表第一寄生电容、第二寄生电容的容值。
进一步如图9所示,作为另一种可实施的实施例,第一开关晶体管M1为NMOS型晶体管,第一开关晶体管的源极与第二寄生电容C3的一极板连接于一点c,与第二偏压电阻R2、第四偏压电阻R4的一端以及第二反馈电容C1的一极板连接于一点d;第一开关晶体管M1的漏极与第一寄生电容C2的一极板连接于一点b,与第一偏压电阻R1、第三偏压电阻R3的一端以及第一反馈电容C0的一极板连接于一点a;第一开关晶体管的栅极与第二开关晶体管的栅极、第三开关晶体管的栅极、第四开关晶体管的栅极以及第五开关晶体管的栅极均连接于一点e;第二开关晶体管M2、第四开关晶体管M4的源极分别与第三开关晶体管M3、第五开关晶体管M5的源极连接;第二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5的漏极分别与第一偏压电阻R1、第二偏压电阻R2、第三偏压电阻R3、第四偏压电阻R4的另一端连接。进一步地,第二偏压电阻R2、第三偏压电阻R3均设有外接端口,外接端口连接地端,或连接高增益低噪声放大器1输入或输出端;第二开关晶体管M2的源极与第三开关晶体管M3的源极、第四开关晶体管M4的源极分别与第五开关晶体管M5的源极的连接处(图中所示的f点、g点)分别设有第一偏压电源VDD端口、第二偏压电源VSS端口,高增益低噪声放大器1的最大切换偏压电压为第一偏压电源VDD,最小于切换偏压电压为第二偏压电源VSS。更进一步地,第一开关晶体管M1为NMOS型晶体管时, 第一开关晶体管M1、二开关晶体管M2、第三开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5的栅极的共同控制信号设为Vsw,当开关开启时,Vsw =VDD,第一开关晶体管M1的源极与漏极截止,同时,第二开关晶体管M2、第三开关晶体管M3的源极与漏极也均处于截止状态,而第四开关晶体管M4、第五开关晶体管M5的源极与漏极均导通,电压会偏压至低电压VSS,此时,第一开关晶体管M1拥有最小的开启电阻;当第一开关晶体管M1关闭时,Vsw =VSS,第一开关晶体管M1的源极与漏极导通,同时,第二开关晶体管M2、第三开关晶体管M3的源极与漏极也均处于导通状态,而第四开关晶体管M4、第五开关晶体管M5的源极与漏极均截止,电压会偏压至高电压VDD,从而使第一开关晶体管M1拥有最大逆偏电压,使输入信号在最大范围内,都不会使开关有开启的瞬时。具体地,第一开关晶体管M1在关闭时的源极与漏极偏压电压(设为Vbp_off)但不限于偏压在VDD,只要Vbp_off满足以下不等式(如(2)式所示),即可确保开关N型晶体管在关闭时不会有瞬时导通而导致隔离度降低的现象。因此,本实施例的开关单元拥有最佳的开关关闭隔离度以及较好的线性度。
Vbp_off>Vsig_max*(C3)/(C2+C3)-Vthn (2)
其中Vthp为N型晶体管的临界电压,Vsig_max为输入信号振幅的最大值,此时,C2、C3分别代表第一寄生电容、第二寄生电容的容值。
本实施例中,正相反馈电路10、负相反馈电路11均至少为一个,其匹配的反馈电阻R0、第一反馈电容C0、第二反馈电容C1以及开关单元3均至少为一个,通过开关单元3的电路可以选择第一偏压电源VDD到地间的任意电压,并且在至少一组正相反馈电路10以及负相反馈电路11中,可以共享选定的偏压电压来源,藉由不同选择信号的组合,可以达成线性度佳,隔离度好的可变电阻电容网络。
综上所述,本发明在高增益低噪声放大器的反馈电路的反馈电容部分,将其拆成两个串联电容;同时,在两个电容之间增加了开关单元,开关单元的开关晶体管的源极与漏极端的共模电压可以独立产生,并在开关打开或关闭时的共模电压可以有效分开,不受放大器的输入输出共模电压的影响,进而达到较低的开关损耗、较佳的开关隔离度以及较好的线性度。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种多重增益低噪声放大器的切换电路,包括并联的高增益低噪声放大器(1)与低增益低噪声放大器(2),所述高增益低噪声放大器(1)设有正相反馈电路(10),以及与所述正相反馈电路(10)匹配的负相反馈电路(11),且,所述正相反馈电路(10)、负相反馈电路(11)均与所述高增益低噪声放大器(1)并联,其特征在于,所述正相反馈电路(10)、负相反馈电路(11)均包括反馈电阻R0、第一反馈电容C0、第二反馈电容C1;所述反馈电阻R0、第一反馈电容C0、第二反馈电容C1依次串联,在所述第一反馈电容C0、第二反馈电容C1之间设置有开关单元(3);
所述开关单元(3)能够通过控制信号的电平高低使所述高增益低噪声放大器(1)、低增益低噪声放大器(2)进行切换。
2.根据权利要求1所述的多重增益低噪声放大器的切换电路,其特征在于,所述开关单元(3)包括开关控制电路(30)、第一偏压电路(31)、第二偏压电路(32);
所述开关控制电路(30)的两端口分别与所述第一反馈电容C0、第二反馈电容C1的一极板连接,连接处均分别并联所述第一偏压电路(31)、第二偏压电路(32)。
3.根据权利要求2所述的多重增益低噪声放大器的切换电路,其特征在于,所述开关控制电路(30)包括第一开关晶体管M1、第一寄生电容C2与第二寄生电容C3;
所述第一寄生电容C2、第二寄生电容C3均与所述第一开关晶体管M1连接。
4.根据权利要求3所述的多重增益低噪声放大器的切换电路,其特征在于,所述第一偏压电路(31)包括第二开关晶体管M2、第三开关晶体管M3、第一偏压电阻R1、第二偏压电阻R2;
所述第一偏压电阻R1、第二开关晶体管M2、第三开关晶体管M3、第二偏压电阻R2依次串联;所述第一偏压电阻R1、第二偏压电阻R2均与所述第一开关晶体管M1连接;
所述第二开关晶体管M2、第三开关晶体管M3之间连接有输入电压VDD。
5.根据权利要求4所述的多重增益低噪声放大器的切换电路,其特征在于,所述第二偏压电路(32)包括第四开关晶体管M4、第五开关晶体管M5、第三偏压电阻R3、第四偏压电阻R4;
所述第三偏压电阻R3、第四开关晶体管M4、第五开关晶体管M5、第四偏压电阻R4依次串联;所述第三偏压电阻R3、第四偏压电阻R4均与所述第一开关晶体管M1连接;
所述第四开关晶体管M4、第五开关晶体管M5之间连接有公共接地电压VSS。
6.根据权利要求5所述的多重增益低噪声放大器的切换电路,其特征在于,所述第一开关晶体M1管为PMOS型晶体管或NMOS型晶体管;
所述第二开关晶体管M2、第三开关晶体管M3均为PMOS型晶体管;
所述第四开关晶体管M4、第五开关晶体管M5均为NMOS型晶体管。
7.根据权利要求6所述的多重增益低噪声放大器的切换电路,其特征在于,所述第一开关晶体管M1为PMOS型晶体管;
所述第一开关晶体管M1的源极与所述第一反馈电容C0、第一寄生电容C2的一极板均连接,且与所述第一偏压电阻R1、第三偏压电阻R3的一端均连接;所述第一开关晶体管M1的漏极与所述第二反馈电容C1、第二寄生电容C3的一极板均连接,且与所述第二偏压电阻R2、第四偏压电阻R4的一端均连接;所述第一开关晶体管M1的栅极与所述第二开关晶体管M2的栅极、第三开关晶体管M3的栅极、第四开关晶体管M4的栅极以及第五开关晶体管M5的栅极均连接;
所述第二开关晶体管M2的源极与所述第三开关晶体管M3的源极连接、所述第四开关晶体管M4的源极与第五开关晶体管M5的源极连接;所述第二开关晶体管M2的漏极与所述第一偏压电阻R1的另一端连接、第三开关晶体管M3的漏极第二偏压电阻R2的另一端连接、第四开关晶体管M4的漏极第三偏压电阻R3的另一端连接、第五开关晶体管M5的漏极与所述第四偏压电阻R4的另一端连接。
8.根据权利要求6所述的多重增益低噪声放大器的切换电路,其特征在于,所述第一开关晶体管M1为NMOS型晶体管;
所述第一开关晶体管M1的源极与所述第二反馈电容C1、第二寄生电容C3的一极板均连接,且与所述第二偏压电阻R2、第四偏压电阻R4的一端均连接;所述第一开关晶体管M1的漏极与所述第一反馈电容C0、第一寄生电容C2的一极板均连接,且与所述第一偏压电阻R1、第三偏压电阻R3的一端均连接;所述第一开关晶体管M1的栅极与所述第二开关晶体管M2的栅极、第三开关晶体管M3的栅极、第四开关晶体管M4的栅极以及第五开关晶体管M5的栅极均连接;
所述第二开关晶体管M2的源极与所述第三开关晶体管M3的源极连接、第四开关晶体管M4的源极与第五开关晶体管M5的源极连接;所述第二开关晶体管M2的漏极与所述第一偏压电阻R1的另一端连接、第三开关晶体管M3的漏极与第二偏压电阻R2的另一端连接、第四开关晶体管M4的漏极与第三偏压电阻R3的另一端连接、第五开关晶体管M5的漏极与第四偏压电阻R4的另一端连接。
9.根据权利要求6所述的多重增益低噪声放大器的切换电路,其特征在于,所述第二偏压电阻R2、第三偏压电阻R3均设有外接端口;
所述外接端口连接地端或所述高增益低噪声放大器(1)的偏压电压;
所述第二开关晶体管M2的源极与所述第三开关晶体管M3的源极之间连接第一偏压电源(VDD)、所述第四开关晶体管M4的源极与所述第五开关晶体管M5的源极之间连接第二偏压电源(VSS);
所述高增益低噪声放大器(1)的最大切换偏压电压为所述第一偏压电源(VDD),最小于切换偏压电压为所述第二偏压电源(VSS)。
10.根据权利要求9所述的多重增益低噪声放大器的切换电路,其特征在于,所述正相反馈电路(10)、负相反馈电路(11)均至少为一个。
CN202011388456.1A 2020-12-02 2020-12-02 一种多重增益低噪声放大器的切换电路 Active CN112165306B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011388456.1A CN112165306B (zh) 2020-12-02 2020-12-02 一种多重增益低噪声放大器的切换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011388456.1A CN112165306B (zh) 2020-12-02 2020-12-02 一种多重增益低噪声放大器的切换电路

Publications (2)

Publication Number Publication Date
CN112165306A true CN112165306A (zh) 2021-01-01
CN112165306B CN112165306B (zh) 2021-03-05

Family

ID=73865964

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011388456.1A Active CN112165306B (zh) 2020-12-02 2020-12-02 一种多重增益低噪声放大器的切换电路

Country Status (1)

Country Link
CN (1) CN112165306B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114448362A (zh) * 2021-12-16 2022-05-06 中船重工安谱(湖北)仪器有限公司 一种适用于多场景需求的电流信号放大电路

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2395657A1 (en) * 2010-06-14 2011-12-14 Harman International Industries, Incorporated High efficiency balanced output amplifier system
US8351882B2 (en) * 2005-11-03 2013-01-08 Google Inc. Amplifying a transmit signal using a fractional power amplifier
CN103259493A (zh) * 2013-06-07 2013-08-21 杨俊杰 一种利用非对称电容实现低功耗开关放大电路的方法
EP2388912B1 (en) * 2010-05-04 2013-11-20 Nxp B.V. Power control of reconfigurable outphasing Chireix amplifiers and methods
CN205666804U (zh) * 2016-05-19 2016-10-26 深圳市南方硅谷微电子有限公司 功率放大电路
CN106169915A (zh) * 2016-06-30 2016-11-30 唯捷创芯(天津)电子技术股份有限公司 多增益模式功率放大器、芯片及通信终端
CN110417360A (zh) * 2019-06-12 2019-11-05 西安电子科技大学 一种用于生物电检测的低噪声放大器
US10686418B1 (en) * 2019-06-20 2020-06-16 Semiconductor Components Industries, Llc Methods and apparatus for an amplifier integrated circuit
CN111740709A (zh) * 2020-06-22 2020-10-02 复旦大学 一种高线性度的宽带可变增益放大器

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8351882B2 (en) * 2005-11-03 2013-01-08 Google Inc. Amplifying a transmit signal using a fractional power amplifier
EP2388912B1 (en) * 2010-05-04 2013-11-20 Nxp B.V. Power control of reconfigurable outphasing Chireix amplifiers and methods
EP2395657A1 (en) * 2010-06-14 2011-12-14 Harman International Industries, Incorporated High efficiency balanced output amplifier system
CN103259493A (zh) * 2013-06-07 2013-08-21 杨俊杰 一种利用非对称电容实现低功耗开关放大电路的方法
CN205666804U (zh) * 2016-05-19 2016-10-26 深圳市南方硅谷微电子有限公司 功率放大电路
CN106169915A (zh) * 2016-06-30 2016-11-30 唯捷创芯(天津)电子技术股份有限公司 多增益模式功率放大器、芯片及通信终端
CN110417360A (zh) * 2019-06-12 2019-11-05 西安电子科技大学 一种用于生物电检测的低噪声放大器
US10686418B1 (en) * 2019-06-20 2020-06-16 Semiconductor Components Industries, Llc Methods and apparatus for an amplifier integrated circuit
CN111740709A (zh) * 2020-06-22 2020-10-02 复旦大学 一种高线性度的宽带可变增益放大器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114448362A (zh) * 2021-12-16 2022-05-06 中船重工安谱(湖北)仪器有限公司 一种适用于多场景需求的电流信号放大电路

Also Published As

Publication number Publication date
CN112165306B (zh) 2021-03-05

Similar Documents

Publication Publication Date Title
US8054126B2 (en) Dynamic bias supply devices
US6215355B1 (en) Constant impedance for switchable amplifier with power control
Kodak et al. A 42mW 26–28 GHz phased-array receive channel with 12 dB gain, 4 dB NF and 0 dBm IIP3 in 45nm CMOS SOI
KR100851702B1 (ko) 고주파 가변이득 증폭장치
CN1835390B (zh) 低噪声放大器
Wu et al. A linear-in-dB radio-frequency power detector
US20210328565A1 (en) Variable-gain amplifier and phased array system
CN116131770B (zh) 一种高集成度的高线性低噪声放大器
US8050644B1 (en) Highly linear mixer and method for cancelling FET channel resistance modulation
CN114567266A (zh) 一种低功耗低噪声宽带放大器
CN112165306B (zh) 一种多重增益低噪声放大器的切换电路
CN113572433B (zh) 射频差分放大电路和射频模组
US6411801B1 (en) Double balanced active mixer
US8598951B1 (en) Linear multi-mode power amplifier for dynamic supply operation
US7501887B2 (en) Controllable amplifier and its use
JP2007312003A (ja) アッテネータ
CN113131875B (zh) 一种高可靠性低噪声放大器
CN116032219A (zh) 一种高线性度的低噪声放大器、芯片及电子设备
CN115208331A (zh) 一种衬底串电阻的低噪声双向放大器
Huang et al. A CMOS wide-bandwidth high-power linear-in-dB variable attenuator using body voltage distribution method
CN110460312A (zh) 一种宽带输出阻抗稳定的低噪声放大器
CN106026930B (zh) 一种低功耗高转换增益无源混频器
JP2003163555A (ja) 高周波可変利得増幅装置および通信機器
CN218416331U (zh) 一种放大电路和多级放大器
CN215498958U (zh) Lora无线通信模组及无线通信装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518000 Room 601, block B, garden city digital building, 1079 Nanhai Avenue, Yanshan community, merchants street, Nanshan District, Shenzhen, Guangdong

Patentee after: Shenzhen Nanfang Silicon Valley Semiconductor Co.,Ltd.

Address before: 518000 504a, block B, huayuancheng digital building, 1079 Nanhai Avenue, Yanshan community, zhaoshang street, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen Southern Silicon Valley Semiconductor Co.,Ltd.