CN112149377A - 一种快速生成fpd版图的方法、设备及可读存储介质 - Google Patents
一种快速生成fpd版图的方法、设备及可读存储介质 Download PDFInfo
- Publication number
- CN112149377A CN112149377A CN202011217226.9A CN202011217226A CN112149377A CN 112149377 A CN112149377 A CN 112149377A CN 202011217226 A CN202011217226 A CN 202011217226A CN 112149377 A CN112149377 A CN 112149377A
- Authority
- CN
- China
- Prior art keywords
- layout
- fpd
- file
- rapidly generating
- element library
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Architecture (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
一种快速生成FPD版图的方法、设备及可读存储介质,所述方法,包括以下步骤:设置版图元素库;读入版图规格参数文件,建立所述版图规格参数文件与所述版图元素库的映射关系;根据布局图调取所述版图元素库进行面板布局。本发明的快速生成FPD版图的方法,能够提升版图设计效率,去除图纸检查步骤,降低人力成本且能有效提高图纸设计的准确率。
Description
技术领域
本发明涉及版图设计技术领域,特别是涉及基于EDA工具的FPD版图设计方法。
背景技术
在传统的平板显示(Flat Panel Display,以下简称FPD)面板设计时,所有的版图元素都由一名或多名设计人员手动画出,再组合在一起;再次开发新产品时同样需要全部重新评估设计,此过程周期很长,要求设计人员掌握丰富的技术经验,且对于EDA工具的操作使用要求非常高。
但传统的设计流程效率低下,出错率高且技能学习和版图试错修改成本高,已经是业内公认的巨大问题。
发明内容
为了解决现有技术存在的不足,本发明的目的在于提供一种快速生成FPD版图的方法、设备及可读存储介质,能够提升版图设计效率,去除图纸检查步骤,降低人力成本且能有效提高图纸设计的准确率。
为实现上述目的,本发明提供的一种快速生成FPD版图的方法,包括以下步骤,
设置版图元素库;
读入版图规格参数文件,建立所述版图规格参数文件与所述版图元素库的映射关系;
根据布局图调取所述版图元素库进行面板布局。
进一步地,所述设置版图元素库的步骤,进一步包括,
所述元素库包含多种子元素库,每个子元素库中的文件为EDA可识别的图纸文件;
每个所述子元素库的数据类型相同,根据命名区分所述子元素库中的参数数据;
定期更新所述元素库。
进一步地,所述读入版图规格参数文件,建立所述版图规格参数文件与所述版图元素库的映射关系的步骤,进一步包括,所述版图规格参数文件包括设计规格参数,每项参数对应所述元素库中的一种数据文件。
进一步地,所述设计规格参数包括多个限制参数,每个限制参数包含EDA工具可执行的操作命令。
进一步地,所述根据布局图调取所述版图元素库进行面板布局的步骤,进一步包括,根据布局图和所述版图规格参数文件,调用元素库中的版图元素并执行,将版图各部分放置在指定位置,生成符合规格参数的版图文件。
进一步地,所述生成符合规格参数的版图文件的步骤,进一步包括,预览版图各部分组合生成的版图文件,提示所述版图文件中运行出错或参数不全的部分。
进一步地,还包括,在日志文件中记录生成版图的操作进程。
进一步地,进一步包括,读取运行结果信息定位错误,修正版图规格参数文件。
为实现上述目的,本发明还提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序运行时执行如上文所述的快速生成FPD版图的方法步骤。
为实现上述目的,本发明还提供一种快速生成FPD版图的设备,包括存储器和处理器,所述存储器上储存有在所述处理器上运行的计算机程序,所述处理器运行所述计算机程序时执行如上文所述的快速生成FPD版图的方法步骤。
本发明的一种快速生成FPD版图的方法,具有以下有益效果:
1)可简化FPD设计流程,不用设计人员手动在EDA工具上手动绘图或修改,提升制图效率。
2)通过自动生成版图,可提升图纸的正确性和可靠性,避免人为版图绘制错误,大大降低人力和生产成本。
3)对于设计人员,学习成本低,只用定期维护更新元素库,使用EDA工具输入产品规格,就能完成图纸生成工作,极大提升工具学习及版图设计效率。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,并与本发明的实施例一起,用于解释本发明,并不构成对本发明的限制。在附图中:
图1为根据本发明的快速生成FPD版图的方法流程图;
图2为根据本发明的实施例一参数文件示意图;
图3为根据本发明的实施例一Panel布局示意图;
图4为根据本发明的实施例一EDA工具导入设置示意图;
图5为根据本发明的实施例一EDA工具自动生成版图示意图;
图6为根据本发明的实施例一运行Log结果显示示意图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
图1为根据本发明的快速生成FPD版图的方法流程图,下面将参考图1,对本发明的快速生成FPD版图的方法进行详细描述。
首先,在步骤101,设置可被EDA识别并调取的FPD元素库。
优选地,元素库包含Pixel库、GOA库、IC库、outline库、ESD/Demux库等,每个子库里的文件为可被EDA识别并调取的图纸文件。
本实施例中,在自动化版图生成之前,需要先设置FPD元素库。其中元素库分不同子库,子库种类由FPD版图具有不同变量性质的部分组成,包含但不限于Pixel库、GOA库、IC库、outline库、ESD/Demux库,每个分库里的文件为可被EDA识别并调取的图纸文件,图纸文件类型包含但不限于GDS文件、DXF文件、DBoa文件。
优选地,每个子库中的数据类型相同,重点参数不同,根据命名区分子库中的数据。
本实施例中,Pixel库里包含7T1C_30*30_RGBG文件、6T2C_55*55_RGB文件,拆解命名7T1C代表规格参数里的Pixel Circuit;30*30代表Pixel Size;RGBG代表Pixel排列方式,元素库中其他子库命名方式与此方案相同。
优选地,定期更新各部分元素库,元素库中包括满足不同产品需求的元素。
本实施例中,参数各部分的元素库由设计人员定期更新,添加最新的元素文件,需保证不同产品需要的版图数据都包含在库里。
在步骤102,读入版图规格参数文件进行预处理。
优选地,EDA工具读取版图规格参数文件信息,逐项对信息进行处理,结合EDA工具进行库调取符合产品规格信息的FPD各部分版图数据。
优选地,版图规格参数文件为一种类别文件,包含FPD各部分设计的具体规格参数,该文件类型可导入特定EDA工具中被EDA工具识别,每项参数对应元素库中的一种数据文件。
本实施例中,输入产品规格信息,将Spec规格参数文件导入到EDA工具的参数文件,该参数文件可以但不限于是CSV/Word格式,该文件可被EDA工具识别,其中每项参数对应了元素库里的一种数据文件,并导入文件各项参数共分6部分,如图2所示,分别是TOP、Pixle、GOA、RGB、ESD、Fanout,每部分代表Flat panel Display各个组成,并且有多个限制参数,每个限制参数代表一条或几条在EDA工具内需要执行的操作命令。其中ITEM为限制参数名称,也作EDA工具功能命令。
在步骤103,根据panel布局图进行面板布局,并将操作记录在log文件中。
优选地,EDA工具调用各部分的layout图纸,根据panel布局图布局在相应位置并自动调整,将布局过程中违反设计规则的部分记录在log文件中。
本实施例中,如图3所示,根据布局模板对各部分进行版图布局布线,当EDA工具逐条Source ITEM内容时,从元素库里调取不同的版图元素,执行相对应的功能并将各部分放置在指定位置,对于FPD各部分的位置,在参数Panel布局里输入Panle_layout.DXF示意图,限定各部分所在位置,固定位置按照Panel布局的模板进行限定,并自动完成连线,不会出现图形混乱重叠的情况。例如,Pixel Size&Pixel Circuit信息可直接且唯一对应pixel库里某一个Pixel图纸文件,则直接调取此文件,其他版图部分处理方式相同,最终自动生成符合Spec规格参数的FPD版图文件。
本实施例中,如图3所示,在参数文件的TOP分类里,和Out Line一起作为Panel尺寸大小以及各个部分Size和具体位置的限定。EDA工具在进行第一、二步操作时形成的各个部分Layout图纸,将根据Panel布局图布局在相应的位置并自动对齐和调整,此处可根据工艺情况设置对齐或调整规则。各部分分类放置完成后,进行GOA和Fanout连线操作,GOA连线可根据由上向下或由下向上逐行对齐连线,也可设置Dummy GOA数量后再重复上述操作。Fanout连线可由左向右或由右向左连线,可设置Dummy数量和电阻规则。以上各项操作在布局过程中出现空间不足、端口数量不匹配的情况都会记录在Log文件中,方便版图检查和参数修改。
本实施例中,如图4所示,设置EDA工具导入自动生成版图的界面,首先Load规格参数文件,然后界面集成了DRC/LVS/ERC/RCE/Alps检查,生成的版图数据都符合上述检查规则,无需人工检查。已通过算法达成EDA工具可识别参数文件并在导入参数文件后逐行Source各个参数命令。例如EDA工具在Source Pixel分类时,调取Pixel 元素库的Pixel图形,依据Pixel Size和Pixel Circuit唯一确定一个Pixel元素。调取完成后SourceResolution对Pixel进行Array操作形成AA区;以下GOA、RGB、ESD、Fanout部分工作逻辑相同,各部分生成之后会进行DRC/LVS/ERC/RCE/Alps检查(可去选),确保生成的版图符合工艺要求和设计规则。
本实施例中,如图5所示,EDA工具自动生成版图示意,各个部分版图自动生成组合后可Preview版图示意看是否符合预期效果,运行出错或参数不全的部分会高亮提示,方便快速定位检查。
本实施例中,如图6所示,显示运行Log结果,该Log文件会完整记录自动生成版图操作进程,可读取Final信息查看和定位错误,并对参数文件进行修改调整以达到理想效果。
本发明提供一种基于EDA工具的快速生成新型FPD版图的自动设计方案,基于EDA工具基础上,提出一种区别于常规Layout方式的FPD版图设计方案,通过将FPD版图分类划分成不同的元素库,由设计人员定期根据市场信息取维护补充各自的元素库;设计版图时,通过不同的产品规格,EDA工具自动去相对应的元素库里调取需要的图纸文件,再由EDA工具按照特定模板进行不同元素的组合,从而实现快速生成FPD版图。
本方案可简化FPD设计流程,不用设计人员手动在EDA工具上手动绘图或修改,提升制图效率。此外通过自动生成版图,可提升图纸的正确性和可靠性,避免人为版图绘制错误,大大降低人力和生产成本。对于设计人员,学习成本低,只用定期维护更新元素库,使用EDA工具输入产品规格,就能完成图纸生成工作,极大提升工具学习及版图设计效率。
本发明的一个实施例中,还提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序运行时执行如上文所述的快速生成FPD版图的方法的步骤。
本发明的一个实施例中,还提供一种快速生成FPD版图的设备,包括存储器和处理器,所述存储器上储存有在所述处理器上运行的计算机程序,所述处理器运行所述计算机程序时执行如上文所述的快速生成FPD版图的方法的步骤。
本领域普通技术人员可以理解:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种快速生成FPD版图的方法,其特征在于,包括以下步骤:
设置版图元素库;
读入版图规格参数文件,建立所述版图规格参数文件与所述版图元素库的映射关系;
根据布局图调取所述版图元素库进行面板布局。
2.根据权利要求1所述的快速生成FPD版图的方法,其特征在于,所述设置版图元素库的步骤,进一步包括,
将所述元素库中每个子元素库中的文件设置为EDA可识别的图纸文件;
每个所述子元素库的数据类型相同时,根据命名区分所述子元素库中的参数数据;
定期更新所述元素库。
3.根据权利要求1所述的快速生成FPD版图的方法,其特征在于,所述读入版图规格参数文件,建立所述版图规格参数文件与所述版图元素库的映射关系的步骤,进一步包括,所述版图规格参数文件包括设计规格参数,每项参数对应所述元素库中的一种数据文件。
4.根据权利要求3所述的快速生成FPD版图的方法,其特征在于,所述设计规格参数包括多个限制参数,每个限制参数包含EDA工具可执行的操作命令。
5.根据权利要求1所述的快速生成FPD版图的方法,其特征在于,所述根据布局图调取所述版图元素库进行面板布局的步骤,进一步包括,根据布局图和所述版图规格参数文件,调用元素库中的版图元素并执行,将版图各部分放置在指定位置,生成符合规格参数的版图文件。
6.根据权利要求5所述的快速生成FPD版图的方法,其特征在于,所述生成符合规格参数的版图文件的步骤,进一步包括,预览版图各部分组合生成的版图文件,提示所述版图文件中运行出错或参数不全的部分。
7.根据权利要求5所述的快速生成FPD版图的方法,其特征在于,还包括,在日志文件中记录生成版图的操作进程。
8.根据权利要求7所述的快速生成FPD版图的方法,其特征在于,进一步包括,读取运行结果信息定位错误,修正版图规格参数文件。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序运行时执行权利要求1至8任一项所述的快速生成FPD版图的方法步骤。
10.一种快速生成FPD版图的设备,其特征在于,包括存储器和处理器,所述存储器上储存有在所述处理器上运行的计算机程序,所述处理器运行所述计算机程序时执行权利要求1至8任一项所述的快速生成FPD版图的方法步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011217226.9A CN112149377B (zh) | 2020-11-04 | 2020-11-04 | 一种快速生成fpd版图的方法、设备及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011217226.9A CN112149377B (zh) | 2020-11-04 | 2020-11-04 | 一种快速生成fpd版图的方法、设备及可读存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112149377A true CN112149377A (zh) | 2020-12-29 |
CN112149377B CN112149377B (zh) | 2022-11-18 |
Family
ID=73953851
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011217226.9A Active CN112149377B (zh) | 2020-11-04 | 2020-11-04 | 一种快速生成fpd版图的方法、设备及可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112149377B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117313636A (zh) * | 2023-11-22 | 2023-12-29 | 全芯智造技术有限公司 | 用于生成版图的方法、设备和介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1521832A (zh) * | 2002-11-18 | 2004-08-18 | 三洋电机株式会社 | 集成电路的布图设计装置、布图设计方法及布图设计程序 |
JP2005293056A (ja) * | 2004-03-31 | 2005-10-20 | Elpida Memory Inc | レイアウト検証ルールファイル自動生成装置、自動生成用テンプレート及び自動生成方法 |
CN101183388A (zh) * | 2007-12-13 | 2008-05-21 | 姜建国 | 一种电子元器件自适应数据库实现方法 |
CN109684707A (zh) * | 2018-12-19 | 2019-04-26 | 上海华力微电子有限公司 | 一种标准单元库版图设计规则验证方法 |
CN111090969A (zh) * | 2019-12-19 | 2020-05-01 | 北京华大九天软件有限公司 | 一种基于eda工具的平板显示器版图生成方法 |
CN111241768A (zh) * | 2019-01-29 | 2020-06-05 | 叶惠玲 | 建立标准单元库的方法与系统、芯片设计方法与系统 |
-
2020
- 2020-11-04 CN CN202011217226.9A patent/CN112149377B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1521832A (zh) * | 2002-11-18 | 2004-08-18 | 三洋电机株式会社 | 集成电路的布图设计装置、布图设计方法及布图设计程序 |
JP2005293056A (ja) * | 2004-03-31 | 2005-10-20 | Elpida Memory Inc | レイアウト検証ルールファイル自動生成装置、自動生成用テンプレート及び自動生成方法 |
CN101183388A (zh) * | 2007-12-13 | 2008-05-21 | 姜建国 | 一种电子元器件自适应数据库实现方法 |
CN109684707A (zh) * | 2018-12-19 | 2019-04-26 | 上海华力微电子有限公司 | 一种标准单元库版图设计规则验证方法 |
CN111241768A (zh) * | 2019-01-29 | 2020-06-05 | 叶惠玲 | 建立标准单元库的方法与系统、芯片设计方法与系统 |
CN111090969A (zh) * | 2019-12-19 | 2020-05-01 | 北京华大九天软件有限公司 | 一种基于eda工具的平板显示器版图生成方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117313636A (zh) * | 2023-11-22 | 2023-12-29 | 全芯智造技术有限公司 | 用于生成版图的方法、设备和介质 |
CN117313636B (zh) * | 2023-11-22 | 2024-02-23 | 全芯智造技术有限公司 | 用于生成版图的方法、设备和介质 |
Also Published As
Publication number | Publication date |
---|---|
CN112149377B (zh) | 2022-11-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7444612B2 (en) | Apparatus, method and program for supporting designing of integrated circuit using a common format | |
JP2015517731A (ja) | Smt装置の高速プロセスシステム及び方法 | |
CN109299503B (zh) | 一种基于布线阻塞的lef文件的生成方法 | |
US7353482B2 (en) | Routing display facilitating task of removing error | |
US9141746B1 (en) | System and method to drag instance master physical shell | |
US10049175B1 (en) | Methods, systems, and articles of manufacture for interactively implementing physical electronic designs with track patterns | |
US7990375B2 (en) | Virtual view schematic editor | |
EP3451206B1 (en) | Method, apparatus, and device for generating a visual model layout of a space | |
CN110069892B (zh) | 一种fpga引脚分配设计方法及装置 | |
WO2023108649A1 (zh) | 用于版图映射的方法、装置、设备、介质以及程序产品 | |
JP2019532377A (ja) | プリント基板メタルマスクの製造方法及びプリント基板メタルマスク製造システム | |
CN104317968A (zh) | 一种页面自适应调整方法及系统 | |
CN111090969A (zh) | 一种基于eda工具的平板显示器版图生成方法 | |
US9378315B1 (en) | Method for semiconductor process corner sweep simulation based on value selection function | |
CN112149377B (zh) | 一种快速生成fpd版图的方法、设备及可读存储介质 | |
US6920620B2 (en) | Method and system for creating test component layouts | |
US8645902B1 (en) | Methods, systems, and computer program products for implementing interactive coloring of physical design components in a physical electronic design with multiple-patterning techniques awareness | |
CN115249004A (zh) | 集成电路版图设计的物理验证方法、电子设备及存储介质 | |
CN112597737A (zh) | 用于创建pcb测试点标识的方法、系统及可读存储介质 | |
JP4448466B2 (ja) | 論理回路設計方法、論理回路設計プログラム及び論理回路設計装置 | |
JPH08212241A (ja) | 半導体集積回路用マスクパターンまたはウエハ上への直接描画パターンの設計方法,及びそれらのデザインルール確認方法 | |
KR101874459B1 (ko) | 생산설계 사전 검증을 위한 사용자 인터페이스 생성장치 및 방법 | |
WO2019041705A1 (zh) | 一种odb++文件修改方法、装置及可读存储介质 | |
KR101891797B1 (ko) | Cad 기반의 제어신호 자동 연계 플랜트 제어회로 제작시스템 | |
CN110852035B (zh) | 可自主学习的pcb设计平台 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |