CN112114899A - 一种芯片调试系统及调试器 - Google Patents

一种芯片调试系统及调试器 Download PDF

Info

Publication number
CN112114899A
CN112114899A CN202010943485.3A CN202010943485A CN112114899A CN 112114899 A CN112114899 A CN 112114899A CN 202010943485 A CN202010943485 A CN 202010943485A CN 112114899 A CN112114899 A CN 112114899A
Authority
CN
China
Prior art keywords
interface
debugger
fpga
configuration file
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010943485.3A
Other languages
English (en)
Inventor
唐峰
凌长师
白耿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guowei Group Shenzhen Co ltd
Original Assignee
Guowei Group Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guowei Group Shenzhen Co ltd filed Critical Guowei Group Shenzhen Co ltd
Priority to CN202010943485.3A priority Critical patent/CN112114899A/zh
Priority to PCT/CN2020/116886 priority patent/WO2022052161A1/zh
Publication of CN112114899A publication Critical patent/CN112114899A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files
    • G06F9/4451User profiles; Roaming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3648Software debugging using additional hardware
    • G06F11/3656Software debugging using additional hardware using a specific debug interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种芯片调试系统及调试器,所述芯片调试系统包括:FPGA处理器、FPGA逻辑阵列及设置于计算机中的调试器,所述调试器,用于提供图形界面,供用户设置所述FPGA的接口类型,并根据用户的设置将相应的接口配置文件发送给所述FPGA处理器;所述FPGA处理器,用于将所述接口配置文件烧写到所述FPGA逻辑阵列中;所述FPGA逻辑阵列,用于根据所述接口配置文件模拟出相应的通讯接口。采用本发明的技术方案,可兼容多种接口的芯片。

Description

一种芯片调试系统及调试器
技术领域
本发明涉及芯片测试领域,尤其涉及一种芯片调试系统及调试器。
背景技术
随着EDA行业的发展,全球芯片制造需求不断增大,为了使芯片验证和调试取得既快速又可靠的效果,则对EDA调试系统的性能要求会越来越高。当前的EDA芯片调试工具主要为逻辑分析仪和特定场合的调试设备,虽然有少部分EDA设备直接采用FPGA,通过芯片的功能来定制FPGA的调试工具来满足芯片生产调试,但是这对芯片需求速度来讲,其远远跟不上芯片发展的步伐。
传统的EDA调试工具调试效率低,接口比较固定,接口兼容性差的技术问题。
发明内容
本发明的目的是针对上述现有技术存在的问题,提供一种接口兼容性好的芯片调试系统及调试器。
本发明实施例中,提供了一种芯片调试系统,其特包括:FPGA处理器、FPGA逻辑阵列及设置于计算机中的调试器,
所述调试器,用于提供图形界面,供用户设置所述FPGA的接口类型,并根据用户的设置将相应的接口配置文件发送给所述FPGA处理器;
所述FPGA处理器,用于将所述接口配置文件烧写到所述FPGA逻辑阵列中;
所述FPGA逻辑阵列,用于根据所述接口配置文件模拟出相应的通讯接口。
本发明实施例中,所述调试器中,预先设置有多个与通讯接口类型相应的接口配置文件。
本发明实施例中,所述通讯接口类型包括JTAG接口、I2C接口、SPI接口、UART接口及I/O接口。
本发明实施例中,所述调试器包括:
图形界面提供模块,用于提供图像界面,供用户设置FPGA逻辑阵列的接口类型;
配置文件传送模块,用于根据用户的设置的接口类型将相应的接口配置文件发送给所述FPGA处理器。
本发明实施例中,所述调试器还包括:
脚本库,用于预先存储多个与多种通讯接口类型相应的接口配置文件。
本发明实施例中,所述的芯片调试器,还包括:
配置文件获取模块,用于根据用户设置的接口类型从所述脚本库中获取相应的接口配置文件。
本发明实施例中,还提供了一种芯片调试器,其包括:
图形界面提供模块,用于提供图像界面,供用户设置FPGA的接口类型;
配置文件传送模块,用于根据用户的设置的接口类型将相应的接口配置文件发送给FPGA处理器,从而对所述FPGA逻辑阵列进行配置。
本发明实施例中,所述的芯片调试器还包括:
脚本库,用于预先存储多个与多种通讯接口类型相应的接口配置文件。
本发明实施例中,所述的芯片调试器还包括:
配置文件获取模块,用于根据用户设置的接口类型从所述脚本库中获取相应的接口配置文件。
与现有技术相比较,采用本发明的芯片调试系统及调试器,将设计好的虚拟逻辑代码进行分类和管理,然后被封装在自己的文本库里面,用户可以通过可视化界面间接地的改变FPGA内部逻辑,进而按照界面所配置的内容生成相应的虚拟接口,最终每个虚拟接口可选择性的分配到板子硬件接口上,通过执行脚本的方式可以对每个不同接口进行实例化,而被FPGA调用,最终生成可综合的逻辑,用户可以随意的在PC端进行配置使虚拟硬件调试接口发生改变,从而达到配置不同接口的目的。
附图说明
图1是本发明实施例的芯片调试系统的结构示意图。
图2是本发明实施例的芯片调试器的结构示意图。
图3是本发明实施例的芯片调试系统的使用流程图。
具体实施方式
如图1所示,本发明实施例中,提供了一种芯片调试系统,其包括:FPGA处理器、FPGA逻辑阵列及设置于计算机中的调试器。所述计算机可以通过以太网与所述FPGA处理器进行通信。所述FPGA处理器和所述FPGA可以位于一块FPGA主板中,也可以设置与不同的FPGA主板中。所述FPGA可以通过柔性电路板与待测试的芯片引脚进行连接。
所述调试器,用于提供图形界面,供用户设置所述FPGA逻辑阵列的接口类型,并根据用户的设置将相应的接口配置文件发送给所述FPGA处理器。
需要说明的是,所述芯片调试系统主要用于对芯片进行调试。由于不同的芯片具有不同的通讯接口,需要采用不同的接口器件对芯片进行调试,因此,本发明实施例中,采用FPGA逻辑阵列来模拟不同的通讯接口。为便于对所述FPGA的进行配置,本发明实施例中,所述调试器中预先设置有多个与通讯接口类型相应的接口配置文件,采用所述调试器提供图像界面来设置FPGA的接口类型。用户只需在所述调试器提供的图形界面中选择相应的通讯接口类型、通道和数量,所述调试器即可自动获取相应的接口配置文件。用户设置完成后,所述调试器即可将与用户设置的通讯接口相应的接口配置文件发送给所述FPGA处理器。所述调试器还用于提供图像界面控制所述PFGA处理器采集和输出的信号,并实时显示调试结果。
所述FPGA处理器,用于将所述接口配置文件烧写到所述FPGA逻辑阵列中。
需要说明的是,本发明实施例中,采用所述FPGA处理器对所述FPGA逻辑阵列进行烧写。所述FPGA处理器获取所述调试器发送过来的接口配置文件后,将其烧写到所述FPGA逻辑阵列中。所述PFGA处理器可以将接口配置文件同时烧写到多个PFGA逻辑阵列中。
所述FPGA逻辑阵列,用于根据所述接口配置文件模拟出相应的通讯接口,其接口引脚位置用户可以根据需要进行分配。
需要说明的是, 根据FPGA逻辑阵列的特性,其可以根据烧写的接口配置文件来模拟出各种通讯接口,从而与待测试的芯片进行通信。本发明实施例中,所述通讯接口的类型包括JTAG接口、I2C接口、SPI接口、UART接口及I/O接口。
本发明实施例中,采用了两个FPGA逻辑阵列,用户也可以根据实际需求增加多个FPGA逻辑阵列,增加资源,实现更多通道。
如图2所示,所述调试器包括图形界面提供模块、脚本库、配置文件获取模块和配置文件传送模块。下面分别进行说明。
所述图形界面提供模块,用于提供图像界面,供用户设置FPGA的接口类型。
所述脚本库,用于预先存储多个与多种通讯接口类型相应的接口配置文件。
配置文件获取模块,用于根据用户设置的接口类型从所述脚本库中获取相应的接口配置文件。
所述接口配置文件传送模块,用于根据用户的设置的接口类型将相应的接口配置文件发送给所述FPGA处理器。
如图3所示,采用所述芯片调试系统对芯片进行调试的过程如下:
用户在PC端通过所述调试器提供的图形界面选择当前被调试设备型号,根据需求对设备进行相关参数设置,参数设置完成后,所述调试器会生成与设置参数相应的接口配置文件发送给FPGA处理器,由所述FPGA处理器对FPGA逻辑阵列进行固件烧写。被测试芯片在接通FPGA逻辑阵列后,就可以进行芯片调试了。对于与外设相连的虚拟接口类型,以及数量统统都可以自定义,所有的虚拟外设接口皆由逻辑单元组成,可以自由编程得到想要的接口,灵活性非常强。
综上所述,采用本发明的芯片调试系统及调试器,将设计好的虚拟逻辑代码进行分类和管理,然后被封装在自己的文本库里面,用户可以通过可视化界面间接地改变FPGA内部逻辑虚拟接口,通过执行脚本的方式可以对每个不同接口进行实例化,而被FPGA调用,最终生成可综合的逻辑,用户可以随意的在PC端进行配置使虚拟硬件调试接口发生改变,从而达到自己的目的。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种芯片调试系统,其特征在于,包括:FPGA处理器、FPGA逻辑阵列及设置于计算机中的调试器,
所述调试器,用于提供图形界面,供用户设置所述FPGA的通讯接口类型,并根据用户的设置将相应的接口配置文件发送给所述FPGA处理器;
所述FPGA处理器,用于将所述接口配置文件烧写到所述FPGA逻辑阵列中;
所述FPGA逻辑阵列,用于根据所述接口配置文件模拟出相应的通讯接口。
2.如权利要求1所述的芯片调试系统,其特征在于,所述调试器中,预先设置有多个与通讯接口类型相应的接口配置文件。
3.如权利要求1所述的芯片调试系统,其特征在于,所述通讯接口类型包括JTAG接口、I2C接口、SPI接口、UART接口及I/O接口。
4.如权利要求1所述的芯片调试系统,其特征在于,所述调试器包括:
图形界面提供模块,用于提供图像界面,供用户设置FPGA逻辑阵列的接口类型;
配置文件传送模块,用于根据用户的设置的接口类型将相应的接口配置文件发送给所述FPGA处理器。
5.如权利要求4所述的芯片调试系统,其特征在于,所述调试器还包括:
脚本库,用于预先存储多个与多种通讯接口类型相应的接口配置文件。
6.如权利要求5所述的芯片调试器,其特征在于,还包括:
配置文件获取模块,用于根据用户设置的接口类型从所述脚本库中获取相应的接口配置文件。
7.一种芯片调试器,其特征在于,包括:
图形界面提供模块,用于提供图像界面,供用户设置FPGA的接口类型;
配置文件传送模块,用于根据用户的设置的接口类型将相应的接口配置文件发送给FPGA处理器,从而对所述FPGA逻辑阵列进行配置。
8.如权利要求7所述的芯片调试器,其特征在于,所述通讯接口类型包括JTAG接口、I2C接口、SPI接口、UART接口及I/O接口。
9.如权利要求7所述的芯片调试器,其特征在于,还包括:
脚本库,用于预先存储多个与多种通讯接口类型相应的接口配置文件。
10.如权利要求9所述的芯片调试器,其特征在于,还包括:
配置文件获取模块,用于根据用户设置的接口类型从所述脚本库中获取相应的接口配置文件。
CN202010943485.3A 2020-09-09 2020-09-09 一种芯片调试系统及调试器 Pending CN112114899A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010943485.3A CN112114899A (zh) 2020-09-09 2020-09-09 一种芯片调试系统及调试器
PCT/CN2020/116886 WO2022052161A1 (zh) 2020-09-09 2020-09-22 一种芯片调试系统及调试器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010943485.3A CN112114899A (zh) 2020-09-09 2020-09-09 一种芯片调试系统及调试器

Publications (1)

Publication Number Publication Date
CN112114899A true CN112114899A (zh) 2020-12-22

Family

ID=73802967

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010943485.3A Pending CN112114899A (zh) 2020-09-09 2020-09-09 一种芯片调试系统及调试器

Country Status (2)

Country Link
CN (1) CN112114899A (zh)
WO (1) WO2022052161A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112882715A (zh) * 2021-02-09 2021-06-01 广州思林杰科技股份有限公司 一种测控装置定义方法、计算机及可定义的测控装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116737323B (zh) * 2023-08-10 2023-11-10 上海移芯通信科技股份有限公司 一种基于物联网芯片的脚本调用方法和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130227509A1 (en) * 2010-02-12 2013-08-29 Synopsys Taiwan Co., LTD. Prototype and emulation system for multiple custom prototype boards
CN110634530A (zh) * 2019-09-10 2019-12-31 珠海博雅科技有限公司 芯片的测试系统和测试方法
CN111435143A (zh) * 2019-01-11 2020-07-21 中车株洲电力机车研究所有限公司 通用测试装置及方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7171653B2 (en) * 2003-06-03 2007-01-30 Hewlett-Packard Development Company, L.P. Systems and methods for providing communication between a debugger and a hardware simulator
CN102426548B (zh) * 2011-11-03 2014-04-09 华为技术有限公司 嵌入式系统的调试方法、调试器和调试系统
CN104252435B (zh) * 2014-08-29 2017-06-13 北京航天自动控制研究所 基于动态可重构fpga的可变结构智能接口及其配置方法
CN108107351A (zh) * 2017-12-06 2018-06-01 西安智多晶微电子有限公司 Jtag调试器的调试方法、调试器及系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130227509A1 (en) * 2010-02-12 2013-08-29 Synopsys Taiwan Co., LTD. Prototype and emulation system for multiple custom prototype boards
CN111435143A (zh) * 2019-01-11 2020-07-21 中车株洲电力机车研究所有限公司 通用测试装置及方法
CN110634530A (zh) * 2019-09-10 2019-12-31 珠海博雅科技有限公司 芯片的测试系统和测试方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
万千: "基于FPGA和PC机的网络芯片多接口自动化测试平台设计", 《CNKI优秀硕士学位论文全文库》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112882715A (zh) * 2021-02-09 2021-06-01 广州思林杰科技股份有限公司 一种测控装置定义方法、计算机及可定义的测控装置

Also Published As

Publication number Publication date
WO2022052161A1 (zh) 2022-03-17

Similar Documents

Publication Publication Date Title
US8281280B2 (en) Method and apparatus for versatile controllability and observability in prototype system
CN202189124U (zh) 基于测试系统的fpga多重实时重配置适配器
CN106649101B (zh) 一种ice自动化测试系统及测试方法
CN104820637B (zh) 一种手持式usb3.0协议分析仪
CN107907814B (zh) 一种提高芯片量产测试效率的方法
CN102521444A (zh) 软硬件协同仿真/验证方法及装置
CN112114899A (zh) 一种芯片调试系统及调试器
CN114019938A (zh) 一种微控制器芯片通信类接口测试系统及其方法
CN113157508B (zh) 嵌入式系统的测试方法、系统、装置、设备及存储介质
CN107656882A (zh) 一种通用串行总线控制器验证方法、系统及设备
CN104778885A (zh) 一种基于可编程逻辑器件的数字电路实验系统和方法
CN112596743B (zh) 一种基于jtag接口的军用fpga通用重构电路
CN204789908U (zh) 基于LabVIEW的电路板自动测试系统
CN101102566B (zh) 一种手机jtag调试接口信号设计方法及其调试方法
CN109634256B (zh) 一种通用can控制器芯片的板级验证系统
CN103376340A (zh) 一种转接板、多平台串行测试系统及方法
CN216901630U (zh) 接口转换电路及芯片烧录装置
CN112182837A (zh) 一种基于FPGA的继电保护专用多核SoC软硬件协同验证平台
EP1420351A2 (en) PLD debugging hub
CN113820586A (zh) 一种适用于继电保护装置的单板自动测试系统及方法
CN111427839B (zh) 一种Intel SoC FPGA的远程在线配置、调试方法
CN204347152U (zh) 一种多总线板卡测试诊断系统
CN107526585B (zh) 基于Scala的FPGA开发平台及其调试、测试方法
AbdElSalam et al. SoC verification platforms using HW emulation and co-modeling Testbench technologies
CN112306773B (zh) 一种具有标准串行主机接口的fc节点机的故障检测平台

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20201222

RJ01 Rejection of invention patent application after publication