CN112004038A - 图像传感器像素结构 - Google Patents

图像传感器像素结构 Download PDF

Info

Publication number
CN112004038A
CN112004038A CN202010918056.0A CN202010918056A CN112004038A CN 112004038 A CN112004038 A CN 112004038A CN 202010918056 A CN202010918056 A CN 202010918056A CN 112004038 A CN112004038 A CN 112004038A
Authority
CN
China
Prior art keywords
circuit
signal
transistor
charge storage
frame image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010918056.0A
Other languages
English (en)
Other versions
CN112004038B (zh
Inventor
黄金德
王林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rockchip Electronics Co Ltd filed Critical Rockchip Electronics Co Ltd
Priority to CN202010918056.0A priority Critical patent/CN112004038B/zh
Publication of CN112004038A publication Critical patent/CN112004038A/zh
Application granted granted Critical
Publication of CN112004038B publication Critical patent/CN112004038B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

一种图像传感器像素结构,适于在同一次曝光过程中,获得目标场景的第一帧图像及第二帧图像,以将所述第一帧图像及第二帧图像融合为一帧图像。所述像素结构包括:信号存储使能电路、第一电荷存储电路及第二电荷存储电路;所述信号存储使能电路,适于启动及停止信号储存过程;所述第一电荷存储电路,与所述浮动扩散节点耦接,适于在信号储存过程启动后,存储所述第二帧图像对应的曝光信号;所述第二电荷存储电路,与所述第一源跟随电路耦接,适于在信号储存过程启动后,存储所述第一帧图像对应的曝光信号及复位信号。应用上述方案,在提高感光灵敏度的同时,使得CMOS图像传感器具有较高的动态范围。

Description

图像传感器像素结构
技术领域
本发明涉及半导体制造领域,尤其涉及一种图像传感器像素结构。
背景技术
图像传感器是一种将光信号转化为电信号的半导体器件。
图像传感器分为互补金属氧化物(Complementary Metal Oxide Semiconductor,CMOS)图像传感器和电荷耦合器件(Charge Coupled Device,CCD)图像传感器。其中CMOS图像传感器具有工艺简单、易于其它器件集成、体积小、重量轻、功耗小和成本低等优点。因此,随着图像传感技术的发展,CMOS图像传感器越来越多地取代CCD图像传感器应用于各类电子产品中。
为了提高CMOS图像传感器的暗光性能,需要提高图像传感器的感光灵敏度。
然而,现有的CMOS图像传感器,感光灵敏度虽然较高,但动态范围却较小,无法满足全局曝光下高动态范围应用的需求。
发明内容
本发明解决的技术问题是:在提高CMOS图像传感器感光灵敏度的同时,使得CMOS图像传感器具有较高的动态范围。
为解决上述技术问题,本发明实施例提供一种图像传感器像素结构,适于在同一次曝光过程中,获得目标场景的第一帧图像及第二帧图像,以将所述第一帧图像及第二帧图像融合为一帧图像;所述第一帧图像的增益,大于所述第二帧图像的增益;所述像素结构包括:光电转换电路、传输电路、第一源跟随电路、信号存储使能电路、第一电荷存储电路、第二电荷存储电路及复位电路;其中:
所述光电转换电路,适于将光信号转换为曝光信号;
所述传输电路,与所述光电转换电路耦接,适于将所述曝光信号传输至浮动扩散节点;
所述第一源跟随电路,与所述浮动扩散节点耦接,适于对所述浮动扩散节点的电压进行跟随;
所述信号存储使能电路,耦接于所述第一源跟随电路及第二电荷存储电路之间,适于启动及停止信号储存过程;
所述第一电荷存储电路,与所述浮动扩散节点耦接,适于在信号储存过程启动后,存储所述第二帧图像对应的曝光信号;
所述第二电荷存储电路,与所述第一源跟随电路耦接,适于在信号储存过程启动后,存储所述第一帧图像对应的曝光信号及复位信号;
所述复位电路,与所述第一电荷存储电路、第二电荷存储电路、浮动扩散节点及光电转换电路耦接,适于信号存储过程中,对所述第一电荷存储电路、第二电荷存储电路、浮动扩散节点及光电转换电路进行复位,以使得第一电荷存储电路及第二电荷存储电路存储相应的信号;以及适于在读取第二帧图像对应的曝光信号后,对所述第一电荷存储电路及浮动扩散节点进行复位,以获得第二帧图像对应的复位信号。
可选地,所述第一电荷存储电路,包括:第一开关子电路及第一电容;其中:
所述第一开关子电路,与所述浮动扩散节点耦接,适于控制所述第一电容与所述浮动扩散节点之间的通断;
所述第一电容,适于存储所述第二帧图像对应的曝光信号。
可选地,所述第一开关子电路,包括:
第一晶体管;所述第一晶体管的栅极适于接入第一开关控制信号,所述第一晶体管的第一端与所述浮动扩散节点连接,所述第一晶体管的第二端与所述第一电容连接。
可选地,所述第二电荷存储电路,包括:并联连接的第一电荷存储子电路、第二电荷存储子电路及偏置电流提供子电路,所述第一电荷存储子电路、第二电荷存储子电路及偏置电流提供子电路的一端与所述信号存储使能电路耦接,另一端接地;其中:
所述第一电荷存储子电路,适于存储所述第一帧图像对应的复位信号;
所述第二电荷存储子电路,适于存储所述第一帧图像对应的曝光信号;
所述偏置电流提供子电路,适于为所述第一源跟随电路提供偏置电流。
可选地,所述第一电荷存储子电路包括:第二开关子电路及第二电容;其中:
所述第二开关子电路,适于控制所述第二电容与所述信号存储使能电路之间的通断;
所述第二电容,适于存储所述第一帧图像对应的复位信号。
可选地,所述第二电荷存储子电路,包括:第三开关子电路及第三电容;其中:
所述第三开关子电路,适于控制所述第三电容与所述信号存储使能电路之间的通断;
所述第三电容,适于存储所述第一帧图像对应的曝光信号。
可选地,所述偏置电流提供子电路,包括:第四晶体管,所述第四晶体管的栅极适于接入放电控制信号。
可选地,所述第一源跟随电路包括:第五晶体管;其中:
所述第五晶体管,栅极与所述浮动扩散节点连接,第一端与电源电压输出端连接,第二端与所述信号存储使能电路连接。
可选地,所述像素结构还包括:
第二源跟随电路,与所述第二电荷存储电路及信号存储使能电路耦接,适于对所述第二电荷存储电路的输出电压进行跟随;
行选择电路,耦接于所述第二源跟随电路及位线之间,适于在行选择信号的控制下,将所述像素结构所在行的信号输出至所述位线上。
可选地,所述复位电路,包括:第六晶体管,所述第六晶体管的源极与所述浮动扩散节点耦接,漏极与电源电压输出端连接,栅极适于接入复位控制信号。与现有技术相比,本发明实施例的技术方案具有以下有益效果:
采用上述方案,本发明中实施例的像素结构,第一电荷存储电路可以存储第二帧图像(即低增益帧图像)对应的曝光信号,读取第二帧图像对应的曝光信号后,通过获得第二帧图像对应的复位信号,可以获得第二帧图像对应的感光信号。同时,由于第二电荷存储电路可以存储所述第一帧图像(即高增益帧图像)对应的曝光信号及复位信号,通过读取第一帧图像对应的曝光信号及复位信号,可以获得第一帧图像对应的感光信号。最终可以通过将第一帧图像对应的感光信号与第二帧图像对应的感光信号进行融合,得到最终的输出图像。
相对于现有的9T像素结构,浮动扩散节点处的寄生电容可以很小,使得像素结构具有较高的感光灵敏度。同时,由于第一电荷存储电路可以存储所述第二帧图像对应的曝光信号,第二帧图像的增益小于第一帧图像,图像的增益与所收集并容纳的电荷数量呈反比,故第一电荷存储电路能够收集并容纳的电荷增多,整个像素结构能够收集并容纳的电荷增多,进而提高像素的满阱容量,从而提高了像素结构的动态范围,使得图像传感器能够满足高动态范围的应用。
附图说明
图1是一种现有像素结构的电路图;
图2是图1中像素结构的工作时序示意图;
图3是另一种现有像素结构的电路图;
图4是图3中像素结构的工作时序示意图;
图5是本发明实施例中一种像素结构的电路图;
图6是图5中像素结构的工作时序示意图。
具体实施方式
动态范围是图像传感器一项很重要的指标参数。动态范围表示图像传感器在同一幅图像中同时能探测到的最大光强和最小光强的范围,一般用dB来表示。具体公式如下:
Figure BDA0002665732580000051
其中,Pmax表示可探测的最大光强,Pmax表示可探测的最小光强。一般图像传感器的动态范围在60-70dB之间,人眼的动态范围在100-120dB之间。高动态范围图像传感器对于兼顾暗处细节和亮出细节非常重要。
图像传感器的满阱容量是指:像素结构所能收集并容纳的最大的电子的数量。大的满阱容量可以有效提高图像传感器的动态范围。对于一般线性响应图像传感器来讲,可探测的最大饱和光强对应满阱容量,最小饱和光强对应图像噪声电子数,所以动态范围也可用满阱容量/底噪噪声电子数来表示。
广泛应用于CMOS图像传感器中的曝光方式是逐行曝光(Rolling Shutter),由于各行曝光时间起始点不同,当拍摄高速运动的物体时,这种曝光方式存在运动图像的倾斜、扭曲等缺点。
相对于逐行曝光,全局曝光由于各行曝光时间起始点和结束点相同,可以消除逐行曝光的运动模糊的缺陷(motion blur),并实现高帧率的图像输出。所谓全局曝光(Global Shutter),指一帧图像里的所有像素,在某一时刻同时开始曝光,在另一时刻同时结束曝光。
由于全局曝光像素阵列产生的信号还是要逐行读取,所以像素结构中必须要有信号存储节点来暂存信号,使得在读取时每行的信号可以逐行、分时读出到后端电路。
图1为一种CMOS图像传感器的5T(即由5个CMOS晶体管构成)像素结构10。参照图1,所述像素结构10可以包括:光电二极管11,传输晶体管12,抗模糊晶体管13,复位晶体管14,源跟随晶体管15及行选择晶体管16。
其中,所述传输晶体管12,栅极施加传输控制信号TX,源极与光电二极管11的阴极连接,漏极连接至浮动扩散节点FD。所述抗模糊晶体管13的栅极施加模糊控制信号Anti-Blooming,所述抗模糊晶体管13的漏极与传输晶体管12的源极连接,所述抗模糊晶体管13的源极连接至电源电压VDD。所述复位晶体管14的栅极施加复位控制信号RST,漏极与电源电压VDD连接,源极连接至浮动扩散节点FD。所述源跟随晶体管15的栅极连接至浮动扩散节点FD并施加跟随控制信号SF,所述源跟随晶体管15的漏极与电源电压VDD连接,所述源跟随晶体管15的源极与行选择晶体管16的漏极连接。行选择晶体管16的栅极施加行选择信号SEL,源极连接至位线Bitline。浮动扩散节点FD处存在寄生电容。
图2为图1示出的像素结构10的工作时序示意图,所述像素结构10在同一次曝光过程中仅能获得一帧图像,该帧图像即最终输出的图像。结合图1及图2,对具有像素结构10的CMOS图像传感具体工作过程描述如下:
1)先将复位控制信号RST置为高电平,导通抗模糊晶体管13,对整个像素阵列的光电二极管11进行复位;
2)断开抗模糊晶体管13,此时整个像素阵列的像素结构10开始全局曝光;
3)在全局曝光结束之前,将复位控制信号RST信号置为低电平,浮动扩散节点FD准备接收传输晶体管12传输来的光电转换电荷;
4)打开传输晶体管12,光电二极管11中曝光所得信号电荷转移到浮动扩散节点FD;
5)行选择信号SEL置为高电平,使得行选择晶体管16导通,读取浮动扩散节点FD处曝光信号电平(简称信号电平)Vsignal;
6)复位控制信号RST置为高电平,复位浮动扩散节点FD。将复位控制信号RST置为低电平,使得复位晶体管14断开,再读取浮动扩散节点FD处复位信号的电平(简称复位电平)Vrst。
7)复位电平Vrst减去信号电平Vsignal,即为输出信号幅度。
在上述像素结构10中,存在如下缺陷:
(1)寄生光感效应太大。5T全局曝光像素结构10,使用浮动扩散节点FD作为信号暂存节点,这个节点通常是PN结,上面会覆盖金属,以此减小寄生光感效应。这个节点邻近光电二极管11,如果覆盖过金属面积过大,会遮盖到正常感光的光电二极管11上,从而影响光电二极管11的感光效果。
(2)不能实现相关双采样。所谓相关双采样,应是先读取浮动扩散节点FD的复位电平,再读取浮动扩散节点FD的信号电平,两次信号相减才可得本次像素曝光的输出信号幅度,由于两次采样产生的复位噪声是相关的,故两次信号相减才可消除复位噪声。而根据上述像素结构10的工作原理可知,先读取信号Vsignal再读取复位电平Vrst,这两次不是相关的采样,因此两次采用得到的电平相减并不能消除掉复位噪声,从而使得输出图像的噪声很大。
图3是一种CMOS图像传感器的9T(即由9个CMOS晶体管构成)像素结构30。参照图3,所述像素结构30可以包括:光电二极管301,传输晶体管302,复位晶体管303,第一源跟随晶体管304,放电晶体管305,第一开关管306,电容K1,第二开关管307,电容K2,第二源跟随晶体管308及行选择晶体管309,信号存储使能晶体管310。
其中,光电二极管301与传输晶体管302连接,传输晶体管302的栅极施加传输控制信号TX。传输晶体管302、复位晶体管303及第一源跟随晶体管304均与浮动扩散节点FD连接。复位晶体管303、第一源跟随晶体管304及第二源跟随晶体管308与电源电压输出端VDD连接。复位晶体管303的栅极施加复位控制信号RST。第一源跟随晶体管304的栅极施加第一跟随控制信号SF1。第一开关管306、第二开关管307及放电晶体管305,均与信号存储使能晶体管310连接。第二源跟随晶体管308的栅极与信号存储使能晶体管310连接,适于施加第二跟随控制信号SF2。行选择晶体管309的一端第二源跟随晶体管308连接,另一端连接至位线Bitline。第一开关管306的栅极施加第一开关控制信号SWR,第二开关管307的栅极施加第二开关控制信号SWS,选择晶体管309的栅极施加行选择信号SEL。放电晶体管305的栅极施加放电控制信号DC。信号存储使能晶体管310的栅极施加信号存储使能信号AMS。
图4为图3示出的像素结构30的工作时序示意图,所述像素结构30在同一次曝光过程中仅能获得一帧图像,该帧图像即最终输出的图像。结合图3及图4,对具有像素结构30的CMOS图像传感具体工作过程描述如下:
首先,在曝光快结束时,将复位控制信号置为低电平,使得复位晶体管303断开。将信号存储使能信号AMS置为高电平,使得信号存储使能晶体管310导通,启动信号存储过程。
之后,将第一开关控制信号SWR及放电控制信号DC置为高电平,使得第一开关管306及放电晶体管305导通,清空电容K1中存储的电荷,对电容K1进行复位。然后,断开放电晶体管305,第一开关管306仍保持导通,把浮动扩散节点FD处存储的复位信号读到电容K1中。
将传输控制信号置为高电平,使得传输晶体管302导通,让光电二极管301收集的信号传递到浮动扩散节点FD处。
将第二开关控制信号SWS及放电控制信号DC置为高电平,使得第二开关管307及放电晶体管305导通,先清空电容K2中存储的电荷,对电容K2进行复位。然后断开第二开关管307及仍保持导通,把浮动扩散节点FD处存储的曝光信号读到电容K2中。
将信号存储使能信号AMS置为低电平,使得信号存储使能晶体管310断开,结束信号存储过程,并保持复位晶体管303导通。信号存储使能晶体管310断开,使得信号存储节点SD与浮动扩散节点FD之间的连接断开,可以避免信号存储节点SD的电平值被第一源跟随晶体管304干扰,提高图像的信噪比。
在信号存储过程结束后,将行选择信号置为高电平,使得行选择晶体管309导通,进入读取状态。
具体地,将放电控制信号DC置为高电平,使得放电晶体管305导通,对信号存储节点SD进行复位,然后,断开放电晶体管305。将第一开关控制信号SWR置为高电平,使得第一开关管306导通,第二源跟随晶体管308将信号存储节点SD的复位电平Vrst传到位线Bitline上,后端读取电路在SHR时采样该复位电平Vrst。
将放电控制信号DC置为高电平,使得放电晶体管305导通,对信号存储节点SD进行复位,然后,断开放电晶体管305。将第二开关控制信号SWS置为高电平,使得第二开关管307导通,第二源跟随晶体管308将信号存储节点SD的信号电平Vsignal传到位线Bitline上,后端读取电路在SHS时采样该信号电平Vsignal。
最终,后端电路通过将复位电平Vrst与信号电平Vsignal做差,实现相关双采样,得到实际感光信号。
上述9T像素结构30的优势在于:
(1)相对于5T像素结构10,可以先采样复位电平Vrst,再采样信号电平Vsignal,从而实现相关双采样,降低图像噪声。
(2)相对于5T像素结构10,寄生光感度小。像素信号暂存节点位于电容K1和电容K2上,覆盖遮光金属时可以远离光电二极管301。另外,两个信号暂存节点可以做得很对称,即使产生寄生光感效应,两者漏电一致,在相关双采样的过程中,两个节点的等量的漏电也会被同时消除。
然而,无论是5T像素结构10还是9T像素结构30,为了能够提高图像传感器的暗光性能,必须提高感光灵敏度。浮动扩散节点FD处寄生电容越大,图像传感器的感光灵敏度越低,因此实际设计FD需要做的相对较小,这就使得像素的满阱容量(FWC)较小,导致图像传感器的动态范围较小(一般70dB左右),不能满足全局曝光下高动态范围应用的需求。
针对上述问题,本发明实施例在9T全局曝光像素结构30的基础上,提供了一种高动态范围的全局曝光像素结构,在所述像素结构中,除第二电荷存储电路能够存储第一帧图像对应的曝光信号及复位信号外,还设置有第一电荷存储电路,以用于存储第二帧图像对应的曝光信号,由此可以在保证感光灵敏度的同时,提高像素结构的满阱容量,扩展像素结构的动态范围,使得图像传感器能够满足高动态范围的应用。
为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细地说明。
参照图5,本发明实施例提供了一种图像传感器像素结构50,在同一次曝光过程中,获得目标场景的第一帧图像及第二帧图像,以将所述第一帧图像及第二帧图像融合为一帧图像;所述第一帧图像的增益,大于所述第二帧图像的增益。
在本发明的实施例中,所述第一帧图像,也称为高增益帧图像。所述第二帧图像也称为低增益帧图像。
具体地,所述像素结构50可以包括:光电转换电路501、传输电路502、第一源跟随电路503、信号存储使能电路504、第一电荷存储电路505、第二电荷存储电路506及复位电路507。其中:
所述光电转换电路501,适于将光信号转换为曝光信号;
所述传输电路502,与所述光电转换电路501耦接,适于将所述曝光信号传输至浮动扩散节点FD;
所述第一源跟随电路503,与所述浮动扩散节点FD耦接,适于对所述浮动扩散节点FD的电压进行跟随;
所述信号存储使能电路504,耦接于所述第一源跟随电路503及第二电荷存储电路506之间,适于启动及停止信号储存过程;
所述第一电荷存储电路505,与所述浮动扩散节点FD耦接,适于在信号储存过程启动后,存储所述第二帧图像对应的曝光信号;
所述第二电荷存储电路506,与所述第一源跟随电路503耦接,适于在信号储存过程启动后,存储所述第一帧图像对应的曝光信号及复位信号;
所述复位电路507,与所述第一电荷存储电路505、第二电荷存储电路506、浮动扩散节点FD及光电转换电路501耦接,适于信号存储过程中,对所述第一电荷存储电路505、第二电荷存储电路506、浮动扩散节点FD及光电转换电路501进行复位,以使得第一电荷存储电路505及第二电荷存储电路506存储相应的信号;以及适于在读取第二帧图像对应的曝光信号后,对所述第一电荷存储电路505及浮动扩散节点FD进行复位,以获得第二帧图像对应的复位信号。
本发明实施例中的像素结构50,不仅可以存储高增益帧图像的曝光信号及复位信号,还可以存储低增益帧图像的曝光信号,后续读取过程中,可以通过获取低增益帧图像对应的复位信号,来得到低增益帧图像的感光信号,最终可以通过将高增益帧图像及低增益帧图像进行图像融合,得到最终的输出图像。相对于上述像素结构30,不仅保证了像素结构的感光灵敏度,还扩展了像素结构的动态范围。
需要说明的是,在本发明以下的实施例中,所谓耦接可以包括直接连接,也可以包括间接连接,只要具备耦接关系的二者之间存在相关性即可。所谓连接,指的是直接连接,即具备连接双方之间不存在其它器件。
在具体实施中,所述第一电荷存储电路53可以存在多种电路结构,具体不作限制,只有能够在曝光过程中,存储第二帧图像对应的电荷即可。
在本发明的一实施例中,参照图5,所述第一电荷存储电路505可以包括:第一开关子电路及第一电容C1。其中:
所述第一开关子电路,可以与所述浮动扩散节点FD耦接,适于控制所述第一电容C1与所述浮动扩散节点FD之间的通断;
所述第一电容C1,适于存储所述第二帧图像对应的曝光信号。
在具体实施中,所述第一开关子电路可以采用多种器件实现。比如,所述第一开关子电路可以为单一晶体管组成的电路,也可以为多个晶体管组成的电路,还可以为其它可作为开关的器件组成的电路。
在本发明的一实施例中,参照图5,所述第一开关子电路可以包括:第三晶体管N1。所述第一晶体管N1的栅极适于接入电容选通控制信号SS1,所述第一晶体管N1的第一端与所述浮动扩散节点FD连接,所述第一晶体管N1的第二端与所述第一电容C1连接。所述第二电容C1的另一端接地。
在具体实施中,所述第一晶体管N1可以为PMOS管,也可以为NMOS晶体管。第一晶体管N1的第一端,可以为所述第一晶体管N1的漏极,也可以为所述第一晶体管N1的源极。相应地,所述第一晶体管N1的第二端,可以为所述第一晶体管N1的源极,也可以为所述第一晶体管N1的漏极。
本发明的实施例中,如图5所示,所述第一晶体管N1为NMOS管。
在具体实施中,浮动扩散节点FD处存在寄生电容,该寄生电容越大,像素结构50的光灵敏度越低。为了保证像素结构50具有较高的感光灵敏度,本发明的实施例中,浮动扩散节点FD处寄生电容值较小,比如小于2fF。
同时,为了保证像素结构50具有较高的动态范围,需要使得像素结构50的满阱容量较大,也就是使得像素结构50能够收集并容纳的电荷较多。在像素结构50中,除浮动扩散节点FD处寄生电容可以收集并容纳电荷外,本发明的实施例中,第一电荷存储电路53中第一电容C1也可以收集并容纳电荷。所述第一电容C1的容值,通常大于浮动扩散节点FD处寄生电容的容值,具体可以根据实际要达到的动态范围进行设定。
本发明的实施例中,所述第一电容C1的容值可以为5fF~100fF。比如,当第一电容C1的容值,为浮动扩散节点FD处寄生电容容值的32倍时,可以收集更多亮处的图像信息,动态范围可提高约30dB。
在具体实施中,所述第二电荷存储电路506的结构可以存在多种,具体不作限制,只要能够在信号储存过程启动后,存储所述第一帧图像对应的曝光信号及复位信号即可。
在本发明的一实施例中,参照图5,所述第二电荷存储电路506可以包括:并联连接的第一电荷存储子电路506a、第二电荷存储子电路506b及偏置电流提供子电路506c,所述第一电荷存储子电路506a、第二电荷存储子电路506b及偏置电流提供子电路506c的一端与所述信号存储使能电路504耦接,另一端接地。其中:
所述第一电荷存储子电路506a,适于存储所述第一帧图像对应的复位信号;
所述第二电荷存储子电路506b,适于存储所述第一帧图像对应的曝光信号;
所述偏置电流提供子电路506c,适于为所述第一源跟随电路提供偏置电流。
在具体实施中,所述第一电荷存储子电路506a及第二电荷存储子电路506b,电路结构可以相同,也可以不同,具体不作限制。
在本发明的实施例中,为了简化电路结构,可以设置所述第一电荷存储子电路506a及第二电荷存储子电路506b,电路结构相同,二者均可以由开关子电路及相应的电容组成。
具体地,所述第一电荷存储子电路506a可以包括:第二开关子电路及第二电容C2。其中:所述第二开关子电路,适于控制所述第二电容C2与所述信号存储使能电路504之间的通断。所述第二电容C2,适于存储所述第一帧图像对应的复位信号。
所述第二电荷存储子电路506b可以包括:第三开关子电路及第三电容C3。其中:所述第三开关子电路,适于控制所述第三电容C3与所述信号存储使能电路504之间的通断。所述第三电容C3,适于存储所述第一帧图像对应的曝光信号。
在具体实施中,所述第二开关子电路及所述第三开关子电路,可以采用多种器件实现。比如,可以为单一晶体管组成的电路,也可以为多个晶体管组成的电路,还可以为其它可作为开关的器件组成的电路。
在本发明的一实施例中,所述第二开关子电路包括第二晶体管N2,所述第三开关子电路包括第三晶体管N3。
第二晶体管N2的栅极施加第一开关控制信号SWR,通过第一开关控制信号SWR控制第二晶体管N2导通,可以将第二电容C2与所述信号存储使能电路504连接。第三晶体管N3的栅极施加第二开关控制信号SWS,通过第二开关控制信号SWS控制第三晶体管N3导通,可以将第三电容C3与所述信号存储使能电路504连接。在第二晶体管N2与第三晶体管N3均导通的情况下,第三电容C3与第二电容C2并联。
可以理解的是,第二晶体管N2与第三晶体管N3作为开关管,可以为PMOS管,也可以为NMOS管,具体不作限制。
在具体实施中,第二电容C2和第三电容C3的电容值,可以相等,也可以不相等,具体不作限制。在本发明的实施例中,第二电容C2和第三电容C3的电容值相等。
在本发明的一实施例中,所述偏置电流提供子电路506c可以包括:第四晶体管N4。所述第四晶体管N4栅极适于接入放电控制信号DC,一端接地,另一端与所述信号存储使能电路504连接。
所述第四晶体管N4可以在信号存储阶段为第一源跟随电路503提供尾电流源,还可以在行读出阶段中,作为开关管,在读出信号电平和复位电平前清空信号存储节点SD,避免信号存储节点SD的漏电对图像产生影响。另外,所述第四晶体管N4还可以在行读出阶段,为第一源跟随电路503提供尾电流源。
在本发明的一实施例中,所述第一源跟随电路503可以包括:第五晶体管N5。所述第五晶体管N5,栅极与所述浮动扩散节点FD连接,漏极与电源电压输出端VDD连接,源极与所述信号存储使能电路504连接。由于所述第五晶体管N5的栅极与所述浮动扩散节点FD连接,故可以跟随所述浮动扩散节点FD电压的变化而变化。
在本发明的一实施例中,所述信号存储使能电路504可以包括第八晶体管N8,所述第八晶体管N8的栅极适于接入信号存储使能信号AMS,一端与第五晶体管N5连接,另一端与第二电荷存储电路506连接。
在信号存储使能信号AMS的控制下,所述第八晶体管N8可以导通,也可以断开。当所述第八晶体管N8导通时,可以启动信号存储过程。当所述第八晶体管N8断开时,可以停止信号储存过程。当信号存储过程停止时,由于第八晶体管N8是断开的,由此可以在行读出阶段隔离第一源跟随电路503和信号存储节点SD,防止信号存储节点SD所存储的信号电平和复位信号电平被第一源跟随电路503干扰。相对于未设置信号存储使能电路504的像素结构,可以提高信号噪声比,从而提高图像质量。
在本发明的一实施例中,所述传输电路502可以包括:第七晶体管N7,所述第七晶体管N7的源极与所述光电转换电路501连接,漏极与所述浮动扩散节点FD连接,栅极适于接入传输控制信号TX。
在本发明的一实施例中,所述光电转换电路501,可以采用多种器件实现。在本发明的一实施例中,所述光电转换电路501可以由光电二极管PPD实现,所述光电二极管PPD的阴极与传输电路502连接,阳极接地。所述光电二极管PPD可以吸收光信号并转换为电信号,同时产生电荷。
在本发明的一实施例中,所述复位电路507可以包括:第六晶体管N6,所述第六晶体管N6的栅极适于接入复位控制信号RST,源极与所述浮动扩散节点FD连接,漏极与电源电压输出端VDD连接。
在本发明的一实施例中,所述像素结构50还可以包括:第二源跟随电路508及行选择电路509。其中:
所述第二源跟随电路508,与所述第二电荷存储电路506及信号存储使能电路504耦接,适于对所述第二电荷存储电路506的输出电压进行跟随;
行选择电路509,耦接于所述第二源跟随电路508及位线Bitline之间,适于在行选择信号SEL的控制下,将所述像素结构50所在行的信号输出至所述位线Bitline上。
在具体实施中,所述第二源跟随电路508可以包括第九NMOS管N9,第九NMOS管N9的栅极适于接入第二跟随控制信号SF2,源极与行选择电路509连接,漏极与电源电压输出端VDD连接。
在具体实施中,所述行选择电路509可以包括第十NMOS管N10,第十NMOS管N10的栅极适于接入行选择信号SEL,漏极与第九NMOS管N9连接,源极与位线Bitline连接。
在具体实施中,为了简化工艺,所述像素结构50中各晶体管可以均为NMOS管,也可以均为PMOS管。
图6为图5中示出的像素结构50的工作时序示意图。所述像素结构50在同一次曝光过程中,获得目标场景的2帧图像,分别为第一帧图像及第二帧图像。下面结合图5及图6,对所述像素结构50工作过程详细说明如下:
首先,将复位控制信号RST及传输控制信号TX置为高电平,第六晶体管N6和第七晶体管N7导通,复位浮动扩散节点FD和光电二极管PPD。随后,传输控制信号TX和复位控制信号RST置为低电平,第六晶体管N6和第七晶体管N7断开,曝光开始。
曝光时间结束后,在t1时刻,将信号存储使能信号AMS置为高电平,启动信号存储过程,对信号进行存储。
具体地,先将放电控制信号DC置为高电平,使得第四晶体管N4导通,第四晶体管N4能够为第五晶体管N5提供尾电流。随后,将第一开关控制信号SWR置为高电平,使得第二晶体管N2导通,对第二电容C2进行充放电,随后将第一开关控制信号SWR置为低电平,使得第二晶体管N2断开。
接着,将传输控制信号TX置为高电平,使得第七晶体管N7导通,将曝光期间收集的曝光信号电荷,从光电二极管PPD转移到浮动扩散节点FD上。转移完成后,将传输控制信号TX置为低电平,使得第一晶体管N1断开。
进一步,将第二开关控制信号SWS置为高电平,使得第三晶体管N3导通,对第三电容C3进行充放电。待第三电容C3的信号建立后,断开第三晶体管N3,将第一帧图像的曝光信号存储在第三电容C3上。
接着,将电容选通控制信号SS1置为高电平,使得第一晶体管N1导通,随后再次使得第七晶体管N7导通,将残留在光电二极管PPD上的曝光信号电荷,转移到浮动扩散节点FD和第一电容C1上。转移完成后,断开第七晶体管N7。
随后,在t2时刻,将电容选通控制信号SS1置为低电平,使得第一晶体管N1断开,并断开第四晶体管N4及第八晶体管N8,结束信号存储过程。
信号存储过程结束后,将行选择信号SEL置为高电平,使得第十晶体管N10导通,进入行读取状态。
具体地,先控制第四晶体管N4导通,并随后断开,以清空信号存储节点SD。随后,将第一开关控制信号SWR置为高电平,使得第二晶体管N2导通,第九晶体光N9会将信号存储节点SD存储的复位信号传到位线Bitline上。待信号稳定后,在SHR_sfd时刻,量化第一帧图像的复位电平。量化完成后,断开第二晶体管N2。
接着,再导通第四晶体管N4,并随后断开,再次清空信号存储节点SD。随后,将第二开关控制信号SWS置为高电平,使得第三晶体管N3导通,第九晶体光N9会将信号存储节点SD存储的曝光信号传到位线Bitline上。待信号稳定后,在SHS_sfd时刻,量化第一帧图像的曝光电平。量化完成后,断开第三晶体管N3。
将第一帧图像的复位电平与曝光电平做差,完成第一帧图像的量化。
进一步,将信号存储使能信号AMS及放电控制信号DC置为高电平,使得第八晶体管N8和第四晶体管N4导通。将复位控制信号RST置为高电平,使得第六晶体管N6导通,并随后断开第六晶体管N6,清空浮动扩散节点FD。
接着,将电容选通控制信号SS1置为高电平,使得第一晶体管N1导通,待信号建立后,在SHS_lfd时刻,量化第二帧图像的信号电平。量化完成后,再次使得第六晶体管N6导通,对浮动扩散节点FD及第一电容C1进行复位,随后在SHR_lfd时刻,量化第二帧图像的复位电平。将第二帧图像的复位电平与第二帧图像的信号电平做差,完成第二帧图像的量化。
获得第一帧图像及第二帧图像所有行的实际感光信号后,得到第一帧图像及第二帧图像,最后,用数字算法将第一帧图像及第二帧图像融合成超高动态范围图像。
由上述内容可知,本发明实施例中的像素结构50,通过设置第一电荷存储电路53,使得像素结构50能够收集并容纳的电荷增多,由此可以保证感光灵敏度的同时,扩展像素结构50的动态范围,使得图像传感器满足高动态范围的应用。并且,本发明实施例中的像素结构50,读取过程中,实际得到的感光信号幅度没有衰减,由此可以提高图像的信号噪声比,从而提高图像质量。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (10)

1.一种图像传感器像素结构,适于在同一次曝光过程中,获得目标场景的第一帧图像及第二帧图像,以将所述第一帧图像及第二帧图像融合为一帧图像;所述第一帧图像的增益,大于所述第二帧图像的增益;其特征在于,包括:光电转换电路、传输电路、第一源跟随电路、信号存储使能电路、第一电荷存储电路、第二电荷存储电路及复位电路;其中:
所述光电转换电路,适于将光信号转换为曝光信号;
所述传输电路,与所述光电转换电路耦接,适于将所述曝光信号传输至浮动扩散节点;
所述第一源跟随电路,与所述浮动扩散节点耦接,适于对所述浮动扩散节点的电压进行跟随;
所述信号存储使能电路,耦接于所述第一源跟随电路及第二电荷存储电路之间,适于启动及停止信号储存过程;
所述第一电荷存储电路,与所述浮动扩散节点耦接,适于在信号储存过程启动后,存储所述第二帧图像对应的曝光信号;
所述第二电荷存储电路,与所述第一源跟随电路耦接,适于在信号储存过程启动后,存储所述第一帧图像对应的曝光信号及复位信号;
所述复位电路,与所述第一电荷存储电路、第二电荷存储电路、浮动扩散节点及光电转换电路耦接,适于信号存储过程中,对所述第一电荷存储电路、第二电荷存储电路、浮动扩散节点及光电转换电路进行复位,以使得第一电荷存储电路及第二电荷存储电路存储相应的信号;以及适于在读取第二帧图像对应的曝光信号后,对所述第一电荷存储电路及浮动扩散节点进行复位,以获得第二帧图像对应的复位信号。
2.如权利要求1所述的图像传感器像素结构,其特征在于,所述第一电荷存储电路,包括:第一开关子电路及第一电容;其中:
所述第一开关子电路,与所述浮动扩散节点耦接,适于控制所述第一电容与所述浮动扩散节点之间的通断;
所述第一电容,适于存储所述第二帧图像对应的曝光信号。
3.如权利要求2所述的图像传感器像素结构,其特征在于,所述第一开关子电路,包括:
第一晶体管;所述第一晶体管的栅极适于接入第一开关控制信号,所述第一晶体管的第一端与所述浮动扩散节点连接,所述第一晶体管的第二端与所述第一电容连接。
4.如权利要求3所述的图像传感器像素结构,其特征在于,所述第二电荷存储电路,包括:并联连接的第一电荷存储子电路、第二电荷存储子电路及偏置电流提供子电路,所述第一电荷存储子电路、第二电荷存储子电路及偏置电流提供子电路的一端与所述信号存储使能电路耦接,另一端接地;其中:
所述第一电荷存储子电路,适于存储所述第一帧图像对应的复位信号;
所述第二电荷存储子电路,适于存储所述第一帧图像对应的曝光信号;所述偏置电流提供子电路,适于为所述第一源跟随电路提供偏置电流。
5.如权利要求4所述的图像传感器像素结构,其特征在于,所述第一电荷存储子电路包括:第二开关子电路及第二电容;其中:
所述第二开关子电路,适于控制所述第二电容与所述信号存储使能电路之间的通断;
所述第二电容,适于存储所述第一帧图像对应的复位信号。
6.如权利要求5所述的图像传感器像素结构,其特征在于,所述第二电荷存储子电路,包括:第三开关子电路及第三电容;其中:
所述第三开关子电路,适于控制所述第三电容与所述信号存储使能电路之间的通断;
所述第三电容,适于存储所述第一帧图像对应的曝光信号。
7.如权利要求1所述的图像传感器像素结构,其特征在于,所述偏置电流提供子电路,包括:第四晶体管,所述第四晶体管的栅极适于接入放电控制信号。
8.如权利要求1所述的图像传感器像素结构,其特征在于,所述第一源跟随电路包括:第五晶体管;其中:
所述第五晶体管,栅极与所述浮动扩散节点连接,第一端与电源电压输出端连接,第二端与所述信号存储使能电路连接。
9.如权利要求1所述的图像传感器像素结构,其特征在于,还包括:
第二源跟随电路,与所述第二电荷存储电路及信号存储使能电路耦接,适于对所述第二电荷存储电路的输出电压进行跟随;
行选择电路,耦接于所述第二源跟随电路及位线之间,适于在行选择信号的控制下,将所述像素结构所在行的信号输出至所述位线上。
10.如权利要求1所述的图像传感器像素结构,其特征在于,所述复位电路,包括:第六晶体管,所述第六晶体管的源极与所述浮动扩散节点耦接,漏极与电源电压输出端连接,栅极适于接入复位控制信号。
CN202010918056.0A 2020-09-03 2020-09-03 图像传感器像素结构 Active CN112004038B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010918056.0A CN112004038B (zh) 2020-09-03 2020-09-03 图像传感器像素结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010918056.0A CN112004038B (zh) 2020-09-03 2020-09-03 图像传感器像素结构

Publications (2)

Publication Number Publication Date
CN112004038A true CN112004038A (zh) 2020-11-27
CN112004038B CN112004038B (zh) 2022-08-12

Family

ID=73468311

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010918056.0A Active CN112004038B (zh) 2020-09-03 2020-09-03 图像传感器像素结构

Country Status (1)

Country Link
CN (1) CN112004038B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114363537A (zh) * 2022-01-12 2022-04-15 锐芯微电子股份有限公司 像素结构和阵列、电路和方法、图像传感器、存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140078368A1 (en) * 2012-09-20 2014-03-20 Aptina Imaging Corporation Triple conversion gain image sensor pixels
CN105681690A (zh) * 2016-03-10 2016-06-15 长春长光辰芯光电技术有限公司 双转移栅高动态范围图像传感器像素的全局快门控制方法
CN108470742A (zh) * 2018-03-22 2018-08-31 上海晔芯电子科技有限公司 Hdr图像传感器像素结构及成像系统
CN209488695U (zh) * 2018-02-20 2019-10-11 半导体元件工业有限责任公司 图像传感器像素
CN110971846A (zh) * 2019-12-25 2020-04-07 昆山锐芯微电子有限公司 Cmos图像传感器像素电路及cmos图像传感器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140078368A1 (en) * 2012-09-20 2014-03-20 Aptina Imaging Corporation Triple conversion gain image sensor pixels
CN105681690A (zh) * 2016-03-10 2016-06-15 长春长光辰芯光电技术有限公司 双转移栅高动态范围图像传感器像素的全局快门控制方法
CN209488695U (zh) * 2018-02-20 2019-10-11 半导体元件工业有限责任公司 图像传感器像素
CN108470742A (zh) * 2018-03-22 2018-08-31 上海晔芯电子科技有限公司 Hdr图像传感器像素结构及成像系统
CN110971846A (zh) * 2019-12-25 2020-04-07 昆山锐芯微电子有限公司 Cmos图像传感器像素电路及cmos图像传感器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114363537A (zh) * 2022-01-12 2022-04-15 锐芯微电子股份有限公司 像素结构和阵列、电路和方法、图像传感器、存储介质
CN114363537B (zh) * 2022-01-12 2024-04-26 锐芯微电子股份有限公司 像素结构和阵列、电路和方法、图像传感器、存储介质

Also Published As

Publication number Publication date
CN112004038B (zh) 2022-08-12

Similar Documents

Publication Publication Date Title
CN112004037B (zh) 图像传感器像素结构
US6215113B1 (en) CMOS active pixel sensor
US20130256510A1 (en) Imaging device with floating diffusion switch
CN109819184B (zh) 图像传感器及减少图像传感器固定图像噪声的方法
US7385166B2 (en) In-pixel kTC noise suppression using circuit techniques
WO2019036237A1 (en) DETECTION CIRCUIT FOR PHOTO-SENSOR WITH STACKED SUBSTRATES
Ma et al. A single-chip CMOS APS camera with direct frame difference output
CN102970493A (zh) 多重转换增益图像传感器的多电平复位电压
JP2006050544A (ja) 固体撮像装置及びこれを備えたカメラ
US20110019045A1 (en) Method and apparatus for simultaneous electronic shutter action frame storage and correlated double sampling in image sensor
WO2009055255A1 (en) Methods, systems and apparatuses using barrier self-calibration for high dynamic range imagers
JP2006311515A (ja) 固体撮像装置
US11317038B2 (en) Pixel unit with a design for half row reading, an imaging apparatus including the same, and an imaging method thereof
US9854186B2 (en) Methods and apparatus for an images sensor with row-level gain control
CN111741244B (zh) 图像传感器像素结构
CN111757026B (zh) 图像传感器像素结构
CN115988348B (zh) 一种图像传感器及其图像输出方法、光电设备
KR101465667B1 (ko) Cmos 영상 센서 및 그 동작 방법
US10051216B2 (en) Imaging apparatus and imaging method thereof using correlated double sampling
CN111447385A (zh) 全局快门图像传感器像素结构及其信号采样读取方法
CN112004038B (zh) 图像传感器像素结构
TW202232942A (zh) 暗電流校準方法及相關像素電路
US8908071B2 (en) Pixel to pixel charge copier circuit apparatus, systems, and methods
CN112351229A (zh) 像素存储电路、像素读出电路及其时序控制方法
CN109194890B (zh) 图像传感器像素电路及其工作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant