CN111933073A - 一种灰阶电压产生电路 - Google Patents

一种灰阶电压产生电路 Download PDF

Info

Publication number
CN111933073A
CN111933073A CN202011028840.0A CN202011028840A CN111933073A CN 111933073 A CN111933073 A CN 111933073A CN 202011028840 A CN202011028840 A CN 202011028840A CN 111933073 A CN111933073 A CN 111933073A
Authority
CN
China
Prior art keywords
voltage
module
gamma
gray scale
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011028840.0A
Other languages
English (en)
Other versions
CN111933073B (zh
Inventor
陈弈星
张存德
于钦杭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Xinshiyuan Electronics Co ltd
Original Assignee
Nanjing Xinshiyuan Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Xinshiyuan Electronics Co ltd filed Critical Nanjing Xinshiyuan Electronics Co ltd
Priority to CN202011028840.0A priority Critical patent/CN111933073B/zh
Publication of CN111933073A publication Critical patent/CN111933073A/zh
Application granted granted Critical
Publication of CN111933073B publication Critical patent/CN111933073B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种灰阶电压产生电路,包括参考电压产生模块、伽玛电压产生模块、分压模块、灰阶电压转换模块,参考电压产生模块用于将外接于其电阻串两端的电源电压转换为一系列参考电压,伽玛电压产生模块包括伽玛数模转换器开关阵列和伽玛缓冲器,用于根据获取预设的伽玛电压数据,从接收的参考电压中选择对应的电压传输至分压模块进行分压处理,获取一组基准电压,灰阶电压转换模块包括列数模转换器开关阵列和电容型数模转换器,用于根据RGB高位数据从接受的基准电压中选择对应的电压,并根据RGB低位数据将该电压转换为灰阶电压;本发明提供灰阶电压产生电路,提供了更加丰富的灰阶,降低了功耗,提高了灰阶电压的精度,适用于不同的显示面板中。

Description

一种灰阶电压产生电路
技术领域
本发明涉及微显示电路技术领域,具体涉及一种灰阶电压产生电路。
背景技术
随着微显示电路及其应用的快速发展,对微显示电路的分辨率、精度、功耗、面积都提出了更高的要求;同时,由于不同厂家的显示面板存在响应差异性,微显示电路需具备可配可调节的功能。
灰阶电压产生电路的功能为将对应列的RGB数据转换为灰阶电压并驱动对应的像素单元,其是微显示系统主要的面积及功耗来源之一;同时,灰阶电压产生电路的分辨率及精度决定了面板的最终显示特性,其可配性决定了其是否能够同时满足多种面板的显示要求。
发明内容
本发明的目的:提供一种灰阶电压产生电路,降低了微显示系统的功耗,提高了灰阶电压的精度、提供了更加丰富的灰阶,并且具有可配性,能满足多种显示面板的使用要求。
技术方案:本发明提供的灰阶电压产生电路,其特征在于,包括参考电压产生模块、伽玛电压产生模块、分压模块、灰阶电压转换模块;
参考电压产生模块的电压输入端构成灰阶电压产生电路的电压输入端,参考电压产生模块的参考电压输出端耦接伽玛电压产生模块的参考电压输入端,伽玛电压产生模块的控制信号输入端接收伽玛电压数据,伽玛电压产生模块的电压输出端耦接分压模块的电压输入端,分压模块的基准电压输出端耦接灰阶电压转换模块的基准电压输入端,灰阶电压转换模块的输出端构成灰阶电压产生电路的灰阶电压输出端;灰阶电压转换模块的RGB高位数据接收端用于接收目标RGB数据的高位数据,灰阶电压转换模块的RGB低位数据接收端用于接收目标RGB数据的低位数据;
伽玛电压产生模块包括M个伽玛电压产生子模块,M≥2,各伽玛电压产生子模块的参考电压输入端分别接收参考电压产生模块输出的所有参考电压,M个伽玛电压产生子模块的电压输出端分别与分压模块的M个电压输入端一一对应连接;各伽玛电压产生子模块的结构相同,各伽玛电压产生子模块分别均包括一个伽玛数模转换器开关阵列和一个伽玛缓冲器;各伽玛电压产生子模块的结构为:伽玛数模转换器开关阵列的电压输入端构成与其所对应的伽玛电压产生子模块的参考电压输入端,伽玛数模转换器开关阵列的控制信号输入端构成与其所对应的伽玛电压产生子模块的控制信号输入端,伽玛数模转换器开关阵列的输出端对接伽玛缓冲器的输入端,伽玛缓冲器的输出端构成与其所对应的伽玛电压产生子模块的电压输出端;
灰阶电压转换模块包括L个灰阶电压转换子模块,L≥1,各灰阶电压转换子模块的基准电压输入端分别接收分压模块输出的所有基准电压,L个灰阶电压转换子模块的电压输出端共同构成灰阶产生电路的L个灰阶电压输出端;各灰阶电压转换子模块的结构相同,各灰阶电压转换子模块分别均包括一个列数模转换器开关阵列和一个电容型数模转换器,各灰阶电压转换子模块的结构为:列数模转换器开关阵列的电压输入端构成与其所对应的灰阶电压转换子模块的基准电压输入端,列数模转换器开关阵列的RGB高位数据接收端构成与其所对应的灰阶电压转换子模块的RGB高位数据接收端,列数模转换器开关阵列的电压输出端对接电容型数模转换器的输入端,电容型数模转换器的输出端构成与其所对应的灰阶电压转换子模块的输出端,电容型数模转换器的RGB低位数据接收端构成与其所对应的灰阶电压转换子模块的RGB低位数据接收端。
作为本发明的一种优选技术方案,所述参考电压产生模块包括一个电阻串,该电阻串由N个电阻串联而成,电阻串的两端外接电源电压,电阻串的两端端点和电阻串中各相邻电阻之间的连接点构成参考电压产生模块的各个参考电压输出端;
参考电压产生模块中电阻的个数
Figure 558997DEST_PATH_IMAGE002
,其中,n为伽玛电压数据的有效位数。
作为本发明的一种优选技术方案,所述伽玛电压产生子模块的个数M等于所述伽玛电压数据的个数。
作为本发明的一种优选技术方案,所述伽玛电压产生模块中各伽玛数模转换开关阵列分别均包括一个多选一开关阵列,各多选一开关阵列分别均包括N+1个开关;
所述各伽玛电压转换器开关阵列分别获取一个伽玛电压数据,并根据其所获取的伽玛电压数据控制其中的多选一开关阵列;各伽玛电压转换器开关阵列获取的伽玛电压数据彼此不同。
作为本发明的一种优选技术方案,所述分压模块包括一个电阻串,该电阻串由P个电阻串联而成;
当伽玛电压产生子模块的个数M等于2时,所述分压模块中电阻串的两端端点分别构成分压模块的两个电压输入端,两个伽玛电压产生子模块的输出端分别对接分压模块的两个电压输入端;
当伽玛电压产生子模块的个数M>2时,所述分压模块中电阻串的两端端点,以及该电阻串中相邻电阻之间连接点,共同构成分压模块的M个电压输入端;分压模块中的M个电压输入端的位置,以及各伽玛电压产生子模块的电压输出端与分压模块中各电压输入端的连接满足如下条件:
Figure 914892DEST_PATH_IMAGE004
其中,
Figure 627634DEST_PATH_IMAGE006
表示分压模块的第m个输入端和第m+1个输入端之间的所有电阻的阻值之和,
Figure 348465DEST_PATH_IMAGE008
表示分压模块的第m+1个输入端和第m+2个输入端之间的所有电阻的阻值之和;
Figure 779446DEST_PATH_IMAGE010
分别表示分压模块的与分压模块的第m个输入端、第m+1个输入端、第m+2个输入端对接的伽玛电压子模块所输出的伽玛电压的值;1≤m≤M-2。
作为本发明的一种优选技术方案,所述分压模块包括一个电阻串,该电阻串由P个电阻串联而成,该电阻串中电阻的个数
Figure 166129DEST_PATH_IMAGE012
,其中,p为所述RGB高位数据的位数。
作为本发明的一种优选技术方案,所述灰阶电压转换模块中各列数模转换器开关阵列分别均包括一个多选一开关阵列,所述各多选一开关阵列分别均包括P+1个开关。
作为本发明的一种优选技术方案,所述灰阶电压转换模块中各电容型数模转换器分别均包括采样开关、电容阵列模块,以及像素缓冲器;
采样开关的一端构成与其所对应的电容型数模转换器的输入端,采样开关的另一端对接电容阵列模块的输入端,以及像素缓冲器的同相端,像素缓冲器的反相端与该像素缓冲器的输出端相连,连接点构成电容型数模转换器的输出端。
作为本发明的一种优选技术方案,所述各电容型数模转换器中的电容阵列模块包括一个控制开关模块、一个由多个电容组成的电容阵列,以及用于产生带隙电压V1的带隙电压产生电路VB1、用于产生带隙电压V2的带隙电压产生电路VB2;
各电容的一端彼此相连,连接点构成电容阵列模块的输入端,各电容的另一端对接控制开关模块的输出端,控制开关模块的一端对接带隙电压产生电路VB1,控制开关模块的另一端对接带隙电压产生电路VB2,控制开关模块的控制信号端构成与其所对应的电容型数模转换器的RGB低位数据接收端;控制开关模块根据接收的RGB低位数据控制各电容的另一端同时在带隙电压V1和带隙电压V2之间切换。
作为本发明的一种优选技术方案,所述电容阵列中电容的个数等于RGB低位数据的位数;所述电容阵列为二进制电容阵列。
有益效果:相对于现有技术,本发明提供的灰阶电压产生电路,采用电阻分压和电荷再分配两种结构结合的方式实现RGB数据的数模转换,从而提供更加丰富的灰阶;RGB低位数据采用电容型数模转换器进行转换,通过电荷再分配产生灰阶电压,提高了分压精度,电容型数模转换器不存在静态功耗,从而降低功耗;同时,半导体工艺中电容的匹配性优于电阻的匹配性,提高了灰阶电压的精度。
附图说明
图1是根据本发明实施例提供的灰阶电压产生电路的一种电路示意图;
图2是根据本发明实施例提供的灰阶电压产生电路的另一种电路示意图;
图3是根据本发明实施例提供的灰阶电压产生电路的又一种电路示意图;
图4是根据本发明实施例提供的电容型数模转换器时序示意图;
图5是根据本发明实施例提供的与图4中时序对应的电路工作状态示意图;
图6是根据本发明实施例提供的电容型数模转换器数模转换示意图。
具体实施方式
下面结合附图对本发明作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
参照图1,本发明提供的灰阶电压产生电路包括参考电压产生模块11、伽玛电压产生模块12、分压模块13,以及灰阶电压转换模块14。
参考电压产生模块11包括一个电阻串,电阻串由N个阻值相等的电阻串联而成,电阻串的两端外接电源电压,电阻串的两端端点和电阻串中各相邻电阻之间的连接点构成参考电压产生模块11的各个参考电压输出端;参考电压产生模块11中电阻的个数
Figure 733376DEST_PATH_IMAGE013
,其中,n为伽玛电压数据的有效位数,伽玛电压数据为存储在伽玛电压寄存器中的伽玛电压数据。
参照图1、图2、图3,伽玛电压数据的有效位数为9位,则电阻串中电阻的个数为29-1=511,该参考电压产生模块11产生的参考电压的个数为512。即:电阻串包括电阻R0至R510,且电阻R0至电阻R510依次串接,电阻R0至电阻R510的各个电阻的阻值相等,对电源电压及接地电压分压依次产生V0至V511共512路参考电压。
伽玛电压产生模块12包括M个伽玛电压产生子模块,M≥2,伽玛电压产生子模块的个数M等于所述伽玛电压数据的个数;各伽玛电压产生子模块的参考电压输入端接收参考电压产生模块11的各参考电压输出端输出的所有参考电压,M个伽玛电压产生子模块的电压输出端分别与分压模块的M个电压输入端一一对应连接;各伽玛电压产生子模块分别均包括一个伽玛数模转换器开关阵列121和一个伽玛缓冲器122;各伽玛电压产生子模块的结构相同,各伽玛电压产生子模块的结构为:伽玛数模转换器开关阵列121的电压输入端构成与其所对应的伽玛电压产生子模块的参考电压输入端,伽玛数模转换器开关阵列121的控制信号输入端构成与其所对应的伽玛电压产生子模块的控制信号输入端,伽玛数模转换器开关阵列121的输出端对接伽玛缓冲器122的输入端,伽玛缓冲器122的输出端构成与其所对应的伽玛电压产生子模块的电压输出端;伽玛电压产生模块12中各伽玛数模转换器开关阵列121分别均包括一个多选一开关阵列,各多选一开关阵列分别均包括N+1个开关;
所述各伽玛电压数模转换器开关阵列121分别均与预存储有一组伽玛电压数据的伽玛电压寄存器相连,各伽玛电压数模转换器开关阵列121分别从伽玛寄存器中获取一个伽玛电压数据,并根据其所获取的伽玛电压数据控制其中的多选一开关阵列;各伽玛电压转换器开关阵列获取的伽玛电压数据彼此不同。根据伽玛电压数据控制多选一开关阵列,进而修改伽玛电压,从而调节目标响应曲线实现伽玛矫正,并且可以通过前期的光学测试预先设定对应的伽玛值。
参照图2、图3,伽玛电压寄存器中预存储有三组伽玛电压数据,则伽玛电压产生模块12包括三个伽玛电压产生子模块;各伽玛数模转换器开关阵列121中多选一开关阵列包含512个开关,输入各伽玛数模转换器开关阵列121的为包括V0至V511在内的共512个参考电压;各伽玛数模转换器开关阵列121根据自电压寄存器获取的伽玛电压数据选择对应的参考电压V输出,输出的电压为伽玛电压GM;伽玛缓冲器122输入端耦接伽玛电压GM用以提供驱动能力,输出端耦接分压模块13。因为在伽玛电压产生子模块中,伽玛列数模转换器开关阵列121和伽玛缓冲器122一一对应连接,伽玛电压产生子模块的的数目和伽玛电压寄存器中预存储的伽玛电压数目相等,所以伽玛数模转换器开关阵列121和伽玛缓冲器122的数目都和伽玛电压寄存器中预存储的伽玛电压数目相等。
分压模块13包括一个电阻串,电阻串由P个阻值相等的电阻串联而成;电阻串中电阻的个数
Figure 890688DEST_PATH_IMAGE012
,其中,p为所述RGB高位数据的位数。
当伽玛电压产生子模块的个数M等于2时,分压模块13中电阻串的两端端点分别构成分压模块的两个电压输入端,两个伽玛电压产生子模块的输出端分别对接分压模块的两个电压输入端;
当伽玛电压产生子模块的个数M>2时,所述分压模块13中电阻串的两端端点,以及该电阻串中相邻电阻之间连接点,共同构成分压模块13的M个电压输入端;分压模块13中的M个电压输入端的位置,以及各伽玛电压产生子模块的电压输出端与分压模块13中各电压输入端的连接满足如下条件:
Figure 277807DEST_PATH_IMAGE014
其中,
Figure 178767DEST_PATH_IMAGE015
表示分压模块的第m个输入端和第m+1个输入端之间的所有电阻的阻值之和,
Figure 662838DEST_PATH_IMAGE008
表示分压模块的第m+1个输入端和第m+2个输入端之间的所有电阻的阻值之和;
Figure 492516DEST_PATH_IMAGE010
分别表示分压模块的与分压模块的第m个输入端、第m+1个输入端、第m+2个输入端对接的伽玛电压子模块所输出的伽玛电压的值;1≤m≤M-2。
在如图2、图3所示的实施例中,RGB高位数据的位数为5,分压模块13中电阻的数目为25-1=31,分压模块13的电阻串包含电阻r0至电阻r30共31个电阻,各伽玛数模转换器输出的伽玛电压GM通过伽玛缓冲器122耦接分压模块13中的电阻串,耦接节点的基准电压VREF等于该伽玛电压GM,其中,VREF31的值等于GM1、VREF15的值等于GM2、VREF0的值等于GM3,分压模块13中的电阻串根据各伽玛电压和其中的各电阻进行分压,电阻r0至电阻r14的总阻值与GM2与GM3之差的比值,与电阻r15至电阻r30的总阻值与GM1与GM2之差成线性关系,且电阻r0至电阻r14的各电阻的阻值相等,r15至电阻r30的各电阻的阻值相等,通过电阻串分压伽玛电压GM产生一组基准电压,产生的基准电压的数目为32。采用了分压模块中相邻伽玛电压压差与相邻伽玛之间电阻串阻值成正比的方法,使得每一段分压模块的电流相等,避免了过流现象。
灰阶电压转换模块14包括L个灰阶电压转换子模块,L≥1,各灰阶电压转换子模块的基准电压输入端接收分压模块的各基准电压输出端输出的所有基准电压,L个灰阶电压转换子模块共同构成灰阶产生电路的L个灰阶电压输出端;各灰阶电压转换子模块分别均包括一个列数模转换器开关阵列141和一个电容型数模转换器142;各灰阶电压转换子模块的结构相同,各灰阶电压转换子模块的结构为:列数模转换器开关阵列141的电压输入端构成与其所对应的灰阶电压转换子模块的基准电压输入端,列数模转换器开关阵列141的RGB高位数据接收端构成与其所对应的灰阶电压转换子模块的RGB高位数据接收端,列数模转换器开关阵列141的电压输出端对接电容型数模转换器142的输入端,电容型数模转换器142的输出端构成与其所对应的灰阶电压转换子模块的输出端,电容型数模转换器142的RGB低位数据接收端构成与其所对应的灰阶电压转换子模块的RGB低位数据接收端。
在包括灰阶电压产生电路在内的微显示电路中,灰阶电压转换子模块的个数L等于像素阵列的列数;各灰阶电压转换子模块的输出端分别与其控制的各像素阵列一一对应。
当微显示电路中灰阶电压转换子模块的个数大于1时,各灰阶电压转换子模块根据系统控制信号依次获取与其对应像素阵列的RGB数据,各灰阶电压转换子模块获取的RGB数据均不同。
灰阶电压转换模块中各列数模转换器开关阵列141分别均包括一个多选一开关阵列,所述各多选一开关阵列分别均包括P+1个开关;灰阶电压转换模块中各电容型数模转换器142分别均包括采样开关S、电容阵列模块,以及像素缓冲器143。
参照图2、图3所示的实施例中,各列数模转换器开关阵列141中的多选一开关阵列包含的开关数为32;输入各列数模转换器开关阵列141中的数据和信号包括:由分压模块13输出的32路基准电压,以及RGB高位数据,各列数模转换器开关阵列141根据获取的RGB高位数据和前述的32路基准电压,选择对应的基准电压输出至与其连接的电容型数模转换器142中。其中RGB高位数据由逻辑控制电路获取并传输至灰阶电压产生电路中。
采样开关S的一端构成与其所对应的电容型数模转换器142的输入端,采样开关S的另一端对接电容阵列模块的输入端,以及像素缓冲器143的同相端,像素缓冲器143的反相端与该像素缓冲器143的输出端相连,连接点构成电容型数模转换器143的输出端。在灰阶电压转换过程中通过像素缓冲器提高了灰阶电压的响应速度。
各电容型数模转换器143中的电容阵列模块包括一个控制开关模块W、一个由Q个电容组成的电容阵列,以及用于产生带隙电压V1的带隙电压产生电路VB1、用于产生带隙电压V2的带隙电压产生电路VB2;
各电容的一端彼此相连,连接点构成电容阵列模块的输入端,各电容的另一端对接控制开关模块W的输出端,控制开关模块W的一端对接带隙电压产生电路VB1,控制开关模块W的另一端对接带隙电压产生电路VB2,控制开关模块W的控制信号端构成与其所对应的电容型数模转换器142的RGB低位数据接收端;控制开关模块W根据接收的RGB低位数据控制各电容的另一端同时在带隙电压V1和带隙电压V2之间切换。
电容阵列中电容的个数Q等于RGB低位数据的位数,电容阵列为二进制电容阵列。
在如图2和图3所示的实施例中,RGB低位数据的位数等于3,电容阵列中电容的个数Q等于3,电容阵列中的电容包括电容C0至C2;采样开关S的一端对接对应的列数模转换器开关阵列141的输出端,采样开关S的另一端连接电容阵列C0至C2的上极板,以及像素缓冲器143的同相端,采样开关S根据采样信号将相应的基准电压VREF采样到电容阵列C0至C2。
电容阵列C0至C2为二进制电容阵列,即:若单位电容为C,则C0的电容值为C、C1的电容值为2C、C2的电容值为4C;RGB低位数据控制电容阵列C0至C2下极板电压在带隙电压VB1、VB2之间切换,电容阵列C0至C2根据RGB低位数据D0至D2进行电荷再分配产生灰阶电压;灰阶电压耦接像素缓冲器143反相端和输出端,增强灰阶电压的驱动能力。
参照图4、图5,电容型数模转换器142包含采样和转换两个周期;采样周期时,采样信号S为高电平,RGB低位数据D0至D2为低电平,即电容阵列C0至C2上极板接基准电压VREF,下极板接带隙电压VB1;转换周期时,采样信号S为低电平,D0至D2为 RGB低位数据输入,电容阵列C0至C2下极板电压根据D0至D2在VB1和VB2之间切换,电容阵列电荷再分配完成数模转换。
参照图6,电容型数模转换器142对基准电压VREF采样后根据RGB低位数据D0至D2进行电容阵列电荷再分配实现数模转换;当D0至D2为000时,电容阵列C0至C2下极板电压保持不变,数模转换输出结果为VREF;当D0至D2为111时,电容阵列C0至C2下极板电压均切换到VB2,数模转换输出结果为VREF-VB1+VB2;所述电容型数模转换器16的数模转换输出结果中相邻灰阶电压压差LSB=(VB2-VB1)/8。
在其他实施方式中,伽玛电压寄存器中预存储的伽玛电压数据、RGB数据的具体位数可根据需要进行设置,如:可以使用10位伽玛电压寄存器数据,12位RGB数据,同时需根据具体的数据位数调整每个伽玛数模转换器开关阵列121及列数模转换器开关阵列141中开关的数目;
RGB数据的高低位分配也可根据需要进行设置,如可以使用4位高位段数据,4位低位段数据;也可以使用6位高位段数据,2位低位段数据等等,任意组合均可,在本发明提供的灰阶电压产生电路中,只需根据前述灰阶电压产生电路的结构,根据具体的RGB高、低位数据位数调整列数模转换器开关阵列141中开关的数目及电容型数模转换器142中电容阵列的位数。
本发明提出的灰阶电压产生电路,通过采用电阻分压和电荷再分配两种结构结合的方式实现了RGB数据的数模转换,从而达到提供更加丰富的灰阶的目的;RGB低位数据采用电容型数模转换器进行转换,通过电荷再分配产生灰阶电压,因为电容型数模转换器不存在静态功耗,从而降低功耗;同时,半导体工艺中电容的匹配性优于电阻的匹配性,提高了灰阶电压的精度;该灰阶电压产生电路可通过伽玛电压寄存器设置各伽玛点的电压值,从而改变各段响应曲线的斜率;同时,可通过改变电容型数模转换器两个带隙电压的压差改变灰阶电压的压差,满足不同显示面板的要求。
以上所述仅是本发明的优选实施方式,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。

Claims (10)

1.一种灰阶电压产生电路,其特征在于,包括参考电压产生模块、伽玛电压产生模块、分压模块、灰阶电压转换模块;
参考电压产生模块的电压输入端构成灰阶电压产生电路的电压输入端,参考电压产生模块的参考电压输出端耦接伽玛电压产生模块的参考电压输入端,伽玛电压产生模块的控制信号输入端接收伽玛电压数据,伽玛电压产生模块的电压输出端耦接分压模块的电压输入端,分压模块的基准电压输出端耦接灰阶电压转换模块的基准电压输入端,灰阶电压转换模块的输出端构成灰阶电压产生电路的灰阶电压输出端;灰阶电压转换模块的RGB高位数据接收端用于接收目标RGB数据的高位数据,灰阶电压转换模块的RGB低位数据接收端用于接收目标RGB数据的低位数据;
伽玛电压产生模块包括M个伽玛电压产生子模块,M≥2,各伽玛电压产生子模块的参考电压输入端分别接收参考电压产生模块输出的所有参考电压,M个伽玛电压产生子模块的电压输出端分别与分压模块的M个电压输入端一一对应连接;各伽玛电压产生子模块的结构相同,各伽玛电压产生子模块分别均包括一个伽玛数模转换器开关阵列和一个伽玛缓冲器;各伽玛电压产生子模块的结构为:伽玛数模转换器开关阵列的电压输入端构成与其所对应的伽玛电压产生子模块的参考电压输入端,伽玛数模转换器开关阵列的控制信号输入端构成与其所对应的伽玛电压产生子模块的控制信号输入端,伽玛数模转换器开关阵列的输出端对接伽玛缓冲器的输入端,伽玛缓冲器的输出端构成与其所对应的伽玛电压产生子模块的电压输出端;
灰阶电压转换模块包括L个灰阶电压转换子模块,L≥1,各灰阶电压转换子模块的基准电压输入端分别接收分压模块输出的所有基准电压,L个灰阶电压转换子模块的电压输出端共同构成灰阶产生电路的L个灰阶电压输出端;各灰阶电压转换子模块的结构相同,各灰阶电压转换子模块分别均包括一个列数模转换器开关阵列和一个电容型数模转换器,各灰阶电压转换子模块的结构为:列数模转换器开关阵列的电压输入端构成与其所对应的灰阶电压转换子模块的基准电压输入端,列数模转换器开关阵列的RGB高位数据接收端构成与其所对应的灰阶电压转换子模块的RGB高位数据接收端,列数模转换器开关阵列的电压输出端对接电容型数模转换器的输入端,电容型数模转换器的输出端构成与其所对应的灰阶电压转换子模块的输出端,电容型数模转换器的RGB低位数据接收端构成与其所对应的灰阶电压转换子模块的RGB低位数据接收端。
2.根据权利要求1所述的灰阶电压产生电路,其特征在于,所述参考电压产生模块包括一个电阻串,该电阻串由N个电阻串联而成,电阻串的两端外接电源电压,电阻串的两端端点和电阻串中各相邻电阻之间的连接点构成参考电压产生模块的各个参考电压输出端;
参考电压产生模块中电阻的个数
Figure 727222DEST_PATH_IMAGE002
,其中,n为伽玛电压数据的有效位数。
3.根据权利要求1所述的灰阶电压产生电路,其特征在于,所述伽玛电压产生子模块的个数M等于所述伽玛电压数据的个数。
4.根据权利要求3所述的灰阶电压产生电路,其特征在于,所述伽玛电压产生模块中各伽玛数模转换开关阵列分别均包括一个多选一开关阵列,各多选一开关阵列分别均包括N+1个开关;
所述各伽玛电压转换器开关阵列分别获取一个伽玛电压数据,并根据其所获取的伽玛电压数据控制其中的多选一开关阵列;各伽玛电压转换器开关阵列获取的伽玛电压数据彼此不同。
5.根据权利要求4所述的灰阶电压产生电路,其特征在于, 所述分压模块包括一个电阻串,该电阻串由P个电阻串联而成;
当伽玛电压产生子模块的个数M等于2时,所述分压模块中电阻串的两端端点分别构成分压模块的两个电压输入端,两个伽玛电压产生子模块的输出端分别对接分压模块的两个电压输入端;
当伽玛电压产生子模块的个数M>2时,所述分压模块中电阻串的两端端点,以及该电阻串中相邻电阻之间连接点,共同构成分压模块的M个电压输入端;分压模块中的M个电压输入端的位置,以及各伽玛电压产生子模块的电压输出端与分压模块中各电压输入端的连接满足如下条件:
Figure 682406DEST_PATH_IMAGE004
其中,
Figure 20984DEST_PATH_IMAGE006
表示分压模块的第m个输入端和第m+1个输入端之间的所有电阻的阻值之和,
Figure 520098DEST_PATH_IMAGE008
表示分压模块的第m+1个输入端和第m+2个输入端之间的所有电阻的阻值之和;
Figure 147389DEST_PATH_IMAGE010
分别表示分压模块的与分压模块的第m个输入端、第m+1个输入端、第m+2个输入端对接的伽玛电压子模块所输出的伽玛电压的值;1≤m≤M-2。
6.根据权利要求1所述的灰阶电压产生电路,其特征在于,所述分压模块包括一个电阻串,该电阻串由P个电阻串联而成,该电阻串中电阻的个数
Figure 124572DEST_PATH_IMAGE012
,其中,p为所述RGB高位数据的位数。
7.根据权利要求6所述的灰阶电压产生电路,其特征在于,所述灰阶电压转换模块中各列数模转换器开关阵列分别均包括一个多选一开关阵列,所述各多选一开关阵列分别均包括P+1个开关。
8.根据权利要求1所述的灰阶电压产生电路,其特征在于,所述灰阶电压转换模块中各电容型数模转换器分别均包括采样开关、电容阵列模块,以及像素缓冲器;
采样开关的一端构成与其所对应的电容型数模转换器的输入端,采样开关的另一端对接电容阵列模块的输入端,以及像素缓冲器的同相端,像素缓冲器的反相端与该像素缓冲器的输出端相连,连接点构成电容型数模转换器的输出端。
9.根据权利要求8所述的灰阶电压产生电路,其特征在于,所述各电容型数模转换器中的电容阵列模块包括一个控制开关模块、一个由多个电容组成的电容阵列,以及用于产生带隙电压V1的带隙电压产生电路VB1、用于产生带隙电压V2的带隙电压产生电路VB2;
各电容的一端彼此相连,连接点构成电容阵列模块的输入端,各电容的另一端对接控制开关模块的输出端,控制开关模块的一端对接带隙电压产生电路VB1,控制开关模块的另一端对接带隙电压产生电路VB2,控制开关模块的控制信号端构成与其所对应的电容型数模转换器的RGB低位数据接收端;控制开关模块根据接收的RGB低位数据控制各电容的另一端同时在带隙电压V1和带隙电压V2之间切换。
10.根据权利要求9所述的灰阶电压产生电路,其特征在于,所述电容阵列中电容的个数等于RGB低位数据的位数;所述电容阵列为二进制电容阵列。
CN202011028840.0A 2020-09-27 2020-09-27 一种灰阶电压产生电路 Active CN111933073B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011028840.0A CN111933073B (zh) 2020-09-27 2020-09-27 一种灰阶电压产生电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011028840.0A CN111933073B (zh) 2020-09-27 2020-09-27 一种灰阶电压产生电路

Publications (2)

Publication Number Publication Date
CN111933073A true CN111933073A (zh) 2020-11-13
CN111933073B CN111933073B (zh) 2021-03-26

Family

ID=73334235

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011028840.0A Active CN111933073B (zh) 2020-09-27 2020-09-27 一种灰阶电压产生电路

Country Status (1)

Country Link
CN (1) CN111933073B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040061666A (ko) * 2002-12-31 2004-07-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
CN1728227A (zh) * 2004-07-27 2006-02-01 精工爱普生株式会社 灰阶电压发生电路、驱动电路及光电装置
CN1808555A (zh) * 2005-01-18 2006-07-26 三星电子株式会社 根据单一灰度等级数据驱动多个子像素
CN1909043A (zh) * 2005-08-01 2007-02-07 三星Sdi株式会社 有机发光显示器的数据驱动电路和驱动方法
CN102867493A (zh) * 2012-04-23 2013-01-09 矽创电子股份有限公司 可消除闪烁的显示面板的驱动电路
CN111161659A (zh) * 2018-11-08 2020-05-15 奇景光电股份有限公司 时序控制器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040061666A (ko) * 2002-12-31 2004-07-07 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
CN1728227A (zh) * 2004-07-27 2006-02-01 精工爱普生株式会社 灰阶电压发生电路、驱动电路及光电装置
CN1808555A (zh) * 2005-01-18 2006-07-26 三星电子株式会社 根据单一灰度等级数据驱动多个子像素
CN1909043A (zh) * 2005-08-01 2007-02-07 三星Sdi株式会社 有机发光显示器的数据驱动电路和驱动方法
CN102867493A (zh) * 2012-04-23 2013-01-09 矽创电子股份有限公司 可消除闪烁的显示面板的驱动电路
CN111161659A (zh) * 2018-11-08 2020-05-15 奇景光电股份有限公司 时序控制器

Also Published As

Publication number Publication date
CN111933073B (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
US5648791A (en) Liquid crystal display control system including storage means and D/A converters
US5877717A (en) D/A converter with a Gamma correction circuit
US7425941B2 (en) Source driver of liquid crystal display
KR101243169B1 (ko) 디지털·아날로그 변환기
KR100814255B1 (ko) 디지털-아날로그 변환기
KR20080105977A (ko) 디지털-아날로그 변환기 및 디지털-아날로그 변환 방법
JP2597712B2 (ja) ディジタル・アナログ変換器
US7511650B2 (en) Digital to analog converter
EP0249986A2 (en) Analog-to-digital converter
US4873525A (en) Compact R segment D/A converter
US6225931B1 (en) D/A converter with a gamma correction circuit
JPH06152420A (ja) アナログ/ディジタル変換器
TWI413957B (zh) 主動式矩陣陣列裝置
US7295142B2 (en) Digital-to-analog converter with short integration time constant
US4939518A (en) Analog to digital converter
CN112908244A (zh) 一种显示元件的驱动方法和装置
US9800259B1 (en) Digital to analog converter for performing digital to analog conversion with current source arrays
CN111933073B (zh) 一种灰阶电压产生电路
KR100723509B1 (ko) 저항 스트링 컨버터와 커패시터 컨버터를 결합하는디지털-아날로그 컨버팅 드라이버 및 디지털-아날로그컨버팅 방법
KR100674924B1 (ko) 커패시터 dac를 이용하여 비선형 감마 특성을 구현하는감마 보정 장치 및 그 감마 보정 방법
EP0508454B1 (en) A/D converter
US5673045A (en) Digital-to-analog conversion circuit and analog-to-digital conversion device using the circuit
US7916059B2 (en) Digital-analog conversion device and method for the digital-analog conversion
CN109672443B (zh) 数模转换器以及显示装置
JPH06120832A (ja) ディジタル−アナログ変換器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant