CN111710282A - 时序控制器的控制方法、控制装置和数据传输系统 - Google Patents

时序控制器的控制方法、控制装置和数据传输系统 Download PDF

Info

Publication number
CN111710282A
CN111710282A CN202010628105.7A CN202010628105A CN111710282A CN 111710282 A CN111710282 A CN 111710282A CN 202010628105 A CN202010628105 A CN 202010628105A CN 111710282 A CN111710282 A CN 111710282A
Authority
CN
China
Prior art keywords
data
line data
timing controller
memory
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010628105.7A
Other languages
English (en)
Other versions
CN111710282B (zh
Inventor
郭春成
张箭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Silicon Valley Digital Analog Suzhou Semiconductor Co ltd
Analogix International LLC
Original Assignee
Silicon Valley Digital Analog Suzhou Semiconductor Co ltd
Analogix International LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Valley Digital Analog Suzhou Semiconductor Co ltd, Analogix International LLC filed Critical Silicon Valley Digital Analog Suzhou Semiconductor Co ltd
Priority to CN202010628105.7A priority Critical patent/CN111710282B/zh
Publication of CN111710282A publication Critical patent/CN111710282A/zh
Application granted granted Critical
Publication of CN111710282B publication Critical patent/CN111710282B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本申请提供了一种时序控制器的控制方法、控制装置和数据传输系统,时序控制器包括存储器,该控制方法包括:接收步骤,控制时序控制器接收行数据并存储在存储器,行数据为一帧的视频数据中的单行数据;输出步骤,在存储器中的行数据的数量等于第一预定数量的情况下,控制时序控制器输出存储器中的行数据,第二传输速度大于第一传输速度,第一传输速度为时序控制器的数据接收速度,第二传输速度为时序控制器的数据输出速度。上述方法先控制时序控制器接收第一预定数量的行数据并存储在存储器中,然后控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗。

Description

时序控制器的控制方法、控制装置和数据传输系统
技术领域
本申请涉及时序控制器技术领域,具体而言,涉及一种时序控制器的控制方法、控制装置、计算机可读存储介质、处理器和数据传输系统。
背景技术
如图1所示,显示屏幕的常规数据传输结构中,视频信号依次通过时序控制器01和驱动芯片02传输至显示屏幕03后,使得视频在显示屏幕03上播放。
现有的数据传输方法为时序控制器TCON接收一组行数据后,时序控制器TCON即可输出一组行数据,接收速度和输出速度相同,时序控制器TCON的接收数据时间和输出数据时间相等。以FHD 1920×1080 60Hz为例,一帧的时间是16.67ms,如图2所示,曲线1为时序控制器TCON接收数据的状态曲线,曲线2为时序控制器TCON输出数据的状态曲线,在时间点t1至t3之间的时间段内时序控制器TCON接收数据,在时间点t2至t4之间的时间段内时序控制器TCON输出数据,其中,t3-t1=t4-t2=16.67ms,即TCON的接收数据时间和输出数据时间是一样的。
在背景技术部分中公开的以上信息只是用来加强对本文所描述技术的背景技术的理解,因此,背景技术中可能包含某些信息,这些信息对于本领域技术人员来说并未形成在本国已知的现有技术。
发明内容
本申请的主要目的在于提供一种时序控制器的控制方法、控制装置、计算机可读存储介质、处理器和数据传输系统,以解决现有技术中时序控制器的数据传输方法的功耗高的问题。
根据本发明实施例的一个方面,提供了一种时序控制器的控制方法,时序控制器包括存储器,所述控制方法包括:接收步骤,控制所述时序控制器接收行数据并存储在所述存储器,所述行数据为一帧的视频数据中的单行数据;输出步骤,在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,所述第一预定数量小于第二预定数量,所述第二预定数量为一帧的所述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,所述第一传输速度为所述时序控制器的数据接收速度,所述第二传输速度为所述时序控制器的数据输出速度。
可选地,所述输出步骤包括:在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至第一数量等于第二数量,所述第一数量为接收的所述行数据的数量,所述第二数量为输出的所述行数据的数量。
可选地,在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至第一数量等于第二数量之后,所述输出步骤还包括:确定所述第二数量是否等于所述第二预定数量,得到比较结果;根据所述比较结果控制所述时序控制器进行数据传输。
可选地,根据结果控制所述时序控制器进行数据传输,包括:在所述第二数量等于所述第二预定数量的情况下,控制所述时序控制器停止工作;在所述第二数量小于所述第二预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至所述第二数量等于所述第二预定数量,控制所述时序控制器停止工作。
可选地,在控制所述时序控制器停止工作之后,所述控制方法还包括:控制所述时序控制器重复所述接收步骤和所述输出步骤,直至待播放视频数据传输完成,所述待播放视频数据包括至少一帧的所述视频数据。
可选地,所述第一预定数量为所述第二预定数量的1/2,所述第二传输速度为所述第一传输速度的两倍。
根据本发明实施例的另一方面,还提供了一种时序控制器的控制装置,时序控制器包括存储器,所述控制装置包括:接收单元,用于控制所述时序控制器接收行数据并存储在所述存储器,所述行数据为一帧的视频数据中的单行数据;输出单元,用于在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,所述第一预定数量小于第二预定数量,所述第二预定数量为一帧的所述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,所述第一传输速度为所述时序控制器的数据接收速度,所述第二传输速度为所述时序控制器的数据输出速度。
根据本发明实施例的再一方面,还提供了一种计算机可读存储介质,所述计算机可读存储介质包括存储的程序,其中,所述程序执行任意一种所述的时序控制器的控制方法。
根据本发明实施例的又一方面,还提供了一种处理器,所述处理器用于运行程序,其中,所述程序运行时执行任意一种所述的时序控制器的控制方法。
根据本发明实施例的再一方面,还提供了一种数据传输系统,包括时序控制器和控制装置,所述控制装置用于执行任意一种所述的时序控制器的控制方法。
在本发明实施例中,上述控制方法中,首先,控制上述时序控制器接收行数据并存储在上述存储器,然后,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述方法中,先控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,然后控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
附图说明
构成本申请的一部分的说明书附图用来提供对本申请的进一步理解,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1示出了现有技术中显示屏幕的常规数据传输结构的示意图;
图2示出了现有技术中时序控制器的数据接收和数据输出的状态曲线的示意图;
图3示出了根据本申请的一种实施例的时序控制器的控制方法的流程图;
图4示出了根据本申请的一种实施例的时序控制器的数据接收和数据输出的状态曲线的示意图;以及
图5示出了根据本申请的一种实施例的时序控制器的控制装置的示意图。
其中,上述附图包括以下附图标记:
01、时序控制器;02、驱动芯片;03、显示屏幕。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
应该理解的是,当元件(诸如层、膜、区域、或衬底)描述为在另一元件“上”时,该元件可直接在该另一元件上,或者也可存在中间元件。而且,在说明书以及权利要求书中,当描述有元件“连接”至另一元件时,该元件可“直接连接”至该另一元件,或者通过第三元件“连接”至该另一元件。
正如背景技术中所说的,现有技术中时序控制器的数据传输方法的功耗高,为了解决上述问题,本申请的一种典型的实施方式中,提供了一种时序控制器的控制方法、控制装置、计算机可读存储介质、处理器和数据传输系统,其中,时序控制器包括存储器。
根据本申请的实施例,提供了一种时序控制器的控制方法。
图3是根据本申请实施例的时序控制器的控制方法的流程图。如图3所示,该方法包括以下步骤:
步骤S101,接收步骤,控制上述时序控制器接收行数据并存储在上述存储器,上述行数据为一帧的视频数据中的单行数据;
步骤S102,输出步骤,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。
上述控制方法中,首先,控制上述时序控制器接收行数据并存储在上述存储器,然后,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述方法中,先控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,然后控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
需要说明的是,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,以FHD 1920×1080 60Hz为例,第二预定数量为1080。
还需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本申请的一种实施例中,上述输出步骤包括:在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至第一数量等于第二数量,上述第一数量为接收的上述行数据的数量,上述第二数量为输出的上述行数据的数量。具体地,由于第二传输速度大于第一传输速度,即时序控制器的数据输出速度大于时序控制器的数据接收速度,在时序控制器同时进行数据接收和数据输出的过程中,使得第二数量逐步解决第一数量,直至第一数量等于第二数量,即时序控制器输出的行数据的数量等于时序控制器接收的行数据的数量,控制时序控制器停止输出。
需要说明的是,上述第一数量为时序控制器接收一帧的视频数据过程中接收的行数据的数量,上述第二数量为时序控制器输出一帧的视频数据过程中输出的行数据的数量,即时序控制器以帧为单元进行数据接收和输出。
本申请的一种实施例中,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至第一数量等于第二数量之后,上述输出步骤还包括:确定上述第二数量是否等于上述第二预定数量,得到比较结果;根据上述比较结果控制上述时序控制器进行数据传输。具体地,确定上述第二数量是否等于上述第二预定数量,得到比较结果,即确定时序控制器是否将一帧的视频数据输出完毕,从而根据比较结果进一步控制时序控制器进行后续的数据传输。
本申请的一种实施例中,根据结果控制上述时序控制器进行数据传输,包括:在上述第二数量等于上述第二预定数量的情况下,控制上述时序控制器停止工作;在上述第二数量小于上述第二预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至上述第二数量等于上述第二预定数量,控制上述时序控制器停止工作。具体地,在上述第二数量等于上述第二预定数量的情况下,即时序控制器已将当前的一帧的视频数据输出完毕,即可控制上述时序控制器停止工作,以待下一步进行下一帧的视频数据传输,在上述第二数量小于上述第二预定数量的情况下,即时序控制器没有将当前的一帧的视频数据输出完毕,则控制上述时序控制器输出上述存储器中的上述行数据,直至第二数量等于上述第二预定数量,即直至时序控制器将当前的一帧的视频数据输出完毕。
本申请的一种实施例中,在控制上述时序控制器停止工作之后,上述控制方法还包括:控制上述时序控制器重复上述接收步骤和上述输出步骤,直至待播放视频数据传输完成,上述待播放视频数据包括至少一帧的上述视频数据。具体地,在控制上述时序控制器停止工作之后,即时序控制器已将当前的一帧的视频数据输出完毕之后,控制上述时序控制器重复上述接收步骤和上述输出步骤,直至待播放视频数据传输完成,即控制时序控制器执行下一帧的视频数据传输工作,直至全部的待播放视频数据传输完成。
本申请的一种实施例中,上述第一预定数量为上述第二预定数量的1/2,上述第二传输速度为上述第一传输速度的两倍。具体地,如图4所示,曲线3为时序控制器TCON接收数据的状态曲线,曲线4为时序控制器TCON输出数据的状态曲线,一帧的时间是16.67ms,一帧的视频数据的接收时间t8-t5==16.67ms,一帧的视频数据的输出时间t9-t7=8.34s,相比于现有技术,时序控制器输出一帧的视频数据的时间节省50%,从而将时序控制器进行数据输出的功耗降低50%。
本申请实施例还提供了一种时序控制器的控制装置,需要说明的是,本申请实施例的时序控制器的控制装置可以用于执行本申请实施例所提供的用于时序控制器的控制方法。以下对本申请实施例提供的时序控制器的控制装置进行介绍,其中,时序控制器包括存储器。
图5是根据本申请实施例的时序控制器的控制装置的示意图。如图5所示,该装置包括:
接收单元10,用于控制上述时序控制器接收行数据并存储在上述存储器,上述行数据为一帧的视频数据中的单行数据;
输出单元20,用于在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。
上述控制装置中,接收单元控制上述时序控制器接收行数据并存储在上述存储器,输出单元在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述装置通过接收单元控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,通过输出单元控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
需要说明的是,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,以FHD 1920×1080 60Hz为例,第二预定数量为1080。
本申请的一种实施例中,上述输出单元包括第一控制模块,上述第一控制模块用于在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至第一数量等于第二数量,上述第一数量为接收的上述行数据的数量,上述第二数量为输出的上述行数据的数量。具体地,由于第二传输速度大于第一传输速度,即时序控制器的数据输出速度大于时序控制器的数据接收速度,在时序控制器同时进行数据接收和数据输出的过程中,使得第二数量逐步解决第一数量,直至第一数量等于第二数量,即时序控制器输出的行数据的数量等于时序控制器接收的行数据的数量,控制时序控制器停止输出。
需要说明的是,上述第一数量为时序控制器接收一帧的视频数据过程中接收的行数据的数量,上述第二数量为时序控制器输出一帧的视频数据过程中输出的行数据的数量,即时序控制器以帧为单元进行数据接收和输出。
本申请的一种实施例中,上述输出单元还包括确定模块和第二控制模块,其中,上述确定模块用于在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至第一数量等于第二数量之后,确定上述第二数量是否等于上述第二预定数量,得到比较结果;上述第二控制模块用于根据上述比较结果控制上述时序控制器进行数据传输。具体地,确定上述第二数量是否等于上述第二预定数量,得到比较结果,即确定时序控制器是否将一帧的视频数据输出完毕,从而根据比较结果进一步控制时序控制器进行后续的数据传输。
本申请的一种实施例中,上述第二控制模块包括第一控制子模块和第二控制子模块,其中,上述第一控制子模块用于在上述第二数量等于上述第二预定数量的情况下,控制上述时序控制器停止工作;上述第二控制子模块用于在上述第二数量小于上述第二预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,直至上述第二数量等于上述第二预定数量,控制上述时序控制器停止工作。具体地,在上述第二数量等于上述第二预定数量的情况下,即时序控制器已将当前的一帧的视频数据输出完毕,即可控制上述时序控制器停止工作,以待下一步进行下一帧的视频数据传输,在上述第二数量小于上述第二预定数量的情况下,即时序控制器没有将当前的一帧的视频数据输出完毕,则控制上述时序控制器输出上述存储器中的上述行数据,直至第二数量等于上述第二预定数量,即直至时序控制器将当前的一帧的视频数据输出完毕。
本申请的一种实施例中,上述控制装置还包括控制单元,上述控制单元用于在控制上述时序控制器停止工作之后,控制上述时序控制器重复上述接收步骤和上述输出步骤,直至待播放视频数据传输完成,上述待播放视频数据包括至少一帧的上述视频数据。具体地,在控制上述时序控制器停止工作之后,即时序控制器已将当前的一帧的视频数据输出完毕之后,控制上述时序控制器重复上述接收步骤和上述输出步骤,直至待播放视频数据传输完成,即控制时序控制器执行下一帧的视频数据传输工作,直至全部的待播放视频数据传输完成。
本申请的一种实施例中,上述第一预定数量为上述第二预定数量的1/2,上述第二传输速度为上述第一传输速度的两倍。具体地,如图4所示,曲线3为时序控制器TCON接收数据的状态曲线,曲线4为时序控制器TCON输出数据的状态曲线,一帧的时间是16.67ms,一帧的视频数据的接收时间t8-t5==16.67ms,一帧的视频数据的输出时间t9-t7=8.34s,相比于现有技术,时序控制器输出一帧的视频数据的时间节省50%,从而将时序控制器进行数据输出的功耗降低50%。
本申请实施例还提供了一种数据传输系统,包括时序控制器和控制装置,上述控制装置用于执行任意一种上述的控制方法。
上述数据传输系统中,包括时序控制器和控制装置,接收单元控制上述时序控制器接收行数据并存储在上述存储器,输出单元在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述装置通过接收单元控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,通过输出单元控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
需要说明的是,上述数据传输系统还包括驱动芯片和显示屏幕,以使得时序控制器传输的待播放视频在显示屏幕上播放。
上述控制装置包括处理器和存储器,上述接收单元和输出单元等均作为程序单元存储在存储器中,由处理器执行存储在存储器中的上述程序单元来实现相应的功能。
处理器中包含内核,由内核去存储器中调取相应的程序单元。内核可以设置一个或以上,通过调整内核参数来解决现有技术中时序控制器的数据传输方法的功耗高的问题。
存储器可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM),存储器包括至少一个存储芯片。
本发明实施例提供了一种计算机可读存储介质,其上存储有程序,该程序被处理器执行时实现上述控制方法。
本发明实施例提供了一种处理器,上述处理器用于运行程序,其中,上述程序运行时执行上述控制方法。
本发明实施例提供了一种设备,设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序,处理器执行程序时实现至少以下步骤:
步骤S101,接收步骤,控制上述时序控制器接收行数据并存储在上述存储器,上述行数据为一帧的视频数据中的单行数据;
步骤S102,输出步骤,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。
本文中的设备可以是服务器、PC、PAD、手机等。
本申请还提供了一种计算机程序产品,当在数据处理设备上执行时,适于执行初始化有至少如下方法步骤的程序:
步骤S101,接收步骤,控制上述时序控制器接收行数据并存储在上述存储器,上述行数据为一帧的视频数据中的单行数据;
步骤S102,输出步骤,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如上述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取计算机可读存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个计算机可读存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例上述方法的全部或部分步骤。而前述的计算机可读存储介质包括:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
从以上的描述中,可以看出,本申请上述的实施例实现了如下技术效果:
1)、本申请的控制方法中,首先,控制上述时序控制器接收行数据并存储在上述存储器,然后,在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述方法中,先控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,然后控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
2)、本申请的控制装置中,接收单元控制上述时序控制器接收行数据并存储在上述存储器,输出单元在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述装置通过接收单元控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,通过输出单元控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
3)、本申请的数据传输系统中,包括时序控制器和控制装置,接收单元控制上述时序控制器接收行数据并存储在上述存储器,输出单元在上述存储器中的行数据的数量等于第一预定数量的情况下,控制上述时序控制器输出上述存储器中的上述行数据,上述第一预定数量小于第二预定数量,上述第二预定数量为一帧的上述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,上述第一传输速度为上述时序控制器的数据接收速度,上述第二传输速度为上述时序控制器的数据输出速度。上述装置通过接收单元控制时序控制器接收第一预定数量的行数据并存储在存储器中,上述第一预定数量小于第二预定数量,保证接收的行数据少于一帧的视频数据以降低输出延迟,通过输出单元控制时序控制器输出存储器中的行数据,并且使得数据输出速度大于数据接收速度,从而减少数据输出时间,进而降低时序控制器的功耗,解决了现有技术中时序控制器的数据传输方法的功耗高的问题。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种时序控制器的控制方法,时序控制器包括存储器,其特征在于,所述控制方法包括:
接收步骤,控制所述时序控制器接收行数据并存储在所述存储器,所述行数据为一帧的视频数据中的单行数据;
输出步骤,在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,所述第一预定数量小于第二预定数量,所述第二预定数量为一帧的所述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,所述第一传输速度为所述时序控制器的数据接收速度,所述第二传输速度为所述时序控制器的数据输出速度。
2.根据权利要求1所述的方法,其特征在于,所述输出步骤包括:
在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至第一数量等于第二数量,所述第一数量为接收的所述行数据的数量,所述第二数量为输出的所述行数据的数量。
3.根据权利要求2所述的方法,其特征在于,在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至第一数量等于第二数量之后,所述输出步骤还包括:
确定所述第二数量是否等于所述第二预定数量,得到比较结果;
根据所述比较结果控制所述时序控制器进行数据传输。
4.根据权利要求3所述的方法,其特征在于,根据结果控制所述时序控制器进行数据传输,包括:
在所述第二数量等于所述第二预定数量的情况下,控制所述时序控制器停止工作;
在所述第二数量小于所述第二预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,直至所述第二数量等于所述第二预定数量,控制所述时序控制器停止工作。
5.根据权利要求4所述的方法,其特征在于,在控制所述时序控制器停止工作之后,所述控制方法还包括:
控制所述时序控制器重复所述接收步骤和所述输出步骤,直至待播放视频数据传输完成,所述待播放视频数据包括至少一帧的所述视频数据。
6.根据权利要求2所述的方法,其特征在于,所述第一预定数量为所述第二预定数量的1/2,所述第二传输速度为所述第一传输速度的两倍。
7.一种时序控制器的控制装置,时序控制器包括存储器,其特征在于,所述控制装置包括:
接收单元,用于控制所述时序控制器接收行数据并存储在所述存储器,所述行数据为一帧的视频数据中的单行数据;
输出单元,用于在所述存储器中的行数据的数量等于第一预定数量的情况下,控制所述时序控制器输出所述存储器中的所述行数据,所述第一预定数量小于第二预定数量,所述第二预定数量为一帧的所述视频数据中的单行数据的数量,第二传输速度大于第一传输速度,所述第一传输速度为所述时序控制器的数据接收速度,所述第二传输速度为所述时序控制器的数据输出速度。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质包括存储的程序,其中,所述程序执行权利要求1至6中任意一项所述的时序控制器的控制方法。
9.一种处理器,其特征在于,所述处理器用于运行程序,其中,所述程序运行时执行权利要求1至6中任意一项所述的时序控制器的控制方法。
10.一种数据传输系统,包括时序控制器和控制装置,其特征在于,所述控制装置用于执行权利要求1至6中任意一项所述的时序控制器的控制方法。
CN202010628105.7A 2020-07-02 2020-07-02 时序控制器的控制方法、控制装置和数据传输系统 Active CN111710282B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010628105.7A CN111710282B (zh) 2020-07-02 2020-07-02 时序控制器的控制方法、控制装置和数据传输系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010628105.7A CN111710282B (zh) 2020-07-02 2020-07-02 时序控制器的控制方法、控制装置和数据传输系统

Publications (2)

Publication Number Publication Date
CN111710282A true CN111710282A (zh) 2020-09-25
CN111710282B CN111710282B (zh) 2023-04-07

Family

ID=72546069

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010628105.7A Active CN111710282B (zh) 2020-07-02 2020-07-02 时序控制器的控制方法、控制装置和数据传输系统

Country Status (1)

Country Link
CN (1) CN111710282B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1705368A (zh) * 2004-05-31 2005-12-07 松下电工株式会社 扫描转换器
CN102222457A (zh) * 2011-05-19 2011-10-19 硅谷数模半导体(北京)有限公司 定时控制器及具有其的液晶显示器
KR20120090391A (ko) * 2011-02-07 2012-08-17 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 액정표시장치
CN105575345A (zh) * 2014-10-13 2016-05-11 青岛海信电器股份有限公司 一种图像显示方法及装置
CN105847730A (zh) * 2016-04-01 2016-08-10 青岛海信电器股份有限公司 一种视频码流输出的控制及处理方法、芯片、系统
CN107507552A (zh) * 2017-09-05 2017-12-22 京东方科技集团股份有限公司 一种信号处理方法和时序控制电路
CN107731192A (zh) * 2017-11-16 2018-02-23 深圳市华星光电技术有限公司 液晶显示器的驱动系统及液晶显示器的驱动方法
CN108255448A (zh) * 2017-11-29 2018-07-06 硅谷数模半导体(北京)有限公司 显示装置的控制器及其处理方法、存储介质、处理器
CN108510950A (zh) * 2018-03-27 2018-09-07 武汉华星光电技术有限公司 一种简化时序控制器tcon信号处理方法及装置
CN109036299A (zh) * 2017-06-09 2018-12-18 京东方科技集团股份有限公司 数据传输方法、装置、系统和存储介质
CN110073653A (zh) * 2018-09-07 2019-07-30 深圳鲲云信息科技有限公司 视频图像数据传输方法、系统、存储介质及程序产品

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1705368A (zh) * 2004-05-31 2005-12-07 松下电工株式会社 扫描转换器
KR20120090391A (ko) * 2011-02-07 2012-08-17 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 액정표시장치
CN102222457A (zh) * 2011-05-19 2011-10-19 硅谷数模半导体(北京)有限公司 定时控制器及具有其的液晶显示器
CN105575345A (zh) * 2014-10-13 2016-05-11 青岛海信电器股份有限公司 一种图像显示方法及装置
CN105847730A (zh) * 2016-04-01 2016-08-10 青岛海信电器股份有限公司 一种视频码流输出的控制及处理方法、芯片、系统
CN109036299A (zh) * 2017-06-09 2018-12-18 京东方科技集团股份有限公司 数据传输方法、装置、系统和存储介质
CN107507552A (zh) * 2017-09-05 2017-12-22 京东方科技集团股份有限公司 一种信号处理方法和时序控制电路
CN107731192A (zh) * 2017-11-16 2018-02-23 深圳市华星光电技术有限公司 液晶显示器的驱动系统及液晶显示器的驱动方法
CN108255448A (zh) * 2017-11-29 2018-07-06 硅谷数模半导体(北京)有限公司 显示装置的控制器及其处理方法、存储介质、处理器
CN108510950A (zh) * 2018-03-27 2018-09-07 武汉华星光电技术有限公司 一种简化时序控制器tcon信号处理方法及装置
CN110073653A (zh) * 2018-09-07 2019-07-30 深圳鲲云信息科技有限公司 视频图像数据传输方法、系统、存储介质及程序产品

Also Published As

Publication number Publication date
CN111710282B (zh) 2023-04-07

Similar Documents

Publication Publication Date Title
CN106843828A (zh) 界面显示、加载方法及装置
CN106909333B (zh) 显示屏的配屏方法及装置
CN106909448A (zh) 用于执行应用的方法、系统和客户端设备
CN110795056B (zh) 调节显示参数的方法、装置、终端及存储介质
CN103914213B (zh) 一种用于消除页面抖动的方法和装置
CN109361947A (zh) 网络资源批量加载方法、智能电视、存储介质及装置
CN108055578A (zh) 一种图像处理方法、装置及视频信号拼接处理器
CN107908452A (zh) 多页面启动方法及装置
CN111736772A (zh) 分布式文件系统的存储空间数据处理方法及装置
CN109857471A (zh) 一种bios和bmc下电策略实时同步的方法、装置、终端及存储介质
CN115033352A (zh) 多核处理器任务调度方法、装置及设备、存储介质
CN111104178A (zh) 一种动态库加载方法、终端装置及存储介质
CN106484348A (zh) 一种基于同步信号的动画绘制方法及系统
CN113286174B (zh) 视频抽帧方法、装置、电子设备、计算机可读存储介质
CN111710282B (zh) 时序控制器的控制方法、控制装置和数据传输系统
US20230136022A1 (en) Virtual reality display device and control method thereof
EP3522530A1 (en) System performance improvement method, system performance improvement device and display device
CN106897237A (zh) 通过bios控制总线设备切换的方法和装置
CN111785229B (zh) 一种显示方法、装置及系统
CN108717375A (zh) 分辨率同步方法及装置
CN111683077B (zh) 虚拟现实设备及数据的处理方法
CN114003388A (zh) 大数据计算引擎任务参数确定方法及装置
CN114153408A (zh) 图像显示控制方法及相关设备
CN112559158A (zh) 微服务定时任务调度方法及装置
CN108769785B (zh) 视频播放方法、装置及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 1801, building 4, 209 Zhuyuan Road, high tech Zone, Suzhou City, Jiangsu Province

Applicant after: Silicon Valley Analog (Suzhou) Semiconductor Co.,Ltd.

Applicant after: ANALOGIX INTERNATIONAL LLC

Address before: 215000 1801, building 4, 209 Zhuyuan Road, high tech Zone, Suzhou City, Jiangsu Province

Applicant before: Silicon Valley digital analog (Suzhou) Semiconductor Co.,Ltd.

Applicant before: ANALOGIX INTERNATIONAL LLC

GR01 Patent grant
GR01 Patent grant