CN111696472B - 源极驱动电路、其驱动方法,显示面板 - Google Patents
源极驱动电路、其驱动方法,显示面板 Download PDFInfo
- Publication number
- CN111696472B CN111696472B CN202010671206.2A CN202010671206A CN111696472B CN 111696472 B CN111696472 B CN 111696472B CN 202010671206 A CN202010671206 A CN 202010671206A CN 111696472 B CN111696472 B CN 111696472B
- Authority
- CN
- China
- Prior art keywords
- data
- stage
- source
- selection switch
- data writing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 230000003139 buffering effect Effects 0.000 claims abstract description 17
- 230000006641 stabilisation Effects 0.000 claims description 8
- 238000011105 stabilization Methods 0.000 claims description 8
- 230000009191 jumping Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 15
- 230000007704 transition Effects 0.000 description 13
- 230000008569 process Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000005856 abnormality Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种源极驱动电路、其驱动方法,显示面板,其中源极驱动电路包括多个源极驱动单元和前级电路,源极驱动单元包括N个源极驱动器。驱动方法包括多个数据写入周期,一个数据写入周期包括KN个子数据写入周期;一个子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;数据预写入阶段包括缓冲阶段;在一个数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期,从而使得源极驱动单元在输出一个源极驱动器的数据信号时,源极驱动单元中的另一个源极驱动器接收前级电路的驱动信号,并根据驱动信号生成数据信号,进而可以使源极驱动器的缓冲时间不再限制子像素的充电时间。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种源极驱动电路、其驱动方法,显示面板。
背景技术
随着显示面板的分辨率提高,在源极驱动电路中相应需要设置的源极驱动器就越多,在模组制造工艺上的难度就越高。为了减少源极驱动器的数量,采用源极复用技术,通过一个源极驱动器驱动多列像素。源极驱动器可驱动的子像素列的数量越多,一个子像素的充电时间就越低,可能会由于子像素的充电时间不足导致显示异常。
发明内容
本发明实施例提供一种源极驱动电路、其驱动方法,显示面板及显示装置,可以改善子像素的充电时间不足的问题。
因此,本发明实施例提供了一种源极驱动电路的驱动方法,所述源极驱动电路包括多个源极驱动单元和前级电路,所述源极驱动单元与所述前级电路电连接,一个所述源极驱动单元对应电连接一个数据输入端,所述源极驱动单元包括N个源极驱动器;
所述驱动方法包括多个数据写入周期;
一个所述数据写入周期包括KN个子数据写入周期;一个所述子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;所述数据预写入阶段包括缓冲阶段;在一个所述数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期;其中,K、k、N、n为正整数,且K≥k≥1,N≥2,N≥n≥1;
对于相邻的两个数据写入周期,第二个数据写入周期的第一个缓冲阶段包含于第一个数据写入周期的第KN个子数据写入周期;
所述源极驱动单元在一个所述数据写入周期接收所述前级电路的KN个驱动信号,并输出KN个数据信号:
所述源极驱动单元在第kn个子数据写入周期接收第kn驱动信号,在第kn个子数据写入周期的数据写入阶段通过对应的数据输入端输出第kn数据信号。
可选地,所述缓冲阶段包括跳变阶段,在所述跳变阶段,所述源极驱动单元接收驱动信号,并根据所述驱动信号生成数据信号。
可选地,所述缓冲阶段还包括稳定阶段,在所述稳定阶段,所述源极驱动单元使生成的数据信号稳定。
可选地,所述源极驱动单元还包括与所述源极驱动器一一对应的N个选择开关;
其中,所述源极驱动器的输出端与对应的选择开关的第一端电连接;
所有所述选择开关的第二端与所述源极驱动单元对应的数据输入端电连接。
可选地,N=2,所述源极驱动单元包括第一源极驱动器、第二源极驱动器、第一选择开关和第二选择开关;
其中,所述第一源极驱动器的输出端与所述第一选择开关的第一端电连接;所述第一选择开关的第二端与所述数据输入端电连接;
所述第二源极驱动器的输出端与所述第二选择开关的第一端电连接;所述第二选择开关的第二端与所述数据输入端电连接。
可选地,K=1,一个所述数据写入周期包括第一子数据写入周期和第二子数据写入周期;所述第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,所述第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段;
在第一数据预写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关截止;
在第二数据预写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第二选择开关截止;
在第一数据写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第二数据写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通。
可选地,K=2,一个所述数据写入周期包括第一子数据写入周期、第二子数据写入周期、第三子数据写入周期和第四子数据写入周期;所述第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,所述第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段,所述第三子数据写入周期包括第三数据预写入阶段和第三数据写入阶段,所述第四子数据写入周期包括第四数据预写入阶段和第四数据写入阶段;
在第一数据预写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关截止;
在第二数据预写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第二选择开关截止;
在第三数据预写入阶段,向所述第一源极驱动器提供第三驱动信号,控制所述第一选择开关截止;
在第四数据预写入阶段,向所述第二源极驱动器提供第四驱动信号,控制所述第二选择开关截止;
在第一数据写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第二数据写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通;
在第三数据写入阶段,向所述第一源极驱动器提供第三驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第四数据写入阶段,向所述第二源极驱动器提供第四驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通。
相应地,本发明实施例提供了一种源极驱动电路,包括多个源极驱动单元和前级电路,所述源极驱动单元与所述前级电路电连接,一个所述源极驱动单元对应电连接一个数据输入端;所述源极驱动单元包括N个源极驱动器,N≥2;
所述源极驱动电路驱动时执行上述任一种源极驱动电路的驱动方法。
可选地,N=3,所述源极驱动单元包括第三源极驱动器、第四源极驱动器、第五源极驱动器、第三选择开关、第四选择开关和第五选择开关;
其中,所述第三源极驱动器的输出端与所述第三选择开关的第一端电连接;所述第三选择开关的第二端与所述数据输入端电连接;
所述第四源极驱动器的输出端与所述第四选择开关的第一端电连接;所述第四选择开关的第二端与所述数据输入端电连接;
所述第五源极驱动器的输出端与所述第五选择开关的第一端电连接;所述第五选择开关的第二端与所述数据输入端电连接。
相应地,本发明实施例提供了一种显示面板,包括多条数据线和多个数据选择器,所述多个数据选择器与上述任一种源极驱动电路电连接;
一个所述数据选择器的输入端对应电连接一个数据输入端;
所述数据选择器的一个输出端对应电连接一条所述数据线;
一个所述数据选择器的输出端数量为KN,所述数据选择器包括KN个选通开关,所述选通开关的第一端与所述数据输入端电连接,所述选通开关的第二端与对应的数据线电连接;其中,K为正整数,且K≥1。
本发明有益效果如下:
本发明实施例提供的一种源极驱动电路、其驱动方法,显示面板及显示装置,源极驱动电路包括多个源极驱动单元和前级电路,驱动方法包括多个数据写入周期。一个数据写入周期包括KN个子数据写入周期;一个子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;数据预写入阶段包括缓冲阶段。通过在源极驱动单元中设置了N个源极驱动器,且在一个数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期,源极驱动单元在第kn个子数据写入周期的数据写入阶段通过对应的数据输入端输出第kn数据信号,从而使得源极驱动单元在输出一个源极驱动器的数据信号时,源极驱动单元中的另一个源极驱动器接收前级电路的驱动信号,并根据驱动信号生成数据信号,进而可以使源极驱动器的缓冲时间不再限制子像素的充电时间。
附图说明
图1为相关技术中一种源极驱动电路和显示面板的示意图;
图2为本发明实施例提供的一种源极驱动电路和显示面板的示意图;
图3为本发明实施例提供的一种源极驱动电路和显示面板的具体示意图;
图4为本发明实施例提供的又一种源极驱动电路和显示面板的具体结构示意图;
图5为本发明实施例提供的又一种源极驱动电路和显示面板的具体结构示意图;
图6为图3所示的源极驱动电路和显示面板对应的一种信号时序图;
图7为图3所示的源极驱动电路和显示面板对应的又一种信号时序图;
图8为图3所示的源极驱动电路和显示面板对应的又一种信号时序图;
图9为图4所示的源极驱动电路和显示面板对应的一种信号时序图;
图10为图5所示的源极驱动电路和显示面板对应的一种信号时序图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“电连接”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
如图1所示,示意了相关技术中的一种源极驱动电路和显示面板,源极驱动电路SC包括前级电路和多个源极驱动器S。显示面板的分辨率越高,相应需要设置的源极驱动器S就越多,为了减少源极驱动器S的数量,相关技术在显示面板DP中设置多路选择器Mux,以图1为例,在显示面板DP中设置多个2选1多路选择器Mux,一个多路选择器Mux对应电连接一个源极驱动器S和两条数据线Data,从而可以通过一个源极驱动器S驱动两列子像素。然而,随着源极驱动器S可驱动的子像素列的数量增多,一个子像素的充电时间显著降低,可能会由于子像素的充电时间不足导致显示异常。
通常,源极驱动器输出信号发生改变至输出稳定需要缓冲时间,例如源极驱动器输出的信号由低电平升为高电平,或由高电平降为低电平,该缓冲时间一般为2μs~3μs。而对于数据线等电路走线的寄生电容和像素的存储电容的充放电时间一般不超过0.5μs。显然,源极驱动器的缓冲时间为限制子像素的充电时间的主要因素。
本发明实施例提供了一种源极驱动电路的驱动方法,如图2-5所示,源极驱动电路100包括前级电路110和多个源极驱动单元120,源极驱动单元120与前级电路110电连接,一个源极驱动单元120对应电连接一个数据输入端SD,源极驱动单元120包括N个源极驱动器Sourse;
驱动方法包括多个数据写入周期;
一个数据写入周期包括KN个子数据写入周期;一个子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;数据预写入阶段可以包括缓冲阶段;在一个数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期;其中,K、k、N、n为正整数,且K≥k≥1,N≥2,N≥n≥1;
对于相邻的两个数据写入周期,第二个数据写入周期的第一个缓冲阶段包含于第一个数据写入周期的第KN个子数据写入周期;
源极驱动单元120在一个数据写入周期接收前级电路110的KN个驱动信号,并输出KN个数据信号:
源极驱动单元120在第kn个子数据写入周期接收第kn驱动信号,在第kn个子数据写入周期的数据写入阶段通过对应的数据输入端SD输出第kn数据信号。
本发明实施例提供的源极驱动电路的驱动方法,在源极驱动单元中设置了N个源极驱动器,在一个数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期,源极驱动单元在第kn个子数据写入周期的数据写入阶段通过对应的数据输入端输出第kn数据信号。从而使得源极驱动单元在输出一个源极驱动器的数据信号时,源极驱动单元中的另一个源极驱动器接收前级电路的驱动信号,并根据驱动信号生成数据信号,进而可以使源极驱动器的缓冲时间不再限制子像素的充电时间。
在具体实施时,在本发明实施例中,缓冲阶段包括跳变阶段,在跳变阶段,源极驱动单元接收驱动信号,并根据驱动信号生成数据信号。具体地,跳变阶段为源极驱动单元120中一个源极驱动器Sourse输出的信号由一种数据信号改变为另一种数据信号所需要的时间。示例性地,源极驱动单元120中一个源极驱动器Sourse接收前级电路110的第一驱动信号,并根据第一驱动信号输出第一数据信号,然后前级电路110提供给该源极驱动器Sourse的信号由第一驱动信号变为第二驱动信号,其输出的信号相应发生改变,直到该源极驱动器Sourse根据第二驱动信号输出第二数据信号,则源极驱动器Sourse的输出信号由第一数据信号改变为第二数据信号所需的时间为跳变阶段。
在具体实施时,在本发明实施例中,缓冲阶段还可以包括稳定阶段,在稳定阶段,源极驱动单元使生成的数据信号稳定。
需要说明的是,不同的显示面板对数据信号的要求不同,若显示面板需要提供给各数据线的数据信号稳定,则缓冲阶段可以既包含跳变阶段也包含稳定阶段,数据预写入阶段包括缓冲阶段,即在数据预写入阶段,源极驱动单元120生成的数据信号已经稳定,在数据写入阶段,源极驱动单元120会将稳定的数据信号提供给对应的数据输入端SD。若显示面板不需要提供给各数据线的数据信号稳定,则缓冲阶段可以仅包含跳变阶段,不包含稳定阶段。
由于缓冲时间为源极驱动器输出信号发生改变至输出稳定需要的时间,即一个子数据写入周期中,缓冲时间既包含跳变阶段也包含稳定阶段,当显示面板需要提供给各数据线的数据信号稳定时,缓冲时间与缓冲阶段可以为同一阶段;当显示面板不需要提供给各数据线的数据信号稳定时,缓冲时间可以包括缓冲阶段。
在具体实施时,在本发明实施例中,源极驱动单元120还可以包括与源极驱动器Sourse一一对应的N个选择开关SOE;
其中,源极驱动器Sourse的输出端与对应的选择开关SOE的第一端电连接;
所有选择开关SOE的第二端与源极驱动单元120对应的数据输入端SD电连接。
在具体实施时,可以通过控制源极驱动单元120中各选择开关SOE的导通与截止,从而将源极驱动单元120中一个源极驱动器Sourse输出的数据信号提供给对应的数据输入端SD,并将源极驱动单元120中其它源极驱动器Sourse与对应的数据输入端SD断开连接。
基于同一发明构思,本发明实施例还提供了一种源极驱动电路100,如图2-5所示,包括多个源极驱动单元120和前级电路110,源极驱动单元120与前级电路110电连接,一个源极驱动单元120对应电连接一个数据输入端SD,源极驱动单元120包括N个源极驱动器;源极驱动电路100驱动时执行上述的源极驱动电路100的驱动方法。
基于同一发明构思,本发明实施例还提供了一种显示面板200,如图2-5所示,包括多条数据线和多个数据选择器210,多个数据选择器210与上述的源极驱动电路100电连接;
一个数据选择器210的输入端对应电连接一个数据输入端SD;
数据选择器210的一个输出端对应电连接一条数据线;
一个数据选择器210的输出端数量为KN,数据选择器210包括KN个选通开关,选通开关的第一端与数据输入端SD电连接,选通开关的第二端与对应的数据线电连接;其中,K为正整数,且K≥1。
本发明实施例提供的源极驱动电路100中,一个源极驱动单元120包括N个源极驱动器Sourse。相较于相关技术,对于一个数据输入端SD增加了源极驱动器的数量,为了减少源极驱动电路100中源极驱动器Sourse的总数量,可以将显示面板200中一个数据选择器210电连接的数据线数量设置为源极驱动单元120中源极驱动器数量的多倍。示例性地,可以使K=2,N=2,则对于一个源极驱动单元120,可以通过两个源极驱动器驱动四列子像素。
在具体实施时,如图3-5所示,选择开关和选通开关可以为P型晶体管,对于上述晶体管为N型晶体管的情况,设计原理与本发明相同,也属于本发明保护的范围,并且上述各晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。根据上述各晶体管的类型不同以及各晶体管的控制端的信号的不同,可以将上述晶体管的第一端作为源极,第二端作为漏极,或者将晶体管的第一端作为漏极,第二端作为源极,在此不作具体区分。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
下面结合电路时序图对本发明实施例提供的源极驱动单元120和显示面板200的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是具体的电压值。
实施例一、
在具体实施时,在本发明实施例中,如图3所示,N=2,源极驱动单元120可以包括第一源极驱动器Sourse-1、第二源极驱动器Sourse-2、第一选择开关SOE1和第二选择开关SOE2;
其中,第一源极驱动器Sourse-1的输出端与第一选择开关SOE1的第一端电连接;第一选择开关SOE1的第二端与数据输入端SD电连接;第一选择开关SOE1的控制端与第一控制端S1电连接;
第二源极驱动器Sourse-2的输出端与第二选择开关SOE2的第一端电连接;第二选择开关SOE2的第二端与数据输入端SD电连接;第二选择开关SOE2的控制端与第二控制端S2电连接。
在具体实施时,在本发明实施例中,如图3所示,K=1,N=2,数据选择器210可以包括第一选通开关MUX1和第二选通开关MUX2;
第一选通开关MUX1的第一端与数据输入端SD电连接,第一选通开关MUX1的第二端与对应的数据线D1电连接;第一选通开关MUX1的控制端与第一选通控制端M1电连接;
第二选通开关MUX2的第一端与数据输入端SD电连接,第二选通开关MUX2的第二端与对应的数据线D2电连接。第二选通开关MUX2的控制端与第二选通控制端M2电连接;
在具体实施时,在本发明实施例中,K=1,N=2,一个数据写入周期包括第一子数据写入周期和第二子数据写入周期;第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段;
在第一数据预写入阶段,向第一源极驱动器Sourse-1提供第一驱动信号,控制第一选择开关SOE1截止;
在第二数据预写入阶段,向第二源极驱动器Sourse-2提供第二驱动信号,控制第二选择开关SOE2截止;
在第一数据写入阶段,向第一源极驱动器Sourse-1提供第一驱动信号,控制第一选择开关SOE1导通,控制第二选择开关SOE2截止;
在第二数据写入阶段,向第二源极驱动器Sourse-2提供第二驱动信号,控制第一选择开关SOE1截止,控制第二选择开关SOE2导通。
下面以图3所示的源极驱动电路100和显示面板200为例,结合图6所示的信号时序图对本发明实施例提供的上述源极驱动单元120和显示面板200的工作过程作以描述。具体地,以图3所示的源极驱动电路100中的一个源极驱动单元120和显示面板200中与源极驱动单元120对应电连接的数据选择器210为例进行说明,源极驱动电路100中其他源极驱动单元120以及显示面板200中的数据选择器210的工作过程可以基本相同,在此不做赘述。
下面选取图6中的第一数据写入周期T1和第二数据写入周期T2进行描述。其中,第一数据写入周期T1包括第一子数据写入周期T1-1和第二子数据写入周期T1-2,第一子数据写入周期T1-1包括第一数据预写入阶段TP1和第一数据写入阶段TD1;第二子数据写入周期T1-2包括第二数据预写入阶段TP2和第二数据写入阶段TD2,第二数据预写入阶段TP2中包括缓冲阶段b2,缓冲阶段b2包含于第一子数据写入周期T1-1的第一数据写入阶段TD1。第二数据写入周期T2包括第三子数据写入周期T2-1和第四子数据写入周期T2-2,第三子数据写入周期T2-1包括第三数据预写入阶段TP3和第三数据写入阶段TD3;第四子数据写入周期T2-2包括第四数据预写入阶段TP4和第四数据写入阶段TD4;第三数据预写入阶段TP3包括缓冲阶段b3,即第二数据写入周期T2的第一个缓冲阶段,缓冲阶段b3包含于第一数据写入周期T1的第二子数据写入周期T1-2。第四数据预写入阶段TP4包括缓冲阶段b4,缓冲阶段b4包含于第三子数据写入周期T2-1。
在本发明实施例中,如图6所示,各缓冲阶段仅包含跳变阶段,不包含稳定阶段,即各缓冲阶段与跳变阶段为同一阶段。第一子数据写入周期T1-1包括缓冲时间B1,第二子数据写入周期T1-2包括缓冲时间B2,第三子数据写入周期T2-1包括缓冲时间B3,第四子数据写入周期T2-2包括缓冲时间B4;其中,缓冲时间B1包含跳变阶段b1和稳定阶段st1,缓冲时间B2包含跳变阶段b2和稳定阶段st2,缓冲时间B3包含跳变阶段b3和稳定阶段st3,缓冲时间B4包含跳变阶段b4和稳定阶段st4。
在第一数据预写入阶段TP1,S1=1,S2=1,M1=1,M2=1,则第一选择开关SOE1、第二选择开关SOE2、第一选通开关MUX1、第二选通开关MUX2均截止。在跳变阶段b1,第一源极驱动器Sourse-1接收前级电路110提供的第一驱动信号,并根据第一驱动信号生成数据信号Data1。
在第一数据写入阶段TD1,S1=0,S2=1,M1由1变为0再变为1,M2=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data1提供给数据输入端SD。第一选通开关MUX1导通,将数据信号Data1提供给数据线D1。第二选择开关SOE2和第二选通开关MUX2截止。
在第二数据预写入阶段TP2,S2=1,第二选择开关SOE2截止。在跳变阶段b2,第二源极驱动器Sourse-2接收前级电路110提供的第二驱动信号,并根据第二驱动信号生成数据信号Data2。
在第二数据写入阶段TD2,S1=1,S2=0,M1=1,M2由1变为0再变为1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data2提供给数据输入端SD。第二选通开关MUX2导通,将数据信号Data2提供给数据线D2。第一选择开关SOE1和第一选通开关MUX1截止。
在第三数据预写入阶段TP3,S1=1,第一选择开关SOE1截止。在跳变阶段b3,第一源极驱动器Sourse-1接收前级电路110提供的第三驱动信号,并根据第三驱动信号生成数据信号Data3。
在第三数据写入阶段TD3,S1=0,S2=1,M1由1变为0再变为1,M2=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data3提供给数据输入端SD。第一选通开关MUX1导通,将数据信号Data3提供给数据线D1。第二选择开关SOE2和第二选通开关MUX2截止。
在第四数据预写入阶段TP4,S2=1,第二选择开关SOE2截止。在跳变阶段b4,第二源极驱动器Sourse-2接收前级电路110提供的第四驱动信号,并根据第四驱动信号生成数据信号Data4。
在第四数据写入阶段TD4,S1=1,S2=0,M1=1,M2由1变为0再变为1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data4提供给数据输入端SD。第二选通开关MUX2导通,将数据信号Data4提供给数据线D2。第一选择开关SOE1和第一选通开关MUX1截止。
实施例二、
本实施例针对实施例一中的部分实施方式进行了变形。下面仅说明本实施例与实施例一的区别之处,其相同之处在此不作赘述。
下面选取图7中的第一数据写入周期T1和第二数据写入周期T2进行描述。在本发明实施例中,如图7所示,各缓冲阶段既包含跳变阶段也包含稳定阶段,即各缓冲阶段与缓冲时间为同一阶段。第一数据预写入阶段TP1包括缓冲阶段B1,第二数据预写入阶段TP2包括缓冲阶段B2,第三数据预写入阶段TP3包括缓冲阶段B3,第四数据预写入阶段TP4包括缓冲阶段B4;其中,缓冲阶段B1包含跳变阶段b1和稳定阶段st1,缓冲阶段B2包含跳变阶段b2和稳定阶段st2,缓冲阶段B3包含跳变阶段b3和稳定阶段st3,缓冲阶段B4包含跳变阶段b4和稳定阶段st4。
在第一数据预写入阶段TP1,S1=1,S2=1,M1=1,M2=1,则第一选择开关SOE1、第二选择开关SOE2、第一选通开关MUX1、第二选通开关MUX2均截止。在跳变阶段b1,第一源极驱动器Sourse-1接收前级电路110提供的第一驱动信号,并根据第一驱动信号生成数据信号Data1。在稳定阶段st1,第一源极驱动器Sourse-1稳定数据信号Data1。
在第一数据写入阶段TD1,S1=0,S2=1,M1由1变为0再变为1,M2=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data1提供给数据输入端SD。在数据输入端SD的信号稳定后,第一选通开关MUX1导通,将稳定的数据信号Data1提供给数据线D1。第二选择开关SOE2和第二选通开关MUX2截止。
在第二数据预写入阶段TP2,S2=1,第二选择开关SOE2截止。在跳变阶段b2,第二源极驱动器Sourse-2接收前级电路110提供的第二驱动信号,并根据第二驱动信号生成数据信号Data2。在稳定阶段st2,第二源极驱动器Sourse-2稳定数据信号Data2。
在第二数据写入阶段TD2,S1=1,S2=0,M1=1,M2由1变为0再变为1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data2提供给数据输入端SD。在数据输入端SD的信号稳定后,第二选通开关MUX2导通,将稳定的数据信号Data2提供给数据线D2。第一选择开关SOE1和第一选通开关MUX1截止。
在第三数据预写入阶段TP3,S1=1,第一选择开关SOE1截止。在跳变阶段b3,第一源极驱动器Sourse-1接收前级电路110提供的第三驱动信号,并根据第三驱动信号生成数据信号Data3。在稳定阶段st3,第二源极驱动器Sourse-1稳定数据信号Data3。
在第三数据写入阶段TD3,S1=0,S2=1,M1由1变为0再变为1,M2=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data3提供给数据输入端SD。在数据输入端SD的信号稳定后,第一选通开关MUX1导通,将稳定的数据信号Data3提供给数据线D1。第二选择开关SOE2和第二选通开关MUX2截止。
在第四数据预写入阶段TP4,S2=1,第二选择开关SOE2截止。在跳变阶段b4,第二源极驱动器Sourse-2接收前级电路110提供的第四驱动信号,并根据第四驱动信号生成数据信号Data4。在稳定阶段st4,第二源极驱动器Sourse-2稳定数据信号Data4。
在第四数据写入阶段TD4,S1=1,S2=0,M1=1,M2由1变为0再变为1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data4提供给数据输入端SD。在数据输入端SD的信号稳定后,第二选通开关MUX2导通,将稳定的数据信号Data4提供给数据线D2。第一选择开关SOE1和第一选通开关MUX1截止。
实施例三、
以N=2为例进行说明,源极驱动单元120可以包括第一选择开关SOE1和第二选择开关SOE2,在具体实施时,可以通过调整时序确保第一选择开关SOE1导通之前,第二选择开关SOE2已经截止,并且,在第二选择开关SOE2导通之前,第一选择开关SOE1已经截止。具体地,可以减少一个数据写入周期中第一选择开关SOE1和第二选择开关SOE2的导通时间。当N>2时,源极驱动单元120可以包括N个选择开关,同理,可以通过调整时序确保一个选择开关导通之前,其他选择开关已经截止。
下面以图3所示的源极驱动电路100和显示面板200为例,结合图8所示的信号时序图对本发明实施例提供的上述源极驱动单元120和显示面板200的工作过程作以描述。具体地,以图3所示的源极驱动电路100中的一个源极驱动单元120和显示面板200中与源极驱动单元120对应电连接的数据选择器210为例进行说明,源极驱动电路100中其他源极驱动单元120以及显示面板200中的数据选择器210的工作过程可以基本相同,在此不做赘述。
下面选取图8中的第一数据写入周期T1和第二数据写入周期T2进行描述。其中,第一数据写入周期T1包括第一子数据写入周期T1-1和第二子数据写入周期T1-2,第一子数据写入周期T1-1包括第一数据预写入阶段TP1和第一数据写入阶段TD1;第二子数据写入周期T1-2包括第二数据预写入阶段TP2和第二数据写入阶段TD2,第二数据预写入阶段TP2中包括缓冲阶段b1,缓冲阶段b1包含于第一子数据写入周期T1-1的第一数据写入阶段TD1。第二数据写入周期T2包括第三子数据写入周期T2-1和第四子数据写入周期T2-2,第三子数据写入周期T2-1包括第三数据预写入阶段TP3和第三数据写入阶段TD3;第四子数据写入周期T2-2包括第四数据预写入阶段TP4和第四数据写入阶段TD4;第三数据预写入阶段TP3包括缓冲阶段b2,即第二数据写入周期T2的第一个缓冲阶段,缓冲阶段b2包含于第一数据写入周期T1的第二子数据写入周期T1-2。第四数据预写入阶段TP4包括缓冲阶段b3,缓冲阶段b3包含于第三子数据写入周期T2-1。其中,第一数据预写入阶段TP1、第一数据写入阶段TD1、第二数据预写入阶段TP2、第二数据写入阶段TD2、第三数据预写入阶段TP3、第三数据写入阶段TD3、第四数据预写入阶段TP4以及第四数据写入阶段TD4的工作过程可以与实施例一基本相同,在此不做赘述。
并且,由图8可知,在本发明实施例中,第一数据写入阶段TD1包含于第二数据预写入阶段TP2,第三数据写入阶段TD3包含于第四数据预写入阶段TP4,在第二数据预写入阶段TP2第二选择开关SOE2截止,在第一数据写入阶段TD1第一选择开关SOE1导通,在第四数据预写入阶段TP4第二选择开关SOE2截止,在第三数据写入阶段TD3第一选择开关SOE1导通,即在第一选择开关SOE1导通之前,第二选择开关SOE2已经截止;第二数据写入阶段TD2包含于第三数据预写入阶段TP3,在第三数据预写入阶段TP3第一选择开关SOE1截止,在第二数据写入阶段TD2第二选择开关SOE2导通,即在第二选择开关SOE2导通之前,第一选择开关SOE1已经截止。
实施例四、
在具体实施时,在本发明实施例中,如图4所示,N=2,源极驱动单元120可以包括第一源极驱动器Sourse-1、第二源极驱动器Sourse-2、第一选择开关SOE1和第二选择开关SOE2;K=2,数据选择器210可以包括第一选通开关MUX1、第二选通开关MUX2、第三选通开关MUX3和第四选通开关MUX4。
第一选通开关MUX1的第一端与数据输入端SD电连接,第一选通开关MUX1的第二端与对应的数据线D1电连接;第二选通开关MUX2的第一端与数据输入端SD电连接,第二选通开关MUX2的第二端与对应的数据线D2电连接;第三选通开关MUX3的第一端与数据输入端SD电连接,第三选通开关MUX3的第二端与对应的数据线D3电连接;第四选通开关MUX4的第一端与数据输入端SD电连接,第四选通开关MUX4的第二端与对应的数据线D4电连接。
在具体实施时,在本发明实施例中,K=2,N=2,一个数据写入周期包括第一子数据写入周期、第二子数据写入周期、第三子数据写入周期和第四子数据写入周期;第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段,第三子数据写入周期包括第三数据预写入阶段和第三数据写入阶段,第四子数据写入周期包括第四数据预写入阶段和第四数据写入阶段;
在第一数据预写入阶段,向第一源极驱动器Sourse-1提供第一驱动信号,控制第一选择开关SOE1截止;
在第二数据预写入阶段,向第二源极驱动器Sourse-2提供第二驱动信号,控制第二选择开关SOE2截止;
在第三数据预写入阶段,向第一源极驱动器Sourse-1提供第三驱动信号,控制第一选择开关SOE1截止;
在第四数据预写入阶段,向第二源极驱动器Sourse-2提供第四驱动信号,控制第二选择开关SOE2截止;
在第一数据写入阶段,向第一源极驱动器Sourse-1提供第一驱动信号,控制第一选择开关SOE1导通,控制第二选择开关SOE2截止;
在第二数据写入阶段,向第二源极驱动器Sourse-2提供第二驱动信号,控制第一选择开关SOE1截止,控制第二选择开关SOE2导通;
在第三数据写入阶段,向第一源极驱动器Sourse-1提供第三驱动信号,控制第一选择开关SOE1导通,控制第二选择开关SOE2截止;
在第四数据写入阶段,向第二源极驱动器Sourse-2提供第四驱动信号,控制第一选择开关SOE1截止,控制第二选择开关SOE2导通。
下面以图4所示的源极驱动电路100和显示面板200为例,结合图9所示的信号时序图对本发明实施例提供的上述源极驱动单元120和显示面板200的工作过程作以描述。具体地,以图4所示的源极驱动电路100中的一个源极驱动单元120和显示面板200中与源极驱动单元120对应电连接的数据选择器210为例进行说明,源极驱动电路100中其他源极驱动单元120以及显示面板200中的数据选择器210的工作过程可以基本相同,在此不做赘述。
下面选取图9中的第一数据写入周期T1进行描述。其中,第一数据写入周期T1包括第一子数据写入周期T1-1、第二子数据写入周期T1-2、第三子数据写入周期T1-3和第四子数据写入周期T1-4,第一子数据写入周期T1-1包括第一数据预写入阶段TP1和第一数据写入阶段TD1;第二子数据写入周期T1-2包括第二数据预写入阶段TP2和第二数据写入阶段TD2;第三子数据写入周期T1-3包括第三数据预写入阶段TP3和第三数据写入阶段TD3;第四子数据写入周期T1-4包括第四数据预写入阶段TP4和第四数据写入阶段TD4;第二数据预写入阶段TP2中包括缓冲阶段b1,缓冲阶段b1包含于第一子数据写入周期T1-1。第三数据预写入阶段TP3包括缓冲阶段b2,缓冲阶段b2包含于第二子数据写入周期T1-2。第四数据预写入阶段TP4包括缓冲阶段b3,缓冲阶段b3包含于第三子数据写入周期T1-3。下一个数据写入周期的第一个缓冲阶段b4包含于第一数据写入周期T1的第四子数据写入周期T1-4。在本发明实施例中,如图9所示,各缓冲阶段仅包含跳变阶段,不包含稳定阶段,即各缓冲阶段与跳变阶段为同一阶段。
在第一数据预写入阶段TP1,S1=1,S2=1,M1=1,M2=1,M3=1,M4=1则第一选择开关SOE1、第二选择开关SOE2、第一选通开关MUX1、第二选通开关MUX2、第三选通开关MUX3和第四选通开关MUX4均截止。第一源极驱动器Sourse-1接收前级电路110提供的第一驱动信号,并根据第一驱动信号生成数据信号Data1。
在第一数据写入阶段TD1,S1=0,S2=1,M1由1变为0再变为1,M2=1,M3=1,M4=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data1提供给数据输入端SD。第一选通开关MUX1导通,将数据信号Data1提供给数据线D1。第二选择开关SOE2、第二选通开关MUX2、第三选通开关MUX3和第四选通开关MUX4截止。
在第二数据预写入阶段TP2,S2=1,第二选择开关SOE2截止。在缓冲阶段b1,第二源极驱动器Sourse-2接收前级电路110提供的第二驱动信号,并根据第二驱动信号生成数据信号Data2。
在第二数据写入阶段TD2,S1=1,S2=0,M1=1,M2由1变为0再变为1,M3=1,M4=1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data2提供给数据输入端SD。第二选通开关MUX2导通,将数据信号Data2提供给数据线D2。第一选择开关SOE1、第一选通开关MUX1、第三选通开关MUX3和第四选通开关MUX4截止。
在第三数据预写入阶段TP3,S1=1,第一选择开关SOE1截止。在缓冲阶段b2,第一源极驱动器Sourse-1接收前级电路110提供的第三驱动信号,并根据第三驱动信号生成数据信号Data3。
在第三数据写入阶段TD3,S1=0,S2=1,M1=1,M2=1,M3由1变为0再变为1,M4=1,则第一选择开关SOE1导通,将第一源极驱动器Sourse-1的数据信号Data3提供给数据输入端SD。第三选通开关MUX3导通,将数据信号Data3提供给数据线D3。第二选择开关SOE2、第一选通开关MUX1、第二选通开关MUX2和第四选通开关MUX4截止。
在第四数据预写入阶段TP4,S2=1,第二选择开关SOE2截止。在缓冲阶段b3,第二源极驱动器Sourse-2接收前级电路110提供的第四驱动信号,并根据第四驱动信号生成数据信号Data4。
在第四数据写入阶段TD4,S1=1,S2=0,M1=1,M2=1,M3=1,M4由1变为0再变为1,第二选择开关SOE2导通,将第二源极驱动器Sourse-2的数据信号Data4提供给数据输入端SD。第四选通开关MUX4导通,将数据信号Data4提供给数据线D4。第一选择开关SOE1、第一选通开关MUX1、第二选通开关MUX2和第三选通开关MUX3截止。
实施例五、
在具体实施时,在本发明实施例中,如图5所示,N=3,源极驱动单元120可以包括第三源极驱动器Sourse-3、第四源极驱动器Sourse-4、第五源极驱动器Sourse-5、第三选择开关SOE3、第四选择开关SOE4和第五选择开关SOE5;
其中,第三源极驱动器Sourse-3的输出端与第三选择开关SOE3的第一端电连接;第三选择开关SOE3的第二端与数据输入端SD电连接;第三选择开关SOE3的控制端与第三控制端S3电连接;
第四源极驱动器Sourse-4的输出端与第四选择开关SOE4的第一端电连接;第四选择开关SOE4的第二端与数据输入端SD电连接;第四选择开关SOE4的控制端与第四控制端S4电连接;
第五源极驱动器Sourse-5的输出端与第五选择开关SOE5的第一端电连接;第五选择开关SOE5的第二端与数据输入端SD电连接;第五选择开关SOE5的控制端与第五控制端S5电连接。
在具体实施时,在本发明实施例中,如图5所示,K=1,N=3,数据选择器210可以包括第一选通开关MUX1、第二选通开关MUX2和第三选通开关MUX3。
下面以图5所示的源极驱动电路100和显示面板200为例,结合图10所示的信号时序图对本发明实施例提供的上述源极驱动单元120和显示面板200的工作过程作以描述。具体地,以图5所示的源极驱动电路100中的一个源极驱动单元120和显示面板200中与源极驱动单元120对应电连接的数据选择器210为例进行说明,源极驱动电路100中其他源极驱动单元120以及显示面板200中的数据选择器210的工作过程可以基本相同,在此不做赘述。
下面选取图10中的第一数据写入周期T1和第二数据写入周期T2进行描述。其中,第一数据写入周期T1包括第一子数据写入周期T1-1、第二子数据写入周期T1-2和第三子数据写入周期T1-3,第一子数据写入周期T1-1包括第一数据预写入阶段TP1和第一数据写入阶段TD1;第二子数据写入周期T1-2包括第二数据预写入阶段TP2和第二数据写入阶段TD2;第三子数据写入周期T1-2包括第三数据预写入阶段TP2和第三数据写入阶段TD2;第二数据预写入阶段TP2中包括缓冲阶段b1,缓冲阶段b1包含于第一子数据写入周期T1-1;第三数据预写入阶段TP3中包括缓冲阶段b2,缓冲阶段b2包含于第二子数据写入周期T1-2。第二数据写入周期T2包括第四子数据写入周期T2-1、第五子数据写入周期T2-2和第六子数据写入周期T2-3。第四子数据写入周期T2-1包括第四数据预写入阶段TP4和第四数据写入阶段TD4;第五子数据写入周期T2-2包括第五数据预写入阶段TP5和第五数据写入阶段TD5;第六子数据写入周期T2-3包括第六数据预写入阶段TP6和第六数据写入阶段TD6。第四数据预写入阶段TP4包括缓冲阶段b3,缓冲阶段b3包含于第一数据写入周期T1的第三子数据写入周期T1-3;第五数据预写入阶段TP5包括缓冲阶段b4,缓冲阶段b4包含于第四子数据写入周期T2-1;第六数据预写入阶段TP6包括缓冲阶段b5,缓冲阶段b5包含于第五子数据写入周期T2-2。在本发明实施例中,如图10所示,各缓冲阶段仅包含跳变阶段,不包含稳定阶段,即各缓冲阶段与跳变阶段为同一阶段。
在第一数据预写入阶段TP1,S3=1,S4=1,S5=1,M1=1,M2=1,M3=1,则第三选择开关SOE3、第四选择开关SOE4、第五选择开关SOE5、第一选通开关MUX1、第二选通开关MUX2和第三选通开关MUX3均截止。第三源极驱动器Sourse-3接收前级电路110提供的第一驱动信号,并根据第一驱动信号生成数据信号Data1。
在第一数据写入阶段TD1,S3=0,S4=1,S5=1,M1由1变为0再变为1,M2=1,M3=1,则第三选择开关SOE3导通,将第三源极驱动器Sourse-3的数据信号Data1提供给数据输入端SD。第一选通开关MUX1导通,将数据信号Data1提供给数据线D1。第四选择开关SOE4、第五选择开关SOE5、第二选通开关MUX2和第三选通开关MUX3截止。
在第二数据预写入阶段TP2,S4=1,S5=1,则第四选择开关SOE4、第五选择开关SOE5均截止。在缓冲阶段b1,第四源极驱动器Sourse-4接收前级电路110提供的第二驱动信号,并根据第二驱动信号生成数据信号Data2。
在第二数据写入阶段TD2,S3=1,S4=0,S5=1,M1=1,M2由1变为0再变为1,M3=1,则第四选择开关SOE4导通,将第四源极驱动器Sourse-4的数据信号Data2提供给数据输入端SD。第二选通开关MUX2导通,将数据信号Data2提供给数据线D2。第三选择开关SOE3、第五选择开关SOE5、第一选通开关MUX1和第三选通开关MUX3截止。
在第三数据预写入阶段TP3,S5=1,则第五选择开关SOE5截止。在缓冲阶段b2,第五源极驱动器Sourse-5接收前级电路110提供的第三驱动信号,并根据第三驱动信号生成数据信号Data3。
在第三数据写入阶段TD3,S3=1,S4=1,S5=0,M1=1,M2=1,M3由1变为0再变为1,则第五选择开关SOE5导通,将第五源极驱动器Sourse-5的数据信号Data3提供给数据输入端SD。第三选通开关MUX3导通,将数据信号Data3提供给数据线D3。第三选择开关SOE3、第四选择开关SOE4、第一选通开关MUX1和第二选通开关MUX2截止。
在第四数据预写入阶段TP4,S3=1,则第三选择开关SOE3截止。在缓冲阶段b3,第三源极驱动器Sourse-3接收前级电路110提供的第四驱动信号,并根据第四驱动信号生成数据信号Data4。
在第四数据写入阶段TD4,S3=0,S4=1,S5=1,M1由1变为0再变为1,M2=1,M3=1,则第三选择开关SOE3导通,将第三源极驱动器Sourse-3的数据信号Data4提供给数据输入端SD。第一选通开关MUX1导通,将数据信号Data4提供给数据线D1。第四选择开关SOE4、第五选择开关SOE5、第二选通开关MUX2和第三选通开关MUX3截止。
在第五数据预写入阶段TP5,S4=1,则第四选择开关SOE4截止。在缓冲阶段b4,第四源极驱动器Sourse-4接收前级电路110提供的第五驱动信号,并根据第五驱动信号生成数据信号Data5。
在第五数据写入阶段TD5,S3=1,S4=0,S5=1,M1=1,M2由1变为0再变为1,M3=1,则第四选择开关SOE4导通,将第四源极驱动器Sourse-4的数据信号Data5提供给数据输入端SD。第二选通开关MUX2导通,将数据信号Data5提供给数据线D2。第三选择开关SOE3、第五选择开关SOE5、第一选通开关MUX1和第三选通开关MUX3截止。
在第五数据预写入阶段TP6,S5=1,则第五选择开关SOE5截止。在缓冲阶段b5,第五源极驱动器Sourse-5接收前级电路110提供的第六驱动信号,并根据第六驱动信号生成数据信号Data6。
在第六数据写入阶段TD6,S3=1,S4=1,S5=0,M1=1,M2=1,M3由1变为0再变为1,则第五选择开关SOE5导通,将第五源极驱动器Sourse-5的数据信号Data6提供给数据输入端SD。第三选通开关MUX3导通,将数据信号Data6提供给数据线D3。第三选择开关SOE3、第四选择开关SOE4、第一选通开关MUX1和第二选通开关MUX2截止。
本发明实施例提供的源极驱动电路、其驱动方法,显示面板及显示装置,其中源极驱动电路包括多个源极驱动单元和前级电路,源极驱动单元包括N个源极驱动器。驱动方法包括多个数据写入周期,一个数据写入周期包括KN个子数据写入周期;一个子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;数据预写入阶段包括缓冲阶段;在一个数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期,从而使得源极驱动单元在输出一个源极驱动器的数据信号时,源极驱动单元中的另一个源极驱动器接收前级电路的驱动信号,并根据驱动信号生成数据信号,进而可以使源极驱动器的缓冲时间不再限制子像素的充电时间。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种源极驱动电路的驱动方法,其特征在于,所述源极驱动电路包括多个源极驱动单元和前级电路,所述源极驱动单元与所述前级电路电连接,一个所述源极驱动单元对应电连接一个数据输入端,所述源极驱动单元包括N个源极驱动器;
所述驱动方法包括多个数据写入周期;
一个所述数据写入周期包括KN个子数据写入周期;
一个所述子数据写入周期包括一个数据预写入阶段和一个数据写入阶段;所述数据预写入阶段包括缓冲阶段;在一个所述数据写入周期,第kn+1个子数据写入周期的数据预写入阶段的缓冲阶段包含于第kn个子数据写入周期;其中,K、k、N、n为正整数,且K≥k≥1,N≥2,N≥n≥1;
对于相邻的两个数据写入周期,第二个数据写入周期的第一个缓冲阶段包含于第一个数据写入周期的第KN个子数据写入周期;
所述源极驱动单元在一个所述数据写入周期接收所述前级电路的KN个驱动信号,并输出KN个数据信号;
所述源极驱动单元在第kn个子数据写入周期接收第kn驱动信号,在第kn个子数据写入周期的数据写入阶段通过对应的数据输入端输出第kn数据信号。
2.如权利要求1所述的源极驱动电路的驱动方法,其特征在于,所述缓冲阶段包括跳变阶段,在所述跳变阶段,所述源极驱动单元接收驱动信号,并根据所述驱动信号生成数据信号。
3.如权利要求2所述的源极驱动电路的驱动方法,其特征在于,所述缓冲阶段还包括稳定阶段,在所述稳定阶段,所述源极驱动单元使生成的数据信号稳定。
4.如权利要求1-3任一项所述的源极驱动电路的驱动方法,其特征在于,所述源极驱动单元还包括与所述源极驱动器一一对应的N个选择开关;
其中,所述源极驱动器的输出端与对应的选择开关的第一端电连接;
所有所述选择开关的第二端与所述源极驱动单元对应的数据输入端电连接。
5.如权利要求4所述的源极驱动电路的驱动方法,其特征在于,N=2,所述源极驱动单元包括第一源极驱动器、第二源极驱动器、第一选择开关和第二选择开关;
其中,所述第一源极驱动器的输出端与所述第一选择开关的第一端电连接;所述第一选择开关的第二端与所述数据输入端电连接;
所述第二源极驱动器的输出端与所述第二选择开关的第一端电连接;所述第二选择开关的第二端与所述数据输入端电连接。
6.如权利要求5所述的源极驱动电路的驱动方法,其特征在于,K=1,一个所述数据写入周期包括第一子数据写入周期和第二子数据写入周期;所述第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,所述第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段;
在第一数据预写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关截止;
在第二数据预写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第二选择开关截止;
在第一数据写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第二数据写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通。
7.如权利要求5所述的源极驱动电路的驱动方法,其特征在于,K=2,一个所述数据写入周期包括第一子数据写入周期、第二子数据写入周期、第三子数据写入周期和第四子数据写入周期;所述第一子数据写入周期包括第一数据预写入阶段和第一写入阶段,所述第二子数据写入周期包括第二数据预写入阶段和第二数据写入阶段,所述第三子数据写入周期包括第三数据预写入阶段和第三数据写入阶段,所述第四子数据写入周期包括第四数据预写入阶段和第四数据写入阶段;
在第一数据预写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关截止;
在第二数据预写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第二选择开关截止;
在第三数据预写入阶段,向所述第一源极驱动器提供第三驱动信号,控制所述第一选择开关截止;
在第四数据预写入阶段,向所述第二源极驱动器提供第四驱动信号,控制所述第二选择开关截止;
在第一数据写入阶段,向所述第一源极驱动器提供第一驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第二数据写入阶段,向所述第二源极驱动器提供第二驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通;
在第三数据写入阶段,向所述第一源极驱动器提供第三驱动信号,控制所述第一选择开关导通,控制所述第二选择开关截止;
在第四数据写入阶段,向所述第二源极驱动器提供第四驱动信号,控制所述第一选择开关截止,控制所述第二选择开关导通。
8.一种源极驱动电路,其特征在于,包括多个源极驱动单元和前级电路,所述源极驱动单元与所述前级电路电连接,一个所述源极驱动单元对应电连接一个数据输入端;所述源极驱动单元包括N个源极驱动器,N≥2;
所述源极驱动电路驱动时执行如权利要求1-5任一项所述的源极驱动电路的驱动方法。
9.如权利要求8所述的源极驱动电路,其特征在于,N=3,所述源极驱动单元包括第三源极驱动器、第四源极驱动器、第五源极驱动器、第三选择开关、第四选择开关和第五选择开关;
其中,所述第三源极驱动器的输出端与所述第三选择开关的第一端电连接;所述第三选择开关的第二端与所述数据输入端电连接;
所述第四源极驱动器的输出端与所述第四选择开关的第一端电连接;所述第四选择开关的第二端与所述数据输入端电连接;
所述第五源极驱动器的输出端与所述第五选择开关的第一端电连接;所述第五选择开关的第二端与所述数据输入端电连接。
10.一种显示面板,其特征在于,包括多条数据线和多个数据选择器,所述多个数据选择器与如权利要求8-9任一项所述的源极驱动电路电连接;
一个所述数据选择器的输入端对应电连接一个数据输入端;
所述数据选择器的一个输出端对应电连接一条所述数据线;
一个所述数据选择器的输出端数量为KN,所述数据选择器包括KN个选通开关,所述选通开关的第一端与所述数据输入端电连接,所述选通开关的第二端与对应的数据线电连接;其中,K为正整数,且K≥1。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010671206.2A CN111696472B (zh) | 2020-07-13 | 2020-07-13 | 源极驱动电路、其驱动方法,显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010671206.2A CN111696472B (zh) | 2020-07-13 | 2020-07-13 | 源极驱动电路、其驱动方法,显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111696472A CN111696472A (zh) | 2020-09-22 |
CN111696472B true CN111696472B (zh) | 2024-04-05 |
Family
ID=72485423
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010671206.2A Active CN111696472B (zh) | 2020-07-13 | 2020-07-13 | 源极驱动电路、其驱动方法,显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111696472B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101826311A (zh) * | 2009-03-06 | 2010-09-08 | 华映视讯(吴江)有限公司 | 可加长充电时间的液晶显示装置及相关驱动方法 |
CN105761675A (zh) * | 2016-05-18 | 2016-07-13 | 上海天马微电子有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN108648694A (zh) * | 2018-05-03 | 2018-10-12 | 上海天马有机发光显示技术有限公司 | 一种显示装置和显示装置的驱动方法 |
CN110148384A (zh) * | 2019-06-28 | 2019-08-20 | 上海天马有机发光显示技术有限公司 | 一种阵列基板、显示面板和像素驱动电路的驱动方法 |
CN110660357A (zh) * | 2019-10-11 | 2020-01-07 | 上海视欧光电科技有限公司 | 一种显示面板、驱动方法及显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4105132B2 (ja) * | 2003-08-22 | 2008-06-25 | シャープ株式会社 | 表示装置の駆動回路、表示装置および表示装置の駆動方法 |
-
2020
- 2020-07-13 CN CN202010671206.2A patent/CN111696472B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101826311A (zh) * | 2009-03-06 | 2010-09-08 | 华映视讯(吴江)有限公司 | 可加长充电时间的液晶显示装置及相关驱动方法 |
CN105761675A (zh) * | 2016-05-18 | 2016-07-13 | 上海天马微电子有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN108648694A (zh) * | 2018-05-03 | 2018-10-12 | 上海天马有机发光显示技术有限公司 | 一种显示装置和显示装置的驱动方法 |
CN110148384A (zh) * | 2019-06-28 | 2019-08-20 | 上海天马有机发光显示技术有限公司 | 一种阵列基板、显示面板和像素驱动电路的驱动方法 |
CN110660357A (zh) * | 2019-10-11 | 2020-01-07 | 上海视欧光电科技有限公司 | 一种显示面板、驱动方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN111696472A (zh) | 2020-09-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109754753B (zh) | 一种显示面板及显示装置 | |
US10643563B2 (en) | Display device | |
US11688351B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN105895019B (zh) | 有机发光二极管显示设备 | |
CN106601192B (zh) | 栅极驱动器和具有栅极驱动器的显示装置 | |
US10984700B1 (en) | Shift register unit, shift register circuit and driving method, and display panel | |
CN111739471B (zh) | 一种显示面板、驱动方法及显示装置 | |
CN104183219A (zh) | 扫描驱动电路和有机发光显示器 | |
CN105632446A (zh) | Goa单元及其驱动方法、goa电路、显示装置 | |
US11107388B2 (en) | Gate driving circuit and display device using the same | |
CN109166542B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
EP3576082A1 (en) | Shift register and driving method therefor, gate driving circuit and display device | |
CN114038439B (zh) | 一种栅极驱动电路及驱动方法、阵列基板、显示装置 | |
CN111610676A (zh) | 一种显示面板、其驱动方法及显示装置 | |
CN108538256B (zh) | 移位寄存单元及其驱动方法、扫描驱动电路和显示装置 | |
CN114283739B (zh) | 像素电路及其驱动方法、显示装置 | |
CN101645253A (zh) | 栅极线驱动电路 | |
CN111261113B (zh) | 显示面板、显示装置 | |
CN111696472B (zh) | 源极驱动电路、其驱动方法,显示面板 | |
CN111971736B (zh) | 移位寄存器、其驱动方法及装置 | |
US10971102B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN113257178B (zh) | 驱动电路及显示面板 | |
CN105118456A (zh) | 一种栅极驱动电路及具有该栅极驱动电路的显示装置 | |
CN114267287A (zh) | 栅极驱动电路和包括栅极驱动电路的显示装置 | |
CN114255701A (zh) | 移位寄存器单元及驱动方法、驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |