CN111682784B - 稳压系统 - Google Patents

稳压系统 Download PDF

Info

Publication number
CN111682784B
CN111682784B CN202010124169.3A CN202010124169A CN111682784B CN 111682784 B CN111682784 B CN 111682784B CN 202010124169 A CN202010124169 A CN 202010124169A CN 111682784 B CN111682784 B CN 111682784B
Authority
CN
China
Prior art keywords
voltage
output
comparator
circuit
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010124169.3A
Other languages
English (en)
Other versions
CN111682784A (zh
Inventor
郭镇源
廖士榤
程弘毅
谢季珉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Macroblock Inc
Original Assignee
Macroblock Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Macroblock Inc filed Critical Macroblock Inc
Publication of CN111682784A publication Critical patent/CN111682784A/zh
Application granted granted Critical
Publication of CN111682784B publication Critical patent/CN111682784B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/36Means for starting or stopping converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33507Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33507Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters
    • H02M3/33523Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of the output voltage or current, e.g. flyback converters with galvanic isolation between input and output of both the power stage and the feedback loop
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/42Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

一种稳压系统包含一开关装置、一变压模块、一电压侦测模块,及一稳压控制装置,所述开关装置接收一脉冲信号,所述脉冲信号具有一脉冲宽度,所述开关装置的导通时间正比所述脉冲宽度,所述变压模块接收一整流电压,并根据所述整流电压与所述开关装置产生一输出电压,及一辅助电压,所述电压侦测模块借由所述辅助电压而产生一侦测电压,所述稳压控制装置包括一电流产生电路及一脉冲信号产生电路,所述电流产生电路根据所述侦测电压而产生一调整电流,所述脉冲信号产生电路根据所述调整电流对应产生所述脉冲信号,且所述脉冲信号的所述脉冲宽度相关于一比较电压。

Description

稳压系统
技术领域
本发明涉及一种电压控制系统,特别是指一种以初级侧回授控制输出电压的系统。
背景技术
有鉴于传统初级侧回授高功因定电压输出系统,为追求好的功率因素,必须使得输入电流及输入电压同相位,而控制电路的系统带宽通常设计低于输入电压的频率来达到上述目的,这样的设计方式往往会牺牲负载快速变动的瞬时响应表现,因此当后级电路负载变动时,由于控制电路带宽很低,来不及反应负载的变化,则会使输出电压不稳。
此外,传统初级侧回授高功因定电压输出系统,回授讯号皆由初级侧辅助绕组电压分压后当作回授讯号,此回授讯号常有噪声干扰,故控制电路常用消隐时间(blankingtime)避开噪声干扰,因此当输出负载极低时,初级侧回授讯号会在消隐时间覆盖掉,导致输出电压的表现无法通过回授讯号得知,导致轻载时输出电压异常的情况。
发明内容
本发明的目的在于提供一种当输出负载变动,仍可使输出电压保持稳定的稳压系统。
本发明稳压系统包含一开关装置、一变压模块、一电压侦测模块,及一稳压控制装置。
所述开关装置接收一脉冲信号,并根据所述脉冲信号于一导通状态与一不导通状态间切换,所述脉冲信号具有一脉冲宽度,所述开关装置的导通时间正比所述脉冲宽度。
所述变压模块接收一整流电压,并电连接所述开关装置,所述变压器并根据所述整流电压与所述开关装置的切换,产生一正相关于所述脉冲信号的所述脉冲宽度的输出电压,及一正比所述输出电压的辅助电压。
所述电压侦测模块,电连接所述变压模块,借由侦测所述辅助电压而产生一正比所述辅助电压的侦测电压。
所述稳压控制装置包括一电流产生电路,及一脉冲信号产生电路。
所述电流产生电路根据所述侦测电压的变化而产生一调整电流。
所述脉冲信号产生电路通过一输入电容与所述电流产生器电连接,并根据所述输入电容接收所述调整电流后对应产生的一比较电压而产生所述脉冲信号,且所述脉冲信号的所述脉冲宽度相关于所述比较电压。
当所述电流产生电路判断所述侦测电压大于一第一快速转态参考电压,则控制所述调整电流自所述输入电容流出,使所述输入电容呈放电状态,而使所述脉冲信号产生电路不产生所述脉冲信号,当所述电流产生电路判断所述侦测电压小于一第四快速转态参考电压,则控制所述调整电流流向所述输入电容,使所述输入电容呈充电状态,而使所述脉冲信号产生电路产生所述脉冲信号,其中,所述第一快速转态参考电压大于所述第四快速转态参考电压。
较佳地,本发明稳压系统,所述稳压控制装置还包括一电连接所述电压转换装置与所述脉冲信号产生电路的脉冲触发电路,所述脉冲触发电路自所述电压转换装置接收一正相关于所述侦测电压的输出比较电压,并根据所述输出比较电压与一比较参考电压的大小比较以决定是否产生一脉冲输出电压,所述脉冲输出电压相关于使所述脉冲信号产生电路受控地产生所述脉冲信号。
较佳地,本发明稳压系统,所述稳压控制装置还包括一电连接所述电压转换装置与所述脉冲信号产生电路的脉冲触发电路,所述脉冲触发电路自所述电压转换装置接收一正相关于所述侦测电压的输出比较电压,并根据所述输出比较电压与一输出参考电压的大小比较以决定是否产生一脉冲输出电压,所述脉冲输出电压相关于使所述脉冲信号产生电路受控地产生所述脉冲信号。
较佳地,本发明稳压系统,所述脉冲触发电路具有一比较器、一延时电路、一反相器,及一与门,所述比较器接收所述比较参考电压且电连接所述电压转换装置以接收所述输出比较电压,所述延时电路电连接所述比较器的输出端、所述反相器电连接所述延时电路的输出端,所述与门电连接所述反相器的输出端与所述比较器的输出端,并根据所述输出比较电压与所述比较参考电压的大小比较而决定是否输出所述脉冲输出电压。
较佳地,本发明稳压系统,所述稳压控制装置还包括一电连接所述电压转换装置与所述脉冲信号产生电路的冲突模式电路,所述冲突模式电路接收所述输入电容提供的比较电压,并自所述电压转换装置接收所述输出比较电压,并判断所述比较电压是否小于一第一冲突参考电压以决定是否产生一冲突致能信号,且所述冲突模式电路还判断所述输出比较电压是否小于一第二冲突参考电压以决定是否产生一冲突禁能信号。
较佳地,本发明稳压系统,所述冲突模式电路具有一第一比较器、一延时电路、一第二比较器、一反相器、一与门,及一正反器,所述第一比较器接收所述比较电压与所述第一冲突参考电压,所述延时电路电连接所述第一比较器,所述第二比较器接收所述第二冲突参考电压且电连接所述电压转换装置以接收所述输出比较电压,所述反相器电连接所述脉冲信号产生电路以接收所述脉冲信号,所述与门分别电连接所述第二比较器与所述反相器的输出端,所述正反器分别电连接所述延时电路与所述与门的输出端,所述正反器自所述延时电路接收所述第一比较器的输出信号,并自所述与门接收所述第二比较器与所述反相器的输出,以决定产生所述冲突致能信号与所述冲突禁能信号二者其中之一。
较佳地,本发明稳压系统,所述稳压控制装置还包括一电连接所述电压转换装置、所述脉冲信号产生电路的打嗝模式电路,所述打嗝模式电路接收所述侦测电压,并根据所述侦测电压的大小变化以决定是否产生一使所述脉冲信号产生电路受控地产生所述脉冲信号的控制信号。
较佳地,本发明稳压系统,所述打嗝模式电路包括一多工器、一第一比较器、一第二比较器,及一正反器,所述多工器用以接收所述侦测电压与一冲突致能信号,所述第一比较器接收一第三冲突参考电压且电连接所述多工器,所述第二比较器接收一第四冲突参考电压且电连接所述多工器,所述正反器分别电连接所述第一比较器与所述第二比较器,所述第四冲突参考电压大于所述第三冲突参考电压,所述正反器根据所述冲突致能信号的逻辑变化,及所述侦测电压相对于所述第三冲突参考电压与所述第四冲突参考电压的大小比较以决定是否输出所述控制信号。
较佳地,本发明稳压系统,所述电流产生电路具有一第一比较器、一第二比较器、一第三比较器、一第四比较器、一第一正反器、一第二正反器、一第一与门、一第二与门、一第一电流开关、一第二电流开关、一第一电流源,及一第二电流源,
所述第一比较器具有一接收所述侦测电压的正相输入端、一接收所述第一快速转态参考电压的负相输入端,及一输出端,
所述第二比较器具有一接收所述侦测电压的负相输入端、一接收一第二快速转态参考电压的正相输入端,及一输出端,
所述第三比较器具有一接收所述侦测电压的负相输入端、一接收所述第四快速转态参考电压的正相输入端,及一输出端,
所述第四比较器具有一接收所述侦测电压的正相输入端、一接收一第三快速转态参考电压的负相输入端,及一输出端,
所述第一正反器具有一电连接所述第一比较器的输出端的设定端、一电连接所述第二比较器的输出端的重置端,及一用以产生一输出信号的输出端,
所述第二正反器具有一电连接所述第三比较器的输出端的设定端、一电连接所述第四比较器的输出端的重置端,及一输出端,
所述第一与门电连接所述第一正反器的输出端并接收所述冲突禁能信号,
所述第二与门电连接所述第二正反器的输出端并接收所述冲突禁能信号,
所述第一电流开关电连接所述第一与门,
所述第二电流开关电连接所述第二与门,
所述第一电流源电连接所述第一电流开关并接收一电压源提供的直流电压,
所述第二电流源电连接所述第二电流开关并接收所述电压源提供的直流电压,
所述第二快速转态参考电压大于所述第三快速转态参考电压,所述第三快速转态参考电压大于所述第四快速转态参考电压,
当所述冲突禁能信号为逻辑1,且所述侦测电压大于所述第一快速转态参考电压,所述第一与门根据所述第一正反器的输出端与所述第一比较器的输出端输出信号的电位逻辑而输出逻辑1,控制所述第一电流开关导通,所述第一电流源提供的所述调整电流流向所述电压源,使所述输入电容呈放电状态。
较佳地,本发明稳压系统,所述稳压控制装置还包括一电连接所述脉冲信号产生电路,及所述电流产生电路的负缘侦测电路,所述负缘侦测电路接收一冲突致能信号与一输出信号,并根据所述冲突致能信号与所述输出信号的电位逻辑变化以决定是否产生一负缘信号,所述负缘信号相关于使所述脉冲信号产生电路受控地产生所述脉冲信号。
较佳地,本发明稳压系统,所述负缘侦测电路具有一或门、一反相器、一延时电路,及一与门,所述或门的两输入端分别电连接所述冲突模式电路的正反器的输出端与所述电流产生电路的所述第一正反器的输出端,所述反相器的输入端电连接所述或门的输出端,所述延时电路的输入端电连接所述或门的输出端,所述与门的两输入端分别电连接所述反相器的输出端与所述延时电路的输出端,当所述冲突致能信号与所述输出信号二者其中之一发生逻辑转态时,所述与门输出所述负缘信号。
较佳地,本发明稳压系统,所述脉冲信号产生电路具有一个三角波产生器、一比较器,及一逻辑控制单元,所述三角波产生器提供一三角脉冲讯号,所述比较器接收所述输入电容的比较电压与所述三角脉冲讯号,所述逻辑控制单元电连接所述比较器,所述比较器根据所述三角脉冲讯号与所述比较电压产生一输出,所述输出为逻辑1与逻辑0二者其中之一,所述逻辑控制单元根据所述比较器、所述电流产生电路、一脉冲触发电路,及一负缘侦测电路的四者的输出,以决定是否产生所述脉冲信号。
较佳地,本发明稳压系统,所述电压转换装置包括一开关装置、一整流模块、一变压模块,及一电压侦测模块,所述开关装置接收所述脉冲信号,并根据所述脉冲信号在一导通状态与一不导通状态间切换,且所述开关装置在所述导通状态的导通时间正相关所述脉冲宽度,所述整流模块接收所述交流输入电压,并根据所述交流输入电压产生一整流电压,所述变压模块电连接所述整流模块与所述开关装置以接收所述整流电压,并根据所述整流电压与所述开关装置的切换以产生所述输出电压,及一正相关所述输出电压的辅助电压,所述电压侦测模块电连接所述变压模块与所述电流产生电路,并接收所述辅助电压而产生正相关所述辅助电压的所述侦测电压。
本发明的有益效果在于:通过所述稳压控制装置根据所述电压侦测模块的所述侦测电压之变化而产生所述相关的脉冲信号,所述开关装置并根据所述脉冲信号的所述脉冲宽度而切换于导通与不导通之间,进而达到当所述第二绕组的负载变动时,仍可提供稳定的输出电压。
附图说明
本发明的其他的特征及功效,将于参照图式的实施方式中清楚地呈现,其中:
图1是一电路示意图,说明本发明稳压系统的一实施例;
图2是一电路示意图,说明所述实施例的一稳压控制装置;
图3是一电路示意图,说明所述实施例的一电流产生电路;
图4是一电路示意图,说明所述实施例的一冲突模式电路;
图5是一电路示意图,说明所述实施例的一脉冲触发电路;
图6是一时序图,辅助说明所述脉冲触发电路的作动机制;
图7是一电路示意图,说明所述实施例的一打嗝模式电路;
图8是一电路示意图,说明所述实施例的一负缘侦测电路;
图9是一时序图,辅助说明所述负缘侦测电路的作动机制;
图10是一电路示意图,说明所述实施例的一脉冲产生电路;
图11是一时序图,辅助说明所述实施例的时序模式图;
图12是一时序图,辅助说明所述实施例的时序模式图;
图13是一时序图,辅助说明所述实施例的时序模式图;
图14是一时序图,辅助说明所述实施例的时序模式图;
图15是一时序图,辅助说明所述实施例的时序模式图;
图16是一时序图,辅助说明所述实施例的时序模式图;
图17是一时序图,辅助说明所述实施例的时序模式图;
图18是一时序图,辅助说明所述实施例的时序模式图;
图19是一时序图,辅助说明所述实施例的时序模式图;
图20是一时序图,辅助说明所述实施例的时序模式图;
图21是一时序图,辅助说明所述实施例的时序模式图;
图22是一时序图,辅助说明所述实施例的时序模式图;
图23是一时序图,辅助说明所述实施例的时序模式图;及
图24是一时序图,辅助说明所述实施例的时序模式图。
具体实施方式
参阅图1与图2,本发明稳压系统的一实施例,适用于接收一交流输入电压,并供电至一负载,所述稳压系统包含一电压转换装置19,及一稳压控制装置20。
所述电压转换装置19接收所述交流输入电压与一具有一脉冲宽度(Pulse Width)的脉冲信号VGATE,并产生一与所述脉冲信号VGATE的脉冲宽度正相关的侦测电压Vinv,及产生一正相关所述脉冲宽度的输出电压Vout到所述负载。以下进一步说明所述电压转换装置19的具体电路架构。
所述电压转换装置19包括一开关装置Q、一整流模块190、一变压模块191,及一电压侦测模块192。
所述开关装置Q接收所述脉冲信号VGATE,包括一漏极、一源极,及一栅极,所述漏极电连接所述变压模块191,所述源极电连接一电阻并接地,所述栅极接收所述脉冲信号VGATE,并根据所述脉冲信号VGATE使所述开关装置Q于一导通状态与一不导通状态间切换,且所述开关装置Q的导通时间正比所述脉冲宽度。
所述整流模块190接收所述交流输入电压,并根据所述输入电压产生一整流电压VBR,在本实施例中,所述整流模块190为一桥式整流器(Bridge rectifiers)。
所述变压模块191包括一第一绕组Np、一第二绕组Ns,及一辅助绕组Na
所述第一绕组Np电连接所述开关装置Q的所述第一端,并接收所述整流电压VBR
所述第二绕组Ns根据所述第一绕组Np的电压变化,及一与其电连接的输出负载的变化对应产生一正相关于所述脉冲宽度的输出电压Vout
所述辅助绕组Na根据所述第二绕组Ns所产生的所述输出电压Vout对应产生一正比于所述输出电压Vout的辅助电压VAUX
所述电压侦测模块192电连接所述变压模块191的所述辅助绕组Na,通过接收所述辅助电压VAUX而产生一正比所述辅助电压VAUX的侦测电压Vinv,及一正比所述辅助电压VAUX的输出比较电压VS,其中,所述电压侦测模块192包括一第一电阻RVS1、一电连接所述第一电阻RVS1的第二电阻RVS2、一接地的电容CVCD、一电连接所述电容CVCD的第三电阻RVDD1,及一与所述第三电阻RVDD1电连接并接地的第四电阻RVDD2,其中,所述第二电阻RVS2接收所述辅助电压VAUX并在与所述第一电阻RVS1串联的一端产生所述输出比较电压VS,所述电容CVCD接收所述辅助电压VAUX并产生一分压,所述第三电阻RVDD1接收所述分压并在与所述第四电阻RVDD2串联的一端产生所述侦测电压Vinv,需再说明的是,由于所述电容CVCD具有高电容值,因此,所述输出比较电压VS的讯号响应速度较所述侦测电压Vinv快,当所述第二绕组Ns电连接的所述负载切换为轻载而使得所述输出电压Vout有变化时,所述分压在所述电容CVCD的电压变化极小,即,与所述输出电压Vout相关的所述辅助电压VAUX的变化远小于所述输出比较电压VS的变化,因此,亦可通过所述输出比较电压VS侦测所述负载的变化。
所述稳压控制装置20电连接所述开关装置Q与所述电压侦测模块192,包括一电流产生电路32、一输入电容CCOMP、一冲突模式(Burst mode)电路50、一脉冲触发电路51、一打嗝模式(Hiccup mode)电路31、一负缘(falling edge)侦测电路52,及一脉冲信号产生电路40。
所述电流产生电路32电连接所述电压侦测模块192与所述脉冲信号产生电路40,所述电流产生电路32接收所述电压侦测模块192产生的所述侦测电压Vinv,并根据所述侦测电压Vinv的变化而产生一相关的输出信号VFTC_Sink及一调整电流IFTC,所述输出信号VFTC_Sink用以使所述脉冲信号产生电路40受控地不产生所述脉冲信号VGATE
当所述电流产生电路32判断所述侦测电压Vinv大于一第一快速转态参考电压VFT_ref1,则控制所述调整电流IFTC自所述输入电容CCOMP流出,使所述输入电容CCOMP呈放电状态,而使所述脉冲信号产生电路40不产生所述脉冲信号VGATE,当所述电流产生电路32判断所述侦测电压Vinv小于一第四快速转态参考电压VFT_ref4,则控制所述调整电流IFTC流向所述输入电容CCOMP,使所述输入电容呈CCOMP充电状态,而使所述脉冲信号产生电路40产生所述脉冲信号VGATE,其中,所述第一快速转态参考电压VFT_ref1大于所述第四快速转态参考电压VFT_ref4
所述输入电容CCOMP电连接所述电流产生电路32以接收所述调整电流IFTC,并根据所述调整电流IFTC的流向产生一比较电压VCOMP
所述冲突模式电路50电连接所述电压侦测模块192,及所述脉冲信号产生电路40,所述冲突模式电路50接收所述输入电容CCOMP提供的比较电压VCOMP,并自所述电压侦测模块192接收所述输出比较电压VS,所述冲突模式电路50判断所述比较电压VCOMP是否小于一第一冲突参考电压VBurst_ref1以决定是否产生一冲突致能信号(Burst Mode Enable),所述冲突致能信号相关于使所述脉冲信号产生电路40受控地产生所述脉冲信号VGATE,且所述冲突模式电路50还判断所述输出比较电压VS是否小于一第二冲突参考电压VBurst_ref2以决定是否产生一冲突禁能信号(Burst Mode Disable),所述冲突禁能信号相关于使所述电流产生电路32受控地产生所述调整电流IFTC
所述脉冲触发电路51电连接所述电压侦测模块192与所述脉冲信号产生电路40,所述脉冲触发电路51自所述电压侦测模块192接收所述输出比较电压VS,并根据所述输出比较电压VS与一比较参考电压Vref_Vs的大小比较以决定是否产生一脉冲输出电压VS_shot,所述脉冲输出电压VS_shot相关于使所述脉冲信号产生电路40受控地产生所述脉冲信号VGATE
所述打嗝模式电路31电连接所述电压侦测模块192与所述脉冲信号产生电路40,所述打嗝模式电路31自所述电压侦测模块192接收所述侦测电压Vinv,且所述打嗝模式电路31还电连接所述冲突模式电路50用以接收所述冲突致能信号,当所述打嗝模式电路31接收所述冲突致能信号时,所述打嗝模式电路31根据所述侦测电压Vinv的大小变化以决定是否产生一使所述脉冲信号产生电路40受控地产生所述脉冲信号VGATE的控制信号VDD_hiccup
所述负缘侦测电路52电连接所述冲突模式电路50与所述脉冲信号产生电路40,所述负缘侦测电路52自所述冲突模式电路50接收所述冲突致能信号,且所述负缘侦测电路52还电连接所述电流产生电路32以接收所述输出信号VFTC_Sink,所述负缘侦测电路52根据所述冲突致能信号与所述输出信号VFTC_Sink的电位逻辑变化以决定是否产生一负缘信号Vfalling,所述负缘信号Vfalling相关于使所述脉冲信号产生电路40受控地产生所述脉冲信号VGATE
所述脉冲信号产生电路40电连接所述输入电容CCOMP以接收所述比较电压VCOMP,并根据所述比较电压VCOMP的大小变化而决定是否产生所述脉冲信号VGATE,所述脉冲信号VGATE的脉冲宽度相关于所述比较电压VCOMP
以下进一步说明所述稳压控制装置20各组件的具体电路架构,及各自相互配合的运作机制。
参阅图3,所述电流产生电路32具有一接收所述侦测电压Vinv与所述第一快速转态参考电压VFT_ref1的第一比较器311、一接收所述侦测电压Vinv与所述第二快速转态参考电压VFT_ref2的第二比较器312、一接收所述侦测电压Vinv与一第四快速转态参考电压VFT_ref4的第三比较器313、一接收所述侦测电压Vinv与一第三快速转态参考电压VFT_ref3的第四比较器314、一电连接所述第一比较器311与所述第二比较器312的第一正反器315、一电连接所述第三比较器313与所述第四比较器314的第二正反器316、一电连接所述第一正反器315并接收所述冲突禁能信号的第一与门(AND gate)322、一电连接所述第二正反器316并接收所述冲突禁能信号的第二与门323、一电连接所述第一与门322的第一电流开关319、一电连接所述第二与门323的第二电流开关320、一电连接所述第一电流开关319并接收一电压源321提供的直流电压的第一电流源317,及一电连接所述第二电流开关320并接收所述电压源321提供的直流电压的第二电流源318,其中,所述第一快速转态参考电压VFT_ref1大于所述第二快速转态参考电压VFT_ref2,所述第二快速转态参考电压VFT_ref2大于所述第三快速转态参考电压VFT_ref3,所述第三快速转态参考电压VFT_ref3大于所述第四快速转态参考电压VFT_ref4
当冲突禁能信号为逻辑1,且所述侦测电压Vinv大于所述第一快速转态参考电压VFT_ref1时,所述第一比较器311的输出为逻辑1,所述第一正反器315的一设定端接收逻辑1,且所述第一正反器315的一输出信号VFTC_Sink为逻辑1,使所述第一与门322的输出为逻辑1,控制所述第一电流开关319导通,使所述第一电流源317所产生的所述调整电流IFTC流向电连接所述第一电流源317的所述电压源321,使所述输入电容CCOMP呈放电状态。
当所述侦测电压Vinv小于所述第二快速转态参考电压VFT_ref2,所述第二比较器312输出逻辑1,所述第一正反器315一重置端接收逻辑1并输出逻辑0(即,所述输出信号VFTC_Sink为逻辑0)使所述第一与门322输出逻辑0,控制所述第一电流开关319不导通,此时,所述调整电流IFTC并不流向所述输入电容CCOMP或自所述输入电容CCOMP抽离,而是由如图2所绘示的转导放大电流ICOMP流向所述输入电容CCOMP,并产生所述比较电压VCOMP,再与三角波产生器41所提供的三角脉冲讯号Vramp比较大小后,使所述脉冲信号产生电路40产生或不产生所述脉冲信号VGATE
所述电流产生电路32的第三比较器313接收所述第四快速转态参考电压VFT_ref4与所述侦测电压Vinv,当所述侦测电压Vinv小于所述第四快速转态参考电压VFT_ref4时,所述第三比较器313输出逻辑1,所述第二正反器316的一设定端接收逻辑1并输出逻辑1(即,VFTC_Source为逻辑1),使所述第二与门323输出逻辑1,控制所述第二电流开关320导通,调整所述调整电流IFTC经由所述第二电流开关320由所述第二电流源318流出,对所述输入电容CCOMP进行充电。
所述电流产生电路32的所述第四比较器314接收所述第三快速转态参考电压VFT_ref3并接收所述侦测电压Vinv,当所述侦测电压Vinv大于所述第三快速转态参考电压VFT_ref3时,所述第四比较器314输出逻辑1,所述第二正反器316的一重置端接收逻辑1,且所述第二正反器316的一输出信号VFTC_Source为逻辑0,使所述第二与门323的输出为逻辑0,控制所述第二电流开关320截止。
参阅图4,所述冲突模式电路50包括一接收所述比较电压VCOMP与所述第一冲突参考电压VBurst_ref1的第一比较器331、一电连接所述第一比较器331的延时电路332、一接收所述输出比较电压VS与所述第二冲突参考电压VBurst_ref2的第二比较器334、一接收所述脉冲信号VGATE的反相器335、一分别电连接所述第二比较器334与所述反相器335的输出端的与门336,及一分别电连接所述延时电路332与所述与门336的输出端的正反器333,所述正反器333自所述延时电路332接收所述第一比较器331的输出信号,并自所述与门336接收所述第二比较器334与所述反相器335的输出,以决定产生所述冲突致能信号与所述冲突禁能信号二者其中之一。
参阅图5、图6,所述脉冲触发电路51包括一接收所述输出比较电压VS及一比较参考电压Vref_Vs的比较器511、一电连接所述比较器511的输出端的延时电路512、一电连接所述延时电路512的输出端的反相器513,及一电连接所述反相器513的输出端与所述比较器511的输出端的与门514,所述与门514根据所述输出比较电压VS与所述比较参考电压Vref_Vs的大小比较而输出一使所述脉冲信号产生电路40受控地产生所述脉冲信号VGATE的脉冲输出电压VS_shot
参阅图7,所述打嗝模式电路31包括一接收所述侦测电压Vinv,并电连接所述冲突模式电路50以接收所述冲突致能信号的多工器300、一电连接所述多工器300的输出端,并接收一第三冲突参考电压VBurst_ref3的第一比较器301、一电连接所述多工器300的输出端,并接收一第四冲突参考电压VBurst_ref4的第二比较器302,及一电连接所述第一比较器301、第二比较器=302的输出端的正反器303。当冲突致能信号被致能(逻辑1)时,所述多工器300根据为逻辑1的所述冲突致能信号而选择将所述侦测电压Vinv传送至所述第一比较器301、第二比较器302。当所述侦测电压Vinv小于所述第三冲突参考电压VBurst_ref3时,所述第一比较器301输出逻辑1,所述第二比较器302输出逻辑0,所述正反器303的一设定端接收逻辑1且一重置端接收逻辑0而输出逻辑1,即,所述正反器303输出所述控制信号VDD_hiccup。当所述侦测电压Vinv大于所述第四冲突参考电压VBurst_ref4时,所述第一比较器301输出逻辑0,所述第二比较器302输出逻辑1,因此所述正反器303的所述设定端接收逻辑0,所述重置端接收逻辑1并输出逻辑0,即所述正反器303不输出所述控制信号VDD_hiccup,其中,所述第四冲突参考电压VBurst_ref4大于所述第三冲突参考电压VBurst_ref3
参阅图8、图9,所述负缘侦测电路52包括一电连接所述正反器333的输出端,与所述第一正反器315的输出端的或门(OR gate)521、一电连接所述或门521的输出端的反相器522、一电连接所述或门521的延时电路523,及一电连接所述反相器522的输出端与所述延时电路523的输出端的与门524,所述或门521接收所述冲突致能信号与所述输出信号VFTC_Sink,并在所述冲突致能信号与所述输出信号VFTC_Sink二者其中之一由逻辑1转变为逻辑0时,经由所述反相器522与所述延时电路523使所述与门524输出所述负缘信号Vfalling
参阅图10,所述脉冲信号产生电路40具有一个三角波产生器41、一比较器42,及一逻辑控制单元43。
所述三角波产生器41提供一三角脉冲讯号Vramp
所述比较器42接收所述比较电压VCOMP,并电连接所述三角波产生器41以接收所述三角脉冲讯号Vramp,所述比较器42根据所述三角脉冲讯号Vramp与所述比较电压VCOMP产生一输出,当所述三角脉冲讯号Vramp的值大于所述比较电压VCOMP的值时,则比较器42输出逻辑1,当三角脉冲讯号Vramp的值小于所述比较电压VCOMP的值时,则比较器42输出逻辑0。
所述逻辑控制单元43接收来自所述比较器42、所述第一正反器315、所述脉冲触发电路51的与门514、所述负缘侦测电路52的与门524四者的输出,决定是否产生所述脉冲信号VGATE,即,VGATE为逻辑1与VGATE为逻辑0二者其中之一,以下具体说明所述逻辑控制单元43的电路架构及作动方式。
所述逻辑控制单元43具有一电连接所述比较器42与所述电流产生电路32的第一或门431、一电连接所述电流产生电路32与所述冲突模式电路50的第二或门437、一电连接所述第二或门437的输出端与所述脉冲触发电路51,并接收一具有一固定频率的定频信号的第一多工器433、一电连接所述第一多工器433与所述负缘侦测电路52的第三或门438、一电连接所述第一或门431的输出端与所述第三或门438的输出端的正反器432、一电连接所述冲突模式电路50与所述打嗝模式电路31,并接收一电压准位为逻辑1(5V)的输入信号的第二多工器434、一电连接所述正反器432与所述第二多工器434的与门435,及一电连接所述与门435的驱动器436。
其中,所述第一或门431分别接收所述比较器42的输出信号,与所述电流产生电路32的第一正反器315的输出信号VFTC_Sink,并根据所述比较器42的输出信号(即,所述三角脉冲讯号Vramp与所述比较电压VCOMP的大小比较结果)与所述输出信号VFTC_Sink的信号逻辑变化而输出逻辑1或逻辑0二者其中之一。
所述第二或门437接收所述电流产生电路32的所述第一正反器315的输出信号VFTC_Sink,与所述冲突模式电路50的正反器333输出的冲突致能信号,并根据所述输出信号VFTC_Sink与所述冲突致能信号的信号逻辑变化而输出逻辑1与逻辑0二者其中之一。
所述第一多工器433根据所述第二或门437的输出逻辑变化而选择性的输出所述脉冲触发电路51提供的所述脉冲输出电压VS_shot与所述定频信号二者其中之一。
所述第三或门438分别接收所述第一多工器433与所述负缘侦测电路52的输出信号,并根据输出信号的逻辑变化而输出逻辑1与逻辑0二者其中之一。
所述正反器432的一设定端接收所述第三或门438的输出逻辑,且所述正反器432的一重置端接收所述第一或门431的输出逻辑,并据以输出逻辑1与逻辑0二者其中之一。
所述第二工器434根据所述冲突致能信号的逻辑变化而选择性地输出所述输入信号(5V)与所述控制信号VDD_hiccup二者其中之一。
所述与门435接收所述正反器432与所述第二多工器434的输出逻辑信号并据以产生逻辑1与逻辑0二者其中之一。
所述驱动器436接收所述与门435的输出信号,并根据所述与门435的输出信号的逻辑变化而产生所述脉冲信号VGATE与不产生所述脉冲信号VGATE二者其中之一。
进一步详细说明,当处于冲突致能状态(所述比较电压VCOMP小于所述第一冲突参考电压VBurst_ref1)时,所述电流产生电路32此时不动作(因为此时冲突禁能信号为逻辑0使所述电流产生电路32中的所述第一电流开关319、第二电流开关320皆不导通),且由于所述侦测电压Vinv小于所述第二快速转态参考电压VFT_ref2,因此所述第一正反器315输出逻辑0(所述输出信号VFTC_Sink为逻辑0),所述第一多工器433选择输出所述定频信号到所述第三或门438的其中一接收端,且所述第三或门438的另一接收端并接收来自于所述负缘侦测电路52根据所述冲突致能信号而产生逻辑0的负缘信号,因此所述正反器432的设定端接收定频信号,所述正反器432的重置端接收所述比较器42的输出信号(即,所述三角脉冲讯号Vramp与所述比较电压VCOMP的大小比较结果),所述正反器432的输出逻辑变化是依据设定端与重置端的逻辑变化而决定。此外,若所述侦测电压Vinv小于所述第三冲突参考电压VBurst_ref3,此时所述打嗝模式电路31输出所述控制信号VDD_hiccup,也就是VDD_hiccup为逻辑1,若所述侦测电压Vinv大于所述第四冲突参考电压VBurst_ref4,此时所述打嗝模式电路31输出所述控制信号VDD_hiccup为逻辑0,所述第二多工器434选择输出所述控制信号VDD_hiccup到所述与门435,因此,所述驱动器436产生控制所述开关装置Q导通或截止的所述脉冲信号VGATE是受控于与门435输出逻辑而决定。
再者,若处于冲突禁能状态(即,冲突禁能信号为逻辑1),在所述电流产生电路32中(回到图3),当所述侦测电压Vinv大于所述第一快速转态参考电压VFT_ref1,则所述正反器315输出逻辑1(所述输出信号VFTC_Sink为逻辑1),所述逻辑控制单元43的所述或门431输出逻辑1,因此所述逻辑控制单元43的所述正反器432的重置端接收逻辑1,此时所述第一多工器433选择输出所述定频信号(所述输出信号VFTC_Sink为逻辑1)到所述第三或门438的其中一接收端,且所述第三或门438的另一接收端并接收来自于所述负缘侦测电路52根据所述输出信号VFTC_Sink而产生逻辑0的负缘信号,因此所述正反器432的设定端接收定频信号,由于所述正反器432的重置端一直接收逻辑1,此段期间正反器432的设定端无论为逻辑1或是逻辑0,所述正反器432的输出皆为逻辑0。
若所述侦测电压Vinv小于所述第二快速转态参考电压VFT_ref2,则所述正反器315输出逻辑0(即,所述输出信号VFTC_Sink为逻辑0),此时(参阅图10)所述三角波产生器41提供的所述三角脉冲讯号Vramp与比较电压VCOMP经过大小比较后传送至所述正反器432的重置端,以决定所述脉冲信号VGATE的宽度,由于此时冲突致能信号为逻辑0,所述第一多工器433选择输出脉冲输出电压VS_shot到所述第三或门438的其中一接收端,且所述第三或门438的另一接收端接收逻辑0,使所述第二多工器434选择输出5V(即,输出逻辑1)到所述与门435,需再说明的是,由于所述稳压控制装置20是变频系统,所述输出比较电压VS为变频输出,因此所述脉冲信号VGATE也是变频输出(举例而言,参阅图23,在时间t7~t8时,所述脉冲信号VGATE的变化)。但是当进入打嗝模式后,此时所述控制信号VDD_hiccup是逻辑1,若所述脉冲信号VGATE仍是变频输出,将影响输出电压渐渐升高,若输出电压过高将导致电路损毁,因此须采用具有固定频率的定频信号控制所述脉冲信号VGATE为固定输出,在打嗝模式下,使得输出电压能够有效的慢慢下降,不至于使电路损毁。以下详细说明具体做法。
以下依状态一~状态九,进一步说明本实施例的时序操作:
[状态一]
参阅图1、图11,所述实施例的初始启动过程(时间:t0~t1)在t1时电路达到稳态,此时所述第二绕组Ns所连接的所述输出负载为重载(Heavy load)。
[状态二]
参阅图1、图12,所述实施例在启动后(时间:t1~t2),电路达到稳态时,所述输出电压Vout与所述稳压控制装置20的接收到的侦测电压Vinv介于所述第二快速转态参考电压VFT_ref2与所述第三快速转态参考电压VFT_ref3之间,且所述侦测电压Vinv与所述输出电压Vout保持固定,而此时所述输出负载仍为重载。
[状态三]
参阅图2、图13、图14,所述实施例在启动后(时间:t2~t3),此时所述负载由重载变动为轻载(Light load),冲突禁能信号为逻辑1,所述稳压控制装置20的一转导放大电路33所电连接的一开关导通,转导放大电路33根据回授取样所述侦测电压Vinv,并与一内部参考电压Vref比较后产生一自所述输入电容CCOMP流向所述转导放大电路33的开关的转导放大电流ICOMP,进而产生与所述输出电压Vout相关的所述比较电压VCOMP。再者,由于此时输出负载转为轻载,所需输出能量较低,但因系统响应速度慢,故所述比较电压VCOMP电压下降速度慢,此时所述脉冲信号VGATE脉冲宽度缩减慢,但由于能量还是持续往输出端送,导致输出电压上升,而所述侦测电压Vinv也因此随着上升,需再说明的是,由于所述三角波产生器41的所述三角脉冲讯号Vramp的振幅与周期宽度是依据所述正反器432输出信号的逻辑变化而改变,当所述正反器432输出逻辑1,所述三角脉冲讯号Vramp会形成一斜率上升讯号,直到所述三角脉冲讯号Vramp的振幅大于所述比较电压VCOMP后,所述正反器432输出逻辑0,此时所述三角脉冲讯号Vramp转换为逻辑0。
需再说明的是,所述输出比较电压VS在不同的区间有不同的变化,有时是递增(如:t0~t1有Vs时、t2~t3、t7~t8),有时是保持固定(如:t1~t2、t3~t7有Vs时、t8之后),其原因在所述输出电压Vout通过变压器比例关系反映到所述输出比较电压VS,因此所述输出比较电压VS讯号大小是跟随所述输出电压Vout而变动。
配合参阅图3,由于此时冲突禁能信号为逻辑1,当电流产生电路32的所述侦测电压Vinv小于所述第二快速转态参考电压VFT_ref2时,所述第一正反器315的重置端接收逻辑1而输出逻辑0,因此所述输出信号VFTC_Sink是逻辑0,(回到图2)所述第二或门437输出逻辑0到所述第一多工器433,使所述第一多工器433选择输出所述脉冲触发电路51产生的所述脉冲输出电压VS_shot,所述负缘侦测电路52输出逻辑0,所述第一或门431接收逻辑0,因此所述正反器432输出的信号逻辑变化是根据所述脉冲输出电压VS_shot的逻辑变化而决定,而所述第二多工器434此时选择输出5V信号(即,逻辑1),因此,当所述脉冲输出电压VS_shot为逻辑1(输出比较电压VS为逻辑0),所述驱动器436产生使所述开关装置Q导通的所述脉冲信号VGATE,当所述比较器42的输出信号为逻辑1,所述驱动器46不产生使所述开关装置Q导通的所述脉冲信号VGATE
需再说明的是,在时间点t3时(所述侦测电压Vinv大于所述第一快速转态参考电压VFT_ref1,所述第一比较器311输出逻辑1,所述第二比较器312输出逻辑0,此时所述第一正反器315的设定端接收逻辑1且其重置端接收逻辑0,因此所述输出信号VFTC_Sink是逻辑1),所述电流产生电路32的所述第一电流开关319导通(即,所述电压源321抽取所述调整电流IFTC),所述调整电流IFTC会在所述输入电阻RCOMP形成跨压同时对输入电容CCOMP抽电,因此所述比较电压VCOMP此时较小,且维持在一固定值,至于到时间点t3-1后,所述输入电容CCOMP的跨压变化将于状态四时详细说明。
参阅图15,需特别说明的是,在本实施例所列举的时序图,当所述侦测电压Vinv上升或下降至某一参考电压时,实际上皆是略高于或略低于所述参考电压,例如在时间点t3、t4、t5、t6、t7,t8所示。
[状态四]
配合参阅图3、图16,所述实施例在所述输出负载为轻载(时间:t3~t4),当所述侦测电压Vinv大于所述第一快速转态参考电压VFT_ref1时,所述电流产生电路32的所述第一比较器311借由与其电连接的所述第一正反器315控制所述第一电流开关319导通,所述第一电流源317产生所述调整电流IFTC经由所述第一电流开关319流向所述电压源321,因而从所述输入电容CCOMP抽取所述调整电流IFTC,使所述输入电容CCOMP呈放电状态,由于所述第一正反器315的所述输出信号VFTC_Sink是逻辑1,使得所述正反器432的重置端一直接收逻辑1,此段期间正反器432的设定端无论为逻辑1或是逻辑0,所述正反器432的输出皆为逻辑0,使所述脉冲信号产生电路40不产生所述脉冲信号VGATE
参阅图2、图3、图17(为图16的局部放大图),补充说明所述实施例在所述输出负载为轻载(时间:t3~t4)时,所述脉冲信号VGATE的相关变化。
由于所述侦测电压Vinv在接近时间点t3时略大于所述第一快速转态参考电压VFT_ref1,因此所述电流产生电路32的所述第一正反器315的设定端接收逻辑1,重置端接收逻辑0因而输出逻辑1(即,所述输出信号VFTC_Sink为逻辑1),而在时间t3~t3-1区间,所述侦测电压Vinv值逐渐下降由所述第一快速转态参考电压VFT_ref1朝所述第二快速转态参考电压VFT_ref2递减(即,VFT_ref2<Vinv<VFT_ref1),所述第一正反器315的设定端与重置端接收逻辑0因此保持输出前一状态,即,所述第一正反器315保持输出所述输出信号VFTC_Sink为逻辑1,此时,所述第一电流开关319导通,所述第一电流源317产生固定调整电流IFTC经由所述第一电流开关319流向所述电压源321,因而从所述输入电容CCOMP抽取所述调整电流IFTC,使所述输入电容CCOMP呈放电状态,且所述输出信号VFTC_Sink为逻辑1维持重置所述脉冲信号产生电路40的所述正反器432,使所述脉冲信号产生电路40不产生所述脉冲信号VGATE
当接近时间t3-1时,所述侦测电压Vinv电压值下降至略小于所述第二快速转态参考电压VFT_ref2的电压值,所述电流产生电路32的所述第二比较器312输出逻辑1,所述电流产生电路32的所述第一正反器315的重置端接收逻辑1并输出逻辑0(即,所述输出信号VFTC_Sink为逻辑0),并控制所述第一电流开关319截止,且此时冲突禁能信号为逻辑1使所述电流产生电路32的所述第二电流开关320不导通亦不输出所述调整电流IFTC,所述转导放大电路33接收所述侦测电压Vinv并判断其大于所述内部参考电压Vref而产生所述转导放大电流ICOMP自所述输入电容CCOMP流出,使所述比较电压VCOMP下降,此时,所述脉冲信号产生电路40的所述比较器42根据所述比较电压VCOMP大于所述三角脉冲讯号Vramp而输出逻辑0,由于所述比较器42的输出为逻辑0且所述输出信号VFTC_Sink为逻辑0,使所述第一或门431输出逻辑0至所述正反器432的所述重置端,所述第二多工器434是输出5V(逻辑1)信号到所述与门435,所述第三或门438的一接收端接收所述脉冲触发电路51输出的所述脉冲输出电压VS_shot,且其另一接收端接收所述负缘侦测电路52输出的负缘信号Vfalling(逻辑0),因此所述正反器432的设定端接收的信号逻辑是取决于所述脉冲输出电压VS_shot的逻辑变化,当在时间点t3-1时,所述脉冲输出电压VS_shot为逻辑0,此时所述脉冲信号产生电路40产生所述脉冲信号VGATE。需再说明的是,配合参阅图2,在时间点t3,所述VFTC_sink为逻辑1,所述正反器432的重置端接收逻辑1讯号而输出逻辑0,所述三角脉冲讯号Vramp转换为逻辑0。在t3-1时间点,所述正反器432的重置端接收逻辑0,所述负缘侦测电路52输出逻辑1的负缘信号Vfalling到所述正反器432的设定端,因此所述正反器432输出逻辑1,接着所述三角脉冲讯号Vramp切换为上升斜率讯号,直到所述三角脉冲讯号Vramp的振幅大于Vcomp,所述正反器432输出逻辑0。由于所述脉冲信号VGATE在t3-1~t3-2期间有输出,使得所述侦测电压Vinv上升直到所述侦测电压Vinv又略大于所述第一快速转态参考电压VFT_ref1,则重复上述电路动作。
在时间t3-2~t3-3电路运作方式如同t3~t3-1,而在时间t3-3~t3-4电路运作方式如同t3-1~t3-2,t3-3~t4电路运作方式如同t3-1~t3-3的运作,故不再赘述。
需再说明的是,在t3~t3-1、t3-2~t3-3,及t3-4~t4区间内,由于此时所述调整电流IFTC是经由所述电流产生电路32的所述第一电流开关319流向所述电压源321而使所述输入电容CCOMP呈放电状态,因此会在串联所述输入电容CCOMP的所述电阻RCOMP产生电压差,因此所述比较电压VCOMP的电压会等于所述输入电容CCOMP的电压减掉所述电阻RCOMP的电压差,但由于电路在设计时,所述比较电压VCOMP有最低的限制值,因此在t3~t3-1、t3-2~t3-3,及t3-4~t4内,所述比较电压VCOMP皆呈现为一固定值。
此外,在此说明t3-1时,所述比较电压VCOMP突升的原因,配合参阅图17,在时间t3~t3-1时,如前述所述比较电压VCOMP此时较小,且维持在一固定值,到时间点t3-1后,所述电压源321停止抽取电流,因此所述输入电容CCOMP跨压回复到较高的电压准位,而后续回授的所述侦测电压Vinv逐渐增加且大于所述内部参考电压Vref,因此所述输入电容CCOMP的跨压又逐渐下降。
[状态五]
参阅图4、图18,所述实施例在所述输出负载为轻载(时间:t4~t5),当所述比较电压VCOMP小于所述第一冲突参考电压VBurst_ref1时,所述第一比较器331的输出为逻辑1,经由所述冲突模式电路50的所述延时电路332计数后,使所述冲突模式电路50的所述正反器333的设定端接收逻辑1,而产生所述冲突致能信号,也就是冲突致能信号为逻辑1。
[状态六]
参阅图7、图19、图20(为图19的局部放大图),所述实施例在所述负载为轻载(时间:t5~t6),在t5时进入冲突致能状态,此时,在图7中,当冲突致能信号为逻辑1使所述多工器300选择输出所述侦测电压Vinv到所述第一比较器301、第二比较器302,当所述侦测电压Vinv大于所述第三冲突参考电压VBurst_ref3及所述第四冲突参考电压VBurst_ref4,使所述正反器303的设定端接收逻辑0、重置端接收逻辑0,因此所述控制信号VDD_hiccup为逻辑0,又此时冲突致能状态为逻辑1,使图2中的所述第二多工器434根据冲突致能信号为逻辑1而选择输出所述控制信号VDD_hiccup(逻辑0)到所述与门435,因此所述驱动器436不产生所述脉冲信号VGATE,此时所述开关装置Q切换至所述不导通状态,此时由于所述开关装置Q关闭,所述侦测电压Vinv逐渐下降。
当t5-1时,所述侦测电压Vinv下降到略小于所述第三冲突参考电压VBurst_ref3,所述第一比较器301的输出为逻辑1而控制所述正反器303输出的所述控制信号VDD_hiccup为逻辑1使所述第二多工器434(见图2)释放对脉冲信号VGATE的控制权,而所述脉冲信号VGATE的控制权此时转移到所述第一多工器433所输出的定频信号,当定频信号为逻辑1时,所述正反器432的设定端接收逻辑1而控制所述驱动器436产生所述脉冲信号VGATE。当所述比较器42比较所述比较电压VCOMP小于所述三角脉冲讯号Vramp时输出逻辑1,使所述正反器432的重置端接收逻辑1,而重置所述脉冲信号产生电路40,使其不产生所述脉冲信号VGATE。又当所述侦测电压Vinv由所述第三冲突参考电压VBurst_ref3上升到所述第四冲突参考电压VBurst_ref4这段期间,也就是VBurst_ref3<Vinv<VBurst_ref4,由于所述第一比较器301、第二比较器302的输出为逻辑0,使所述正反器303的设定端接收逻辑0、重置端接收逻辑0,而使所述控制信号VDD_hiccup维持在前一状态(即,逻辑1)。当t5-2时,所述侦测电压Vinv上升到略大于所述第四冲突参考电压VBurst_ref4时,所述第二比较器302控制所述正反器303停止输出所述控制信号VDD_hiccup,由于此时控制信号为逻辑0使所述脉冲信号VGATE的控制权在所述第二多工器434,因而使所述与门435输出逻辑0以控制所述脉冲信号产生电路40不产生所述脉冲信号VGATE,其中,所述侦测电压Vinv的变化被限制在第三冲突参考电压VBurst_ref3与所述第四冲突参考电压VBurst_ref4间。
[状态七]
参阅图7、图21,所述负载由轻载转变为重载(时间:t6~t7),由于此时尚未脱离冲突致能状态,所述侦测电压Vinv的变化被限制在所述第三冲突参考电压VBurst_ref3与所述第四冲突参考电压VBurst_ref4间,当所述输出负载的能量需求变多,使得所述输出电压的电压值开始下降,直到t7时,所述输出比较电压VS小于所述第二冲突参考电压VBurst_ref2,所述冲突模式电路50的所述第二比较器334控制所述正反器333产生所述冲突禁能信号,因此脱离冲突致能状态,接着详细说明时间点t7后的电路作动,需再说明的是,控制信号VDD_hiccup为逻辑0时,整体系统此时不作状态转换判断,故在t6~t7期间,Vs虽有小于VBurst_ref2,但不作状态转换判断,直到t7之后才有输出比较电压VS,系统此时才会作状态转换判断。
[状态八]
参阅图22、图23,所述实施例在所述输出负载为重载(时间:t7~t8),当所述侦测电压Vinv小于所述第四快速转态参考电压VFT_ref4时,配合参阅图2、图3,当所述侦测电压Vinv小于所述第四快速转态参考电压VFT_ref4时,所述第三比较器313的输出为逻辑1,使所述第二正反器316的输出为逻辑1,且冲突禁能信号为逻辑1,使所述与门323的输出为逻辑1而控制所述第二电流开关320导通,调整所述调整电流IFTC经由所述第二电流源318流向所述第二电流开关320,因而将所述调整电流IFTC传送至所述输入电容CCOMP,使所述输入电容CCOMP呈充电状态而使所述比较电压VCOMP逐渐上升,此时,所述脉冲信号产生电路40的所述比较器42根据所述比较电压VCOMP大于所述三角脉冲讯号Vramp而输出逻辑0,由于所述比较器42的输出为逻辑0且所述输出信号VFTC_Sink为逻辑0,使所述或门431输出逻辑0至所述正反器432的所述重置端,且由于此时已脱离冲突致能状态,所述第二多工器434是选择输出5V信号(即,逻辑1)到所述与门435,再者,此时所述第一正反器315的输出电压VFTC_sink为逻辑0,因此影响开关装置Q是否输出所述脉冲信号VGATE的主控权在于所述脉冲触发电路51,当所述输出比较电压VS为逻辑1,此时所述脉冲输出电压VS_shot为逻辑0,因此所述脉冲信号VGATE为逻辑0,当所述输出比较电压VS转变为逻辑0,此时所述脉冲输出电压VS_shot为逻辑1,因此所述脉冲信号VGATE转变为逻辑1,此时系统依照侦测电压Vinv与所述转导放大器33的所述参考电压Vref产生之回授电流产生所述比较电压VCOMP,所述三角脉冲讯号Vramp大于所述比较电压VCOMP时,而所述比较器42输出逻辑1,使得所述脉冲信号VGATE为逻辑0,同时也决定了脉冲信号VGATE宽度。
[状态九]
参阅图3、图24,所述实施例在所述输出负载为为重载时(时间:t8以后),当所述侦测电压Vinv逐渐增加至略大于所述第四比较器314的所述第三快速转态参考电压VFT_ref3,并朝所述第二快速转态参考电压VFT_ref2递增时(即,VFT_ref3<Vinv<VFT_ref2),所述电流产生电路32的所述第一比较器311、第二比较器312各自输出逻辑0与逻辑1,所述电流产生电路32的所述第三比较器313、第四比较器314各自输出逻辑0与逻辑1,因此所述电流产生电路32的所述第一正反器315、第二正反器316皆输出逻辑0,使所述第一电流开关319、第二电流开关320皆不导通,故此时无调整电流IFTC流入或流出所述输入电容CCOMP,不会在RCOMP产生较大跨压,故VCOMP电压恢复稳定值,且输出负载能量需求达到平衡,电路达到稳态,所述侦测电压Vinv维持在所述第二快速转态参考电压VFT_ref2与所述第三快速转态参考电压VFT_ref3间,所述输出电压Vout保持固定。
综上所述,上述实施例具有以下优点:
一、借由所述稳压控制装置根据由于负载变动造成的电压变化而调整电流,以快速的改变开关装置导通或不导通,进而稳定输出电压,例如以状态三至状态五(时间t2~t5)而言,在负载变化情况下,电流产生电路依据电压转换装置的侦测电压的大小,改变电流方向来调变比较电压VCOMP,使脉冲信号产生电路据以产生对应的脉冲信号,因此在负载快速变化情况下,可达到输出稳定电压的效果。
二、当负载在轻载情况下,例如时间t2~t6而言,所述冲突模式电路依据相关于所述侦测电压的所述输出比较电压对应产生冲突致能信号,所述打嗝模式电路并据以产生/不产生控制信号,进而使所述脉冲信号产生电路据以产生/不产生对应的脉冲信号,来调节开关导通或截止,因此可降低在极轻载情况下输出电压过高的情形,故确实达成本发明的创作目的。
以上所述者,仅为本发明的较佳实施例而已,当不能以此限定本发明实施的范围,即凡依本发明权利要求书及说明书内容所作的简单的等效变化与修饰,皆仍属本发明的范围。

Claims (11)

1.一种稳压系统,适用于接收一交流输入电压,并供电至一可变动的负载,其特征在于:
一电压转换装置,接收所述交流输入电压及一具有一脉冲宽度的脉冲信号,并据以产生一正相关所述脉冲宽度的输出电压到所述负载,及一正比所述输出电压的侦测电压,且所述脉冲信号的脉冲宽度相关于所述负载的变动;及
一稳压控制装置,包括,
一电流产生电路,电连接所述电压转换装置以接收所述侦测电压,根据所述侦测电压的变化而产生一电流方向为可调整的调整电流,
一输入电容,电连接所述电流产生电路以接收所述调整电流,并根据所述调整电流的流向产生一比较电压,及
一脉冲信号产生电路,电连接所述输入电容,并根据所述比较电压产生所述脉冲信号,所述脉冲信号的脉冲宽度相关于所述比较电压,
当所述电流产生电路判断所述侦测电压大于一第一快速转态参考电压,则控制所述调整电流流出所述输入电容,使所述输入电容呈放电状态,而使所述脉冲信号产生电路不产生所述脉冲信号,当所述电流产生电路判断所述侦测电压小于一第四快速转态参考电压,则控制所述调整电流流向所述输入电容,使所述输入电容呈充电状态,而使所述脉冲信号产生电路产生所述脉冲信号,其中,所述第一快速转态参考电压大于所述第四快速转态参考电压,
所述电流产生电路还根据所述侦测电压的变化而产生一输出信号,所述输出信号用以使所述脉冲信号产生电路受控地不产生所述脉冲信号,
所述稳压控制装置还包括一用于接收一冲突致能信号的负缘侦测电路,所述负缘侦测电路电连接所述电流产生电路以接收所述输出信号且电连接所述脉冲信号产生电路,所述负缘侦测电路根据所述冲突致能信号与所述输出信号的电位逻辑变化以决定是否产生一负缘信号,所述负缘信号相关于使所述脉冲信号产生电路受控地产生所述脉冲信号。
2.根据权利要求1所述的稳压系统,其特征在于,所述稳压控制装置还包括一电连接所述电压转换装置与所述脉冲信号产生电路的脉冲触发电路,所述脉冲触发电路自所述电压转换装置接收一正相关于所述侦测电压的输出比较电压,并根据所述输出比较电压与一比较参考电压的大小比较以决定是否产生一脉冲输出电压,所述脉冲输出电压相关于使所述脉冲信号产生电路受控地产生所述脉冲信号。
3.根据权利要求2所述的稳压系统,其特征在于,所述脉冲触发电路具有一比较器、一延时电路、一反相器,及一与门,所述比较器接收所述比较参考电压且电连接所述电压转换装置以接收所述输出比较电压,所述延时电路电连接所述比较器的输出端、所述反相器电连接所述延时电路的输出端,所述与门电连接所述反相器的输出端与所述比较器的输出端,并根据所述输出比较电压与所述比较参考电压的大小比较而决定是否输出所述脉冲输出电压。
4.根据权利要求2所述的稳压系统,其特征在于,所述稳压控制装置还包括一电连接所述电压转换装置与所述脉冲信号产生电路的冲突模式电路,所述冲突模式电路接收所述输入电容提供的比较电压,并自所述电压转换装置接收所述输出比较电压,并判断所述比较电压是否小于一第一冲突参考电压以决定是否产生所述冲突致能信号,且所述冲突模式电路还判断所述输出比较电压是否小于一第二冲突参考电压以决定是否产生一冲突禁能信号。
5.根据权利要求4所述的稳压系统,其特征在于,所述冲突模式电路具有一第一比较器、一延时电路、一第二比较器、一反相器、一与门,及一正反器,所述第一比较器接收所述比较电压与所述第一冲突参考电压,所述延时电路电连接所述第一比较器,所述第二比较器接收所述第二冲突参考电压且电连接所述电压转换装置以接收所述输出比较电压,所述反相器电连接所述脉冲信号产生电路以接收所述脉冲信号,所述与门分别电连接所述第二比较器与所述反相器的输出端,所述正反器分别电连接所述延时电路与所述与门的输出端,所述正反器自所述延时电路接收所述第一比较器的输出信号,并自所述与门接收所述第二比较器与所述反相器的输出,以决定产生所述冲突致能信号与所述冲突禁能信号二者其中之一。
6.根据权利要求1所述的稳压系统,其特征在于,所述稳压控制装置还包括一电连接所述电压转换装置、所述脉冲信号产生电路的打嗝模式电路,所述打嗝模式电路接收所述侦测电压,并根据所述侦测电压的大小变化以决定是否产生一使所述脉冲信号产生电路受控地产生所述脉冲信号的控制信号。
7.根据权利要求6所述的稳压系统,其特征在于,所述打嗝模式电路包括一多工器、一第一比较器、一第二比较器,及一正反器,所述多工器用以接收所述侦测电压与所述冲突致能信号,所述第一比较器接收一第三冲突参考电压且电连接所述多工器,所述第二比较器接收一第四冲突参考电压且电连接所述多工器,所述正反器分别电连接所述第一比较器与所述第二比较器,所述第四冲突参考电压大于所述第三冲突参考电压,所述正反器根据所述冲突致能信号的逻辑变化,及所述侦测电压相对于所述第三冲突参考电压与所述第四冲突参考电压的大小比较以决定是否输出所述控制信号。
8.根据权利要求5所述的稳压系统,其特征在于,所述电流产生电路具有一第一比较器、一第二比较器、一第三比较器、一第四比较器、一第一正反器、一第二正反器、一第一与门、一第二与门、一第一电流开关、一第二电流开关、一第一电流源,及一第二电流源,
所述电流产生电路的第一比较器具有一接收所述侦测电压的正相输入端、一接收所述第一快速转态参考电压的负相输入端,及一输出端,
所述电流产生电路的第二比较器具有一接收所述侦测电压的负相输入端、一接收一第二快速转态参考电压的正相输入端,及一输出端,
所述第三比较器具有一接收所述侦测电压的负相输入端、一接收所述第四快速转态参考电压的正相输入端,及一输出端,
所述第四比较器具有一接收所述侦测电压的正相输入端、一接收一第三快速转态参考电压的负相输入端,及一输出端,
所述第一正反器具有一电连接所述电流产生电路的第一比较器的输出端的设定端、一电连接所述电流产生电路的第二比较器的输出端的重置端,及一用以产生所述输出信号的输出端,
所述第二正反器具有一电连接所述第三比较器的输出端的设定端、一电连接所述第四比较器的输出端的重置端,及一输出端,
所述第一与门电连接所述第一正反器的输出端并接收所述冲突禁能信号,
所述第二与门电连接所述第二正反器的输出端并接收所述冲突禁能信号,
所述第一电流开关电连接所述第一与门,
所述第二电流开关电连接所述第二与门,
所述第一电流源电连接所述第一电流开关并接收一电压源提供的直流电压,
所述第二电流源电连接所述第二电流开关并接收所述电压源提供的直流电压,
所述第二快速转态参考电压大于所述第三快速转态参考电压,所述第三快速转态参考电压大于所述第四快速转态参考电压,
当所述冲突禁能信号为逻辑1,且所述侦测电压大于所述第一快速转态参考电压,所述第一与门根据所述第一正反器的输出端与所述电流产生电路的第一比较器的输出端输出信号的电位逻辑而输出逻辑1,控制所述第一电流开关导通,所述第一电流源提供的所述调整电流流向所述电压源,使所述输入电容呈放电状态。
9.根据权利要求8所述的稳压系统,其特征在于,所述负缘侦测电路具有一或门、一反相器、一延时电路,及一与门,所述或门的两输入端分别电连接所述冲突模式电路的正反器的输出端与所述电流产生电路的所述第一正反器的输出端,所述负缘侦测电路的反相器的输入端电连接所述或门的输出端,所述负缘侦测电路的延时电路的输入端电连接所述或门的输出端,所述负缘侦测电路的与门的两输入端分别电连接所述负缘侦测电路的反相器的输出端与所述负缘侦测电路的延时电路的输出端,当所述冲突致能信号与所述输出信号二者其中之一发生逻辑转态时,所述与门输出所述负缘信号。
10.根据权利要求1所述的稳压系统,其特征在于,所述脉冲信号产生电路具有一个三角波产生器、一比较器,及一逻辑控制单元,所述三角波产生器提供一三角脉冲讯号,所述比较器接收所述输入电容的比较电压与所述三角脉冲讯号,所述逻辑控制单元电连接所述比较器,所述比较器根据所述三角脉冲讯号与所述比较电压产生一输出,所述输出为逻辑1与逻辑0二者其中之一,所述逻辑控制单元根据所述比较器、所述电流产生电路、一脉冲触发电路,及所述负缘侦测电路的四者的输出,以决定是否产生所述脉冲信号。
11.根据权利要求1所述的稳压系统,其特征在于,所述电压转换装置包括一开关装置、一整流模块、一变压模块,及一电压侦测模块,所述开关装置接收所述脉冲信号,并根据所述脉冲信号在一导通状态与一不导通状态间切换,且所述开关装置在所述导通状态的导通时间正相关所述脉冲宽度,所述整流模块接收所述交流输入电压,并根据所述交流输入电压产生一整流电压,所述变压模块电连接所述整流模块与所述开关装置以接收所述整流电压,并根据所述整流电压与所述开关装置的切换以产生所述输出电压,及一正相关所述输出电压的辅助电压,所述电压侦测模块电连接所述变压模块与所述电流产生电路,并接收所述辅助电压而产生正相关所述辅助电压的所述侦测电压。
CN202010124169.3A 2019-03-11 2020-02-27 稳压系统 Active CN111682784B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW108108036A TWI684087B (zh) 2019-03-11 2019-03-11 穩壓系統
TW108108036 2019-03-11

Publications (2)

Publication Number Publication Date
CN111682784A CN111682784A (zh) 2020-09-18
CN111682784B true CN111682784B (zh) 2023-12-05

Family

ID=69784130

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010124169.3A Active CN111682784B (zh) 2019-03-11 2020-02-27 稳压系统

Country Status (3)

Country Link
EP (1) EP3709488B1 (zh)
CN (1) CN111682784B (zh)
TW (1) TWI684087B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114188188A (zh) * 2021-12-20 2022-03-15 联合汽车电子有限公司 继电器的驱动电路
CN117713549A (zh) * 2024-02-06 2024-03-15 禹创半导体(深圳)有限公司 一种降压转换器、电源芯片及电源设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101297466A (zh) * 2005-10-27 2008-10-29 Nxp股份有限公司 带同步整流器的开关模式电源
CN101997436A (zh) * 2009-08-11 2011-03-30 尼克森微电子股份有限公司 多输出返驰式电源供应器及其二次侧后稳压电路
CN103219872A (zh) * 2012-01-19 2013-07-24 尼克森微电子股份有限公司 转换控制电路及其转换器
CN106685234A (zh) * 2017-02-09 2017-05-17 百色学院 一种降压型直流开关稳压电源及稳压控制方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4064377B2 (ja) * 2004-07-20 2008-03-19 松下電器産業株式会社 スイッチング電源装置およびスイッチング電源用半導体装置
JP5167705B2 (ja) * 2007-07-02 2013-03-21 富士電機株式会社 スイッチング電源装置
JP5920076B2 (ja) * 2012-07-13 2016-05-18 富士電機株式会社 スイッチング電源装置
US9800158B2 (en) * 2013-01-30 2017-10-24 Nvidia Corporation Current-parking switching regulator downstream controller
TWI570534B (zh) * 2015-11-18 2017-02-11 世界先進積體電路股份有限公司 穩壓電路
US10110127B2 (en) * 2015-12-04 2018-10-23 Intersil Americas LLC Method and system for DC-DC voltage converters
US9887626B2 (en) * 2016-01-11 2018-02-06 Semiconductor Components Industries, Llc Adaptive feedback control system and method for voltage regulators
JP6743518B2 (ja) * 2016-06-24 2020-08-19 富士電機株式会社 スイッチング電源装置
US10025334B1 (en) * 2016-12-29 2018-07-17 Nuvoton Technology Corporation Reduction of output undershoot in low-current voltage regulators
US10541618B2 (en) * 2017-08-09 2020-01-21 Infineon Technologies Austria Ag Method and apparatus for measuring at least one of output current and output power for isolated power converters
CN109428484A (zh) * 2017-08-30 2019-03-05 华硕电脑股份有限公司 电源转换电路
CN108304022B (zh) * 2017-12-19 2020-12-25 晶晨半导体(上海)股份有限公司 一种开关稳压器的过流保护电路
CN108874005A (zh) * 2018-06-26 2018-11-23 北京星网锐捷网络技术有限公司 一种电源调压电路和电源调压方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101297466A (zh) * 2005-10-27 2008-10-29 Nxp股份有限公司 带同步整流器的开关模式电源
CN101997436A (zh) * 2009-08-11 2011-03-30 尼克森微电子股份有限公司 多输出返驰式电源供应器及其二次侧后稳压电路
CN103219872A (zh) * 2012-01-19 2013-07-24 尼克森微电子股份有限公司 转换控制电路及其转换器
CN106685234A (zh) * 2017-02-09 2017-05-17 百色学院 一种降压型直流开关稳压电源及稳压控制方法

Also Published As

Publication number Publication date
EP3709488A1 (en) 2020-09-16
EP3709488B1 (en) 2022-11-23
TWI684087B (zh) 2020-02-01
CN111682784A (zh) 2020-09-18
TW202034108A (zh) 2020-09-16

Similar Documents

Publication Publication Date Title
US8269472B2 (en) Control circuit and method for a buck-boost power converter
US7825646B2 (en) Step-up converter
US9099925B2 (en) Switching power supply with circuit to control turn on timing of switching element
US7501805B2 (en) Circuit and method for soft start from a residual voltage
US7876077B2 (en) Control circuit and control method of current mode control type DC-DC converter
KR101677728B1 (ko) 역률 보상 회로 및 역률 보상 회로의 구동 방법
US8077487B2 (en) Using output drop detection pulses to achieve fast transient response from a low-power mode
US7863875B1 (en) Non-linear control techniques for improving transient response to load current step change
US7298124B2 (en) PWM regulator with discontinuous mode and method therefor
US7864548B2 (en) Synchronous rectifier control device and forward synchronous rectifier circuit
US8368475B2 (en) Oscillator circuit
US7764057B2 (en) Constant-on-time switching power supply with virtual ripple feedback and related system and method
TWI613883B (zh) 具快速暫態響應的固定導通時間轉換器
JP5507980B2 (ja) スイッチング電源の制御回路、電子機器、及びスイッチング電源の制御方法
TWI626824B (zh) System and method with timing control for synchronous rectification controller
US8994350B2 (en) Load transient detection and clock reset circuit
US8896283B2 (en) Synchronous switching power converter with zero current detection, and method thereof
US20060164021A1 (en) Power supply
US8344711B2 (en) Power supply device, control circuit and method for controlling power supply device
JP2019530406A (ja) 安定性補償を使用した電力コンバーター制御装置
CN111682784B (zh) 稳压系统
US20070252568A1 (en) Reference voltage generator, frequency generator and controller
KR20120116757A (ko) 과전압 반복 방지 회로 및 그 방법, 그리고 이를 이용한 역률 보상 회로
CN112865525B (zh) 自适应频率调整系统
CN114665704A (zh) 具有环路控制的电压转换器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant