CN111641409B - 一种电荷泵锁相环电路 - Google Patents
一种电荷泵锁相环电路 Download PDFInfo
- Publication number
- CN111641409B CN111641409B CN202010420169.8A CN202010420169A CN111641409B CN 111641409 B CN111641409 B CN 111641409B CN 202010420169 A CN202010420169 A CN 202010420169A CN 111641409 B CN111641409 B CN 111641409B
- Authority
- CN
- China
- Prior art keywords
- voltage
- frequency
- inverter
- circuit
- charge pump
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 39
- 230000005669 field effect Effects 0.000 claims description 14
- 238000000034 method Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 238000013461 design Methods 0.000 description 5
- 230000010355 oscillation Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/113—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种电荷泵锁相环电路,涉及集成电路技术领域。该电路包括基准子电路、鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器;所述鉴频鉴相器、所述电荷泵、所述低通滤波器和所述压控振荡器连接于所述基准子电路并接收其产生的基准电压;所述低通滤波器连接于所述电荷泵和所述压控振荡器,所述压控振荡器接收所述低通滤波器的电压信号并输出不同的频率信号至所述分频器,所述分频器将输入的频率信号进行分频后输入至所述鉴频鉴相器;所述鉴频鉴相器将输入的参考频率和所述分频器输入的反馈频率进行鉴别,并将鉴别后的鉴别值分别发送至所述电荷泵和所述低通滤波器。本发明的技术方案减小了电路面积、降低了电路功耗。
Description
技术领域
本发明涉及集成电路技术领域,特别是涉及一种电荷泵锁相环电路。
背景技术
近十几年来,无线通信技术和微电子技术得到蓬勃发展,对CMOS通信系统的研究方兴未艾。锁相环作为无线系统前端的一个关键部件,锁相环的锁定速度以及时钟质量直接决定了通信系统的启动速度,在时分多址和扩频跳频通信系统中,对锁相环性能要求更加高。目前越来越多的电子产品对芯片需求更加大,功能越趋复杂和集成度更加高的情况下,小面积高性能的CMOS电路设计成为必然,市场前景巨大。而现有技术中的锁相环电路,性能高的面积大,面积小的功耗高、性能差,无法兼顾面积和功耗。
发明内容
本发明的主要目的在于提供一种电荷泵锁相环电路,旨在减小电路面积、降低电路功耗。
为实现上述目的,本发明提供一种电荷泵锁相环电路,所述电路包括基准子电路、鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器;
所述鉴频鉴相器、所述电荷泵、所述低通滤波器和所述压控振荡器连接于所述基准子电路并接收其产生的基准电压;所述低通滤波器连接于所述电荷泵和所述压控振荡器,所述压控振荡器接收所述低通滤波器的电压信号并输出不同的频率信号至所述分频器,所述分频器将输入的频率信号进行分频后输入至所述鉴频鉴相器;所述鉴频鉴相器将输入的参考频率和所述分频器输入的反馈频率进行鉴别,并将鉴别后的鉴别值分别发送至所述电荷泵和所述低通滤波器。
优选地,所述低通滤波器包括第一电阻、第二电阻、第一电容、第二电容和第三电容;
所述第一电阻的一端和所述第二电阻的一端分别连接于所述鉴频鉴相器,所述第一电阻的另一端连接于所述第二电容的一端,所述第二电阻的另一端连接于所述第三电容的一端;
所述第一电容的一端连接于所述基准子电路,用以接收所述基准子电路发送的第一基准电压;所述第一电容的另一端、所述第二电容的另一端以及第三电容的另一端连接于所述电荷泵,并输出电压信号至所述压控振荡器。
优选地,所述压控振荡器包括包括连接于所述低通滤波器、接收所述电压信号的场效应管、三级延时单元和缓冲单元,所述基准子电路通过所述场效应管为所述延时单元供电,三级所述延时单元经所述缓冲单元输出六相位的时钟信号至所述分频器。
优选地,所述场效应管的栅极连接于所述第一电容的另一端、所述第二电容的另一端以及第三电容的另一端以接收所述电压信号,所述场效应管的源极连接于所述基准子电路以接收第一基准电压,三级所述延时单元分别连接于所述场效应管的漏极;三级所述延时单元包括两路串联的三个反相器,其中:第一反相器的输出端连接于第二反相器的输入端,所述第二反相器的输出端连接于第三反相器的输入端,所述第三反相器的输出端连接于所述第一反相器的输入端,且所述第一反相器、所述第二反相器和所述第三反相器的输出端均连接于所述缓冲器的输入端;第四反相器的输出端连接于第五反相器的输入端,所述第五反相器的输出端连接于第六反相器的输入端,所述第六反相器的输出端连接于所述第四反相器的输入端,且所述第四反相器的输出端、所述第五反相器的输出端和所述第六反相器的输出端均连接于所述缓冲器的输入端;所述缓冲器的输出端输出六相位的时钟信号至所述分频器。
优选地,所述压控振荡器中的NMOS管均为DWN管。
优选地,所述基准子电路输出第一基准电压和第二基准电压,所述第一基准电压为所述电荷泵、所述低通滤波器和所述压控振荡器提供基准电源,所述第二基准电压为所述鉴频鉴相器提供基准电源。
本发明技术方案的电路面积小、功耗低、整个环路稳定性高以及输出时钟信号的质量高。
附图说明
图1为本发明电荷泵锁相环电路的原理示意图;
图2a为本发明电荷泵锁相环电路中基准子电路的部分电路原理示意图;
图2b为现有技术中基准电路的部分电路原理示意图;
图3为本发明电荷泵锁相环电路中低通滤波器的电路原理示意图;
图4为本发明电荷泵锁相环电路中压控振荡器的电路原理示意图;
图5为本发明具体实施例的电路原理示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
下面结合附图对本发明进一步说明。
本发明实施例提供一种电荷泵锁相环电路,如图1所示,所述电路包括基准子电路、鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器;
所述鉴频鉴相器、所述电荷泵、所述低通滤波器和所述压控振荡器连接于所述基准子电路并接收其产生的基准电压;所述低通滤波器连接于所述电荷泵和所述压控振荡器,所述压控振荡器接收所述低通滤波器的电压信号并输出不同的频率信号至所述分频器,所述分频器将输入的频率信号进行分频后输入至所述鉴频鉴相器;所述鉴频鉴相器将输入的参考频率和所述分频器输入的反馈频率进行鉴别,并将鉴别后的鉴别值分别发送至所述电荷泵和所述低通滤波器。
优选地,所述基准子电路输出第一基准电压VREG1和第二基准电压VREG2,所述第一基准电压VREG1为所述电荷泵、所述低通滤波器和所述压控振荡器提供基准电源,所述第二基准电压VREG2为所述鉴频鉴相器提供基准电源。
如图2a所示,基准子电路采用的结构为无参考电压结构,并且PTAT(proportionalto absolute temperature,与绝对温度成正比)电流的产生没有采用三极管。电路输出两个基准电压,具有很高的电源抑制比和驱动能力,一个是给鉴频鉴相器供电,一个是给电荷泵、低通滤波器和压控振荡器供电,目的是为了隔离电源噪声。
具体地,如图2a和图2b所示,为了减小面积,基准子电路没有用常规参考电压连接运放地结构,而采用了MOS管来产生ΔVGS(两个MOS管的VGS差值),用来代替三极管产生的ΔVBE(两个三极管的VBE差值),进一步减小了面积,并且减小了电流消耗。
鉴频鉴相器用于鉴别输入参考频率和反馈频率的频率和相位差,采用异或门的构架组成;当输入频率和反馈频率存在相位差时候,鉴频鉴相器就能将这个差值鉴别出来送给电荷泵。
电荷泵采用基本的三态输出的结构,其具有只需无源滤波器、提供无限大的直流增益以及无限制的捕捉范围等特点。可通过寄存器来调节电荷泵电流的大小,适用于不同输出频率,可进一步提高锁相环电路的性能。
优选地,如图3所示,所述低通滤波器包括第一电阻R1、第二电阻R2、第一电容C1、第二电容C2和第三电容C3;所述第一电阻R1的一端和所述第二电阻R2的一端分别连接于所述鉴频鉴相器,所述第一电阻R1的另一端连接于所述第二电容C2的一端,所述第二电阻R2的另一端连接于所述第三电容C3的一端;所述第一电容C1的一端连接于所述基准子电路,用以接收所述基准子电路发送的第一基准电压VREG1;所述第一电容C1的另一端、所述第二电容C2的另一端以及第三电容C3的另一端连接于所述电荷泵,并输出电压信号至所述压控振荡器。
本发明实施例采用的低通滤波器与现有技术中的滤波电路具有一样的传输函数特性;由于本发明实施例中的低通滤波器具有和现有技术中的滤波电路一样的频率特性,使得本发明实施例的低通滤波器可以使用传统结构来计算新结构的参数特性;且第一电容C1的面积可以比现有技术中对应的电容的面积减小N倍(N的值根据具体设计需求来确定),在不影响性能情况下,大大减小了低通滤波器的电路面积。
优选地,如图4所示,所述压控振荡器包括包括连接于所述低通滤波器、接收所述电压信号的场效应管M1、三级延时单元和缓冲单元buffer,所述基准子电路通过所述场效应管M1为所述延时单元供电,三级所述延时单元经所述缓冲单元buffer输出六相位的时钟信号至所述分频器。
具体地,压控振荡器是锁相环电路的时钟产生模块,带有时钟缓冲器。压控振荡器受到来自低通滤波器的电压控制,通过寄存器来调节不同的压控增益Kvco(压控振荡器的振荡频率随着控制电压降低而升高的频率曲线的斜率),来满足不同的输出频率;压控振荡器采用三级延时单元的结构,可输出六相位的时钟,适用于不同的应用环境,增加其实用性;时钟输出的缓冲器采用工艺中最小沟道尺寸的设计,在满足速度的同时又减小了面积。
具体地,压控振荡器输出六相位的时钟信号,经过缓冲单元输出;其中5路输出作为锁相环电路输出送到外部电路,其中一路输出发送至分频器。
优选地,所述场效应管M1的栅极连接于所述第一电容C1的另一端、所述第二电容C2的另一端以及第三电容C3的另一端以接收所述电压信号,所述场效应管M1的源极连接于所述基准子电路以接收第一基准电压VREG1,三级所述延时单元的电源端分别连接于所述场效应管M1的漏极;三级所述延时单元包括两路串联的三个反相器,其中:第一反相器的输出端连接于第二反相器的输入端,所述第二反相器的输出端连接于第三反相器的输入端,所述第三反相器的输出端连接于所述第一反相器的输入端,且所述第一反相器、所述第二反相器和所述第三反相器的输出端均连接于所述缓冲器的输入端;第四反相器的输出端连接于第五反相器的输入端,所述第五反相器的输出端连接于第六反相器的输入端,所述第六反相器的输出端连接于所述第四反相器的输入端,且所述第四反相器的输出端、所述第五反相器的输出端和所述第六反相器的输出端均连接于所述缓冲器的输入端;所述缓冲器的输出端输出六相位的时钟信号至所述分频器。
优选地,所述压控振荡器中的NMOS管均为DWN管。压控振荡器的NMOS管采用DWN管,可减小噪声干扰(常规的NMOS管放在pwell里面,衬底和源接地会受到地噪声的干扰,采用DWN管时,形成了隔离,即可减小噪声干扰),进一步提高了压控振荡器的性能。场效应管M1在实际电路中可使用多个PMOS管或多个NMOS管构成低通滤波器通过场效应管M1向三级延时单元供电。
具体地,分频器将压控振荡器产生的频率进行分频后送给鉴频鉴相器。分频器采用数字集成的形式,大大减小了面积。随着工艺更先进,进入深亚微米之后,这种方式节省的面积将会更加的明显。
在具体实施例中,本发明实施例采用HHgrace 110nm工艺进行电路设计:
本发明具体实施例的电路原理示意图如图5所示,其中VDDH为IO电压,VDDL为Core电压,CKIN为输入参考时钟;当使能上电之后,基准子电路产生第一基准电压VREG1和第二基准电压VREG2,分别给鉴频鉴相器和压控振荡器供电;
本发明实施例的工作过程如下:
阶段一:一开始使能开启,第一基准电压VREG1和第二基准电压VREG2就位,低通滤波器的输出电压Vcon被复位为高结束,这时候压控振荡器还是关闭的,没有时钟产生,分频器送给鉴频鉴相器的反馈分频FB恒为低,这时候鉴频鉴相器检测到反馈分频FB和输入参考时钟CKIN的巨大相位差并输出送给电荷泵,电荷泵响应并影响低通滤波器的输出电压Vcon,同时电荷泵电流对低通滤波器中的第一电容C1进行充放电;低通滤波器的输出电压Vcon经过低通滤波后送给压控振荡器,低通滤波器的输出电压Vcon就从原来的高电平逐渐降低;随着低通滤波器的输出电压Vcon的降低,压控振荡器开启,这时候压控振荡器开始振荡产生频率并输出送给分频器;分频器输出反馈分频Fb送给鉴频鉴相器;
阶段二:这个时候反馈分频Fb和输入参考时钟CKIN的相位差(一开始反馈分频Fb没有时钟的时候可以理解成最大,随着频率接近,逐渐减小)变小,鉴频鉴相器检测二者的相位差送给电荷泵,这时候电荷泵响应,低通滤波器的输出电压Vcon也越来越低,这时候压控振荡器的振荡频率变大,接着送给分频器;
阶段三:整个环路就是一个低通滤波器的输出电压Vcon逐渐降低,压控振荡器的振荡频率逐渐升高直到反馈分频Fb频率等于输入参考时钟CKIN的动态过程,当反馈分频Fb和输入参考时钟CKIN频率相同时候,鉴频鉴相器鉴别的输出也为定值,低通滤波器的输出电压Vcon也不会再降低,压控振荡器的振荡频率维持在一个定值,这时候整个电路趋于稳定,也就是锁相环电路锁定。
在本发明实施例的工艺条件下,(1)电路达到了超小面积;整个电路版图设计完成只有0.03mm²;(2)低功耗:在输出频率100MHz~1GHz范围内,功耗仅有0.8uA/M;(3)整个环路稳定性高:相位裕度达到了55度以上;(4)时钟质量高:时钟频率抖动的均方根(RMSjitter)在100M/400M/1GHz分别为:1.5ps/2ps/2.5ps。
应当理解的是,以上仅为本发明的优选实施例,不能因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (5)
1.一种电荷泵锁相环电路,其特征在于,所述电路包括基准子电路、鉴频鉴相器、电荷泵、低通滤波器、压控振荡器和分频器;
所述鉴频鉴相器、所述电荷泵、所述低通滤波器和所述压控振荡器连接于所述基准子电路并接收其产生的基准电压;所述低通滤波器连接于所述电荷泵和所述压控振荡器,所述压控振荡器接收所述低通滤波器的电压信号并输出不同的频率信号至所述分频器,所述分频器将输入的频率信号进行分频后输入至所述鉴频鉴相器;所述鉴频鉴相器将输入的参考频率和所述分频器输入的反馈频率进行鉴别,并将鉴别后的鉴别值分别发送至所述电荷泵和所述低通滤波器;
所述低通滤波器包括第一电阻、第二电阻、第一电容、第二电容和第三电容;
所述第一电阻的一端和所述第二电阻的一端分别连接于所述鉴频鉴相器,所述第一电阻的另一端连接于所述第二电容的一端,所述第二电阻的另一端连接于所述第三电容的一端;
所述第一电容的一端连接于所述基准子电路,用以接收所述基准子电路发送的第一基准电压;所述第一电容的另一端、所述第二电容的另一端以及第三电容的另一端连接于所述电荷泵,并输出电压信号至所述压控振荡器。
2.根据权利要求1所述的电荷泵锁相环电路,其特征在于,所述压控振荡器包括连接于所述低通滤波器、接收所述电压信号的场效应管、三级延时单元和缓冲单元,所述基准子电路通过所述场效应管为所述延时单元供电,三级所述延时单元经所述缓冲单元输出六相位的时钟信号至所述分频器。
3.根据权利要求2所述的电荷泵锁相环电路,其特征在于,所述场效应管的栅极连接于所述第一电容的另一端、所述第二电容的另一端以及第三电容的另一端以接收所述电压信号,所述场效应管的源极连接于所述基准子电路以接收第一基准电压,三级所述延时单元分别连接于所述场效应管的漏极;
三级所述延时单元包括两路串联的三个反相器,其中:第一反相器的输出端连接于第二反相器的输入端,所述第二反相器的输出端连接于第三反相器的输入端,所述第三反相器的输出端连接于所述第一反相器的输入端,且所述第一反相器、所述第二反相器和所述第三反相器的输出端均连接于所述缓冲单元的输入端;第四反相器的输出端连接于第五反相器的输入端,所述第五反相器的输出端连接于第六反相器的输入端,所述第六反相器的输出端连接于所述第四反相器的输入端,且所述第四反相器的输出端、所述第五反相器的输出端和所述第六反相器的输出端均连接于所述缓冲单元的输入端;
所述缓冲单元的输出端输出六相位的时钟信号至所述分频器。
4.根据权利要求2或3中任一项所述的电荷泵锁相环电路,其特征在于,所述压控振荡器中的NMOS管均为DWN管。
5.根据权利要求1所述的电荷泵锁相环电路,其特征在于,所述基准子电路输出第一基准电压和第二基准电压,所述第一基准电压为所述电荷泵、所述低通滤波器和所述压控振荡器提供基准电源,所述第二基准电压为所述鉴频鉴相器提供基准电源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010420169.8A CN111641409B (zh) | 2020-05-18 | 2020-05-18 | 一种电荷泵锁相环电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010420169.8A CN111641409B (zh) | 2020-05-18 | 2020-05-18 | 一种电荷泵锁相环电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111641409A CN111641409A (zh) | 2020-09-08 |
CN111641409B true CN111641409B (zh) | 2024-03-08 |
Family
ID=72333267
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010420169.8A Active CN111641409B (zh) | 2020-05-18 | 2020-05-18 | 一种电荷泵锁相环电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111641409B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113471806B (zh) * | 2021-07-09 | 2022-09-27 | 电子科技大学中山学院 | 一种多反馈激光器步进扫频驱动装置及方法 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101594144A (zh) * | 2008-05-26 | 2009-12-02 | 联发科技股份有限公司 | 锁相环路 |
CN102136840A (zh) * | 2011-04-22 | 2011-07-27 | 上海宏力半导体制造有限公司 | 自偏置锁相环 |
CN102355240A (zh) * | 2011-08-02 | 2012-02-15 | 深圳市国微电子股份有限公司 | 用于集成电路的时钟发生器 |
CN102811052A (zh) * | 2011-05-31 | 2012-12-05 | 比亚迪股份有限公司 | 一种锁相环电路 |
CN103297042A (zh) * | 2013-06-24 | 2013-09-11 | 中国科学院微电子研究所 | 一种可快速锁定的电荷泵锁相环电路 |
CN103684445A (zh) * | 2012-09-11 | 2014-03-26 | 成都锐成芯微科技有限责任公司 | 多相位高分辨率锁相环 |
JP2014171201A (ja) * | 2013-03-05 | 2014-09-18 | Nippon Dempa Kogyo Co Ltd | Pll回路 |
CN106160738A (zh) * | 2015-04-20 | 2016-11-23 | 中芯国际集成电路制造(上海)有限公司 | 环形压控振荡器电路 |
CN206498390U (zh) * | 2016-11-18 | 2017-09-15 | 珠海市杰理科技股份有限公司 | 锁相环的低通滤波电路和锁相环 |
CN107181487A (zh) * | 2017-05-15 | 2017-09-19 | 西安电子科技大学 | 一种快速锁定的电荷泵锁相环 |
CN107809236A (zh) * | 2017-11-15 | 2018-03-16 | 中国科学技术大学 | 一种具有温度补偿的电感电容型压控振荡器 |
CN108449085A (zh) * | 2017-02-16 | 2018-08-24 | 中芯国际集成电路制造(上海)有限公司 | 锁相环和电子系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101015124B (zh) * | 2004-09-08 | 2011-04-20 | 富士通半导体股份有限公司 | Pll频率合成器 |
US8299826B2 (en) * | 2009-08-25 | 2012-10-30 | Sitime Corporation | Phase locked loop circuitry having switched resistor loop filter circuitry, and methods of operating same |
-
2020
- 2020-05-18 CN CN202010420169.8A patent/CN111641409B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101594144A (zh) * | 2008-05-26 | 2009-12-02 | 联发科技股份有限公司 | 锁相环路 |
CN102136840A (zh) * | 2011-04-22 | 2011-07-27 | 上海宏力半导体制造有限公司 | 自偏置锁相环 |
CN102811052A (zh) * | 2011-05-31 | 2012-12-05 | 比亚迪股份有限公司 | 一种锁相环电路 |
CN102355240A (zh) * | 2011-08-02 | 2012-02-15 | 深圳市国微电子股份有限公司 | 用于集成电路的时钟发生器 |
CN103684445A (zh) * | 2012-09-11 | 2014-03-26 | 成都锐成芯微科技有限责任公司 | 多相位高分辨率锁相环 |
JP2014171201A (ja) * | 2013-03-05 | 2014-09-18 | Nippon Dempa Kogyo Co Ltd | Pll回路 |
CN103297042A (zh) * | 2013-06-24 | 2013-09-11 | 中国科学院微电子研究所 | 一种可快速锁定的电荷泵锁相环电路 |
CN106160738A (zh) * | 2015-04-20 | 2016-11-23 | 中芯国际集成电路制造(上海)有限公司 | 环形压控振荡器电路 |
CN206498390U (zh) * | 2016-11-18 | 2017-09-15 | 珠海市杰理科技股份有限公司 | 锁相环的低通滤波电路和锁相环 |
CN108449085A (zh) * | 2017-02-16 | 2018-08-24 | 中芯国际集成电路制造(上海)有限公司 | 锁相环和电子系统 |
CN107181487A (zh) * | 2017-05-15 | 2017-09-19 | 西安电子科技大学 | 一种快速锁定的电荷泵锁相环 |
CN107809236A (zh) * | 2017-11-15 | 2018-03-16 | 中国科学技术大学 | 一种具有温度补偿的电感电容型压控振荡器 |
Non-Patent Citations (2)
Title |
---|
A PLL clock generator with 5 to 110 MHz of lock range for microprocessors;I.A. Young等;《IEEE Journal of Solid-State Circuits》;第27卷(第11期);1599-1607 * |
刘婷婷.基于40-nm CMOS工艺单刀多掷开关的研究.《中国优秀硕士学位论文全文数据库信息科技辑》.2020,(第1期),I135-465. * |
Also Published As
Publication number | Publication date |
---|---|
CN111641409A (zh) | 2020-09-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7592877B2 (en) | Variable frequency oscillator and communication circuit with it | |
US7719328B2 (en) | Self-biased phase locked loop | |
US6870411B2 (en) | Phase synchronizing circuit | |
US7233214B2 (en) | Voltage-controlled oscillators with controlled operating range and related bias circuits and methods | |
CN109639272B (zh) | 一种自适应宽带锁相环电路 | |
WO2016118936A1 (en) | Phase frequency detector and accurate low jitter high frequency wide-band phase lock loop | |
CN105141309A (zh) | 一种用于跳频通信的锁相环快速锁定电路及其运行方法 | |
KR101252048B1 (ko) | 자기잡음제거 전압제어발진기를 이용한 주파수-위상고정루프 | |
CN111641409B (zh) | 一种电荷泵锁相环电路 | |
Demartinos et al. | A 3ghz vco suitable for mipi m-phy serial interface | |
US8120429B1 (en) | Voltage-controlled oscillator methods and apparatus | |
Suman et al. | 250 MHz multiphase delay locked loop for low power applications | |
US9450592B2 (en) | Frequency control system with dual-input bias generator to separately receive management and operational controls | |
Suhas et al. | New Modified Current Starved Ring Voltage Controlled Oscillator and Frequency to Voltage Rectifier for Noise Suppression from 1–6 GHz in 180 nm Technology | |
WO2023124557A1 (zh) | 锁相环电路、控制方法、电荷泵及芯片 | |
Bhargav et al. | Design and analysis of phase locked loop in 90nm CMOS | |
Koithyar et al. | Integer-N charge pump phase locked loop with reduced current mismatch | |
JP3659630B2 (ja) | 電圧参照回路およびそれを用いた半導体回路装置 | |
CN112653457B (zh) | 一种高频压控振荡器系统 | |
US9425805B2 (en) | Frequency dividing circuit and phase synchronization circuit | |
US20030218510A1 (en) | Self-regulating voltage controlled oscillator | |
CN112311379A (zh) | 一种cml电平到cmos逻辑电平转换电路 | |
Xie et al. | An Ultra-Low Power Fully Differential Voltage-to-Time Converter with DC Offset Calibration for RF Wake-Up Receivers | |
Zhang et al. | A process compensated 3-GHz ring oscillator | |
WO2024011705A1 (zh) | 压控振荡器及基于其的时钟发生器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |