CN111625484A - 一种通信装置 - Google Patents

一种通信装置 Download PDF

Info

Publication number
CN111625484A
CN111625484A CN202010441185.5A CN202010441185A CN111625484A CN 111625484 A CN111625484 A CN 111625484A CN 202010441185 A CN202010441185 A CN 202010441185A CN 111625484 A CN111625484 A CN 111625484A
Authority
CN
China
Prior art keywords
signal
positive
terminal
state
negative
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010441185.5A
Other languages
English (en)
Other versions
CN111625484B (zh
Inventor
金玮
冀晋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN202010441185.5A priority Critical patent/CN111625484B/zh
Publication of CN111625484A publication Critical patent/CN111625484A/zh
Priority to PCT/CN2021/084216 priority patent/WO2021232950A1/zh
Application granted granted Critical
Publication of CN111625484B publication Critical patent/CN111625484B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)
  • Telephone Function (AREA)

Abstract

一种通信装置,包括:主控芯片,包括发送端;被控芯片,包括接收端,发送端与接收端之间通过差分信号线相耦接,差分信号线包括正端和负端;正端状态检测单元,耦接正端以检测正端的单端信号;负端状态检测单元,耦接负端以检测负端的单端信号;控制单元,分别与所述正端状态检测单元、负端状态检测单元和接收端耦接,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端,其中,所述信号状态组合为所述正端的单端信号和负端的单端信号的信号状态组合。通过本发明方案,主控芯片和被控芯片之间无需边带信号或额外的低功耗电路既能唤醒或睡眠对端,利于降低器件成本和减小尺寸,且实现简单并能够通过信号状态的切换传递更多信息。

Description

一种通信装置
技术领域
本发明涉及通信技术领域,具体地涉及一种通信装置。
背景技术
为满足用户的多样化需求,手机等通信装置除了实现通话功能外,还逐渐扩展出摄像、游戏等多样化功能。这些应用可以是基于独立的系统来控制和实现的。
因此,对于能够实现多种应用的通信装置,通常至少具有两个集成电路芯片,其中一个芯片为调制解调器(modem),用于实现蜂窝通信功能,可以理解为通信系统;其中另一个芯片为应用处理器(Application Processor,简称AP),用于实现诸如拍摄、显示、2D/3D引擎等功能,可以理解为应用处理系统。
通常,应用处理器作为主控芯片(Master IC)控制被控芯片(Slave IC)调制解调器,两者之间采用串行总线耦接以进行数据传输。例如,现有技术通常采用差分信号线连接应用处理器和调制解调器,以实现高效数据交互。
但是,目前现有协议中,例如移动产业处理器接口(Mobile Industry ProcessorInterface,简称MIPI)的低功耗(Low Power,简称LP)模式(LP mode)都是通过区别于高速(High Speed,简称HS)信号的摆动幅度的高电压作为控制字传输来唤醒或睡眠对端接收端的。这需要在通信装置中额外设置LP电路或通过边带(side band)信号实现。
发明内容
本发明解决的技术问题是提供一种改进的通信装置,使得主控芯片和被控芯片之间无需边带信号或额外的低功耗电路既能唤醒或睡眠对端。
为解决上述技术问题,本发明实施例提供一种通信装置,包括:主控芯片,所述主控芯片包括发送端;被控芯片,所述被控芯片包括接收端,所述发送端与接收端之间通过差分信号线相耦接,所述差分信号线包括正端和负端;正端状态检测单元,耦接所述正端以检测所述正端的单端信号;负端状态检测单元,耦接所述负端以检测所述负端的单端信号;控制单元,分别与所述正端状态检测单元、负端状态检测单元和接收端耦接,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端,其中,所述信号状态组合为所述正端的单端信号和负端的单端信号的信号状态组合。
可选的,用于唤醒或睡眠所述接收端的所述信号状态组合中,所述正端的单端信号与负端的单端信号的信号状态相同。
可选的,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端包括:当所述信号状态组合为11时,所述控制单元唤醒所述接收端,当所述信号状态组合为00时,所述控制单元睡眠所述接收端;或者,当所述信号状态组合为00时,所述控制单元唤醒所述接收端,当所述信号状态组合为11时,所述控制单元睡眠所述接收端。
可选的,在所述接收端被唤醒后,所述正端状态检测单元和负端状态检测单元进入非工作状态。
可选的,在所述接收端被睡眠后,所述正端状态检测单元和负端状态检测单元保持在工作状态。
可选的,所述接收端分别接收所述正端和负端的信号,并根据所述正端和负端的信号状态组合确定本次数据传输的开始时机和结束时机。
可选的,所述接收端根据所述正端和负端的信号状态组合确定本次数据传输的开始时机和结束时机包括:当所述正端和负端的信号状态组合为10时,所述接收端确定本次数据传输将在预设时长后开始,当所述正端和负端的信号状态组合为01时,所述接收端确定本次数据传输结束。
可选的,用于唤醒或睡眠所述接收端的所述正端和负端传输的信号的摆动幅度,大于数据传输时所述正端和负端传输的信号的摆动幅度。
可选的,所述正端状态检测单元包括第一比较器,所述第一比较器用于检测所述正端的单端信号为1还是0;所述负端状态检测单元包括第二比较器,所述第二比较器用于检测所述负端的单端信号为1还是0。
可选的,所述主控芯片还包括:第一控制开关,用于切换所述正端的信号状态和/或所述负端的信号状态。
可选的,所述被控芯片包括第二控制开关,用于切换所述正端和/或负端反向传输时的信号状态;所述通信装置包括:反向正端状态检测单元,耦接所述正端以检测所述正端反向传输时的单端信号;反向负端状态检测单元,耦接所述负端以检测所述负端反向传输时的单端信号;所述发送端分别与所述反向正端状态检测单元和反向负端状态检测单元耦接,以获取反向信号状态组合,其中,所述反向信号状态组合为所述正端反向传输时的单端信号和负端反向传输时的单端信号的信号状态组合。
可选的,反向传输期间,所述正端状态检测单元监控所述正端的信号状态,和/或所述负端状态检测单元监控所述负端的信号状态,以确定所述差分信号线上是否存在状态冲突。
可选的,所述主控芯片为应用处理器,所述被控芯片为调制解调器。
可选的,所述通信装置还包括:共享存储模块,所述应用处理器与所述共享存储模块耦接并可直接访问所述共享存储模块,所述调制解调器与所述应用处理器通过所述差分信号线耦接并通过所述应用处理器间接访问所述共享存储器。
与现有技术相比,本发明实施例的技术方案具有以下有益效果:
本发明实施例提供一种通信装置,包括:主控芯片,所述主控芯片包括发送端;被控芯片,所述被控芯片包括接收端,所述发送端与接收端之间通过差分信号线相耦接,所述差分信号线包括正端和负端;正端状态检测单元,耦接所述正端以检测所述正端的单端信号;负端状态检测单元,耦接所述负端以检测所述负端的单端信号;控制单元,分别与所述正端状态检测单元、负端状态检测单元和接收端耦接,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端,其中,所述信号状态组合为所述正端的单端信号和负端的单端信号的信号状态组合。
较之现有主从芯片之间的唤醒/睡眠机制,采用本实施例方案的通信装置中的主控芯片和被控芯片之间无需边带信号或额外的低功耗电路既能唤醒或睡眠对端,利于降低器件成本和减小尺寸,且实现简单并能够通过信号状态的切换传递更多信息。具体而言,利用差分单端电压幅度的去边作为状态切换的判断标志。进一步,本实施方案将收发两端都按单端控制,信号状态更多,能传递更多消息。
进一步,用于唤醒或睡眠所述接收端的所述信号状态组合中,所述正端的单端信号与负端的单端信号的信号状态相同。由此,在原本差分信号的基础上,增加双端高/双端低两种信号状态。也即,采用高速差分信号线的两个异常状态来传输控制字,实现对接收端的睡眠或唤醒控制。进一步,由于是利用差分驱动的异常状态实现的对端控制,通信装置内无需或仅需极少量的额外电路支持。进一步,通过异常状态的切换能够传递更多的信息。
附图说明
图1是本发明实施例第一种通信装置的原理示意图;
图2是本发明实施例所述通信装置通过差分信号线传输信号时的信号摆动示意图;
图3是本发明实施例第二种通信装置的原理示意图。
具体实施方式
如背景技术所言,现有的通信装置中需要额外设置LP电路或通过边带(sideband)信号实现主从芯片之间的唤醒或睡眠控制。
为解决上述技术问题,本发明实施例提供一种通信装置,包括:主控芯片,所述主控芯片包括发送端;被控芯片,所述被控芯片包括接收端,所述发送端与接收端之间通过差分信号线相耦接,所述差分信号线包括正端和负端;正端状态检测单元,耦接所述正端以检测所述正端的单端信号;负端状态检测单元,耦接所述负端以检测所述负端的单端信号;控制单元,分别与所述正端状态检测单元、负端状态检测单元和接收端耦接,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端,其中,所述信号状态组合为所述正端的单端信号和负端的单端信号的信号状态组合。
采用本实施例方案的通信装置中的主控芯片和被控芯片之间无需边带信号或额外的低功耗电路既能唤醒或睡眠对端,利于降低器件成本和减小尺寸,且实现简单并能够通过信号状态的切换传递更多信息。具体而言,利用差分单端电压幅度的去边作为状态切换的判断标志。进一步,本实施方案将收发两端都按单端控制,信号状态更多,能传递更多消息。
为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图1是本发明实施例第一种通信装置的原理示意图。
所述通信装置可以为手机等用户设备。
具体地,参考图1,本实施例所述的通信装置1可以包括:主控芯片11,所述主控芯片11可以包括发送端111。例如,主控芯片11可以为应用处理器。
进一步,通信装置1还可以包括被控芯片12,所述被控芯片12可以包括接收端121。例如,所述被控芯片12可以为调制解调器。
进一步,主控芯片11和被控芯片12之间可以通过串行总线耦接以通信。
在一个具体实施中,所述发送端111与接收端121之间通过差分信号线13相耦接,所述差分信号线13可以包括正端Vp和负端Vn。例如,发送端111可以为高速发送端,如D-bus发送端;接收端121可以为高速接收端,如D-bus接收端。
所述主控芯片11与所述被控芯片12之间通过所述差分信号线13相通信。例如,主控芯片11与被控芯片12之间通过所述差分信号线13传输高速差分信号,以实现数据传输。
在一个具体实施中,继续参考图1,所述通信装置1还可以包括:正端状态检测单元122,耦接所述正端Vp以检测所述正端Vp的单端信号。
例如,所述正端状态检测单元122可以包括第一比较器124,所述第一比较器124用于检测所述正端Vp的单端信号为1还是0。也即,检测所述正端Vp的单端信号为高电平还是低电平。本实施例以1表示高电平,0表示低电平
进一步,所述正端状态检测单元122可以设置于所述被控芯片12侧。
在一个具体实施中,继续参考图1,所述通信装置1还可以包括:负端状态检测单元123,耦接所述负端Vn以检测所述负端Vn的单端信号。
例如,所述负端状态检测单元123可以包括第二比较器125,所述第二比较器125用于检测所述负端Vn的单端信号为1还是0。也即,检测所述负端Vn的单端信号为高电平还是低电平。
进一步,所述负端状态检测单元123可以设置于所述被控芯片12侧。
在一个具体实施中,继续参考图1,所述通信装置1还可以包括:控制单元126,分别与所述正端状态检测单元122、负端状态检测单元123和接收端121耦接,所述控制单元126可以根据检测到的信号状态组合唤醒或睡眠所述接收端121,其中,所述信号状态组合为所述正端Vp的单端信号和负端Vn的单端信号的信号状态组合。进一步而言,所述信号状态组合共有四种情况,也即,所述正端Vp的单端信号可以是高电平状态或低电平状态,所述负端Vn的单端信号可以是高电平状态或低电平状态,二者的组合共计四种情况。
由此,本实施例所述通信装置1利用差分单端电压幅度的去边作为状态切换的判断标志。具体而言,将收发两端(即发送端111和接收端121)都按单端控制,被控芯片12侧增设正端状态检测单元122和负端状态检测单元123以分别检测差分信号线13的正端Vp和负端Vn的单端信号状态。进一步,按单端控制的情形下,能够组合得到的信号状态更多,使得传递更多消息成为可能。
在一个具体实施中,控制单元126可以为实体模块,或者为软件层面的控制逻辑。
进一步,控制单元126与接收端121可以集成为一体,则正端状态检测单元122和负端状态检测单元123将检测结果直接发送至接收端121,以在信号状态组合为唤醒或睡眠控制字时直接唤醒或睡眠接收端121。或者,两者也可以为相分离的两个独立模块。
在一个具体实施中,用于唤醒或睡眠所述接收端121的所述信号状态组合中,所述正端Vp的单端信号与负端Vn的单端信号的信号状态相同。
具体而言,由于此时差分信号线13的正端Vp和负端Vn是按照相独立的两个单端来控制的,使得在差分信号线13上传输的信号不再必须局限于差分信号。也即,正端Vp和负端Vn各自传输的信号不再必须是反相的。
由此,在原本差分信号的基础上,增加双端高/双端低两种信号状态,。也即,采用高速差分信号线13的两个异常状态来传输控制字,实现对接收端121的睡眠或唤醒控制。进一步,由于是利用差分驱动(driver)的异常状态实现的对端控制,通信装置1内无需或仅需极少量的额外电路支持。进一步,通过异常状态的切换能够传递更多的信息。
在一个具体实施中,当所述信号状态组合为11(即双端高电平,正端和负端都为高电平状态,简称双端高)时,所述控制单元126可以唤醒所述接收端121,而当所述信号状态组合为00(即双端低电平,正端和负端都为低电平状态,简称双端低)时,所述控制单元126可以睡眠所述接收端121。
在一个变化例中,当所述信号状态组合为00时,所述控制单元126唤醒所述接收端121,当所述信号状态组合为11时,所述控制单元126睡眠所述接收端121。
在一个具体实施中,所述接收端121可以分别接收所述正端Vp和负端Vn的信号,并根据所述正端Vp和负端Vn的信号状态组合确定本次数据传输的开始时机和结束时机。
具体而言,所述接收端121接收到的差分信号线13传输的信号可以是传统意义上的差分信号,即此时正端Vp和负端Vn上传输的信号的相位具有180°的相位差。接收端121根据接收到的信号状态组合确定本次数据传输的开始时机和结束时机。
例如,当所述正端Vp和负端Vn的信号状态组合为10时,所述接收端121可以确定本次数据传输将在预设时长后开始,当所述正端Vp和负端Vn的信号状态组合为01时,所述接收端121确定本次数据传输结束。
其中,预设时长可以是协议配置的数值,如200ns。
表1
Figure BDA0002504211870000071
Figure BDA0002504211870000081
在一个典型的应用场景中,结合图1和表1,假设被控芯片12(或至少被控芯片12的接收端121)初始处于睡眠状态(也可称为休眠状态),主控芯片11需要向被控芯片12传输数据。
首先,主控芯片11的发送端111将差分信号线13的正端Vp和负端Vn双端的信号状态均从低电平拉到高电平。
被控芯片12侧的正端状态检测单元122和负端状态检测单元123分别检测到正端Vp和负端Vn的单端信号均从0变为1,进而确定需要唤醒接收端121。正端状态检测单元122和负端状态检测单元123分别将检测结果传输至控制单元126。
响应于接收到的正端Vp的信号状态和负端Vn的信号状态的均为1,控制单元126唤醒接收端121。具体地,可以仅唤醒接收端121内的局部模块,如接收端121内启动时间较长、响应比较慢的模块。
进一步,接收端121被唤醒后,所述正端状态检测单元122和负端状态检测单元123进入非工作状态,以节省功耗。此后,由接收端121继续接收差分信号线13上传输的信号。
进一步,在发送双端高信号后,主控芯片11可以将负端Vn的信号状态从高电平拉低到低电平。相应的,接收端121检测发现正端Vp和负端Vn的信号状态组合为10,确定接收到DiFP信号。其中,DiFP信号用于指示自接收到该信号起预设时长后开始进行数据传输。
响应于接收到DiFP信号,接收端121自检并做接收准备,唤醒内部所有模块。
进一步,在预设时长后,主控芯片11通过差分信号线13向被控芯片12进行正常数据传输。
数据传输完成后,主控芯片11的发送端111将正端Vp的信号状态切换为0、将负端Vn的信号状态切换为1。相应的,接收端121检测发现正端Vp和负端Vn的信号状态组合为01,确定接收到DiFN信号。其中,DiFN信号用于指示本次数据传输已经发送完毕。
响应于接收到DiFN信号,接收端121确定本次数据传输已经完成,并唤醒正端状态检测单元122和负端状态检测单元123。
进一步,主控芯片11将负端Vn的信号状态由高电平切换至低电平。相应的,正端状态检测单元122和负端状态检测单元123各自检测到的正端Vp和负端Vn的单端信号均为0,确定需要睡眠接收端121。正端状态检测单元122和负端状态检测单元123分别将检测结果传输至控制单元126。
响应于接收到的正端Vp的信号状态和负端Vn的信号状态的均为0,控制单元126睡眠接收端121。
进一步,在所述接收端121被睡眠后,所述正端状态检测单元122和负端状态检测单元123保持在工作状态,以及时发现发送端111的下一次唤醒信号。
本应用场景能够实现唤醒/睡眠机制与突发模式(burst mode)的融合。
在一个具体实施中,在数据传输阶段,发送端111和接收端121之间通过差分信号线13传输的可以是高速信号;而在唤醒/睡眠状态切换阶段,发送端111传输至正端状态检测单元122以及负端状态检测单元123的信号则可以为低速信号。
例如,参考图2,用于唤醒或睡眠所述接收端121的所述正端Vp和负端Vn传输的信号的摆动(Signal Swing)幅度,大于数据传输时所述正端Vp和负端Vn传输的信号的摆动幅度。
由此,第一比较器124和第二比较器125只需比较单端信号的电压值即可区分不同的信号状态。
在一个具体实施中,所述主控芯片11可以包括:第一控制开关(图未示),用于切换所述正端Vp的信号状态和/或所述负端Vn的信号状态。
例如,所述第一控制开关可以同时切换正端Vp和负端Vn的信号状态。
又例如,所述第一控制开关的数量可以为两个并分别用于切换正端Vp和负端Vn的信号状态。
在一个具体实施中,所述被控芯片12可以包括第二控制开关(图未示),用于切换所述正端Vp和/或负端Vn反向传输时的信号状态。其中,反向传输是指被控芯片12向主控芯片11进行的数据传输。此时,与第一控制开关类似,通过第二控制开关实现正端Vp/或负端Vn的单端信号状态切换。
进一步,所述通信装置1可以包括:反向正端状态检测单元(图未示),耦接所述正端Vp以检测所述正端Vp反向传输时的单端信号;反向负端状态检测单元(图未示),耦接所述负端Vn以检测所述负端Vn反向传输时的单端信号。其中,关于所述反向正端状态检测单元的具体结构可以参考前述关于正端状态检测单元122的相关描述,关于所述反向负端状态检测单元的具体结构可以参考前述关于负端状态检测单元123的相关描述。
进一步,所述发送端111分别与所述反向正端状态检测单元和反向负端状态检测单元耦接,以获取反向信号状态组合,其中,所述反向信号状态组合为所述正端Vp反向传输时的单端信号和负端Vn反向传输时的单端信号的信号状态组合。
进一步,不同的反向信号状态组合可以用于传递不同的消息。
例如,所述反向信号状态组合包括:00、01、10和11。也即,双端低电平、正端低电平负端高电平、正端高电平负端低电平以及双端高电平。
由此,通过在接收端121增加简易的开关(switcher),在发送端111增加比较器,可以实现反向信号交互。
在一个具体实施中,反向传输期间,所述正端状态检测单元122可以监控所述正端Vp的信号状态,和/或所述负端状态检测单元123可以监控所述负端Vn的信号状态,以确定所述差分信号线13上是否存在状态冲突。
例如,反向传输的时候,接收端121的第一比较器124和/或第二比较器125发现差分信号线13上没有根据自己的要求把正端Vp的信号状态或者负端Vn的信号状态拉起来,或者,发现差分信号线13未能按接收端121要求把线上状态拉低的时候,可以确定线上状态有冲突。由此,可以实现反向传输冲突检测。
在一个具体实施中,参考图3,所述通信装置1还可以包括:共享存储模块14,所述应用处理器(即主控芯片11)与所述共享存储模块14耦接并可直接访问所述共享存储模块14,所述调制解调器(即被控芯片12)与所述应用处理器通过所述差分信号线13耦接并通过所述应用处理器间接访问所述共享存储器14。
例如,应用处理器执行前述唤醒机制(如发送双端高控制字)唤醒调制解调器,被唤醒的调制解调器通过应用处理器访问共享存储模块14以读/写数据。读/写的数据通过差分信号线13在应用处理器和调制解调器之间高速传输。
数据读/写完毕后,应用处理器执行前述睡眠机制(如发送双端低控制字)使调制解调器进入睡眠状态。
采用本实施例方案的通信装置1中的主控芯片11和被控芯片12之间无需边带信号或额外的低功耗电路既能唤醒或睡眠对端,利于降低器件成本和减小尺寸,且实现简单并能够通过信号状态的切换传递更多信息。
本实施例所述“逻辑高电平”(即高电平)和“逻辑低电平”(即低电平)是相对的逻辑电平。“逻辑高电平”指的是可被识别为数字信号“1”的电平范围,“逻辑低电平”指的是可被识别为数字信号“0”的电平范围,其具体电平范围并不做具体限制。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

Claims (14)

1.一种通信装置,其特征在于,包括:
主控芯片,所述主控芯片包括发送端;
被控芯片,所述被控芯片包括接收端,所述发送端与接收端之间通过差分信号线相耦接,所述差分信号线包括正端和负端;
正端状态检测单元,耦接所述正端以检测所述正端的单端信号;
负端状态检测单元,耦接所述负端以检测所述负端的单端信号;
控制单元,分别与所述正端状态检测单元、负端状态检测单元和接收端耦接,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端,其中,所述信号状态组合为所述正端的单端信号和负端的单端信号的信号状态组合。
2.根据权利要求1所述的通信装置,其特征在于,用于唤醒或睡眠所述接收端的所述信号状态组合中,所述正端的单端信号与负端的单端信号的信号状态相同。
3.根据权利要求1或2所述的通信装置,其特征在于,所述控制单元根据检测到的信号状态组合唤醒或睡眠所述接收端包括:
当所述信号状态组合为11时,所述控制单元唤醒所述接收端,当所述信号状态组合为00时,所述控制单元睡眠所述接收端;或者,
当所述信号状态组合为00时,所述控制单元唤醒所述接收端,当所述信号状态组合为11时,所述控制单元睡眠所述接收端。
4.根据权利要求1所述的通信装置,其特征在于,在所述接收端被唤醒后,所述正端状态检测单元和负端状态检测单元进入非工作状态。
5.根据权利要求4所述的通信装置,其特征在于,在所述接收端被睡眠后,所述正端状态检测单元和负端状态检测单元保持在工作状态。
6.根据权利要求1或4所述的通信装置,其特征在于,所述接收端分别接收所述正端和负端的信号,并根据所述正端和负端的信号状态组合确定本次数据传输的开始时机和结束时机。
7.根据权利要求6所述的通信装置,其特征在于,所述接收端根据所述正端和负端的信号状态组合确定本次数据传输的开始时机和结束时机包括:
当所述正端和负端的信号状态组合为10时,所述接收端确定本次数据传输将在预设时长后开始,当所述正端和负端的信号状态组合为01时,所述接收端确定本次数据传输结束。
8.根据权利要求1所述的通信装置,其特征在于,用于唤醒或睡眠所述接收端的所述正端和负端传输的信号的摆动幅度,大于数据传输时所述正端和负端传输的信号的摆动幅度。
9.根据权利要求1所述的通信装置,其特征在于,所述正端状态检测单元包括第一比较器,所述第一比较器用于检测所述正端的单端信号为1还是0;所述负端状态检测单元包括第二比较器,所述第二比较器用于检测所述负端的单端信号为1还是0。
10.根据权利要求1所述的通信装置,其特征在于,所述主控芯片还包括:
第一控制开关,用于切换所述正端的信号状态和/或所述负端的信号状态。
11.根据权利要求1所述的通信装置,其特征在于,所述被控芯片包括第二控制开关,用于切换所述正端和/或负端反向传输时的信号状态;
所述通信装置包括:反向正端状态检测单元,耦接所述正端以检测所述正端反向传输时的单端信号;反向负端状态检测单元,耦接所述负端以检测所述负端反向传输时的单端信号;
所述发送端分别与所述反向正端状态检测单元和反向负端状态检测单元耦接,以获取反向信号状态组合,其中,所述反向信号状态组合为所述正端反向传输时的单端信号和负端反向传输时的单端信号的信号状态组合。
12.根据权利要求11所述的通信装置,其特征在于,反向传输期间,所述正端状态检测单元监控所述正端的信号状态,和/或所述负端状态检测单元监控所述负端的信号状态,以确定所述差分信号线上是否存在状态冲突。
13.根据权利要求1所述的通信装置,其特征在于,所述主控芯片为应用处理器,所述被控芯片为调制解调器。
14.根据权利要求13所述的通信装置,其特征在于,还包括:
共享存储模块,所述应用处理器与所述共享存储模块耦接并可直接访问所述共享存储模块,所述调制解调器与所述应用处理器通过所述差分信号线耦接并通过所述应用处理器间接访问所述共享存储器。
CN202010441185.5A 2020-05-22 2020-05-22 一种通信装置 Active CN111625484B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010441185.5A CN111625484B (zh) 2020-05-22 2020-05-22 一种通信装置
PCT/CN2021/084216 WO2021232950A1 (zh) 2020-05-22 2021-03-31 一种通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010441185.5A CN111625484B (zh) 2020-05-22 2020-05-22 一种通信装置

Publications (2)

Publication Number Publication Date
CN111625484A true CN111625484A (zh) 2020-09-04
CN111625484B CN111625484B (zh) 2023-04-25

Family

ID=72272073

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010441185.5A Active CN111625484B (zh) 2020-05-22 2020-05-22 一种通信装置

Country Status (2)

Country Link
CN (1) CN111625484B (zh)
WO (1) WO2021232950A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021232950A1 (zh) * 2020-05-22 2021-11-25 展讯通信(上海)有限公司 一种通信装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1653406A (zh) * 2002-03-14 2005-08-10 英特尔公司 降低经由差分串行数据链路耦合的发送器和接收器的功率使用量的方法和设备
CN1770062A (zh) * 2004-09-30 2006-05-10 因芬尼昂技术股份公司 用于控制两处理器之间的数据通信的方法和双处理器装置
CN1913445A (zh) * 2005-08-12 2007-02-14 三星电子株式会社 具有多信道省电和唤醒的数据通信系统和方法
CN102047677A (zh) * 2008-05-26 2011-05-04 皇家飞利浦电子股份有限公司 用于将多媒体源和多媒体接收器从操作模式切换到待机模式以及从待机模式切换到操作模式的方法
CN105790754A (zh) * 2015-11-06 2016-07-20 成都芯源系统有限公司 一种数字隔离电路及其控制方法
CN109450480A (zh) * 2018-12-14 2019-03-08 广东电网有限责任公司 一种rs-485通信电路及电源系统
CN110364217A (zh) * 2018-04-10 2019-10-22 爱思开海力士有限公司 半导体器件以及包括半导体器件的半导体系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105807886B (zh) * 2014-12-30 2019-11-22 展讯通信(上海)有限公司 一种芯片唤醒系统及方法以及移动终端
US20180011813A1 (en) * 2016-07-06 2018-01-11 Intel IP Corporation Serial mid-speed interface
CN111625484B (zh) * 2020-05-22 2023-04-25 展讯通信(上海)有限公司 一种通信装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1653406A (zh) * 2002-03-14 2005-08-10 英特尔公司 降低经由差分串行数据链路耦合的发送器和接收器的功率使用量的方法和设备
CN1770062A (zh) * 2004-09-30 2006-05-10 因芬尼昂技术股份公司 用于控制两处理器之间的数据通信的方法和双处理器装置
CN1913445A (zh) * 2005-08-12 2007-02-14 三星电子株式会社 具有多信道省电和唤醒的数据通信系统和方法
CN102047677A (zh) * 2008-05-26 2011-05-04 皇家飞利浦电子股份有限公司 用于将多媒体源和多媒体接收器从操作模式切换到待机模式以及从待机模式切换到操作模式的方法
CN105790754A (zh) * 2015-11-06 2016-07-20 成都芯源系统有限公司 一种数字隔离电路及其控制方法
CN110364217A (zh) * 2018-04-10 2019-10-22 爱思开海力士有限公司 半导体器件以及包括半导体器件的半导体系统
CN109450480A (zh) * 2018-12-14 2019-03-08 广东电网有限责任公司 一种rs-485通信电路及电源系统

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021232950A1 (zh) * 2020-05-22 2021-11-25 展讯通信(上海)有限公司 一种通信装置

Also Published As

Publication number Publication date
WO2021232950A1 (zh) 2021-11-25
CN111625484B (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
KR100693863B1 (ko) 디스플레이 구동 회로
US8683091B2 (en) Device disconnect detection
US10831700B2 (en) Methods and apparatus for reducing power consumption within embedded systems
CN107688550B (zh) 设备连接检测
EP1213657A2 (en) Dual interface serial bus
JP3884322B2 (ja) ネットワークインターフェース
US20140006663A1 (en) Low power universal serial bus
WO2021232950A1 (zh) 一种通信装置
US20030158991A1 (en) Transceiver circuitry for sending and detecting OOB signals on serial ATA buses
WO2022204990A1 (zh) 控制芯片的方法和集成电路系统
JP2005086692A (ja) ゲートウェイ装置
CN110888831A (zh) 一种多电源域异步通信装置
US20020199026A1 (en) Network interface for decreasing power consumption
CN111565444B (zh) 一种通信装置
JP2004302778A (ja) インタフェイス装置
JP3148190B2 (ja) Pc(パーソナルコンピュータ)カード
US20230222086A1 (en) I2c wakeup circuit, wakeup method and electronic device
US20230376102A1 (en) Electronic wake-up device and wake-up method thereof
KR100349669B1 (ko) 아이이씨 버스를 구비하는 액정디스플레이-버튼 및 주변시스템 정합 장치와 그 정합 방법
CN113824623A (zh) 一种低功耗异步通信机制
KR100605962B1 (ko) 휴대폰부와 개인정보단말부 간의 데이터 송수신을제어하기 위한 복합휴대단말장치 및 그 방법
CN109901696A (zh) Usb集成电路省电方法及usb集成电路
CN101287223A (zh) 一种带电视功能的移动终端及其模块间通信的方法
CN118132491A (zh) 中继器为具有eUSB中继器的主机生成的强制恢复
CN114924639A (zh) 电子设备以及唤醒微控制单元的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant