CN111613660A - 显示基板及显示装置 - Google Patents
显示基板及显示装置 Download PDFInfo
- Publication number
- CN111613660A CN111613660A CN202010494872.3A CN202010494872A CN111613660A CN 111613660 A CN111613660 A CN 111613660A CN 202010494872 A CN202010494872 A CN 202010494872A CN 111613660 A CN111613660 A CN 111613660A
- Authority
- CN
- China
- Prior art keywords
- light
- sensing
- pixel
- display
- emitting element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请公开了一种显示基板及显示装置,属于显示技术领域。该显示基板包括具有多个像素岛区的衬底基板以及位于每个像素岛区的多个像素,每个像素岛区具有显示区和非显示区。由于位于每个像素岛区的多个像素中,至少一个目标像素除包括发光控制电路和第一发光元件外,还包括用于采集第一发光元件的目标端的电位的感测电路,通过该感测电路可以实现对位于像素岛区的多个像素的显示效果的外部补偿,且由于该至少一个目标像素位于非显示区,因此在保证显示效果的前提下,还避免了感测电路占用像素岛区的显示区的面积,使得每个像素岛区的显示区可以设置较多数量的像素。采用该显示基板的显示装置分辨率较高。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种显示基板及显示装置。
背景技术
有机发光二极管(organic light emitting diode,OLED)因其自发光、宽视角及响应速度快等优点被广泛应用于显示领域中。
相关技术中,OLED显示基板包括:位于显示区且阵列排布的多个像素,每个像素包括发光控制电路、感测电路和发光元件。发光控制电路和感测电路均与发光元件的同一端连接,发光控制电路用于向发光元件输出驱动信号以驱动发光元件发光,感测电路用于采集发光元件的电位,并将采集到的电位输出至外接的外部补偿电路,以供外部补偿电路对发光控制电路输出至发光元件的驱动信号进行外部补偿。
但是,由于相关技术中位于显示区的每个像素均包括补偿电路,因此每个像素所占用显示区的面积较大,相应的,采用相关技术中OLED显示基板的显示装置分辨率较低。
发明内容
本申请提供了一种显示基板及显示装置,可以解决相关技术中显示装置分辨率较低的问题。所述技术方案如下:
一方面,提供了一种显示基板,所述显示基板包括:
衬底基板,所述衬底基板具有多个像素岛区,且每个所述像素岛区均具有显示区和位于所述显示区至少一侧的非显示区;
位于每个所述像素岛区且阵列排布的多个像素,位于每个所述像素岛区的多个像素中,每个所述像素均包括位于所述显示区的发光控制电路和第一发光元件,至少一个目标像素还包括位于所述非显示区的感测电路;
其中,所述发光控制电路与所述第一发光元件的目标端连接,所述发光控制电路用于向所述目标端输出驱动信号以驱动所述第一发光元件发光;
所述感测电路分别与第一感测线和所述目标端连接,所述感测电路用于向所述目标端输出来自所述第一感测线的第一感测信号,以及向所述第一感测线输出所述目标端的电位。
可选的,位于每个所述像素岛区的所述多个像素中包括多个所述目标像素。
可选的,位于每个所述像素岛区的所述多个像素中,每行所述像素中均包括一个所述目标像素。
可选的,位于每个所述像素岛区的所述多个像素中,每行所述像素中的所述目标像素均位于目标列;
其中,所述目标列为最靠近所述像素岛区的非显示区的一列。
可选的,所述显示基板还包括:位于每个像素岛区的非显示区的至少一个第二发光元件,所述第二发光元件分别与第二感测线和直流电源端连接;
所述第二发光元件用于响应于来自所述第二感测线的第二感测信号和来自所述直流电源端的直流电源信号发光;
所述第二感测线用于为所述第二发光元件提供所述第二感测信号,以及采集所述第二发光元件发光时的发光电流;
其中,所述第二感测信号为所述第二发光元件所属的像素岛区中,各个所述像素包括的第一发光元件的目标端的电位的均值。
可选的,每个所述像素岛区均设置有一个所述第二发光元件。
可选的,所述显示基板包括:多条所述第一感测线;
所述显示基板中,位于同一列的所述目标像素与同一条所述第一感测线连接,位于不同列的所述目标像素连接的所述第一感测线不同。
可选的,位于同一个所述像素岛区的多个像素显示的颜色相同。
另一方面,提供了一种显示装置,所述显示装置包括:驱动电路、外部补偿电路以及如上述方面所述的显示基板;
所述驱动电路与所述显示基板中的发光控制电路连接,所述驱动电路用于向所述发光控制电路提供栅极驱动信号和数据信号,所述发光控制电路用于响应于所述栅极驱动信号和所述数据信号向所连接的第一发光元件的目标端输出驱动信号;
所述外部补偿电路分别与所述显示基板中的第一感测线和所述驱动电路连接,所述外部补偿电路用于为所述第一感测线提供第一感测信号,接收所述第一感测线采集的感测数据,以及基于所述感测数据对所述驱动电路提供的数据信号进行补偿,所述驱动电路还用于向所述发光控制电路提供补偿后的数据信号,所述感测数据为所述第一感测线采集到的第一发光元件的目标端的电位。
可选的,所述外部补偿电路还与第二感测线连接;
所述外部补偿电路还用于基于所述第一感测线采集到的第一发光元件的目标端的电位,确定设置有所述第二感测线的像素岛区中,各个像素包括的第一发光元件的目标端的电位的均值,并将所述均值作为第二感测信号输出至所述第二感测线,以及用于接收所述第二感测线采集到的第二发光元件发光时的发光电流,并基于所述发光电流对所述驱动电路提供的数据信号进行补偿。
综上所述,本公开提供的技术方案带来的有益效果至少可以包括:
本公开实施例提供了一种显示基板及显示装置。该显示基板包括具有多个像素岛区的衬底基板以及位于每个像素岛区的多个像素,每个像素岛区具有显示区和非显示区。由于位于每个像素岛区的多个像素中,至少一个目标像素除包括发光控制电路和第一发光元件外,还包括用于采集第一发光元件的目标端的电位的感测电路,通过该感测电路可以实现对位于像素岛区的多个像素发光的外部补偿,且由于该至少一个目标像素位于非显示区,因此在保证显示效果的前提下,还避免了感测电路占用像素岛区的显示区的面积,使得每个像素岛区的显示区可以设置较多数量的像素。采用该显示基板的显示装置分辨率较高。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种显示基板的结构示意图;
图2是本公开实施例提供的一种显示基板中一个像素岛区的结构示意图;
图3是本公开实施例提供的另一种显示基板的结构示意图;
图4是本公开实施例提供的另一种显示基板中一个像素岛区的结构示意图;
图5是本公开实施例提供的又一种显示基板中一个像素岛区的结构示意图;
图6是本公开实施例提供的一种电位特性示意图;
图7是本公开实施例提供的一种显示装置的结构示意图;
图8是本公开实施例提供的一种显示装置中一个像素岛区的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极,或,将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以为P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。
图1是本公开实施例提供的一种显示基板的结构示意图。如图1所示,该显示基板可以包括:
衬底基板01,该衬底基板01具有多个像素岛区A1,且每个像素岛区A1均可以具有显示区A11和位于显示区A11至少一侧的非显示区A12。如图1示出的显示基板中,每个像素岛区A1具有围绕在显示区A11四侧的非显示区A12。其中,显示区也可以称为像素岛内区,非显示区也可以称为像素岛外区。
可选的,每个像素岛区A1的尺寸(即,在衬底基板01上的正投影的面积)大约为200微米(μm)。大约为200μm是指尺寸与200μm的差值在工艺参数允许的误差范围内。例如,假设工艺参数允许的误差范围为0.01微米,则尺寸大约为200μm可以是指尺寸大于等于199.99μm(即200μm-0.01μm),且小于等于200.01微米(即200μm+0.01μm)。本公开实施例对工艺参数允许的误差范围不做限定。且每个像素岛区A1的形状可以为图1所示的长方形,或者,还可以为菱形或圆形。且受每个像素岛区A1尺寸影响,不同尺寸的衬底基板01所具有的像素岛区A1的数量不同。如,对于尺寸为0.39英尺(inch)的衬底基板01,一般可以具有40至50个像素岛区A1。
在本公开实施例中,该显示基板还可以包括:位于每个像素岛区A1且阵列排布的多个像素02。例如,图2以一个像素岛区A1为例,示出了显示基板的另一种结构示意图。结合图1和图2,位于每个像素岛区A1的多个像素02中,每个像素02均可以包括位于显示区A11的发光控制电路021和第一发光元件022,至少一个目标像素还可以包括位于非显示区A12的感测电路023。
可选的,再结合图1,相邻两个像素岛区A1中,一个像素岛区A1的非显示区A12和另一个像素岛区A1的非显示区A12可以相邻,即相邻两个像素岛区A1之间可以具有间隙(space)。每个像素岛区A1内的目标像素02包括的感测电路023可以位于相邻两个像素岛区A1之间的space,即可以在每相邻两个像素岛区A1之间的space中设置感测电路023。
继续参考图2,发光控制电路021可以与第一发光元件022的目标端连接。发光控制电路021可以用于向第一发光元件022的目标端输出驱动信号以驱动第一发光元件022发光。感测电路023可以分别与同样位于非显示区A12的第一感测线(sensing line)S1和第一发光元件022的目标端连接。感测电路023可以用于向目标端输出来自第一感测线S1的第一感测信号,以实现对目标端的降噪。感测电路023还可以用于向第一感测线S1输出目标端的电位。
需要说明的是,参考图2,显示基板还可以包括:位于每个像素岛区A1的多条栅线(gate line)G1和多条数据线(data line)D1,每条栅线G1可以沿第一方向延伸,每条数据线D1可以沿第二方向延伸,且第一方向和第二方向交叉。如图2所示,该第一方向和第二方向可以垂直。位于同一行的多个像素02中,每个像素02包括的发光控制电路021还可以与一条栅线G1和一条数据线D1连接,发光控制电路021可以响应于其所连接的栅线G1提供的栅极驱动信号和其所连接的数据线提供的数据信号,向其所连接的第一发光元件022的目标端输出驱动信号。另,第一感测线S1还可以用于连接一外部补偿电路(图中未示出),第一感测线S1可以将采集到的电位作为感测数据输出至外部补偿电路,以供外部补偿电路根据该感测数据灵活调整数据线D1提供的数据信号的电位,进而实现对输出至第一发光元件022的驱动信号的外部补偿,避免因发光控制电路中晶体管的阈值电压漂移造成输出至第一发光元件022的驱动信号出现异常,保证显示效果。
结合上述实施例记载,正是受每个像素岛区A1的尺寸限制,每个像素岛区A1内设置的像素02的数量也有限,相应的,在每个像素岛区A1内设置像素02时,各个像素02包括的晶体管和第一发光元件022的蒸镀均一性较好。故,可以仅设置至少一个目标像素代表整个像素岛区A1内的所有像素02。即外部补偿电路可以根据采集到的目标像素对应的感测数据实现对整个像素岛区A1内所有像素02的外部补偿,保证整个像素岛区A1内每个像素02的显示效果。如此,因感测电路023还位于非显示区A12,故在保证显示效果前提下,还使得每个像素岛区A1的显示区A11内可以设置相对较多数量的像素02,实现高分辨率(pixel perinch,PPI)。可选的,各个像素中的晶体管可以为金属氧化物半导体场效应管(metal oxidesemiconductor,MOS)管,发光元件可以为电致发光(electroluminescent,EL)器件。
综上所述,本公开实施例提供了一种显示基板,该显示基板包括具有多个像素岛区的衬底基板以及位于每个像素岛区的多个像素,每个像素岛区具有显示区和非显示区。由于位于每个像素岛区的多个像素中,至少一个目标像素除包括发光控制电路和第一发光元件外,还包括用于采集第一发光元件的目标端的电位的感测电路,通过该感测电路可以实现对位于像素岛区的多个像素发光的外部补偿,且由于该至少一个目标像素位于非显示区,因此在保证显示效果的前提下,还避免了感测电路占用像素岛区的显示区的面积,使得每个像素岛区的显示区可以设置较多数量的像素。采用该显示基板的显示装置分辨率较高。
可选的,位于同一个像素岛区A1的多个像素02显示的颜色可以相同。且为了保证正常显示,显示基板可以具有多个能够显示不同颜色的像素岛区A1。
如结合图1和图4,假设显示基板采用三原色(包括红色、绿色和蓝色)显示,则显示基板可以具有多个能够显示红色的第一像素岛区A10,多个能够显示绿色的第二像素岛A100,以及多个能够显示蓝色的第三像素岛A1000。且一个第一像素岛区A10、一个第二像素岛区A100和一个第三像素岛区A1000可以组成一个像素组,用以发出红色光线、蓝色光线和绿色光线,实现彩色显示。
继续参考图4,对于具有像素岛区A1的显示基板一般可以应用于虚拟现实(virtual reality,VR)显示装置,或,增强现实(augmented reality,AR)显示装置中。以VR显示装置为例,显示装置中还可以设置有多个微透镜,各个像素岛区A1发出的不同颜色的光线可以经过微透镜呈现至一实像面上,完成显示。
具有像素岛区A1的VR或AR显示装置,可以达到视网膜(retina display)显示,如300PPI,换算为角分辨率(pixels per degree,PPD)为60PPD。假设按照用户双眼重迭时视场角为120度计算,则单眼所需的像素数量即需要达到7200*7200,即每行需要设置7200个像素,每列也需要设置7200个像素。假设第一发光元件为硅基OLED,即采用硅基材料制成,则基于成本和工艺影响,硅基OLED显示基板的尺寸一般小于或等于1.5inch,进而对显示基板的PPI提出了更高的要求。本公开实施例通过设置像素包括的感测电路位于非显示区,使得显示区可以设置相对较多数量的像素,为实现高PPI奠定了基础。
可选的,位于每个像素岛区A1的多个像素02中可以包括多个目标像素02。即,每个像素岛区A1内可以有多个像素02包括感测电路023。
例如,为了保证对像素岛区A1内每个像素02的可靠补偿,可以设置每个像素02均包括位于感测电路023,且每个像素02包括的感测电路023均位于非显示区A12。即位于每个像素岛区A1的多个像素02均为目标像素。
又例如,如图2所示,因非显示区A12的面积有限,可以仅设置数量小于像素岛区A1内包括的像素02总数量的像素包括感测电路。即位于每个像素岛区A1的多个像素02中,仅个别像素为目标像素。又因在每个像素岛区A1设置像素02时的蒸镀均一性,使得外部补偿电路可以根据采集到的个别目标像素的感测数据对整个像素岛区A1内的各个像素02的显示效果进行可靠补偿。
可选的,如图2所示,位于每个像素岛区A1的多个像素02中,每行像素02中均可以包括一个目标像素02,且位于每个像素岛区A1的多个像素02中,每行像素02中的目标像素可以均位于目标列。其中,该目标列可以为最靠近像素岛区A1的非显示区A12的一列。即每个像素岛区A1设置的多个像素02中,位于靠近非显示区A12的一列像素02均为包括感测电路的目标像素02。通过该设置方式,可以在确保可靠补偿的前提下,便于布线,节省布线成本,且可以避免信号线占用显示区A11较多面积,进一步有利于实现高PPI。
可选的,由于衬底基板01具有多个像素岛区A1,因此显示基板可以包括多条第一感测线S1。其中,显示基板中不同目标像素包括的感测电路023所连接的第一感测线S1可以均不相同。或者,每个像素岛区A1中的目标像素包括的感测电路023可以与同一条第一感测线S1连接,且不同像素岛区A1中的目标像素所连接的第一感测线S1可以不同。再或者,为了在保证对像素的显示效果可靠补偿的前提下,节省布线成本和便于布线,显示基板中,位于同一列的目标像素可以与同一条第一感测线S1连接,位于不同列的目标像素连接的第一感测线S1可以不同。
需要说明的是,设置感测电路023仅能实现对晶体管阈值电压漂移造成显示效果较差的外部补偿,但是,影响像素02的显示效果的原因还可能包括像素02的老化现象。像素02的老化现象可以理解为恒压驱动下,像素02包括的发光元件在使用过程中电阻不断上升和外量子效率(external quantum efficiency,EQE)不断下降。故,为了进一步确保显示效果,即为了实现对像素02老化导致显示效果较差的补偿,以一个像素岛区A1为例,参考图4,该显示基板还可以包括:位于每个像素岛区A1的非显示区A12的至少一个第二发光元件03,且每个第二发光元件03可以分别与第二感测线S2和直流电源端VSS连接。
第二发光元件03可以用于响应于来自第二感测线S2的第二感测信号和来自直流电源端的直流电源信号发光。第二感测线S2可以用于为其所连接的第二发光元件03提供第二感测信号,以及采集第二发光元件03发光时的发光电流。
其中,第二感测信号可以为第二发光元件03所属的像素岛区A1中,各个像素02包括的第一发光元件022的目标端的电位的均值。如此,可以采用该第二发光元件03代表整个像素岛区A1内的各个像素02包括的第一发光元件022。第二感测线S2还可以用于连接外部补偿电路,并将采集到的发光电流输出至外部补偿电路,以供外部补偿电路根据发光电流和第二感测信号确定第二发光元件03的当前电阻值,进而根据当前电阻值确定第二发光元件03的老化程度。即确定像素岛区A1内的各个像素02包括的第一发光元件022的老化程度,并基于确定的老化程度对像素岛区A1内的各个像素02的显示效果进行可靠补偿。
可选的,每个像素岛区A1内设置的第二发光元件03的数量与外部补偿电路中的电流检测芯片的检测能力有关,需要保证外部补偿电路能够通过接收到的发光电流和第二感测信号可靠确定第二发光元件03当前电阻值。即,若第二发光元件03发光时的发光电流小于电流检测芯片所能检测的最小值,则需要设置多个第二发光元件03。图4示出的显示基板中,每个像素岛区A1内仅设置有一个第二发光元件03。另,假设每个像素岛区A1内设置有多个第二发光元件03,则位于一个像素岛区A1中的各个第二发光元件03所连接的第二感测线S2可以相同,且各第二发光元件03可以并联设置。位于不同像素岛区中的各第二发光元件03所连接的第二感测线S2可以不同。
示例的,以每个像素岛区A1中,位于目标列的像素为目标像素,且仅包括一个第二发光元件03为例,图5示出了又一种显示基板的结构示意图。如图5所示,每个像素02中的发光控制电路021可以包括:开关晶体管K1、驱动晶体管T1和存储电容C1,感测电路023可以包括:感测晶体管M1。
其中,开关晶体管K1的栅极可以与一条栅线G1连接,开关晶体管K1的第一极可以与一条数据线D1连接,开关晶体管K1的第二极可以与驱动晶体管T1的栅极连接。驱动晶体管T1的第一极可以与电源端VDD连接,驱动晶体管T1的第二极可以与第一发光元件022的目标端(如,阳极)连接。第一发光元件022的另一端(如,阴极)可以与直流电源端ELVSS连接。存储电容C1的一端可以与驱动晶体管T1的栅极连接,存储电容C1的另一端可以与驱动晶体管T1的第一极连接。感测晶体管M1的栅极可以与一控制信号端连接,如另一条栅线(图中未示出),感测晶体管M1的第一极可以与第一发光元件022的目标端连接,感测晶体管M1的第二极可以与第一感测线S1连接。
当某条(如第一条)栅线G1提供栅极驱动信号时,与该栅线G1连接的一行像素02中,每个像素02包括的开关晶体管K1均开启。数据线D1可以通过开启的各开关晶体管K1,向各开关晶体管K1连接的驱动晶体管T1的栅极输出数据信号,进而,各驱动晶体管T1开启。存储电容C1可以用于存储数据信号。并且,每个驱动晶体管T1可以响应于数据信号和所连接的电源端VDD提供的电源信号,向所连接的第一发光元件022输出驱动信号(如,驱动电流),从而驱动第一发光元件022发光。感测晶体管M1可以在其所连接的控制信号端提供控制信号时开启,感测晶体管M1所连接的第一感测线S1此时可以向第一发光元件022的目标端输出第一感测信号,以实现对第一发光元件022的目标端的降噪。在降噪之后,驱动信号无法输出至第一发光元件022,此时,第一感测线S1可以采集第一发光元件022的目标端的电位并输出至外部补偿电路。
需要说明的是,提供信号可以是指提供处于有效电位的信号,相应的,不提供信号即是指提供处于无效电位的信号。在晶体管为N型晶体管时,有效电位相对于无效电位可以为高电位,在晶体管为P型晶体管时,有效电位相对于无效电位可以为低电位。另,上述阈值电压特指驱动晶体管T1的阈值电压Vth。
结合图5所示显示基板,对针对阈值电压漂移造成显示效果较差的外部补偿原理,以及针对发光元件老化造成显示效果较差的补偿原理进行下述介绍:
补偿阈值电压漂移造成显示效果较差:在补偿阶段,向感测晶体管M1的栅极所连接的控制信号端提供处于有效电位的控制信号,感测晶体管M1开启,第一感测线S1先通过感测晶体管M1向第一发光元件022的目标端提供第一感测信号,以实现对第一发光元件022的目标端的降噪,进而保证在采集第一发光元件022的目标端的电位时,第一发光元件022可以保持关闭状态,即保证第一发光元件022的阳极电位和阴极电位一致,第一发光元件022上没有电流经过。之后,感测晶体管M1保持开启状态,第一感测线S1采集(即抽取)第一发光元件022的目标端,即驱动晶体管T1的第二极的电位(即,电压V或电流I)。该过程也可以称为驱动晶体管T1的感测过程。第一感测线S1将采集到的电位作为感测数据输出至外接的外部补偿电路,以供外部补偿电路监测驱动晶体管的电位(即,I-V特性)特性变化和均一性。
参考图6,在驱动晶体管T1的阈值电压Vth未漂移之前,存在初始(original)I-V曲线(如图6所示实现),此时,驱动晶体管T1的栅源电位Vgs一般满足:Vgs=Vdata-Vref,其中,Vdata是指数据线D1提供的数据信号的电位,Vref是指驱动晶体管T1的第二极,即源极处的电位,对应电流I为I0。一段时间后,因驱动晶体管T1的阈值电压Vth的漂移,原I-V曲线变更为图6虚线所示I-V曲线,此时,Vdata-Vref对应的电流I变为I0’,与初始I0存在差异。为了实现补偿,保证I0’等于I0,经测试,Vgs0需要满足:Vgs0=Vdata-Vref+△VTFT,△VTFT为补偿量。外部补偿电路在确定出补偿量后,可以基于补偿量对数据线D1输出的数据信号进行补偿。
补偿老化现象造成显示效果较差:首先,第一感测线S1采集第一发光元件022的目标端的电位输出至外部补偿电路,外部补偿电路基于第一发光元件022的目标端的电位确定第二发光元件03所属的像素岛区A1中,各个像素02包括的第一发光元件022的目标端的电位的均值,并将确定的均值作为第二感测信号通过第二感测线S2输出至第二发光元件03的一端(如,阳极),即向第二发光元件03的阳极加载电压Vanode。因第二发光元件03的另一端(如,阴极)接直流电源端VSS,故,第二发光元件03可以在第二感测信号和VSS提供的电源信号压差作用下发光。第二感测线S2还用于实时检测第二发光元件03发光时的发光电流Ioled,并将采集到的Ioled输出至外部补偿电路。外部补偿电路可以根据Vanode和Ioled计算第二发光元件03的电阻值。因老化现象,第二发光元件03的电阻值会逐渐上升。外部补偿电路可以将发光电流变化量ΔI转换为电压变化量ΔV反馈至数据信号中,以实现对数据信号的补偿。
综上所述,本公开实施例提供了一种显示基板,该显示基板包括具有多个像素岛区的衬底基板以及位于每个像素岛区的多个像素,每个像素岛区具有显示区和非显示区。由于位于每个像素岛区的多个像素中,至少一个目标像素除包括发光控制电路和第一发光元件外,还包括用于采集第一发光元件的目标端的电位的感测电路,通过该感测电路可以实现对位于像素岛区的多个像素发光的外部补偿,且由于该至少一个目标像素位于非显示区,因此在保证显示效果的前提下,还避免了感测电路占用像素岛区的显示区的面积,使得每个像素岛区的显示区可以设置较多数量的像素。采用该显示基板的显示装置分辨率较高。
图7是本公开实施例提供的一种显示装置的结构示意图。如图7所示,该显示装置可以包括:驱动电路10、外部补偿电路20以及如图1至图5任一所示的显示基板30。
其中,结合图2和图7,驱动电路10可以与显示基板30中的发光控制电路021连接。驱动电路10可以用于向发光控制电路021提供栅极驱动信号和数据信号,发光控制电路021可以用于响应于栅极驱动信号和数据信号向所连接的第一发光元件022的目标端输出驱动信号,以驱动第一发光元件022发光。
可选的,以一个像素岛区A1为例,结合图2和图8,每个像素岛区A1内还可以设置有多条栅线G1和多条数据线D1,发光控制电路021分别与栅线G1和数据线D1连接。相应的,驱动电路10可以通过连接多条栅线G1和多条数据线D1,与发光控制电路021间接连接。即,如图8所示,驱动电路10可以包括栅极驱动电路101和源极驱动电路102,栅极驱动电路101可以通过连接栅线G1与发光控制电路021间接连接,栅极驱动电路101可以用于向栅线G1提供栅极驱动信号。源极驱动电路102可以通过连接数据线D1与发光控制电路021间接连接,源极驱动电路102可以用于向数据线D1提供数据信号。
继续结合图2和图8,外部补偿电路20可以分别与显示基板30中,位于非显示区A12的第一感测线S1和驱动电路10(即,源极驱动电路102)连接。外部补偿电路20可以用于为第一感测线S1提供第一感测信号,接收第一感测线S1采集的感测数据,以及基于感测数据对驱动电路10提供的数据信号进行补偿。驱动电路10还可以用于向发光控制电路021提供补偿后的数据信号。其中,该感测数据可以为第一感测线S1采集到的第一发光元件022的目标端的电位。
需要说明的是,在显示基板30包括多条第一感测线S1,且不同目标像素包括的感测电路023所连接的第一感测线S1均不相同时,位于同一行的各目标像素包括的感测电路023所连接的控制信号端可以相同,且位于不同行的各目标像素包括的感测电路023所连接的控制信号端可以不同。驱动电路10可以向各控制信号端分时提供处于有效电位的控制信号,使得每条第一感测线S1在每次采集感测数据时,仅能采集一个第一发光元件022的目标端的电位。
在显示基板30包括多条第一感测线S1,且显示基板30中位于同一列的目标像素与同一条第一感测线S1连接时,为了实现对各像素岛区A1中像素的可靠补偿,同一列目标像素中,各目标像素包括的感测电路023所连接的控制信号端均不相同。驱动电路10可以向各个控制信号端分时提供处于有效电位的控制信号,使得第一感测线S1在每次采集感测数据时,仅能采集一个第一发光元件022的目标端的电位。或者,位于同一个像素岛区A1中的同一列目标像素包括的感测电路023可以与同一个控制信号端连接,且位于不同像素岛区A1中的同一列目标像素包括的感测电路023所连接的控制信号端可以不同。驱动电路10可以向各个控制信号端分时提供处于有效电位的控制信号,使得第一感测线S1在每次采集感测数据时,仅能采集位于一个像素岛区A1中的各个第一发光元件022的目标端的电位。进而,外部补偿电路即可以根据接收到的感测数据,对每个像素岛区A1中的多个像素的显示效果进行可靠补偿。
可选的,参考图4和图5,显示基板还可以包括位于每个像素岛区A1的第二发光元件03,第二发光元件03与第二感测线S2连接。进而,参考图8,外部补偿电路20还可以与位于非显示区A12的第二感测线S2连接。外部补偿电路20还可以用于基于第一感测线S1采集到的第一发光元件022的目标端的电位,确定设置有第二感测线S2的像素岛区A1中,各个像素02包括的第一发光元件022的目标端的电位的均值,并将均值作为第二感测信号输出至第二感测线S2,以及用于接收第二感测线S2采集到的第二发光元件03发光时的发光电流,并基于发光电流对驱动电路10提供的数据信号进行补偿。
可选的,该显示装置可以为:电子纸、手机、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的显示基板和显示装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (10)
1.一种显示基板,其特征在于,所述显示基板包括:
衬底基板,所述衬底基板具有多个像素岛区,且每个所述像素岛区均具有显示区和位于所述显示区至少一侧的非显示区;
位于每个所述像素岛区且阵列排布的多个像素,位于每个所述像素岛区的多个像素中,每个所述像素均包括位于所述显示区的发光控制电路和第一发光元件,至少一个目标像素还包括位于所述非显示区的感测电路;
其中,所述发光控制电路与所述第一发光元件的目标端连接,所述发光控制电路用于向所述目标端输出驱动信号以驱动所述第一发光元件发光;
所述感测电路分别与第一感测线和所述目标端连接,所述感测电路用于向所述目标端输出来自所述第一感测线的第一感测信号,以及向所述第一感测线输出所述目标端的电位。
2.根据权利要求1所述的显示基板,其特征在于,位于每个所述像素岛区的所述多个像素中包括多个所述目标像素。
3.根据权利要求2所述的显示基板,其特征在于,位于每个所述像素岛区的所述多个像素中,每行所述像素中均包括一个所述目标像素。
4.根据权利要求3所述的显示基板,其特征在于,位于每个所述像素岛区的所述多个像素中,每行所述像素中的所述目标像素均位于目标列;
其中,所述目标列为最靠近所述像素岛区的非显示区的一列。
5.根据权利要求1至4任一所述的显示基板,其特征在于,所述显示基板还包括:位于每个像素岛区的非显示区的至少一个第二发光元件,所述第二发光元件分别与第二感测线和直流电源端连接;
所述第二发光元件用于响应于来自所述第二感测线的第二感测信号和来自所述直流电源端的直流电源信号发光;
所述第二感测线用于为所述第二发光元件提供所述第二感测信号,以及采集所述第二发光元件发光时的发光电流;
其中,所述第二感测信号为所述第二发光元件所属的像素岛区中,各个所述像素包括的第一发光元件的目标端的电位的均值。
6.根据权利要求5所述的显示基板,其特征在于,每个所述像素岛区均设置有一个所述第二发光元件。
7.根据权利要求1至4任一所述的显示基板,其特征在于,所述显示基板包括:多条所述第一感测线;
所述显示基板中,位于同一列的所述目标像素与同一条所述第一感测线连接,位于不同列的所述目标像素连接的所述第一感测线不同。
8.根据权利要求1至4任一所述的显示基板,其特征在于,位于同一个所述像素岛区的多个像素显示的颜色相同。
9.一种显示装置,其特征在于,所述显示装置包括:驱动电路、外部补偿电路以及如权利要求1至8任一所述的显示基板;
所述驱动电路与所述显示基板中的发光控制电路连接,所述驱动电路用于向所述发光控制电路提供栅极驱动信号和数据信号,所述发光控制电路用于响应于所述栅极驱动信号和所述数据信号向所连接的第一发光元件的目标端输出驱动信号;
所述外部补偿电路分别与所述显示基板中的第一感测线和所述驱动电路连接,所述外部补偿电路用于为所述第一感测线提供第一感测信号,接收所述第一感测线采集的感测数据,以及基于所述感测数据对所述驱动电路提供的数据信号进行补偿,所述驱动电路还用于向所述发光控制电路提供补偿后的数据信号,所述感测数据为所述第一感测线采集到的第一发光元件的目标端的电位。
10.根据权利要求9所述的显示装置,其特征在于,所述外部补偿电路还与第二感测线连接;
所述外部补偿电路还用于基于所述第一感测线采集到的第一发光元件的目标端的电位,确定设置有所述第二感测线的像素岛区中,各个像素包括的第一发光元件的目标端的电位的均值,并将所述均值作为第二感测信号输出至所述第二感测线,以及用于接收所述第二感测线采集到的第二发光元件发光时的发光电流,并基于所述发光电流对所述驱动电路提供的数据信号进行补偿。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010494872.3A CN111613660B (zh) | 2020-06-03 | 2020-06-03 | 显示基板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010494872.3A CN111613660B (zh) | 2020-06-03 | 2020-06-03 | 显示基板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111613660A true CN111613660A (zh) | 2020-09-01 |
CN111613660B CN111613660B (zh) | 2023-01-10 |
Family
ID=72204143
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010494872.3A Active CN111613660B (zh) | 2020-06-03 | 2020-06-03 | 显示基板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111613660B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112233620A (zh) * | 2020-10-21 | 2021-01-15 | 京东方科技集团股份有限公司 | 一种显示基板及其驱动方法、显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160163243A1 (en) * | 2014-12-05 | 2016-06-09 | Samsung Display Co., Ltd. | Display device |
CN106205496A (zh) * | 2015-05-29 | 2016-12-07 | 乐金显示有限公司 | 数据驱动器、有机发光显示面板、有机发光显示装置及其驱动方法 |
CN107561723A (zh) * | 2017-10-13 | 2018-01-09 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
CN110956912A (zh) * | 2018-09-27 | 2020-04-03 | 乐金显示有限公司 | 电流感测装置以及包括其的有机发光显示装置 |
CN111009563A (zh) * | 2018-10-08 | 2020-04-14 | 乐金显示有限公司 | 显示装置 |
-
2020
- 2020-06-03 CN CN202010494872.3A patent/CN111613660B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160163243A1 (en) * | 2014-12-05 | 2016-06-09 | Samsung Display Co., Ltd. | Display device |
CN106205496A (zh) * | 2015-05-29 | 2016-12-07 | 乐金显示有限公司 | 数据驱动器、有机发光显示面板、有机发光显示装置及其驱动方法 |
CN107561723A (zh) * | 2017-10-13 | 2018-01-09 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
CN110956912A (zh) * | 2018-09-27 | 2020-04-03 | 乐金显示有限公司 | 电流感测装置以及包括其的有机发光显示装置 |
CN111009563A (zh) * | 2018-10-08 | 2020-04-14 | 乐金显示有限公司 | 显示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112233620A (zh) * | 2020-10-21 | 2021-01-15 | 京东方科技集团股份有限公司 | 一种显示基板及其驱动方法、显示装置 |
WO2022083302A1 (zh) * | 2020-10-21 | 2022-04-28 | 京东方科技集团股份有限公司 | 一种显示基板及其驱动方法、显示装置 |
US11749194B2 (en) | 2020-10-21 | 2023-09-05 | Boe Technology Group Co., Ltd. | Display substrate, driving method therefor, and display device |
Also Published As
Publication number | Publication date |
---|---|
CN111613660B (zh) | 2023-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20220309970A1 (en) | Pixel circuit, driving method thereof and display device | |
EP3779948B1 (en) | Pixel circuit and driving method therefor, and display panel | |
US11322088B2 (en) | Display device and terminal device | |
CN110100275B (zh) | 像素阵列基板及其驱动方法、显示面板、显示装置 | |
US11798446B2 (en) | Display device and terminal device | |
WO2022083302A1 (zh) | 一种显示基板及其驱动方法、显示装置 | |
US11296169B2 (en) | Array substrate, display panel, and display device each having improved resolution | |
CN112435628B (zh) | 显示面板及其显示控制方法、占空比调整方法及显示装置 | |
US20160148563A1 (en) | Display device | |
US20220328598A1 (en) | Display substrate and test method thereof | |
KR20060096857A (ko) | 표시 장치 및 그 구동 방법 | |
US20240206268A1 (en) | Display substrate, method of manufacturing the same, and display apparatus | |
US11342386B2 (en) | Array substrate and display device each having a data line connecting sub-pixels of different colors | |
CN111613660B (zh) | 显示基板及显示装置 | |
US20240046873A1 (en) | Display device | |
US20230206858A1 (en) | Display Device | |
CN114078441B (zh) | 像素电路、显示面板及显示装置 | |
CN111785195A (zh) | 像素电路的驱动方法、补偿装置及显示设备 | |
US11972725B2 (en) | Display apparatus with circuit to obtain residual voltage of light emitting element | |
CN107808633B (zh) | 像素电路、显示面板和显示装置 | |
CN111477174A (zh) | 像素电路及其驱动方法、显示基板 | |
US12033563B2 (en) | Display panel driving circuit and display device including same | |
US20240144856A1 (en) | Display panel driving circuit and display device including same | |
CN113990253B (zh) | 显示面板的驱动方法 | |
US20220199739A1 (en) | Display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |