CN111611768A - 用于监控时钟信号的方法和装置 - Google Patents

用于监控时钟信号的方法和装置 Download PDF

Info

Publication number
CN111611768A
CN111611768A CN202010437262.XA CN202010437262A CN111611768A CN 111611768 A CN111611768 A CN 111611768A CN 202010437262 A CN202010437262 A CN 202010437262A CN 111611768 A CN111611768 A CN 111611768A
Authority
CN
China
Prior art keywords
clock signal
period
current
current clock
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010437262.XA
Other languages
English (en)
Other versions
CN111611768B (zh
Inventor
李炎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Baidu Netcom Science and Technology Co Ltd
Original Assignee
Beijing Baidu Netcom Science and Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Baidu Netcom Science and Technology Co Ltd filed Critical Beijing Baidu Netcom Science and Technology Co Ltd
Priority to CN202010437262.XA priority Critical patent/CN111611768B/zh
Publication of CN111611768A publication Critical patent/CN111611768A/zh
Application granted granted Critical
Publication of CN111611768B publication Critical patent/CN111611768B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • G06F30/3315Design verification, e.g. functional simulation or model checking using static timing analysis [STA]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请涉及芯片验证技术领域,公开了用于监控时钟信号的方法和装置:响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较;响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息,有效提高了对时钟信号进行监控的准确性和即时性。

Description

用于监控时钟信号的方法和装置
技术领域
本申请涉及电子技术领域,具体涉及芯片验证技术领域,尤其涉及一种用于监控时钟信号的方法和装置。
背景技术
现有技术中,时钟电路的设计对于IC(Integrated Circuit,集成电路)芯片设计来说尤为重要,稳定且规范的时钟信号是保证芯片电路高效和稳定的前提。在芯片前端验证过程中,监测时钟电路输出的稳定性非常重要。
目前在IC设计的仿真过程中,主要通过assertion的方式对输出时钟进行监测,即采用assertion去检测时钟信号的输出,如果发现时钟的周期与预期的时钟周期不同,即报错。
发明内容
本申请实施例提供了一种用于监控时钟信号的方法、装置、设备以及存储介质。
第一方面,本申请实施例提供了一种用于监控时钟信号的方法,该方法包括:响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较;响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息。
在一些实施例中,该方法还包括:响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;检测是否存在预先接收到的时钟信号周期变更指令,时钟信号周期变更指令包括要求变更的时钟信号周期;响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
在一些实施例中,该方法还包括:响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
在一些实施例中,该方法还包括:响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
在一些实施例中,第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
第二方面,本申请实施例提供了一种用于监控时钟信号的装置,该装置包括:获取模块,被配置成响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;比较模块,被配置成分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较;生成模块,被配置成响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定所述当前时钟信号为异常的时钟信号,并生成用于向监控端上报所述异常的时钟信号的提示信息。
在一些实施例中,该装置还包括:确定模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;检测模块,被配置成检测是否存在预先接收到的时钟信号周期变更指令,所述时钟信号周期变更指令包括要求变更的时钟信号周期;变更模块,被配置成响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
在一些实施例中,该装置还包括:提示模块,被配置成响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
在一些实施例中,该装置还包括:关停模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
在一些实施例中,第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
第三方面,本申请实施例提供了一种电子设备,该电子设备包括一个或多个处理器;存储装置,其上存储有一个或多个程序,当一个或多个程序被该一个或多个处理器执行,使得一个或多个处理器实现如第一方面的任一实施例的用于监控时钟信号的方法。
第四方面,本申请实施例提供了一种计算机可读介质,其上存储有计算机程序,该程序被处理器执行时实现如第一方面的任一实施例的用于监控时钟信号的方法。
本申请通过响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较;响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息,有效排除了当前时钟信号的正常频率变更及时钟关停的情况,进而有效提高了对异常的时钟信号进行监控的准确性和即时性。
应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特征,也不用于限制本公开的范围。本公开的其他特征将通过以下的说明书而变得容易理解。
附图说明
图1是本申请可以应用于其中的示例性系统架构图;
图2是根据本申请的用于监控时钟信号的方法的一个实施例的流程图;
图3是根据本申请的用于监控时钟信号的方法的一个应用场景的示意图;
图4是根据本申请的用于监控时钟信号的方法的又一个实施例的流程图;
图5是根据本申请的用于监控时钟信号的方法的另一个实施例的流程图;
图6是根据本申请的用于监控时钟信号的装置的一个实施例的示意图;
图7是适于用来实现本申请实施例的服务器的计算机系统的结构示意图。
具体实施方式
以下结合附图对本申请的示范性实施例做出说明,其中包括本申请实施例的各种细节以助于理解,应当将它们认为仅仅是示范性的。因此,本领域普通技术人员应当认识到,可以对这里描述的实施例做出各种改变和修改,而不会背离本申请的范围和精神。同样,为了清楚和简明,以下的描述中省略了对公知功能和结构的描述。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
图1示出了可以应用本申请的用于监控时钟信号的方法的实施例的示例性系统架构100。实施例的系统架构主要应用于在对SOC(System-on-a-chip,片上系统)验证过程中对时钟信号进行自动监控。
如图1所示,系统架构100可以包括时钟信号采集组件101、请求信号采集组件102、配置组件103、时钟监控组件104、请求监控组件105、计分板组件106。
其中,时钟信号采集组件101用于采集被监测的时钟信号。
请求信号采集组件102用于采集改变时钟的各种请求信号,例如,切换频率/周期,时钟关停等请求。
配置组件103用于配置被检测时钟信号的属性,例如,clock jitter(时钟频率/周期漂移范围)、最短动态关停事件、允许的频率/周期等等。
时钟监控组件104用于将时钟信号采集组件101采集的时钟信号提取成时钟信号的各种信息,并封装成transaction发送给计分板组件106用于比较。
请求监控组件105用于将请求信号采集组件102采集的改变时钟信号的请求,封装成transaction发送给计分板组件106用于比较。
计分板组件106用于将时钟监控组件104和请求监控组件105发送的transaction进行比对,并根据对比结果上报错误信息。
图2示出了可以应用于本申请的用于监控时钟信号的方法的实施例的流程示意图200。用于监控时钟信号的方法包括以下步骤:
步骤201,响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期。
在本实施例中,执行主体(例如,图1中的计分板组件106)将检测到的时钟序列中的当前时钟信号的半周期与预设的时钟信号的半周期进行比较,若当前时钟信号的半周期与预设的时钟信号的半周期的差值大于等于第一预设值,即当前时钟信号的半周期发生了周期变更,则可通过时钟信号采集组件获取与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,并进一步获取待检测时钟信号的半周期。
其中,时钟序列包含预设数量个时序连续的时钟信号。
这里,第一预设数量可以根据经验、具体的应用场景和实际需求进行设定,例如,6、10等,本申请对此不作限定。
其中,预设的时钟信号的半周期可以是预先设定的半周期,也可以是基于与当前时钟信号相邻的时序在前的时钟信号的周期确定的半周期,本申请对此不作限定。
需要指出的是,本实施例中,时钟信号的半周期用于指示时钟信号相邻的两个电平发生变化的时刻之间的高电平持续时长或低电平持续时长。
在一个具体的示例中,当前时钟信号的半周期为时钟信号相邻的两个电平发生变化的时刻之间的高电平持续时长,例如,5s,预设的时钟信号的半周期为6s,第一预设值为0.5s,则当前时钟信号的半周期5s与预设的时钟信号的半周期6s之间的差值为1s大于第一预设值0.5s。执行主体可进一步获取与当前时钟信号时序相邻的时序在后的第一预设数量个,例如,8个,时钟信号作为待检测时钟信号,并获取8个待检测时钟信号的半周期,即16个半周期。
在一些可选的方式中,第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
在本实现方式中,执行主体可以通过时钟信号采集组件获取与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期,并对第二预设数量个时钟信号的周期求平均值,将平均值的一半确定为第一预设值。
其中,第二预设数量可根据经验、具体的应用场景和实际需求进行设定,例如,20个、100个等。
该实现方式通过与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定第一预设值,消除了环境噪声所引起的误差,提高了第一预设的值的准确性。
步骤202,分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较。
在本实施例中,执行主体在获取到各待检测时钟信号后,将各待检测时钟信号的半周期分别于当前时钟信号的半周期进行比较。
步骤203,响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报所述异常的时钟信号的提示信息。
在本实施例中,执行主体将各待检测时钟信号的半周期分别于当前时钟信号的半周期进行比较,若各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,则当前时钟信号的半周期发生了异常。
这里,执行主体还需进一步判断当前时钟信号的半周期的异常是时钟信号异常导致还是时钟信号关停导致。若当前时钟信号的低电平时长不大于预设的信号关停时长,即当前时钟信号的半周期的异常不是时钟信号关停导致,则可确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息。
这里,预设的关停时长可根据经验、具体的应用场景和实际需求进行设定,例如,20s、30s等等。通常情况下,预设的关停时长可由开发人员设定为其常用时钟周期中的最大值的一半。
在一个具体的示例中,当前时钟信号的半周期为时钟信号相邻的两个电平发生变化的时刻之间的低电平持续时长,例如,5s,待检测时钟信号共有4个,即8个半周期,分别为4s、4.7s、4.2s、4s、3.9s、4s、4.1s、4.2s,各待检测时钟信号的半周期与当前时钟信号的半周期的差值分别为1s、0.3s、0.8s、1s、1.1s、1s、0.9s、0.8s。其中,第二预设值为0.3s,则各待检测时钟信号的半周期与当前时钟信号的半周期不均小于等于第二预设值。进一步地,预设的信号关停时长为7s,当前时钟信号的半周期5s小于预设的信号关停时长7s,故可确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息。
在一些可选的方式中,该方法还包括:响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
在本实现方式中,执行主体将各待检测时钟信号的半周期分别于当前时钟信号的半周期进行比较,若个各待检测时钟信号的半周期与当前时钟信号的差值不均小于等于第二预设值,即当前时钟信号的半周期发生了发生了异常。
这里,执行主体还需进一步判断当前时钟信号的半周期的异常是否为时钟信号关停导致。若当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则可确定当前时钟信号为关停信号。
此外,需要指出的是,若当前时钟信号的低电平时长大于预设的信号关停时长,但在当前时钟信号之前未接收到关停信号的指令,则可确定当前时钟信号为非法关停信号,同时可生成用于向监控端上报非法关停信号的提示信息。
该实现方式通过响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号,可有效确认当前时钟信号为关停信号,进而有效提高了对关停信号进行监控的准确性和即时性。
继续参见图3,图3是根据本实施例的用于监控时钟信号的方法的应用场景的一个示意图。
在图3的应用场景中,执行主体检测到时钟序列中的当前时钟信号的半周期301,例如,5s,与预设的时钟信号的半周期,例如,3s,的差值大于第一预设值,例如,1s,将与当前时钟信号相邻的时序在后的第一预设数量,例如,2个,时钟信号作为待检测时钟信号302,并获取待检测时钟信号的4个半周期,分别为半周期303、半周期304、半周期305和半周期306。4个半周期的周期值分别为3.1s、3.3s、3.2s、3.2s、。执行主体将4个半周期的周期值分别与当前时钟信号的半周期301进行比较,得到各待检测时钟信号的半周期与当前时钟信号的差值分别为1.9s、1.7s、1.8s、1.8s,若第二预设值为1.5s,则上述差值均大于第二预设值。并且,预设的信号关停时长为6s,当前时钟信号的低电平时长5s小于预设的关停信号时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息。
本公开的实施例提供的用于监控时钟信号的方法,通过响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较;响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息,有效提高了对时钟信号进行监控的准确性和即时性。
进一步参考图4,其示出了用于监控时钟信号的方法的又一个实施例的流程400。本实施例的用于监控时钟信号的方法的流程400,可包括以下步骤:
步骤401,响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期。
在本实施例中,步骤401的实现细节和技术效果,可以参考对步骤201的描述,在此不再赘述。
步骤402,分别将各待检测时钟信号的半周期与当前时钟信号的半周期进行比较。
在本实施例中,步骤402的实现细节和技术效果,可以参考对步骤202的描述,在此不再赘述。
步骤403,响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报所述异常的时钟信号的提示信息。
在本实施例中,步骤403的实现细节和技术效果,可以参考对步骤203的描述,在此不再赘述。
步骤404,响应于确定各待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期。
在本实施例中,执行主体将各待检测时钟信号的半周期分别于当前时钟信号的半周期进行比较,若个各待检测时钟信号的半周期与当前时钟信号的差值均小于等于第二预设值,则确定当前时钟信号的半周期发生了周期变更,需进一步判断当前时钟信号的周期变更是否合法。
步骤405,检测是否存在预先接收到的时钟信号周期变更指令。
在本实施例中,执行主体进一步检测在当前时钟信号之前是否接收到周期变更的指令,其中,周期变更的指令包括要求变更的时钟信号周期。
步骤406,响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
在本实施例中,若执行主体检测到存在预先接收到的时钟信号周期变更指令,并且要求变更的时钟信号周期与当前时钟信号的周期的差值小于等于第三预设值,即当前时钟信号的周期变更与时钟信号的周期变更指令相符,则确定当前时钟信号的周期变更为合法变更。
此外,需要指出的是,若要求变更的时钟信号周期与当前时钟信号的周期的差值大于第三预设值,即当前时钟信号的周期变更与时钟信号的周期变更指令不相符,则可确定当前时钟信号的周期变更不合法,并可进一步生成用于向监控端上报非法时钟周期变更的提示信息。
在一个具体的实施例中,如图5所示,当前时钟信号的半周期501为时钟信号相邻的两个电平发生变化的时刻之间的高电平持续时长,例如,5s,待检测时钟信号502共有2个,即4个半周期,分别为半周期503、半周期504、半周期505、半周期506,周期值分别为4.9s、4.8s、4.7s、4.8s,各待检测时钟信号的半周期与当前时钟信号的半周期的差值分别为0.1s、0.2s、0.3s、0.2s。其中,第二预设值为0.3s,故各待检测时钟信号的半周期与当前时钟信号的半周期均小于等于第二预设值,故可确定当前时钟信号的周期发生了周期变更。进一步地,需确定当前时钟信号的周期变更是否合法。执行主体可检测是否存在预先接收到的时钟信号周期变更指令,若存在预先接收到的时钟周期变更指令,并且时钟周期变更指令中包括的要求变更的信号周期为10.1s,第三预设值为0.2s,则当前时钟信号周期10s与要求变更的时钟信号的周期的差值0.1s小于等于第三预设值0.2s,则当前时钟信号的周期变更为合法变更。
若存在预先接收到的时钟周期变更指令,并且时钟周期变更指令中包括的要求变更的信号周期为10.5s,第三预设值为0.2s,则当前时钟信号周期10s与要求变更的时钟信号的周期的差值0.5s大于第三预设值0.2s,则当前时钟信号的周期变更不合法。
在一些可选的方式中,响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
在本实现方式中,若执行主体检测到不存在预先接收到的时钟信号周期变更指令,则可确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
本实现方式通过响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息,提高了对时钟信号不合法周期变更监控的准确性和即时性。
本申请的上述实施例,通过响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;检测是否存在预先接收到的时钟信号周期变更指令,所述时钟信号周期变更指令包括要求变更的时钟信号周期;响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更,有效提高了对合法时钟信号变更监测的准确定和即时性。
进一步参考图6,作为对上述各图所示方法的实现,本申请提供了一种用于监控时钟信号的装置的一个实施例,该装置实施例与图1所示的方法实施例相对应,该装置具体可以应用于各种电子设备中。
如图6所示,本实施例的用于监控时钟信号的装置600包括:获取模块601、比较模块602、生成模块603。
其中,获取模块601,可被配置成响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期。
比较模块602,可被配置成将当前帧之前进行更新的视频帧的人脸关键点的坐标,确定为当前帧的人脸关键点的初始位置。
生成模块603,可被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定当前时钟信号为异常的时钟信号,并生成用于向监控端上报异常的时钟信号的提示信息。
在本实施例的一些可选的方式中,该装置还包括:确定模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;检测模块,被配置成检测是否存在预先接收到的时钟信号周期变更指令,所述时钟信号周期变更指令包括要求变更的时钟信号周期;变更模块,被配置成响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
在本实施例的一些可选的方式中,该装置还包括:提示模块,被配置成响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
在本实施例的一些可选的方式中,该装置还包括:关停模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
在本实施例的一些可选的方式中,第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
根据本申请的实施例,本申请还提供了一种电子设备和一种可读存储介质。
如图7所示,是根据本申请实施例的用于监控时钟信号的方法的电子设备的框图。
700是根据本申请实施例的用于监控时钟信号的方法的电子设备的框图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本申请的实现。
如图7所示,该电子设备包括:一个或多个处理器701、存储器702,以及用于连接各部件的接口,包括高速接口和低速接口。各个部件利用不同的总线互相连接,并且可以被安装在公共主板上或者根据需要以其它方式安装。处理器可以对在电子设备内执行的指令进行处理,包括存储在存储器中或者存储器上以在外部输入/输出装置(诸如,耦合至接口的显示设备)上显示GUI的图形信息的指令。在其它实施方式中,若需要,可以将多个处理器和/或多条总线与多个存储器和多个存储器一起使用。同样,可以连接多个电子设备,各个设备提供部分必要的操作(例如,作为服务器阵列、一组刀片式服务器、或者多处理器系统)。图7中以一个处理器701为例。
存储器702即为本申请所提供的非瞬时计算机可读存储介质。其中,所述存储器存储有可由至少一个处理器执行的指令,以使所述至少一个处理器执行本申请所提供的用于监控时钟信号的方法。本申请的非瞬时计算机可读存储介质存储计算机指令,该计算机指令用于使计算机执行本申请所提供的用于监控时钟信号的方法。
存储器702作为一种非瞬时计算机可读存储介质,可用于存储非瞬时软件程序、非瞬时计算机可执行程序以及模块,如本申请实施例中的用于监控时钟信号的方法对应的程序指令/模块(例如,附图7所示的更新模块701、确定模块702和获取模块703)。处理器701通过运行存储在存储器702中的非瞬时软件程序、指令以及模块,从而执行服务器的各种功能应用以及数据处理,即实现上述方法实施例中的用于监控时钟信号的方法。
存储器702可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储用于监控时钟信号的的电子设备的使用所创建的数据等。此外,存储器702可以包括高速随机存取存储器,还可以包括非瞬时存储器,例如至少一个磁盘存储器件、闪存器件、或其他非瞬时固态存储器件。在一些实施例中,存储器702可选包括相对于处理器701远程设置的存储器,这些远程存储器可以通过网络连接至用于监控时钟信号的的电子设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
用于监控时钟信号的方法的电子设备还可以包括:输入装置703和输出装置704。处理器701、存储器702、输入装置703和输出装置704可以通过总线或者其他方式连接,图7中以通过总线连接为例。
输入装置703可接收输入的数字或字符信息,以及产生与直播视频流的质量监控的电子设备的用户设置以及功能控制有关的键信号输入,例如触摸屏、小键盘、鼠标、轨迹板、触摸板、指示杆、一个或者多个鼠标按钮、轨迹球、操纵杆等输入装置。输出装置704可以包括显示设备、辅助照明装置(例如,LED)和触觉反馈装置(例如,振动电机)等。该显示设备可以包括但不限于,液晶显示器(LCD)、发光二极管(LED)显示器和等离子体显示器。在一些实施方式中,显示设备可以是触摸屏。
此处描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、专用ASIC(专用集成电路)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
这些计算程序(也称作程序、软件、软件应用、或者代码)包括可编程处理器的机器指令,并且可以利用高级过程和/或面向对象的编程语言、和/或汇编/机器语言来实施这些计算程序。如本文使用的,术语“机器可读介质”和“计算机可读介质”指的是用于将机器指令和/或数据提供给可编程处理器的任何计算机程序产品、设备、和/或装置(例如,磁盘、光盘、存储器、可编程逻辑装置(PLD)),包括,接收作为机器可读信号的机器指令的机器可读介质。术语“机器可读信号”指的是用于将机器指令和/或数据提供给可编程处理器的任何信号。
为了提供与用户的交互,可以在计算机上实施此处描述的系统和技术,该计算机具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给计算机。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)和互联网。
计算机系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。
根据本申请实施例的技术方案,有效提高了对时钟信号进行监控的准确性和即时性。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发申请中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本申请公开的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本申请保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本申请的精神和原则之内所作的修改、等同替换和改进等,均应包含在本申请保护范围之内。

Claims (12)

1.一种用于监控时钟信号的方法,包括:
响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号的半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;
分别将各所述待检测时钟信号的半周期与当前时钟信号的半周期进行比较;
响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定所述当前时钟信号为异常的时钟信号,并生成用于向监控端上报所述异常的时钟信号的提示信息。
2.根据权利要求1所述的方法,所述方法还包括:
响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;
检测是否存在预先接收到的时钟信号周期变更指令,所述时钟信号周期变更指令包括要求变更的时钟信号周期;
响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
3.根据权利要求2所述的方法,所述方法还包括:
响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
4.根据权利要求1所述的方法,所述方法还包括:
响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
5.根据权利要求1所述的方法,其中,所述第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
6.一种用于监控时钟信号的装置,包括:
获取模块,被配置成响应于检测到时钟信号序列中的当前时钟信号的半周期与预设的时钟信号半周期的差值不小于第一预设值,将与当前时钟信号相邻的时序在后的第一预设数量个时钟信号作为待检测时钟信号,获取待检测时钟信号的半周期;
比较模块,被配置成分别将各所述待检测时钟信号的半周期与当前时钟信号的半周期进行比较;
生成模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长不大于预设的信号关停时长,确定所述当前时钟信号为异常的时钟信号,并生成用于向监控端上报所述异常的时钟信号的提示信息。
7.根据权利要求6所述的装置,所述装置还包括:
确定模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值均小于等于第二预设值,则确定当前时钟信号的周期发生了变更并记录当前时钟信号的周期;
检测模块,被配置成检测是否存在预先接收到的时钟信号周期变更指令,所述时钟信号周期变更指令包括要求变更的时钟信号周期;
变更模块,被配置成响应于存在预先接收到的时钟信号周期变更指令,且要求变更的时钟信号周期与所述当前时钟信号的周期的差值小于等于第三预设值,确定当前时钟信号的周期变更为合法变更。
8.根据权利要求7所述的装置,所述装置还包括:
提示模块,被配置成响应于不存在预先接收到的时钟信号周期变更指令,确定当前时钟信号的周期变更不合法,并生成用于向监控端上报非法时钟周期变更的提示信息。
9.根据权利要求6所述的装置,所述装置还包括:
关停模块,被配置成响应于确定各所述待检测时钟信号的半周期与当前时钟信号的半周期的差值不均小于等于第二预设值,且当前时钟信号的低电平时长大于预设的信号关停时长、在当前时钟信号之前接收到关停信号的指令,则确定当前时钟信号为关停信号。
10.根据权利要求6所述的装置,其中,所述第一预设值基于与当前时钟信号相邻的时序在前的第二预设数量个时钟信号的周期的平均值确定。
11.一种电子设备,其特征在于,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-5中任一项所述的方法。
12.一种存储有计算机指令的非瞬时计算机可读存储介质,其特征在于,所述计算机指令用于使所述计算机执行权利要求1-5中任一项所述的方法。
CN202010437262.XA 2020-05-21 2020-05-21 用于监控时钟信号的方法和装置 Active CN111611768B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010437262.XA CN111611768B (zh) 2020-05-21 2020-05-21 用于监控时钟信号的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010437262.XA CN111611768B (zh) 2020-05-21 2020-05-21 用于监控时钟信号的方法和装置

Publications (2)

Publication Number Publication Date
CN111611768A true CN111611768A (zh) 2020-09-01
CN111611768B CN111611768B (zh) 2023-04-25

Family

ID=72199605

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010437262.XA Active CN111611768B (zh) 2020-05-21 2020-05-21 用于监控时钟信号的方法和装置

Country Status (1)

Country Link
CN (1) CN111611768B (zh)

Citations (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491673A (en) * 1994-06-02 1996-02-13 Advantest Corporation Timing signal generation circuit
US20020029117A1 (en) * 2000-09-05 2002-03-07 Tsugio Ito Clock-synchronism evaluating apparatus and method
CN102165695A (zh) * 2008-09-30 2011-08-24 拉姆伯斯公司 信号校准方法及装置
US8334716B1 (en) * 2008-12-19 2012-12-18 Altera Corporation Digital phase detection circuit and method
US20140019780A1 (en) * 2012-07-16 2014-01-16 International Business Machines Corporation Active power dissipation detection based on erronous clock gating equations
CN103728516A (zh) * 2014-01-09 2014-04-16 福州瑞芯微电子有限公司 Soc芯片时钟检测电路
CN103777072A (zh) * 2012-10-24 2014-05-07 上海华虹集成电路有限责任公司 对多个时钟源的时钟频率进行监测的方法
US20140189452A1 (en) * 2012-12-28 2014-07-03 Nvidia Corporation System for reducing peak power during scan shift at the local level for scan based tests
US20140201561A1 (en) * 2013-01-15 2014-07-17 International Business Machines Corporation Clock skew analysis and optimization
CN103558753B (zh) * 2013-10-30 2016-07-06 福建星网锐捷网络有限公司 一种高分辨率时钟检测方法和装置
CN106841982A (zh) * 2017-01-11 2017-06-13 中国船舶重工集团公司第七〇九研究所 一种集成电路测试系统总定时准确度测量装置和方法
CN107256192A (zh) * 2017-05-31 2017-10-17 郑州云海信息技术有限公司 一种时钟故障的监控方法、装置及服务器
CN108038283A (zh) * 2017-11-30 2018-05-15 北京时代民芯科技有限公司 一种虚拟时钟同步的高效高覆盖率SoC验证平台
CN108988832A (zh) * 2017-06-02 2018-12-11 上海诺基亚贝尔股份有限公司 用于检测与电子装置相关联的延迟的方法和相应的电子装置
CN109005497A (zh) * 2017-05-31 2018-12-14 北京嘀嘀无限科技发展有限公司 确定信号盲区的方法、确定用户位置的方法及装置
US20180364752A1 (en) * 2017-06-14 2018-12-20 Apple Inc. Digital on-chip duty cycle monitoring device
CN109342917A (zh) * 2018-08-31 2019-02-15 青岛海信电器股份有限公司 时钟信号的验证方法和装置
CN110191018A (zh) * 2019-05-28 2019-08-30 百度在线网络技术(北京)有限公司 车辆can总线的异常监测方法、装置和计算机设备
CN110502066A (zh) * 2019-08-15 2019-11-26 Oppo广东移动通信有限公司 时钟切换装置、方法及电子设备
CN110690894A (zh) * 2019-09-20 2020-01-14 上海励驰半导体有限公司 一种时钟失效安全保护方法及电路
CN111027276A (zh) * 2018-10-09 2020-04-17 刘保 基于多相电平敏感锁存器的集成电路优化系统和方法

Patent Citations (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491673A (en) * 1994-06-02 1996-02-13 Advantest Corporation Timing signal generation circuit
US20020029117A1 (en) * 2000-09-05 2002-03-07 Tsugio Ito Clock-synchronism evaluating apparatus and method
CN102165695A (zh) * 2008-09-30 2011-08-24 拉姆伯斯公司 信号校准方法及装置
US8334716B1 (en) * 2008-12-19 2012-12-18 Altera Corporation Digital phase detection circuit and method
US20140019780A1 (en) * 2012-07-16 2014-01-16 International Business Machines Corporation Active power dissipation detection based on erronous clock gating equations
CN103777072A (zh) * 2012-10-24 2014-05-07 上海华虹集成电路有限责任公司 对多个时钟源的时钟频率进行监测的方法
US20140189452A1 (en) * 2012-12-28 2014-07-03 Nvidia Corporation System for reducing peak power during scan shift at the local level for scan based tests
US20140201561A1 (en) * 2013-01-15 2014-07-17 International Business Machines Corporation Clock skew analysis and optimization
CN103558753B (zh) * 2013-10-30 2016-07-06 福建星网锐捷网络有限公司 一种高分辨率时钟检测方法和装置
CN103728516A (zh) * 2014-01-09 2014-04-16 福州瑞芯微电子有限公司 Soc芯片时钟检测电路
CN106841982A (zh) * 2017-01-11 2017-06-13 中国船舶重工集团公司第七〇九研究所 一种集成电路测试系统总定时准确度测量装置和方法
CN107256192A (zh) * 2017-05-31 2017-10-17 郑州云海信息技术有限公司 一种时钟故障的监控方法、装置及服务器
CN109005497A (zh) * 2017-05-31 2018-12-14 北京嘀嘀无限科技发展有限公司 确定信号盲区的方法、确定用户位置的方法及装置
CN108988832A (zh) * 2017-06-02 2018-12-11 上海诺基亚贝尔股份有限公司 用于检测与电子装置相关联的延迟的方法和相应的电子装置
US20180364752A1 (en) * 2017-06-14 2018-12-20 Apple Inc. Digital on-chip duty cycle monitoring device
CN108038283A (zh) * 2017-11-30 2018-05-15 北京时代民芯科技有限公司 一种虚拟时钟同步的高效高覆盖率SoC验证平台
CN109342917A (zh) * 2018-08-31 2019-02-15 青岛海信电器股份有限公司 时钟信号的验证方法和装置
CN111027276A (zh) * 2018-10-09 2020-04-17 刘保 基于多相电平敏感锁存器的集成电路优化系统和方法
CN110191018A (zh) * 2019-05-28 2019-08-30 百度在线网络技术(北京)有限公司 车辆can总线的异常监测方法、装置和计算机设备
CN110502066A (zh) * 2019-08-15 2019-11-26 Oppo广东移动通信有限公司 时钟切换装置、方法及电子设备
CN110690894A (zh) * 2019-09-20 2020-01-14 上海励驰半导体有限公司 一种时钟失效安全保护方法及电路

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
RUIQIONG CHEN等: ""The Development of Communication Network Clock Monitoring Equipment"", 《2019 IEEE 4TH ADVANCED INFORMATION TECHNOLOGY, ELECTRONIC AND AUTOMATION CONTROL CONFERENCE》 *
刘辉等: ""EtherCAT时钟同步技术研究"", 《计算机测量与控制》 *
卫霞等: "具有统一时间标志的多路数据采集系统设计", 《测试技术学报》 *
孙疆涛: ""线性调频连续波雷达信号处理算法研究与硬件实现"", 《中国优秀硕士学位论文全文数据库信息科技辑》 *
李炎: ""基于ARM的CAN总线与J1939协议应用与研究"", 《中国优秀硕士学位论文全文数据库信息科技辑》 *

Also Published As

Publication number Publication date
CN111611768B (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
CN111984476B (zh) 测试方法和装置
JP7289334B2 (ja) コードをテストするための方法及び装置、電子機器、記憶媒体並びにコンピュータプログラム
CN112052185B (zh) 小程序的异常处理方法、装置、电子设备和存储介质
CN111611767B (zh) 验证方法和装置
CN111935502A (zh) 视频处理方法、装置、电子设备以及存储介质
CN111522701A (zh) 一种测试方法、测试系统、电子设备及存储介质
CN111241396B (zh) 信息推送的方法和装置、电子设备、存储介质
CN111464637B (zh) 无人车数据处理方法、装置、设备和介质
CN110659184B (zh) 健康状态检查方法、装置及系统
CN111611768A (zh) 用于监控时钟信号的方法和装置
CN114330221B (zh) 计分板实现方法、计分板、电子设备及存储介质
CN112735601B (zh) 利用蓝牙确定传染病密接人群的测试方法、装置及设备
CN111767170B (zh) 设备的操作复原方法、装置、设备以及存储介质
CN111599174B (zh) 一种交通指标的异常检测方法和电子设备
CN111340976B (zh) 调试自动驾驶车辆模块的方法、装置、电子设备
CN112540904B (zh) 机器操作行为识别方法、装置、电子设备以及计算机介质
CN113655906A (zh) 折叠屏控制方法和装置
CN111597026B (zh) 用于获取信息的方法及装置
CN110737696A (zh) 数据抽样方法、装置、电子设备及存储介质
CN112667795A (zh) 对话树构建方法和装置、对话树运行方法、装置以及系统
CN111966421A (zh) 页面组件的运行监测方法、装置、设备和存储介质
CN111967492A (zh) 分类模型的训练方法、装置、电子设备以及存储介质
CN111783872A (zh) 训练模型的方法、装置、电子设备及计算机可读存储介质
CN111930748B (zh) 流式计算系统数据追踪方法、装置、设备以及存储介质
CN112380065B (zh) 一种数据修复方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant