CN111583880B - 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置 - Google Patents

移位寄存器单元电路及驱动方法、栅极驱动器和显示装置 Download PDF

Info

Publication number
CN111583880B
CN111583880B CN201910120632.4A CN201910120632A CN111583880B CN 111583880 B CN111583880 B CN 111583880B CN 201910120632 A CN201910120632 A CN 201910120632A CN 111583880 B CN111583880 B CN 111583880B
Authority
CN
China
Prior art keywords
terminal
shift register
node
clock
touch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910120632.4A
Other languages
English (en)
Other versions
CN111583880A (zh
Inventor
方志祥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910120632.4A priority Critical patent/CN111583880B/zh
Priority to PCT/CN2020/073553 priority patent/WO2020168895A1/zh
Priority to US16/954,906 priority patent/US11249591B2/en
Publication of CN111583880A publication Critical patent/CN111583880A/zh
Application granted granted Critical
Publication of CN111583880B publication Critical patent/CN111583880B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • G06F3/04184Synchronisation with the driving of the display or the backlighting unit to avoid interferences generated internally
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种移位寄存器单元电路,其包括输入端、复位端、第一扫描电压端、第二扫描电压端、时钟端、输出端、触控使能信号端、输入电路、第一控制电路和输出电路。第一控制电路被构造成响应于在所述输入端处接收的所述输入脉冲有效并且在所述触控使能信号端处接收的所述触控使能信号有效而将施加在所述第一扫描电压端的所述第一扫描电压供应到所述第一节点,并且在所述触控使能信号有效期间维持将所述第一扫描电压供应到所述第一节点。本发明还公开了一种驱动该移位寄存器单元电路的方法、栅极驱动器、触控显示面板和触控显示装置。

Description

移位寄存器单元电路及驱动方法、栅极驱动器和显示装置
技术领域
本发明涉及栅极驱动信号的生成,尤其涉及一种移位寄存器单元电路及其驱动方法、栅极驱动器、触控显示面板和触控显示装置。
背景技术
现有的触控显示面板中一般采用包括多个级联的移位寄存器单元的栅极驱动器来生成栅极驱动信号,以及向显示面板的像素阵列供应所述栅极驱动信号。当触控显示面板从显示时间段进入触控时间段以及随后从触控时间段返回显示时间段时,由于栅极驱动器中的晶体管存在漏电流,使得生成的栅极驱动信号的波形严重变形,导致晶体管的打开不充分,令像素充电不足,从而形成显示上的暗纹。
发明内容
根据本发明的第一个方面,提供了一种移位寄存器单元电路,包括:输入端,其可操作用于接收输入脉冲;复位端,其可操作用于接收复位脉冲;第一扫描电压端,其可操作用于被施加第一扫描电压;第二扫描电压端,其可操作用于被施加第二扫描电压;触控使能信号端,其可操作用于被施加触控使能信号;时钟端,其可操作用于接收时钟信号;输出端,其可操作用于输出输出信号;输入电路,其被构造成:响应于在所述输入端处接收的输入脉冲有效而使所述第一扫描电压端与第一节点导通;以及,响应于在所述复位端接收的复位脉冲有效而使所述第二扫描电压端与所述第一节点导通;第一控制电路,其被构造成:响应于在所述输入端处接收的输入脉冲有效并且在所述触控使能信号端处接收的触控使能信号有效而使所述第一扫描电压端与所述第一节点导通,并且在所述触控使能信号有效期间维持所述第一扫描电压端与所述第一节点的导通;以及,响应于在所述时钟端处接收的时钟信号有效并且在所述触控使能信号端处接收的触控使能信号无效而使所述第一扫描电压端与所述第一节点断开;输出电路,其被构造成:响应于所述第一节点处于有效电位而使所述时钟端与所述输出端导通;以及,响应于在所述复位端接收的复位脉冲有效而使所述输出端的输出信号处于无效电位。
在某些示例性实施例中,所述输入电路包括:第一晶体管,其栅极连接到所述输入端,其第一电极连接到所述第一扫描电压端,并且其第二电极连接到所述第一节点;以及第二晶体管,其栅极连接到所述复位端,其第一电极连接到所述第一节点,其第二电极连接到所述第二扫描电压端。
在某些示例性实施例中,所述输出电路包括:第三晶体管,其栅极连接到所述第一节点,其第一电极连接到所述时钟端,并且其第二电极连接到所述输出端;以及第四晶体管,其栅极连接到所述复位端,其第一电极连接所述输出端,并且其第二电极连接到所述第二扫描电压端。在另一些示例性实施例中,所述输出电路还包括连接在所述第一节点与所述输出端之间的第一电容器。
在某些示例性实施例中,所述第一控制电路包括:第五晶体管,其第一栅极连接到所述输入端,其第二栅极连接到所述时钟端,其第一电极连接到所述触控使能信号端,并且其第二电极连接第二节点;第六晶体管,其栅极连接到所述第二节点,其第一电极连接到所述第一扫描电压端,并且其第二电极连接到所述第一节点;第二电容器,所述第二电容器连接在所述第二节点和地之间。
在某些示例性实施例中,移位寄存器单元电路还包括:第一参考电压端,其可操作用于被施加第一参考电压;第二参考电压端,其可操作用于被施加第二参考电压;以及第二控制电路,其被构造成:响应于所述第一节点处于有效电位而使所述第二参考电压端与第三节点导通;响应于施加到所述第一参考电压端的第一参考电压有效并且所述第一节点处于无效电位而使所述第一参考电压端与所述第三节点导通;以及,响应于所述第三节点处于有效电位而使所述第二参考电压端与所述第一节点导通。
在某些实施例中,所述输出电路包括:第三晶体管,其栅极连接到所述第一节点,其第一电极连接到所述时钟端,并且其第二电极连接到所述输出端;以及第四晶体管,其栅极连接到所述第三节点,其第一电极连接所述输出端,并且其第二电极连接到所述第二参考电压端。在另一些实施例中,所述输出电路还包括连接在所述第一节点与所述输出端之间的第一电容器。
在某些实施例中,所述第二控制电路包括:第七晶体管,其栅极和第一电极都连接到所述第一参考电压端,并且其第二电极连接到第四节点;第八晶体管,其栅极连接到所述第一节点,其第一电极连接到所述第四节点,并且其第二电极连接到所述第二参考电压端;第九晶体管,其栅极连接到所述第三节点,其第一电极连接到所述第一节点,并且其第二电极连接到所述第二参考电压端;第十晶体管,其栅极连接到所述第四节点,其第一电极连接到所述第一参考电压端,并且其第二电极连接到所述第三节点;以及第十一晶体管,其栅极连接到所述第一节点,其第一电极连接到所述第三节点,并且其第二电极连接到所述第二参考电压端。
根据本发明的另一个方面,提供了一种栅极驱动器,其包括N个级联的如上所述的移位寄存器单元电路,N为大于等于2的整数,其中N个移位寄存器单元电路中的第m个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第m+1个移位寄存器单元电路的输入端,m为整数且1≤m<N,并且其中N个移位寄存器单元电路中的第n个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第n-1个移位寄存器单元电路的复位端,n为整数且1<n≤N。
根据本发明的又一个方面,提供了一种触控显示面板,包括:第一扫描电压线,可操作用于传送第一扫描电压;第二扫描电压线,可操作用于传送第二扫描电压;触控使能信号线,可操作用于传送触控使能信号;第一时钟线,可操作用于传送第一时钟信号;第二时钟线,可操作用于传送第二时钟信号,所述第一时钟信号与所述第二时钟信号具有相反的相位;以及如上所述的栅极驱动器,其中:所述N个移位寄存器单元电路的各第一扫描电压端连接到所述第一扫描电压线,所述N个移位寄存器单元电路的各第二扫描电压端连接到所述第二扫描电压线,所述N个移位寄存器单元电路的各触控使能信号端连接到所述触控使能信号线,所述N个移位寄存器单元电路中的第2k-1个移位寄存器单元电路的时钟端连接到所述第一时钟线,并且所述N个移位寄存器单元电路中的第2k个移位寄存器单元电路的时钟端连接到所述第二时钟线,k为正整数且2k≤N。在某些实施例中,所述触控显示面板还包括第一参考电压线,可操作用于传送第一参考电压;第二参考电压线,可操作用于传送第二参考电压,并且其中所述N个移位寄存器单元电路的各第一参考电压端连接到所述第一参考电压线,所述N个移位寄存器单元电路的各第二参考电压端连接到所述第二参考电压线。
根据本发明的再一个方面,提供了一种触控显示装置,包括:如上所述的触控显示面板;时序控制器,其被构造成控制所述触控显示面板的操作,其中所述时序控制器被构造成:向所述第一时钟线和所述第二时钟线分别供应所述第一时钟信号和所述第二时钟信号;向所述触控使能信号线提供所述触控使能信号,其中在所述触控使能信号有效期间,所述第一时钟信号和所述第二时钟信号无效;触控驱动器,其被构造成响应于所述触控使能信号生成触控扫描信号;电压生成器,其被构造成至少向所述第一扫描电压线和所述第二扫描电压线分别供应所述第一扫描电压和所述第二扫描电压。在某些实施例中,所述电压生成器被构造成还向所述第一参考电压线和所述第二参考电压线分别供应所述第一参考电压和所述第二参考电压。
根据本发明的再另一个方面,提供了一种驱动如上所述的移位寄存器单元电路的方 法,包括:向所述输入端提供所述输入脉冲;向所述时钟端提供所述时钟信号;以及向所述 触控使能信号端提供所述触控使能信号;响应于所述输入脉冲、所述时钟信号以及所述触控 使能信号,由所述第一控制电路执行下述操作:响应于所述输入脉冲有效并且所述触控使能 信号有效而使所述第一扫描电压端与所述第一节点导通;在所述触控使能信号有效期间维持 所述第一扫描电压端与所述第一节点的导通;以及响应于所述时钟信号有效并且所述触控使 能信号无效而使所述第一扫描电压端与所述第一节点断开。
在某些实施例中,所述时钟信号具有50%的占空比,其中所述输入脉冲具有等于所述时钟信号的周期的一半的脉宽且与其中所述时钟信号为无效的持续时间同步,并且其中所述复位脉冲具有等于所述时钟信号的所述周期的一半的脉宽并且相对于所述输出端的输出脉冲被延迟所述时钟信号的半个周期。
根据在下文中所描述的实施例,本发明的这些和其它方面将是清楚明白的,并且将参考在下文中所描述的实施例而被阐明。
附图说明
下面将结合附图对本发明的具体实施方式进行详细的描述,以便能够对本发明要解决的问题、上述以及其他目的、特征和优点具有更加充分的认识和理解,附图中:
图1示出了现有的触控显示面板中形成显示上的暗纹的情形;
图2是一种现有技术中典型的移位寄存器单元电路的电路图;
图3是图2的移位寄存器单元电路在显示时间段操作的时序图;
图4是图2的移位寄存器单元电路在触控时间段操作的时序图;
图5是根据本发明的一个实施例的移位寄存器单元电路的示意性框图;
图6是图5的移位寄存器单元电路的示例性电路的电路图;
图7是用于图6的示例性移位寄存器单元电路的示例性时序图;
图8是根据本发明的另一个实施例的移位寄存器单元电路的示意性框图;
图9是图8的移位寄存器单元电路的示例性电路的电路图;
图10是用于图8的示例性移位寄存器单元电路的示例性时序图;
图11是基于图5的移位寄存器单元电路的栅极驱动器的框图;
图12是基于图8的移位寄存器单元电路的栅极驱动器的框图;以及
图13是根据本发明的触控显示装置的框图。
贯穿全部附图,相同或者相似的部分、部件和/或元件由相同的附图标记指示。
具体实施方式
将理解的是,尽管术语第一、第二、第三等等在本文中可以用来描述各种元件、部件和/或部分,但是这些元件、部件和/或部分不应当由这些术语限制。这些术语仅用来将一个元件、部件或部分与另一个元件、部件或部分相区分。因此,下面讨论的第一元件、部件或部分可以被称为第二或第三元件、部件或部分而不偏离本发明的教导。
本文中使用的术语仅用于描述特定实施例的目的,并且不意图限制本发明。如本文中使用的,单数形式“一个”、“一”和“该”旨在也包括复数形式,除非上下文清楚地另有指示。还要理解的是,术语“包括”和/或“包含”当在本说明书中使用时,是指所述及的特征、整体、步骤、操作、元件和/或部件的存在,但不排除一个或多个其他特征、整体、步骤、操作、元件、部件和/或其群组的存在或者添加一个或多个其他特征、整体、步骤、操作、元件、部件和/或其群组。如本文中使用的,术语“和/或”包括相关联的列出项目中的一个或多个的任意和全部组合。
将理解的是,当元件被描述为“连接到另一个元件”或“耦合到另一个元件”时,其可以直接连接到另一个元件或直接耦合到另一个元件,或者可以存在中间元件。相反,当元件被描述为“直接连接到另一个元件”或“直接耦合到另一个元件”时,没有中间元件存在。
除非另有定义,本文中使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员所通常理解的相同含义。还要理解的是,诸如那些在通常使用的字典中定义的之类的术语应当被解释为具有与其在相关领域和/或本说明书上下文中的含义相一致的含义,并且将不在理想化或过于正式的意义上进行解释,除非本文中明确地如此定义。
为了清楚目的,本发明所属领域公知的某些技术、结构、材料未被详细描述,以避免使本申请变得冗长。
图1示出了现有的触控显示面板中形成显示上的暗纹的情形。如图1所示,所显示的触控显示面板例如采用列反转方式工作,处于Real 120 Hz报告率长时行消隐模式并且多工器为3选1的情况下,完成一帧图像的显示的过程中需要切换至触控扫描阶段6次,因此导致在该触控显示面板中形成6条暗横纹。
下面将结合图2、图3和图4进一步详细说明导致形成所述暗纹的原因。
图2是一种现有技术的典型的移位寄存器单元电路100的电路图。如图2所示,移位寄存器单元电路100包括晶体管M1-M9、内部节点PU和PD、以及电容器C1。移位寄存器单元电路100连接到输入端IN、复位端RST、第一扫描电压端VDD、第二扫描电压端VSS、第一参考电压端VGH、第二参考电压端VGL、时钟端CLK和输出端OUT。
图3和图4分别示出了图2的移位寄存器单元电路100工作在显示时间段和触控时间段的示例性时序图。如图3所示,移位寄存器单元电路100此时工作在显示时间段。在时间阶段T1,输入端IN为高电平,时钟端CLK和复位端RST均为低电平,所以晶体管M1开启以使第一扫描电压端VDD与节点PU导通,从而将来自第一扫描电压端VDD的高电平电压供应到节点PU。节点PU处于高电平继而又使晶体管M3开启,令输出端OUT与时钟端CLK导通。由于此时时钟端CLK为低电平,所以输出端OUT输出低电平。在紧接在时间阶段T1后的时间阶段T2,虽然输入端IN为低电平,但节点PU依然处于高电平,并使晶体管M3保持开启,时钟端CLK的电位由低转高,从而使输出端OUT的输出信号从低电平跳变到高电平。特别地,由于电容器C1的自举效应,节点PU处的电位随着输出端OUT处的电位跳变而同步地跳变,如图3所示,这使得晶体管M3进一步开启以确保输出端OUT的输出脉冲的质量。在紧跟在时间阶段T2后的时间阶段T3,复位端RST变成高电平,使得晶体管M2开启以使第二扫描电压端VSS与节点PU导通,从而将来自第二扫描电压端VSS的低电平电压供应到节点PU,由此令晶体管M3、M6、M8关断。晶体管M6、M8的关断使得晶体管M5开启,以使第一参考电压端VGH与节点PD导通,从而将来自第一参考电压端VGH的高电平电压供应到节点PD。节点PD的高电平使得晶体管M4开启,以使第二参考电压端VGL与输出端OUT导通。
如图4所示,移位寄存器单元电路100将会切换到触控时间段工作。在时间阶段T1,输入端IN为高电平,所以晶体管M1开启,以使第一扫描电压端VDD与节点PU导通,从而将来自第一扫描电压端VDD的高电平电压供应到节点PU。节点PU处于高电平使得晶体管M3开启,令输出端OUT与时钟端CLK导通。但由于时钟端CLK为低电平,所以输出端OUT输出低电平。在紧跟在时间阶段T1后的时间阶段P1,触控显示面板切换到触控模式,并且在触控扫描信号Touch有效期间,时钟端CLK保持低电平。由于薄膜晶体管存在漏电流特性,且漏电量会随着时间增加而增大,所以节点PU的电位在触控时间段会由于晶体管M2、M6、M9的漏电而下降,如图4所示。当触控扫描信号Touch变为无效,从而触控时间段结束时,在紧接着时间阶段P1后的时间阶段T2,时钟端CLK的电位由低转高。此时,由于节点PU的电位低于其未漏电时的电位,所以使得晶体管M3的开启不充分,导致输出端OUT的输出脉冲严重变形,这继而又导致对应行的薄膜晶体管开启不充分,使得像素充电不足,从而显示暗纹。
下面继续结合附图描述本发明的实施例。
图5是根据本发明的一个实施例的移位寄存器单元电路300的框图。参考图5,移位寄存器单元电路300包括可操作用于接收输入脉冲的输入端IN、可操作用于接收复位脉冲的复位端RST、可操作用于被施加第一扫描电压的第一扫描电压端VDD、可操作用于被施加第二扫描电压的第二扫描电压端VSS、可操作用于接收时钟信号的时钟端CLK、可操作用于被施加触控使能信号的触控使能信号端TE、以及可操作用于输出输出信号的输出端OUT。移位寄存器单元电路300还包括被图示为方块的输入电路310、第一控制电路320以及输出电路330。
输入电路310被构造成响应于在所述输入端IN处接收的输入脉冲有效而使第一扫描电压端VDD与第一节点N1导通,从而将第一扫描电压供应到第一节点N1。输入电路310还被构造成响应于在复位端RST接收的复位脉冲有效而使第二扫描电压端VSS与第一节点N1导通,从而将第二扫描电压供应到第一节点N1。
第一控制电路320被构造成:响应于在输入端IN处接收的输入脉冲有效并且在触控使能信号端TE处接收的触控使能信号有效而使第一扫描电压端VDD与第一节点N1导通,并且在所述触控使能信号有效期间维持所述第一扫描电压端VDD与第一节点N1的导通,以便将第一扫描电压供应到第一节点N1;以及,响应于在时钟端CLK处接收的时钟信号有效并且在触控使能信号端TE处接收的触控使能信号无效而使第一扫描电压端VDD与第一节点N1断开。
输出电路330被构造成响应于第一节点N1处于有效电位而使时钟端CLK与输出端OUT导通。输出电路330还被构造成响应于复位端RST处于有效电位而使输出端OUT的输出脉冲处于无效电位。
本文使用的术语“有效电位”是指所涉及的电路元件(例如,晶体管)被启用所需的电位,并且本文使用的术语“无效电位”是指所涉及的电路元件被禁用时所处的电位。对于n型晶体管而言,有效电位是高电位,并且无效电位是低电位。对于p型晶体管而言,有效电位是低电位,并且无效电位是高电位。将理解的是,有效电位或无效电位并不意图是指某一个具体的电位,而是可以包括一个电位的范围。另外,术语“电压水平”可以与“电位”互换地使用。
容易理解的是,在该实施例中,第一控制电路320在触控使能信号有效期间保持将所述第一扫描电压供应到第一节点N1,由此使得第一节点N1处的电位在触控时间段期间不会因为晶体管的漏电而降低,从而确保了在触控时间段结束之后输出电路330中的晶体管依然能被充分开启,从而保证了输出端的输出脉冲的质量,这继而又使得对应行的薄膜晶体管充分开启,确保了像素充电,以避免出现暗纹。
图6是图5所示的移位寄存器单元电路300的示例性电路的电路图。下面参考图6来描述移位寄存器单元电路300的示例性构造。
输入电路310包括第一晶体管M1和第二晶体管M2。第一晶体管M1具有连接到输入端IN的栅极、连接到第一扫描电压端VDD的第一电极、以及连接到第一节点N1的第二电极。第二晶体管M2具有连接到复位端RST的栅极、连接到第一节点N1的第一电极、以及接到第二扫描电压端VSS的第二电极。
第一控制电路320包括第五晶体管M5、第六晶体管M6和第二电容器C2。第五晶体管M5的第一电极连接到触控使能信号端TE,其第二电极连接到第二节点N2,并且第五晶体管M5的栅极连接到输入端IN和时钟端CLK,但是输入端IN和时钟端CLK彼此并不导通,以这样的方式,使得当输入端IN和时钟端CLK不同时有效时,第五晶体管M5将在输入端IN和时钟端CLK中的至少一个处于有效电位时开启。在某些实施例中,第五晶体管M5具有第一栅极和第二栅极,第一栅极连接到输入端IN,第二栅极连接到时钟端CLK,由此能够使得当输入端IN和时钟端CLK不同时有效时,第五晶体管M5将在输入端IN和时钟端CLK中的至少一个处于有效电位时开启。第六晶体管M6具有连接到第二节点N2的栅极、连接到第一扫描电压端VDD的第一电极,以及连接到第一节点N1的第二电极。第二电容器C2连接在第二节点N2和地之间。
输出电路330包括第三晶体管M3和第四晶体管M4。第三晶体管M3具有连接到第一节点N1的栅极、连接到时钟端CLK的第一电极、以及连接到输出端OUT的第二电极。第四晶体管M4具有连接到复位端RST的栅极、连接到所述输出端OUT的第一电极、以及连接到第二扫描电压端VSS的第二电极。输出电路330还可选地包括连接在第一节点N1与输出端OUT之间的第一电容器C1。第一电容器C1的存在是有利的,因为第一节点N1处的电位可以借助于第一电容器C1的自举效应而进一步升高,以使第三晶体管M3进一步开启,如后面将描述的。
在该实施例中,虽然各晶体管被图示和描述为n型晶体管,但是p型晶体管也是可能的。在p型晶体管的情况下,栅极开启电压具有低电平,并且栅极关闭电压具有高电平。在各实施例中,各晶体管可以采取例如薄膜晶体管的形式,其典型地被制作使得它们的第一、第二电极可互换地使用。此外,在不与本发明的教导相矛盾的情况下,还可以设想其他实施例。
图7是用于如图6所示的移位寄存器单元电路300的示例性时序图。为了图示的方便,仅在其中示出了一个触控时间段。图7中,在时钟端CLK处接收的时钟信号被示出为具有50%的占空比,并且在输入端IN处接收的输入脉冲被示出为具有等于时钟信号的周期的一半的脉宽且与其中时钟信号为无效的持续时间同步。在复位端RST处接收的复位脉冲具有等于时钟信号的周期的一半的脉宽且相对于输出端OUT的输出脉冲被延迟时钟信号的半个周期。此外,在该示例中还假定,第一扫描电压端VDD和第二扫描电压端VSS分别被施加高电平电压和低电平电压。
下面参考图7来描述图6所示的示例性电路300的操作。在下文中,以1表示高电平,并且以0表示低电平。
在时间阶段T1,IN=1,CLK=0,RST=0,TE=1。由于IN=1,所以第一晶体管M1被开启,以使第一扫描电压端VDD与第一节点N1导通,由此将来自第一扫描电压端VDD的高电平电压供应到第一节点N1,使得第一节点N1被设定处于有效电位,并且相应地,第三晶体管M3被开启。此外,IN=1也使第五晶体管M5开启,以使触控使能信号端TE与第二节点N2导通,由此将来自触控使能信号端TE的高电平电压传送到第二节点N2,使得第二节点N2被设定处于有效电位,同时第二电容器C2被充电。第二节点N2处于有效电位使得第六晶体管M6开启,以使第一扫描电压端VDD与第一节点N1导通,由此将来自第一扫描电压端VDD的高电平电压供应到第一节点N1。此时,由于第三晶体管M3开启,所以输出端OUT与时钟端CLK导通。由于此时CLK=0,所以输出端OUT输出低电平。
在时间阶段T1之后的时间阶段P1,触控扫描信号Touch有效,并且IN=0,CLK=0,RST=0,TE=1。由于IN=0和RST=0,所以第一晶体管M1和第二晶体管M2关断,并且由于IN=0和CLK=0,所以第五晶体管M5也被关断。但是,由于第二电容器C2的储电作用,所以第二节点N2仍然保持处于有效电位,使得第六晶体管M6保持开启,从而继续保持第一扫描电压端VDD与第一节点N1导通,以将来自第一扫描电压端VDD的高电平电压供应到第一节点N1。由于第一节点N1保持处于有效电位,所以第三晶体管M3保持开启,使得输出端OUT与时钟端CLK保持导通。由于此时CLK=0,所以输出端OUT输出低电平。
在时间阶段P2结束后的时间阶段T2,触控扫描信号Touch变成无效,并且IN=0,CLK=1,RST=0,TE=0。由于IN=0和RST=0,所以第一晶体管M1和第二晶体管M2关断。由于IN=0和CLK=1,所以第五晶体管M5开启,并将来自触控使能信号端TE的低电平电压供应到第二节点N2,以将第二节点N2设定处于无效电位,同时对第二电容器C2放电。由于第二节点N2处于无效电位,所以第六晶体管M6关断。此时,第一节点N1继续处于有效电位,使得第三晶体管M3保持开启。开启的第三晶体管M3使输出端OUT与时钟端CLK保持导通。由于此时CLK=1,因此输出端OUT的输出从低电平跳变到高电平。特别地,由于第一电容器C1的自举效应,第一节点N1处的电位随着输出端OUT处的电位跳变而同步地跳变,如图7所示,从而使第三晶体管M3进一步开启。
在时间阶段T2结束后的时间阶段T3,IN=0,CLK=0,RST=1,TE=0。由于IN=0,所以第一晶体管M1关断,并且由于IN=0和CLK=0,所以第五晶体管M5关断。由于第二电容器C2已经被放电,所以第二节点N2处于无效电位,使得第六晶体管M6关断。由于RST=1,所以第二晶体管M2开启,以使第二扫描电压端VSS与第一节点N1导通,由此将来自第二扫描电压端VSS的低电平电压供应到第一节点N1,使其处于无效电位。由于N1处于无效电位,所以第三晶体管M3关断,使得输出端OUT与所述时钟端CLK断开。而由于RST=1,所以第四晶体管M4开启,令输出端OUT与第二扫描电压端VSS导通,由此将第二扫描电压端VSS的低电平供应到输出端OUT,从而令输出端OUT的输出从高电平跳变到低电平。
以这样的方式,第一控制电路320在触控时间段期间能够维持第一节点N1处的电位,从而确保了输出电路330中的晶体管M3能被充分开启。
图8和图9分别是根据本发明的另一个实施例的移位寄存器单元电路500的框图和示例性电路图。移位寄存器单元电路500与图5和图6中示出的移位寄存器单元电路300非常相似,区别仅在于移位寄存器单元电路500还包括可操作用于被施加第一参考电压的第一参考电压端VGH、可操作用于被施加第二参考电压的第二参考电压端VGL以及第二控制电路340。设置第一、第二参考电压以及第二控制电路340有助于减小移位寄存器单元电路的噪声。容易理解的是,前面关于移位寄存器单元电路300的描述同样适用于移位寄存器单元电路500中相同的部分和/或元件。出于简洁的目的,下文将仅就移位寄存器单元电路500与移位寄存器单元电路300的差异进行描述。
参见图8,移位寄存器单元电路500也包括输入电路310、第一控制电路320和输出电路330,此外还包括第二控制电路340。第二控制电路340被构造成:响应于第一节点N1处于有效电位而使第二参考电压端VGL与第三节点N3导通;响应于施加到第一参考电压端VGH的第一参考电压有效并且第一节点N1处于无效电位而使第一参考电压端VGH与第三节点N3导通;以及,响应于第三节点N3处于有效电位而使第二参考电压端VGL与第一节点N1导通,由此将第二参考电压端VGL的第二参考电压供应到第一节点N1。
下面参考图9来描述移位寄存器单元电路500的示例性电路。移位寄存器单元电路500包括与移位寄存器单元电路300相同的输入电路310和第一控制电路320,因此下文将不再赘述。
第二控制电路340包括第七晶体管M7、第八晶体管M8、第九晶体管M9、第十晶体管M10和第十一晶体管M11。第七晶体管M7具有连接到第一参考电压端VGH的栅极和第一电极,以及连接到第四节点N4的第二电极。第八晶体管M8具有连接到第一节点N1的栅极、连接到第四节点N4的第一电极、以及连接到第二参考电压端VGL的第二电极。第九晶体管M9具有连接到第三节点N3的栅极、连接到第一节点N1的第一电极、以及连接到第二参考电压端VGL的第二电极。第十晶体管M10具有连接到第一参考电压端VGH的第一电极、连接到第三节点N3的第二电极、以及连接到第四节点N4的栅极。第十一晶体管M11具有连接到第一节点N1的栅极、连接到第三节点N3的第一电极、以及连接到第二参考电压端VGL的第二电极。
输出电路330包括第三晶体管M3和第四晶体管M4。第三晶体管M3具有连接到第一节点N1的栅极、连接到时钟端CLK的第一电极、以及连接到输出端OUT的第二电极。第四晶体管M4具有连接到第三节点N3的栅极、连接到所述输出端OUT的第一电极、以及连接到第二参考扫描电压端VGL的第二电极。输出电路340同样可选地包括连接在第一节点N1与输出端OUT之间的第一电容器C1。
图10是用于图8的移位寄存器单元电路500的示例性时序图。为了图示的方便,仅在其中示出了一个触控时间段。与图7相同,在图10中,在时钟端CLK处接收的时钟信号被示出为具有50%的占空比,并且在输入端IN处接收的输入脉冲被示出为具有等于时钟信号的周期的一半的脉宽且与其中时钟信号为无效的持续时间同步。在复位端RST处接收的复位脉冲具有等于时钟信号的周期的一半的脉宽且相对于输出端OUT的输出脉冲被延迟时钟信号的半个周期。此外,在该示例中也假定,第一扫描电压端VDD和第二扫描电压端VSS分别被施加高电平电压和低电平电压,并且第一参考电压端VGH和第二扫描电压端VGL分别被施加高电平电压和低电平电压。
下面参考图10描述图8所示的示例性电路500的操作。在下文中,以1表示高电平,并且以0表示低电平。
在时间阶段T1,IN=1,CLK=0,RST=0,TE=1。由于IN=1,所以第一晶体管M1被开启,以使第一扫描电压端VDD与第一节点N1导通,由此将来自第一扫描电压端VDD的高电平电压供应到第一节点N1,使得第一节点N1被设定处于有效电位,并且相应地,第三晶体管M3、第八晶体管M8、第十一晶体管M11被开启。此外,IN=1也使第五晶体管M5开启,以使触控使能信号端TE与第二节点N2导通,由此将来自触控使能信号端TE的高电平电压传送到第二节点N2,使第二节点N2被设定处于有效电位,同时第二电容器C2被充电。第二节点N2处于有效电位使得第六晶体管M6开启,以使第一扫描电压端VDD与第一节点N1导通,由此将来自第一扫描电压端VDD的高电平电压供应到第一节点N1。此外,由于第一参考电压端VGH被施加高电平电压,所以第七晶体管M7被开启。第七、第八晶体管M7和M8被设计有这样的宽长比(其决定了晶体管的等效导通电阻),使得第四节点N4在第七、第八晶体管M7和M8两者都被开启的情况下被设定处于无效电位,由此使得第十晶体管M10关断。此时,由于第十一晶体管M11开启,所以来自第二参考电压端VGL的低电平电压被供应到第三节点N3。由于第三节点N3处于无效电位,所以第四晶体管M4关断,以将输出端OUT与第二参考电压端VGL断开。由于第三晶体管M3开启,所以输出端OUT与时钟端CLK导通。由于此时CLK=0,所以输出端OUT的输出信号也处于无效电位。
在时间阶段T1之后的时间阶段P1,触控扫描信号Touch有效,并且IN=0,CLK=0,RST=0,TE=1。由于IN=0和RST=0,所以第一晶体管M1和第二晶体管M2关断,并且由于IN=0和CLK=0,所以第五晶体管M5也被关断。但是,由于第二电容器C2的储电作用,所以第二节点N2仍然保持处于有效电位,使得第六晶体管M6保持开启,从而继续保持第一扫描电压端VDD与第一节点N1导通,以将来自第一扫描电压端VDD的高电平电压供应到第一节点N1。由于第一节点N1保持处于有效电位,所以相应地,第三晶体管M3、第八晶体管M8、第十一晶体管M11保持开启,此外,第七晶体管M7依然保持开启,第十晶体管M10依然保持关断,所以第三节点N3和第四节点N4依然处于无效电位,使第四晶体管M4关断。第三晶体管M3的开启使得输出端OUT与时钟端CLK保持导通。由于此时CLK=0,所以输出端OUT的输出信号也处于无效电位。
在时间阶段P2结束后的时间阶段T2,触控扫描信号Touch变成无效,并且IN=0,CLK=1,RST=0,TE=0。由于IN=0和RST=0,所以第一晶体管M1和第二晶体管M2关断。由于IN=0和CLK=1,所以第五晶体管M5开启,并将来自触控使能信号端TE的低电平电压供应到第二节点N2,以将第二节点N2设定处于无效电位,同时对第二电容器C2放电。由于第二节点N2处于无效电位,所以第六晶体管M6关断,以使第一扫描电压端VDD与第一节点N1断开。此时,第一节点N1继续处于有效电位,使得第三晶体管M3、第八晶体管M8、第十一晶体管M11保持开启。此外,第七晶体管M7也保持开启,第十晶体管M10依然保持关断,所以,第三节点N3和第四节点N4依然处于无效电位,使第四晶体管M4关断。开启的第三晶体管M3使输出端OUT与时钟端CLK保持导通。由于此时CLK=1,因此输出端OUT的输出从低电平跳变到高电平。特别地,由于第一电容器C1的自举效应,第一节点N1处的电位随着输出端OUT处的电位跳变而同步地跳变,如图10所示,以使第三晶体管M3进一步开启。
在时间阶段T2结束后的时间阶段T3,IN=0,CLK=0,RST=1,TE=0。由于IN=0,所以第一晶体管M1关断,并且由于IN=0和CLK=0,所以第五晶体管M5关断。由于第二电容器C2已经被放电,所以第二节点N2处于无效电位,使得第六晶体管M6保持关断。由于RST=1,所以第二晶体管M2开启,以使第二扫描电压端VSS与第一节点N1导通,由此将来自第二扫描电压端VSS的低电平电压供应到第一节点N1,使其处于无效电位。由于N1处于无效电位,所以第三晶体管M3、第八晶体管M8和第十一晶体管M11关断。第三晶体管M3的关断使得输出端OUT与所述时钟端CLK断开。由于第七晶体管M7保持开启且第八晶体管M8关断,所以第一参考电压端VGH的高电平电压被供应到第四节点N4,使得其处于有效电位。当第四节点N4处于有效电位时,第十晶体管M10打开,以将第一参考电压端VGH的高电平电压供应到第三节点N3,使得其处于有效电位。当第三节点N3处于有效电位时,第四晶体管M4开启,以使输出端OUT与第二参考扫描电压端VGL保持导通,由此将第二参考扫描电压端VGL的低电平供应到输出端OUT,从而令输出端OUT的输出从高电平跳变到低电平。
图11为基于图5的移位寄存器单元电路300的栅极驱动器700的框图。如图11所示,栅极驱动器700包括N个级联的移位寄存器单元电路SR(1), SR(2), …, SR(N-1)和SR(N),其每一个可以采取如上面关于图5描述的移位寄存器单元电路300的形式。N可以是大于或等于2的整数。在栅极驱动器700中,除了第一个移位寄存器单元电路SR(1)之外,各移位寄存器单元电路中的每一个的输入端IN连接到相邻上一个移位寄存器单元电路的输出端OUT,并且除了第N个移位寄存器单元电路SR(N)之外,各移位寄存器单元电路中的每一个的复位端RST连接到相邻下一个移位寄存器单元电路的输出端OUT。
栅极驱动器700中的N个移位寄存器单元电路SR(1), SR(2), …, SR(N-1)和SR(N)可以分别连接到N条栅线G[1], G[2], …, G[N-1]和G[N]。各移位寄存器单元电路中的每一个还可以连接到可操作用于传送第一扫描电压的第一扫描电压线vdd、可操作用于传送第二扫描电压的第二扫描电压线vss、可操作用于传送触控使能信号的触控使能信号线te、可操作用于传送第一时钟信号的第一时钟线clka、以及可操作用于传送第二时钟信号的第二时钟线clkb。第一、第二时钟信号具有相反的相位。特别地,移位寄存器单元电路SR(1), SR(2), …, SR(N-1)和SR(N)中的第2k-1个移位寄存器单元电路的时钟端CLK连接到所述第一时钟线clka,并且移位寄存器单元电路SR(1), SR(2), …, SR(N-1)和SR(N)中的第2k个移位寄存器单元电路的时钟端CLK连接到所述第二时钟线clkb,其中k为正整数且2k≤N。将理解的是,第一、第二时钟信号以这样的方式被供应给移位寄存器单元电路SR(1),SR(2), …, SR(N-1)和SR(N),使得所述移位寄存器单元电路中的每一个都以相同(但是被“时移”)的时序操作以便依次生成输出信号作为栅极开启脉冲。
图12为基于图8的移位寄存器单元电路500的栅极驱动器800的框图。栅极驱动器800包括N个级联的移位寄存器单元电路SRR(1), SRR(2), …, SRR(N-1)和SRR(N),其每一个可以采取如上面关于图8描述的移位寄存器单元电路500的形式。栅极驱动器800与栅极驱动器700相似,两者的差异仅仅在于栅极驱动器800中各移位寄存器单元电路中的每一个还可以连接到可操作用于传送第一参考电压的第一参考电压线vgh和可操作用于传送第二参考电压的第二参考电压线vgl。
图13是根据本发明实施例的触控显示装置900的框图。参考图13,触控显示装置900包括触控显示面板910、时序控制器920、栅极驱动器930、数据驱动器940、电压生成器950和触控驱动器960。栅极驱动器930可以采取上面关于图11所示的栅极驱动电路700或图12所示的栅极驱动电路800的形式。另外,在图11和12中示出的第一时钟线clka、第二时钟线clkb、第一扫描电压线vdd、第二扫描电压线vss、触控使能信号线te、第一参考电压线vgh和第二参考电压线vgl在图13中为了图示的方便被省略。
触控显示面板910用于显示接收到的图像数据并且感测用户对触控显示面板910的触控操作。触控显示面板910可以具有各种类型的结构,例如add-on、in-cell、on-cell、OGS等等。触控显示面板910包括连接至在第一方向D1上延伸的多个栅极线GL和在与第一方向D1交叉(例如,基本垂直)的第二方向D2上延伸的多个数据线DL。触控显示面板910的显示面板包括以矩阵形式排列的多个像素(未示出)。所述像素中的每一个可电连接至栅极线GL中的对应一条栅极线和数据线DL中的对应一条数据线。触控显示面板910的显示面板可以是液晶显示面板、有机发光二极管(OLED)显示面板或任何其他合适类型的显示面板。
时序控制器920控制触控显示面板910、栅极驱动器930、数据驱动器940、电压生成器950和触控驱动器960的操作。时序控制器920从外部设备(例如,主机)接收输入图像数据RGBD和输入控制信号CONT。输入图像数据RGBD可包括用于多个像素的多个输入像素数据。每个输入像素数据可包括用于多个像素中的对应一个的红色灰度数据R、绿色灰度数据G和蓝色灰度数据B。输入控制信号CONT可包括主时钟信号、数据使能信号、垂直同步信号、水平同步信号等。时序控制器920基于输入图像数据RGBD和输入控制信号CONT生成输出图像数据RGBD’、第一控制信号CONT1和第二控制信号CONT2。时序控制器920的实现方式是本领域已知的。时序控制器920可以以许多方式(例如诸如利用专用硬件)实现以便执行本文讨论的各种不同的功能。“处理器”是采用一个或多个微处理器的时序控制器920的一个示例,所述微处理器可以使用软件(例如微代码)进行编程以便执行本文讨论的各种不同的功能。时序控制器920可以在采用或者在不采用处理器的情况下实现,并且也可以实现为执行一些功能的专用硬件和执行其他功能的处理器的组合。时序控制器920的示例包括但不限于常规的微处理器、专用集成电路(ASIC)以及现场可编程门阵列(FPGA)。
栅极驱动器930从时序控制器920接收第一控制信号CONT1。第一控制信号CONT1可以包括经由在图11和12中示出的第一、第二时钟线clk和clkb传送且具有相反相位的第一、第二时钟信号。栅极驱动器930基于第一控制信号CONT1生成用于输出到栅极线GL的多个栅极驱动信号。栅极驱动器930可顺序地将多个栅极驱动信号施加至栅极线GL。
数据驱动器940从时序控制器920接收第二控制信号CONT2和输出图像数据RGBD’。数据驱动器940基于第二控制信号CONT2和输出图像数据RGBD’生成多个数据电压。数据驱动器940可将生成的多个数据电压施加至数据线DL。
触控驱动器960可以被构造成响应于触控使能信号生成触控扫描信号Touch,并将其供应给触控显示面板910,并且还被构造成接收来自所述触控显示面板910的感测结果。
电压生成器950向触控显示面板910、时序控制器920、栅极驱动器930、数据驱动器940、触控驱动器960以及潜在地另外的组件供应电力。具体地,电压生成器950被配置成在时序控制器920的控制下供应分别经由在图11和图12中示出的第一扫描电压线vdd、第二扫描电压线vss、第一参考电压线vgh和第二参考电压线vgl传送的第一扫描电压、第二扫描电压、第一参考电压和第二参考电压。电压生成器950的配置可以是本领域已知的。在一个实现方式中,电压生成器950可以包括例如DC/DC转换器之类的电压转换器和交叉开关(crossbar switch)。所述电压转换器从输入电压生成具有不同电压水平的多个输出电压。然后,所述交叉开关可以在时序控制器920的控制下将这些输出电压选择性地耦合到第一扫描电压线vdd、第二扫描电压线vss、第一参考电压线vgh和第二参考电压线vgl,以便供应所要求的第一、第二扫描电压,以及需要时,第一、第二参考电压。
在各实施例中,栅极驱动器930和/或数据驱动器940可被设置在触控显示面板910上,或者可以借助例如带式载体封装(Tape Carrier Package,TCP)而连接至触控显示面板910。例如,栅极驱动器930可被集成在触控显示面板910中作为阵列基板行驱动(gatedriver on array,GOA)电路。
触控显示装置900的示例包括但不限于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪。
以上所述是本发明的具体实施例,其不应被解释为对本发明范围的限制。本技术领域的普通技术人员在不脱离本发明的精神的前提下可以对所描述的实施例做出若干变型和修改,这些变型和修改也应视为落在本发明的范围之内。

Claims (17)

1.一种移位寄存器单元电路,包括:
输入端,其可操作用于接收输入脉冲;
复位端,其可操作用于接收复位脉冲;
第一扫描电压端,其可操作用于被施加第一扫描电压;
第二扫描电压端,其可操作用于被施加第二扫描电压;
触控使能信号端,其可操作用于被施加触控使能信号;
时钟端,其可操作用于接收时钟信号;
输出端,其可操作用于输出输出信号;
输入电路,其被构造成:响应于在所述输入端处接收的输入脉冲有效而使所述第一扫描电压端与第一节点导通;以及,响应于在所述复位端接收的复位脉冲有效而使所述第二扫描电压端与所述第一节点导通;
第一控制电路,其被构造成:响应于在所述输入端处接收的输入脉冲有效并且在所述触控使能信号端处接收的触控使能信号有效而使所述第一扫描电压端与所述第一节点导通,并且在所述触控使能信号有效期间维持所述第一扫描电压端与所述第一节点的导通;以及,响应于在所述时钟端处接收的时钟信号有效并且在所述触控使能信号端处接收的触控使能信号无效而使所述第一扫描电压端与所述第一节点断开;
输出电路,其被构造成:响应于所述第一节点处于有效电位而使所述时钟端与所述输出端导通;以及,响应于在所述复位端接收的复位脉冲有效而使所述输出端的输出信号处于无效电位。
2.根据权利要求1所述的移位寄存器单元电路,其中,所述输入电路包括:
第一晶体管,其栅极连接到所述输入端,其第一电极连接到所述第一扫描电压端,并且其第二电极连接到所述第一节点;以及
第二晶体管,其栅极连接到所述复位端,其第一电极连接到所述第一节点,其第二电极连接到所述第二扫描电压端。
3.根据权利要求1所述的移位寄存器单元电路,其中,所述输出电路包括:
第三晶体管,其栅极连接到所述第一节点,其第一电极连接到所述时钟端,并且其第二电极连接到所述输出端;以及
第四晶体管,其栅极连接到所述复位端,其第一电极连接所述输出端,并且其第二电极连接到所述第二扫描电压端。
4.根据权利要求3所述的移位寄存器单元电路,其中,所述输出电路还包括连接在所述第一节点与所述输出端之间的第一电容器。
5.根据权利要求1所述的移位寄存器单元电路,其中,所述第一控制电路包括:
第五晶体管,其第一栅极连接到所述输入端,其第二栅极连接到所述时钟端,其第一电极连接到所述触控使能信号端,并且其第二电极连接第二节点;
第六晶体管,其栅极连接到所述第二节点,其第一电极连接到所述第一扫描电压端,并且其第二电极连接到所述第一节点;
第二电容器,所述第二电容器连接在所述第二节点和地之间。
6.根据权利要求1所述的移位寄存器单元电路,还包括:
第一参考电压端,其可操作用于被施加第一参考电压;
第二参考电压端,其可操作用于被施加第二参考电压;以及
第二控制电路,其被构造成:响应于所述第一节点处于有效电位而使所述第二参考电压端与第三节点导通;响应于施加到所述第一参考电压端的第一参考电压有效并且所述第一节点处于无效电位而使所述第一参考电压端与所述第三节点导通;以及,响应于所述第三节点处于有效电位而使所述第二参考电压端与所述第一节点导通。
7.根据权利要求6所述的移位寄存器单元电路,其中,所述输出电路包括:
第三晶体管,其栅极连接到所述第一节点,其第一电极连接到所述时钟端,并且其第二电极连接到所述输出端;以及
第四晶体管,其栅极连接到所述第三节点,其第一电极连接所述输出端,并且其第二电极连接到所述第二参考电压端。
8.根据权利要求7所述的移位寄存器单元电路,其中,所述输出电路还包括连接在所述第一节点与所述输出端之间的第一电容器。
9.根据权利要求6所述的移位寄存器单元电路,其中,所述第二控制电路包括:
第七晶体管,其栅极和第一电极都连接到所述第一参考电压端,并且其第二电极连接到第四节点;
第八晶体管,其栅极连接到所述第一节点,其第一电极连接到所述第四节点,并且其第二电极连接到所述第二参考电压端;
第九晶体管,其栅极连接到所述第三节点,其第一电极连接到所述第一节点,并且其第二电极连接到所述第二参考电压端;
第十晶体管,其栅极连接到所述第四节点,其第一电极连接到所述第一参考电压端,并且其第二电极连接到所述第三节点;以及
第十一晶体管,其栅极连接到所述第一节点,其第一电极连接到所述第三节点,并且其第二电极连接到所述第二参考电压端。
10.一种栅极驱动器,其包括N个级联的如权利要求1至5中任一项所述的移位寄存器单元电路,N为大于等于2的整数,其中N个移位寄存器单元电路中的第m个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第m+1个移位寄存器单元电路的输入端,m为整数且1≤m<N,并且其中N个移位寄存器单元电路中的第n个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第n-1个移位寄存器单元电路的复位端,n为整数且1<n≤N。
11.一种栅极驱动器,其包括N个级联的如权利要求6至9中任一项所述的移位寄存器单元电路,N为大于等于2的整数,其中N个移位寄存器单元电路中的第m个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第m+1个移位寄存器单元电路的输入端,m为整数且1≤m<N,并且其中N个移位寄存器单元电路中的第n个移位寄存器单元电路的输出端连接到N个移位寄存器单元电路中的第n-1个移位寄存器单元电路的复位端,n为整数且1<n≤N。
12.一种触控显示面板,包括:
第一扫描电压线,可操作用于传送第一扫描电压;
第二扫描电压线,可操作用于传送第二扫描电压;
触控使能信号线,可操作用于传送触控使能信号;
第一时钟线,可操作用于传送第一时钟信号;
第二时钟线,可操作用于传送第二时钟信号,所述第一时钟信号与所述第二时钟信号具有相反的相位;以及
如权利要求10所述的栅极驱动器,其中:
所述N个移位寄存器单元电路的各第一扫描电压端连接到所述第一扫描电压线,
所述N个移位寄存器单元电路的各第二扫描电压端连接到所述第二扫描电压线,
所述N个移位寄存器单元电路的各触控使能信号端连接到所述触控使能信号线,
所述N个移位寄存器单元电路中的第2k-1个移位寄存器单元电路的时钟端连接到所述第一时钟线,并且所述N个移位寄存器单元电路中的第2k个移位寄存器单元电路的时钟端连接到所述第二时钟线,k为正整数且2k≤N。
13.一种触控显示面板,包括:
第一扫描电压线,可操作用于传送第一扫描电压;
第二扫描电压线,可操作用于传送第二扫描电压;
第一参考电压线,可操作用于传送第一参考电压;
第二参考电压线,可操作用于传送第二参考电压;
触控使能信号线,可操作用于传送触控使能信号;
第一时钟线,可操作用于传送第一时钟信号;
第二时钟线,可操作用于传送第二时钟信号,所述第一时钟信号与所述第二时钟信号具有相反的相位;以及
如权利要求11所述的栅极驱动器,其中:
所述N个移位寄存器单元电路的各第一扫描电压端连接到所述第一扫描电压线,
所述N个移位寄存器单元电路的各第二扫描电压端连接到所述第二扫描电压线,
所述N个移位寄存器单元电路的各第一参考电压端连接到所述第一参考电压线,
所述N个移位寄存器单元电路的各第二参考电压端连接到所述第二参考电压线,
所述N个移位寄存器单元电路的各触控使能信号端连接到所述触控使能信号线,
所述N个移位寄存器单元电路中的第2k-1个移位寄存器单元电路的时钟端连接到所述第一时钟线,并且所述N个移位寄存器单元电路中的第2k个移位寄存器单元电路的时钟端连接到所述第二时钟线,k为正整数且2k≤N。
14.一种触控显示装置,包括:
如权利要求12所述的触控显示面板;
时序控制器,其被构造成控制所述触控显示面板的操作,其中所述时序控制器被构造成:
向所述第一时钟线和所述第二时钟线分别供应所述第一时钟信号和所述第二时钟信号;
向所述触控使能信号线提供所述触控使能信号,其中在所述触控使能信号有效期间,所述第一时钟信号和所述第二时钟信号无效;
触控驱动器,其被构造成响应于所述触控使能信号生成触控扫描信号;
电压生成器,其被构造成至少向所述第一扫描电压线和所述第二扫描电压线分别供应所述第一扫描电压和所述第二扫描电压。
15.一种触控显示装置,包括:
如权利要求13所述的触控显示面板;
时序控制器,其被构造成控制所述触控显示面板的操作,其中所述时序控制器被构造成:
向所述第一时钟线和所述第二时钟线分别供应所述第一时钟信号和所述第二时钟信号;
向所述触控使能信号线提供所述触控使能信号,其中在所述触控使能信号有效期间,所述第一时钟信号和所述第二时钟信号无效;
触控驱动器,其被构造成响应于所述触控使能信号生成触控扫描信号;
电压生成器,其被构造成至少向所述第一扫描电压线、所述第二扫描电压线、所述第一参考电压线和所述第二参考电压线分别供应所述第一扫描电压、所述第二扫描电压、所述第一参考电压和所述第二参考电压。
16.一种驱动如权利要求1至9中任一项所述的移位寄存器单元电路的方法,包括:
向所述输入端提供所述输入脉冲;
向所述时钟端提供所述时钟信号;以及
向所述触控使能信号端提供所述触控使能信号;
响应于所述输入脉冲、所述时钟信号以及所述触控使能信号,由所述第一控制电路执行下述操作:
响应于所述输入脉冲有效并且所述触控使能信号有效而使所述第一扫描电压端与所述第一节点导通;
在所述触控使能信号有效期间维持所述第一扫描电压端与所述第一节点的导通;以及
响应于所述时钟信号有效并且所述触控使能信号无效而使所述第一扫描电压端与所述第一节点断开。
17.如权利要求16所述的方法,其中,所述时钟信号具有50%的占空比,其中所述输入脉冲具有等于所述时钟信号的周期的一半的脉宽且与其中所述时钟信号为无效的持续时间同步,并且其中所述复位脉冲具有等于所述时钟信号的所述周期的一半的脉宽并且相对于所述输出端的输出脉冲被延迟所述时钟信号的半个周期。
CN201910120632.4A 2019-02-18 2019-02-18 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置 Active CN111583880B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910120632.4A CN111583880B (zh) 2019-02-18 2019-02-18 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置
PCT/CN2020/073553 WO2020168895A1 (zh) 2019-02-18 2020-01-21 移位寄存器单元及驱动方法、栅极驱动器、触控显示面板和触控显示装置
US16/954,906 US11249591B2 (en) 2019-02-18 2020-01-21 Shift register unit and driving method, gate driver, touch display panel, and touch display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910120632.4A CN111583880B (zh) 2019-02-18 2019-02-18 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置

Publications (2)

Publication Number Publication Date
CN111583880A CN111583880A (zh) 2020-08-25
CN111583880B true CN111583880B (zh) 2021-08-24

Family

ID=72112524

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910120632.4A Active CN111583880B (zh) 2019-02-18 2019-02-18 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置

Country Status (3)

Country Link
US (1) US11249591B2 (zh)
CN (1) CN111583880B (zh)
WO (1) WO2020168895A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11741880B2 (en) 2020-09-02 2023-08-29 Hefei Boe Optoelectronics Technology Co., Ltd. Driving method, driving circuitry and display device
CN113763859B (zh) * 2021-08-31 2024-02-23 厦门天马微电子有限公司 移位寄存器及其驱动方法、栅极驱动电路、面板及装置
CN113917748B (zh) * 2021-10-15 2023-10-13 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示设备
WO2023092538A1 (zh) * 2021-11-29 2023-06-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、发光控制驱动器、显示装置
CN116719437A (zh) * 2022-08-05 2023-09-08 广州众远智慧科技有限公司 红外触摸屏的扫描控制方法、扫描控制装置与显示装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN103943083A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN203746393U (zh) * 2014-03-27 2014-07-30 京东方科技集团股份有限公司 一种栅极驱动电路及显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105047168A (zh) * 2015-09-01 2015-11-11 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN105139798A (zh) * 2015-10-20 2015-12-09 京东方科技集团股份有限公司 一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置
CN105702294A (zh) * 2016-01-13 2016-06-22 京东方科技集团股份有限公司 移位寄存单元及驱动方法、栅极驱动电路和触控显示装置
CN106935220A (zh) * 2017-05-12 2017-07-07 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置
CN108062938A (zh) * 2018-01-05 2018-05-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108198586A (zh) * 2018-01-18 2018-06-22 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动器和显示面板
CN108831403A (zh) * 2018-08-29 2018-11-16 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100797522B1 (ko) * 2002-09-05 2008-01-24 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
JP4990034B2 (ja) * 2006-10-03 2012-08-01 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
CN103021321B (zh) * 2012-12-29 2016-08-03 深超光电(深圳)有限公司 移位寄存器与液晶显示装置
CN105185343B (zh) * 2015-10-15 2017-12-29 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
TWI587190B (zh) * 2015-11-04 2017-06-11 友達光電股份有限公司 觸控顯示裝置及其移位暫存器
CN105575315B (zh) * 2016-02-26 2018-01-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极扫描电路和显示装置
CN106205522B (zh) * 2016-07-12 2018-10-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
CN106023946B (zh) * 2016-08-04 2019-01-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
CN106531052A (zh) * 2017-01-03 2017-03-22 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
US10580381B2 (en) * 2017-05-17 2020-03-03 Apple Inc. Digital VCOM compensation for reducing display artifacts
KR102381884B1 (ko) * 2017-10-18 2022-03-31 엘지디스플레이 주식회사 디스플레이 장치

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN103943083A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN203746393U (zh) * 2014-03-27 2014-07-30 京东方科技集团股份有限公司 一种栅极驱动电路及显示装置
CN104021769A (zh) * 2014-05-30 2014-09-03 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示屏
CN105047168A (zh) * 2015-09-01 2015-11-11 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN105139798A (zh) * 2015-10-20 2015-12-09 京东方科技集团股份有限公司 一种用于触摸屏的驱动电路、内嵌式触摸屏及显示装置
CN105702294A (zh) * 2016-01-13 2016-06-22 京东方科技集团股份有限公司 移位寄存单元及驱动方法、栅极驱动电路和触控显示装置
CN106935220A (zh) * 2017-05-12 2017-07-07 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置
CN108062938A (zh) * 2018-01-05 2018-05-22 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN108198586A (zh) * 2018-01-18 2018-06-22 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动器和显示面板
CN108831403A (zh) * 2018-08-29 2018-11-16 合肥鑫晟光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
US11249591B2 (en) 2022-02-15
US20210216187A1 (en) 2021-07-15
WO2020168895A1 (zh) 2020-08-27
CN111583880A (zh) 2020-08-25

Similar Documents

Publication Publication Date Title
CN111583880B (zh) 移位寄存器单元电路及驱动方法、栅极驱动器和显示装置
CN110164352B (zh) 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
US10095058B2 (en) Shift register and driving method thereof, gate driving device
US10283038B2 (en) Shift register unit and method for driving the same, gate drive circuit and display device
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US7825888B2 (en) Shift register circuit and image display apparatus containing the same
US20200152283A1 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
US8493309B2 (en) Shift register circuit and image display comprising the same
US7372300B2 (en) Shift register and image display apparatus containing the same
CN110956919A (zh) 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
US10950322B2 (en) Shift register unit circuit, method of driving the same, gate drive circuit, and display apparatus
US9997136B2 (en) Display circuit and driving method and display apparatus thereof
CN107464519B (zh) 移位寄存单元、移位寄存器、驱动方法、显示面板和装置
US11348531B2 (en) Shift register unit, gate driving circuit, display panel and driving method thereof
US11081031B2 (en) Gate control unit, driving method thereof, gate driver on array and display apparatus
US20200160767A1 (en) Gate driving circuit, shift register and driving control method thereof
US11120720B2 (en) Shift register unit and driving method thereof, gate driver, display panel and display device
CN110880304B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
KR20170136089A (ko) 게이트 구동 회로 및 이를 이용한 표시 장치
US10748465B2 (en) Gate drive circuit, display device and method for driving gate drive circuit
WO2019010952A1 (en) SHIFT REGISTER CIRCUIT, GRID EXCITATION CIRCUIT, LIQUID CRYSTAL DISPLAY, AND TOUCH PANEL
US11081033B2 (en) Shift register unit and driving method thereof, gate driver, display panel and display device
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN108766381B (zh) 一种移位寄存器电路、阵列基板和显示装置
CN108198586B (zh) 移位寄存器电路及其驱动方法、栅极驱动器和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant