CN111563358B - 配对图形的插入方法、设备和存储介质 - Google Patents

配对图形的插入方法、设备和存储介质 Download PDF

Info

Publication number
CN111563358B
CN111563358B CN202010302925.7A CN202010302925A CN111563358B CN 111563358 B CN111563358 B CN 111563358B CN 202010302925 A CN202010302925 A CN 202010302925A CN 111563358 B CN111563358 B CN 111563358B
Authority
CN
China
Prior art keywords
mating pattern
graph
mating
pattern
pairing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010302925.7A
Other languages
English (en)
Other versions
CN111563358A (zh
Inventor
张兴洲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Original Assignee
Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Huahong Grace Semiconductor Manufacturing Corp filed Critical Shanghai Huahong Grace Semiconductor Manufacturing Corp
Priority to CN202010302925.7A priority Critical patent/CN111563358B/zh
Publication of CN111563358A publication Critical patent/CN111563358A/zh
Application granted granted Critical
Publication of CN111563358B publication Critical patent/CN111563358B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F18/00Pattern recognition
    • G06F18/20Analysing
    • G06F18/22Matching criteria, e.g. proximity measures

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Evolutionary Computation (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Data Mining & Analysis (AREA)
  • General Physics & Mathematics (AREA)
  • Evolutionary Biology (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Artificial Intelligence (AREA)
  • Bioinformatics & Cheminformatics (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Architecture (AREA)
  • Bioinformatics & Computational Biology (AREA)
  • Geometry (AREA)
  • User Interface Of Digital Computer (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本申请公开了一种配对图形的插入方法、设备和存储介质,包括:在集成电路版图插入第一配对图形;沿插入方向,在距离第一配对图形预定距离的位置插入第二配对图形,第二配对图形是与第一配对图形在形状上匹配的图形;当第一配对图形和第二配对图形中存在任一配对图形不满足配对图形插入标准时,沿移动方向移动第一配对图形和第二配对图形,直至第一配对图形和第二配对图形满足配对图形插入标准。本申请通过在集成电路版图中插入在形状上相互匹配的第一配对图形和第二配对图形,通过移动第一配对图形和第二配对图形以满足配对图形插入标准,在实现了在集成电路版图中自动插入配对图形的基础上,降低了配对图形的插入错误几率。

Description

配对图形的插入方法、设备和存储介质
技术领域
本申请涉及集成电路制造技术领域,具体涉及一种集成电路版图设计中的配对图形的插入方法、设备和存储介质。
背景技术
参考图1,其示出了集成电路版图中的配对图形(rotation pattern)的示意图。如图1所示,在曝光单元(shot)111上设置有配对图形121,在曝光单元112上设置有配对图形122,其中,配对图形121和配对图形122是能够拼合为一个完成图像的图形对。当确定配对图形121和配对图形122能够拼合时,才能确定曝光单元111和曝光单元112曝光准确。
相关技术中,通常是通过人工的方式在曝光单元中插入配对图形,效率较低且错误率较高。例如,参考图2,其示出了通过人工方式在曝光单元210中插入配对图形221和配对图形222的示意图。如图2所示,配对图形221距离曝光单元210的划片(dicing)标记的距离为w1,配对图形222距离曝光单元210的划片标记的距离为w2,其中,由于人工判断失误,w1小于配对图形插入标准中的距离阈值。
发明内容
本申请提供了一种配对图形的插入方法、设备和存储介质,可以解决相关技术中通过人工方式在集成电路版图中插入图形所导致的效率较低且错误率较高的问题。
一方面,本申请实施例提供了一种配对图形的插入方法,包括:
在集成电路版图中插入第一配对图形;
沿插入方向,在距离所述第一配对图形预定距离的位置插入第二配对图形,所述第二配对图形是与所述第一配对图形在形状上匹配的图形;
当所述第一配对图形和所述第二配对图形中存在任一配对图形不满足所述配对图形插入标准时,沿移动方向移动所述第一配对图形和所述第二配对图形,直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准;
其中,所述配对图形插入标准包括配对图形不与其它配对图形具有交叠区域且配对图形和划片标记的距离大于距离阈值,所述移动方向垂直于所述插入方向。
可选的,所述沿移动方向移动所述第一配对图形和所述第二配对图形,直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准,包括以下步骤:
步骤(503),检测所述第二配对图形是否满足所述配对图形插入标准;
步骤(504b),当所述第二配对图形不满足所述配对图形插入标准时,沿所述移动方向移动所述第二配对图形,直至所述第二配对图形满足所述配对图形插入标准;
步骤(505),将所述第一配对图形沿所述移动方向移动第一距离,检测所述第一配对图形是否满足所述配对图形插入标准,所述第一距离为所述第二配对图形的移动距离;
步骤(506),当所述第一配对图形不满足所述配对图形插入标准时,沿所述移动方向移动所述第一配对图形,直至所述第一配对图形满足所述配对图形插入标准;
步骤(507),将所述第二配对图形沿所述移动方向移动第二距离,检测所述第二配对图形是否满足所述配对图形插入标准,所述第二距离为所述第一配对图形的移动距离;
重复步骤(503)至步骤(507),直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准。
可选的,所述检测所述第二配对图形是否满足所述配对图形插入标准,包括:
检测所述第二配对图形是否与其它图形具有交叠区域;
计算所述第二配对图形与沿所述移动方向上最近距离的划片标记的第一间距;
检测所述第一间距是否小于距离阈值;
当所述第二配对图形与所述其它图形具有交叠区域,和/或,当所述第一间距小于所述距离阈值时,确定所述第二配对图形不满足所述配对图形插入标准。
可选的,当所述第二配对图形与所述其它图形不具有交叠区域且所述第一间距大于所述距离阈值时,确定所述第二配对图形满足所述配对图形插入标准。
可选的,所述沿所述移动方向移动所述第二配对图形,直至所述第二配对图形满足所述配对图形插入标准,包括:
步骤(5041b),沿所述移动方向移动所述第二配对图形一个单位距离,检测所述第二配对图形是否满足所述配对图形插入标准;
当所述第二配对图形不满足所述配对图形插入标准时,重复步骤(5041b),直至所述第二配对图形满足所述配对图形插入标准。
可选的,所述检测所述第一配对图形是否满足所述配对图形插入标准,包括:
检测所述第一配对图形是否与其它图形具有交叠区域;
计算所述第一配对图形与沿所述移动方向上最近距离的划片标记的第二间距;
检测所述第二间距是否小于距离阈值;
当所述第一配对图形与所述其它图形具有交叠区域,和/或,当所述第二间距小于所述距离阈值时,确定所述第一配对图形不满足所述配对图形插入标准。
可选的,当所述第一配对图形与所述其它图形不具有交叠区域且所述第二间距大于所述距离阈值时,确定所述第一配对图形满足所述配对图形插入标准。
可选的,所述沿所述移动方向移动所述第一配对图形,直至所述第一配对图形满足所述配对图形插入标准,包括:
步骤(5061),沿所述移动方向移动所述第一配对图形一个单位距离,检测所述第一配对图形是否满足所述配对图形插入标准;
当所述第一配对图形不满足所述配对图形插入标准时,重复步骤(5061),直至所述第一配对图形满足所述配对图形插入标准。
另一方面,本申请实施例提供了一种计算机设备,所述计算机设备包括处理器和存储器,所述存储器中存储有至少一条指令或者程序,所述指令或者程序由所述处理器加载并执行以实现如上任一所述的配对图形的插入方法。
另一方面,本申请实施例提供了一种计算机可读存储介质,所述存储介质中存储有至少一条指令或者程序,所述指令或者程序由处理器加载并执行以实现如上任一所述的配对图形的插入方法。
本申请技术方案,至少包括如下优点:
通过在集成电路版图中插入在形状上相互匹配的第一配对图形和第二配对图形,通过移动第一配对图形和第二配对图形以满足配对图形插入标准,在实现了在集成电路版图中自动插入配对图形的基础上,解决了通过人工方式在集成电路版图中插入图形所导致的效率较低且错误率较高的问题,提高了配对图形的插入效率,降低了插入的错误几率。
附图说明
为了更清楚地说明本申请具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是集成电路版图中的配对图形的示意图;
图2是通过人工的方式在曝光单元中插入配对图形的示意图;
图3是本申请一个示例性实施例提供的配对图形的插入方法的流程图;
图4是本申请一个示例性实施例中在集成电路版图中插入第一配对图形和第二配对图形的示意图;
图5是本申请一个示例性实施例提供的配对图形的插入方法的流程图;
图6是本申请一个示例性实施例中沿移动方向移动第二配对图形直至第二配对图形满足配对图形插入标准的示意图;
图7是本申请一个示例性实施例中将第一配对图形沿移动方向移动第一距离的示意图;
图8是本申请一个示例性实施例中沿移动方向移动第一配对图形直至第一配对图形满足配对图形插入标准的示意图;
图9是本申请一个示例性实施例中将第二配对图形沿移动方向移动第二距离的示意图;
图10是本申请一个示例性实施例提供的计算机设备的示意图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在不做出创造性劳动的前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电气连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。
此外,下面所描述的本申请不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
参考图3,其示出了本申请一个示例性实施例提供的配对图形的插入方法的流程图,该方法可由计算机设备执行,该方法包括:
步骤301,在集成电路版图中插入第一配对图形。
步骤302,沿插入方向,在距离第一配对图形预定距离的位置插入第二配对图形,第二配对图形是与所述第一配对图形在形状上匹配的图形。
参考图4,其示出了在集成电路版图中插入第一配对图形421和第二配对图形422的示意图。如图4所示,可在曝光单元411的第一边缘区域插入第一配对图形421,在第一边缘区域的相对位置,即曝光单元411的第二边缘区域插入第二配对图形422,第二配对图形422的插入位置及沿插入方向401,距离第一配对图形421预定距离的位置。
示例性的,配对图形的位置可由配对图形的参考点和配对图形的参数定义,例如,配对图形为矩形,配对图形的参考点可以是配对图形的中心点的坐标,配对图形的参数为矩形的长、宽,计算机设备确定第一边缘区域的坐标(x1,y1)为第一配对图形421的插入位置,将第一配对图形421的中心点移动至坐标(x1,y1),若预定距离为D1,则将第二边缘区域的(x1,y1+D1)确定为第二配对图形422的插入位置,将第二配对图形422的中心点移动至坐标(x2,y1+D1),其中x1与x2可以相等,也可以不相等。
示例性的,预定距离可与曝光单元沿插入方向401的长度相对应,例如,计算机设备确定插入的区域位于曝光单元411的边缘,则调用曝光单元411对应的预定距离D1,D1小于等于曝光单元411沿插入方向401上的长度。
步骤303,当第一配对图形和第二配对图形中存在任一配对图形不满足配对图形插入标准时,沿移动方向移动第一配对图形和第二配对图形,直至第一配对图形和第二配对图形满足配对图形插入标准。
其中,配对图形插入标准包括配对图形不与其它配对图形具有交叠区域且配对图形和划片标记的距离大于距离阈值。
示例性的,计算机设备检测第一配对图形421在插入位置是否与其它图形(器件图形或其它配对图形)具有交叠区域,且检测第一配对图形421与曝光单元411的划片标记的沿移动方向402(如图4所示)上的第二间距W2是否大于距离阈值,若第一配对图形421满足上述条件任意一条,判定第一配对图形421不满足配对图形插入标准,若第一配对图形421不满足上述条件,判定第一配对图形421满足配对图形插入标准;计算机设备判定第二配对图形422是否满足配对图形插入标准的方法与判定第一配对图形421的方式相同,在此不做赘述。其中,移动方向402与插入方向401垂直。
综上所述,本申请实施例中,通过在集成电路版图中插入在形状上相互匹配的第一配对图形和第二配对图形,通过移动第一配对图形和第二配对图形以满足配对图形插入标准,在实现了在集成电路版图中自动插入配对图形的基础上,解决了通过人工方式在集成电路版图中插入图形所导致的效率较低且错误率较高的问题,提高了配对图形的插入效率,降低了插入的错误几率。
参考图5,其示出了本申请一个示例性实施例提供的配对图形的插入方法,该方法可由计算机设备执行,该方法可以是图3实施例的一种可选的实施例方式,该方法包括:
步骤501,在集成电路版图中插入第一配对图形。
示例性的,参考图4,计算机设备检测集成电路版图中可插入第一配对图形的区域,从而确定插入第一配对图形的区域。例如,计算机设备检测到曝光单元411的边缘区域具有可插入的区域,则确定曝光单元411的边缘区域为插入区域,该边缘区域包括相对的第一边缘区域和第二边缘区域。
步骤502,沿插入方向,在距离第一配对图形预定距离的位置插入第二配对图形。
计算机设备插入第一配对图形421和第二配对图形422的方法可参考上述实施例,在此不做赘述。
步骤503,检测第二配对图形是否满足配对图形插入标准。
计算机设备检测第二配对图形422是否满足配对图形插入标准,当第二配对图形422满足配对图形插入标准时,进入步骤504a,当第二配对图形422不满足配对图形插入标准时,进入步骤504b。
示例性的,参考图4,本申请实施例中,“检测第二配对图形是否满足配对图形插入标准”包括但不限于:检测第二配对图形422是否与其它图形具有交叠区域;计算第二配对图形422与沿移动方向402上最近距离的划片标记的第一间距W1;检测第一间距W1是否小于距离阈值;当第二配对图形422与其它图形具有交叠区域,和/或,当第一间距W1小于距离阈值时,确定第二配对图形422不满足配对图形插入标准;当第二配对图形422与其它图形没有交叠区域且第一间距W1大于距离阈值时,确定第二配对图形422满足配对图形插入标准。
步骤504a,检测第一配对图形是否满足配对图形插入标准。
当第一配对图形满足配对图形插入标准时,插入结束,当第一配对图形不满足配对图形插入标准时,进入步骤506。
示例性的,参考图4,本申请实施例中,“检测第一配对图形是否满足配对图形插入标准”包括但不限于:检测第一配对图形421是否与其它图形具有交叠区域;计算第一配对图形421与沿移动方向402上最近距离的划片标记的第二间距W2;检测第二间距W2是否小于距离阈值;当第一配对图形421与其它图形具有交叠区域,和/或,当第一间距W1小于距离阈值时,确定第一配对图形不满足配对图形插入标准;当第一配对图形421与其它图形没有交叠区域且第二间距W2大于距离阈值时,确定第一配对图形421满足配对图形插入标准。
步骤504b,沿移动方向移动第二配对图形,直至第二配对图形满足配对图形插入标准。
参考图6,其示出了沿移动方向402移动第二配对图形422的示意图。示例性的,如图6所示,本申请实施例中,“沿移动方向移动第二配对图形,直至第二配对图形满足配对图形插入标准”包括但不限于:沿移动方向402移动第二配对图形422一个单位距离(step),检测第二配对图形422是否满足配对图形插入标准(检测第二配对图形422是否满足配对图形插入标准的方式请参考上述,在此不做赘述);当第二配对图形422满足配对图形插入标准时,结束移动;当第二配对图形422不满足配对图形插入标准时,重复上述步骤,直至第二配对图形422满足配对图形插入标准(图6中,第二配对图形422移动了N1个单位距离后满足配对图形插入标准)。
步骤505,将第一配对图形沿移动方向移动第一距离,检测第一配对图形是否满足配对图形插入标准。
参考图7,其示出了将第一配对图形421沿移动方向402移动第一距离(N1个单元距离)的示意图。
其中,第一距离为第二配对图形422在步骤504b中的移动距离。参考图7,其示出了将第一配对图形421沿移动方向402移动第一距离(N1个单位距离)的示意图。如图7所示,在完成对第一配对图形421相应于第二配对图形422的移动后,检测第一配对图形421是否满足配对图形插入标准(检测第一配对图形421是否满足配对图形插入标准的方式请参考上述,在此不做赘述),当第一配对图形421满足配对图形插入标准时,结束移动;当第一配对图形421不满足配对图形插入标准时,进入步骤506。
步骤506,沿移动方向移动第一配对图形,直至第一配对图形满足配对图形插入标准。
参考图8,其示出了沿移动方向402移动第一配对图形421的示意图。示例性的,如图8所示,本申请实施例中,“沿移动方向移动第一配对图形,直至第一配对图形满足配对图形插入标准”包括但不限于:沿移动方向402移动第一配对图形421一个单位距离,检测第一配对图形421是否满足配对图形插入标准(检测第一配对图形421是否满足配对图形插入标准的方式请参考上述,在此不做赘述);当第一配对图形421满足配对图形插入标准时,结束移动;当第一配对图形421不满足配对图形插入标准时,重复上述步骤,直至第一配对图形421满足所述配对图形插入标准(图8中,第一配对图形421移动了N2个单位距离后满足配对图形插入标准)。
步骤507,将第二配对图形沿移动方向移动第二距离,检测第二配对图形是否满足配对图形插入标准。
其中,第二距离为第一配对图形的移动距离。参考图9,其示出了将第二配对图形422沿移动方向402移动第二距离(N2个单位距离)的示意图。如图9所示,在完成对第二配对图形422相应于第一配对图形421的移动后,检测第二配对图形422是否满足配对图形插入标准(检测第二配对图形422是否满足配对图形插入标准的方式请参考上述,在此不做赘述),当第二配对图形422满足配对图形插入标准时,结束移动;当第二配对图形422不满足配对图形插入标准时,进入步骤504b。
计算机设备重复上述步骤,直至第一配对图形421和第二配对图形422都满足配对图形插入标准,从而结束移动,完成配对图形的插入。
参考图10,其示出了本申请一个示例性的实施例提供的计算机设备的框图。该计算机设备包括:处理器1001和存储器1002。
处理器1001可以是中央处理器(central processing unit,CPU),网络处理器(network processor,NP)或者CPU和NP的组合。处理器1001还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(application-specific integrated circuit,ASIC),可编程逻辑器件(programmable logic device,PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(comple10 programmable logic device,CPLD),现场可编程逻辑门阵列(field-programmable gate array,FPGA),通用阵列逻辑(generic array logic,GAL)或其任意组合。
存储器1002通过总线或其它方式与处理器1001相连,存储器1002中存储有至少一条指令、至少一段程序、代码集或指令集,上述至少一条指令、至少一段程序、代码集或指令集由处理器1001加载并执行以实现上述实施例中提供的配对图形的插入方法。存储器1002可以为易失性存储器(volatile memory),非易失性存储器(non-volatile memory)或者它们的组合。易失性存储器可以为随机存取存储器(random-access memory,RAM),例如静态随机存取存储器(static random access memory,SRAM),动态随机存取存储器(dynamicrandom access memory,DRAM)。非易失性存储器可以为只读存储器(read only memoryimage,ROM),例如可编程只读存储器(programmable read only memory,PROM),可擦除可编程只读存储器(erasable programmable read only memory,EPROM),电可擦除可编程只读存储器(electrically erasable programmable read-only memory,EEPROM)。非易失性存储器也可以为快闪存储器(flash memory),磁存储器,例如磁带(magnetic tape),软盘(floppy disk),硬盘。非易失性存储器也可以为光盘。
本申请还提供一种计算机可读存储介质,该存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由所述处理器加载并执行以实现如上述任一实施例所述的配对图形的插入方法。
本申请还提供了一种计算机程序产品,当计算机程序产品在计算机上运行时,使得计算机执行上述各个方法实施例提供的配对图形的插入方法。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本申请创造的保护范围之中。

Claims (10)

1.一种配对图形的插入方法,其特征在于,包括:
在集成电路版图中插入第一配对图形;
沿插入方向,在距离所述第一配对图形预定距离的位置插入第二配对图形,所述第二配对图形是与所述第一配对图形在形状上匹配的图形,所述第一配对图形和所述第二配对图形是能够拼合为一个完成图像的图形对,所述第一配对图形和所述第二配对图形用于确定曝光单元是否曝光准确;
当所述第一配对图形和所述第二配对图形中存在任一配对图形不满足所述配对图形插入标准时,沿移动方向移动所述第一配对图形和所述第二配对图形,直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准;
其中,所述配对图形插入标准包括配对图形不与其它配对图形具有交叠区域且配对图形和划片标记的距离大于距离阈值,所述移动方向垂直于所述插入方向。
2.根据权利要求1所述的方法,其特征在于,所述沿移动方向移动所述第一配对图形和所述第二配对图形,直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准,包括以下步骤:
步骤(503),检测所述第二配对图形是否满足所述配对图形插入标准;
步骤(504b),当所述第二配对图形不满足所述配对图形插入标准时,沿所述移动方向移动所述第二配对图形,直至所述第二配对图形满足所述配对图形插入标准;
步骤(505),将所述第一配对图形沿所述移动方向移动第一距离,检测所述第一配对图形是否满足所述配对图形插入标准,所述第一距离为所述第二配对图形的移动距离;
步骤(506),当所述第一配对图形不满足所述配对图形插入标准时,沿所述移动方向移动所述第一配对图形,直至所述第一配对图形满足所述配对图形插入标准;
步骤(507),将所述第二配对图形沿所述移动方向移动第二距离,检测所述第二配对图形是否满足所述配对图形插入标准,所述第二距离为所述第一配对图形的移动距离;
重复步骤(503)至步骤(507),直至所述第一配对图形和所述第二配对图形满足所述配对图形插入标准。
3.根据权利要求2所述的方法,其特征在于,所述检测所述第二配对图形是否满足所述配对图形插入标准,包括:
检测所述第二配对图形是否与其它图形具有交叠区域;
计算所述第二配对图形与沿所述移动方向上最近距离的划片标记的第一间距;
检测所述第一间距是否小于距离阈值;
当所述第二配对图形与所述其它图形具有交叠区域,和/或,当所述第一间距小于所述距离阈值时,确定所述第二配对图形不满足所述配对图形插入标准。
4.根据权利要求3所述的方法,其特征在于,当所述第二配对图形与所述其它图形不具有交叠区域且所述第一间距大于所述距离阈值时,确定所述第二配对图形满足所述配对图形插入标准。
5.根据权利要求4所述的方法,其特征在于,所述沿所述移动方向移动所述第二配对图形,直至所述第二配对图形满足所述配对图形插入标准,包括:
步骤(5041b),沿所述移动方向移动所述第二配对图形一个单位距离,检测所述第二配对图形是否满足所述配对图形插入标准;
当所述第二配对图形不满足所述配对图形插入标准时,重复步骤(5041b),直至所述第二配对图形满足所述配对图形插入标准。
6.根据权利要求2所述的方法,其特征在于,所述检测所述第一配对图形是否满足所述配对图形插入标准,包括:
检测所述第一配对图形是否与其它图形具有交叠区域;
计算所述第一配对图形与沿所述移动方向上最近距离的划片标记的第二间距;
检测所述第二间距是否小于距离阈值;
当所述第一配对图形与所述其它图形具有交叠区域,和/或,当所述第二间距小于所述距离阈值时,确定所述第一配对图形不满足所述配对图形插入标准。
7.根据权利要求6所述的方法,其特征在于,当所述第一配对图形与所述其它图形不具有交叠区域且所述第二间距大于所述距离阈值时,确定所述第一配对图形满足所述配对图形插入标准。
8.根据权利要求7所述的方法,其特征在于,所述沿所述移动方向移动所述第一配对图形,直至所述第一配对图形满足所述配对图形插入标准,包括:
步骤(5061),沿所述移动方向移动所述第一配对图形一个单位距离,检测所述第一配对图形是否满足所述配对图形插入标准;
当所述第一配对图形不满足所述配对图形插入标准时,重复步骤(5061),直至所述第一配对图形满足所述配对图形插入标准。
9.一种计算机设备,其特征在于,所述计算机设备包括处理器和存储器,所述存储器中存储有至少一条指令或者程序,所述指令或者程序由所述处理器加载并执行以实现如权利要求1至8任一所述的配对图形的插入方法。
10.一种计算机可读存储介质,其特征在于,所述存储介质中存储有至少一条指令或者程序,所述指令或者程序由处理器加载并执行以实现如权利要求1至8任一所述的配对图形的插入方法。
CN202010302925.7A 2020-04-17 2020-04-17 配对图形的插入方法、设备和存储介质 Active CN111563358B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010302925.7A CN111563358B (zh) 2020-04-17 2020-04-17 配对图形的插入方法、设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010302925.7A CN111563358B (zh) 2020-04-17 2020-04-17 配对图形的插入方法、设备和存储介质

Publications (2)

Publication Number Publication Date
CN111563358A CN111563358A (zh) 2020-08-21
CN111563358B true CN111563358B (zh) 2023-10-24

Family

ID=72074290

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010302925.7A Active CN111563358B (zh) 2020-04-17 2020-04-17 配对图形的插入方法、设备和存储介质

Country Status (1)

Country Link
CN (1) CN111563358B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108205600A (zh) * 2016-12-20 2018-06-26 台湾积体电路制造股份有限公司 掩模优化方法
CN108446372A (zh) * 2018-03-15 2018-08-24 珠海市睿晶聚源科技有限公司 集成电路版图数据的存储与查询方法
CN109426694A (zh) * 2017-08-30 2019-03-05 台湾积体电路制造股份有限公司 合并的柱结构、导线结构及其布局图的生成方法和系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10402529B2 (en) * 2016-11-18 2019-09-03 Taiwan Semiconductor Manufacturing Company, Ltd. Method and layout of an integrated circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108205600A (zh) * 2016-12-20 2018-06-26 台湾积体电路制造股份有限公司 掩模优化方法
CN109426694A (zh) * 2017-08-30 2019-03-05 台湾积体电路制造股份有限公司 合并的柱结构、导线结构及其布局图的生成方法和系统
CN108446372A (zh) * 2018-03-15 2018-08-24 珠海市睿晶聚源科技有限公司 集成电路版图数据的存储与查询方法

Also Published As

Publication number Publication date
CN111563358A (zh) 2020-08-21

Similar Documents

Publication Publication Date Title
US9000365B2 (en) Pattern measuring apparatus and computer program
US9646220B2 (en) Methods and media for averaging contours of wafer feature edges
US20220053645A1 (en) Apparatus for performing compensation associated with screen printer and method thereof
US10885261B2 (en) Systems and methods of fabricating semiconductor devices
CN115437210B (zh) 密集图案的光学临近修正方法及装置、电子设备
CN109860201B (zh) 一种nand存储器、掩膜版以及制作方法
US10061209B2 (en) Method for verifying a pattern of features printed by a lithography process
CN111563358B (zh) 配对图形的插入方法、设备和存储介质
CN117891143A (zh) 基于2d重叠判断的光刻热点检测方法
CN105892223B (zh) 一种优化opc验证的方法
US9389605B2 (en) Method of generating a numerical control program, apparatus for the same, and program for causing a computer to execute the method
US8171433B2 (en) Method of calculating pattern-failure-occurrence-region, computer program product, pattern-layout evaluating method, and semiconductor-device manufacturing method
US7254804B2 (en) Method of verifying corrected photomask-pattern results and device for the same
CN116090404A (zh) 半导体器件版图设计规则的检查方法
CN113376954B (zh) Opc检测方法、计算机设备及计算机可读存储介质
CN109271668B (zh) 版图设计规则检查中区分多边形长宽度方向的方法
JP2010122438A (ja) リソグラフィシミュレーションモデルの検証方法、検証プログラム及び検証装置
CN111474820B (zh) 一种模拟凹角目标图形生成的优化方法
CN112069750B (zh) 版图的验证方法、装置、设备和存储介质
CN117406563B (zh) 套刻对准标记的位置偏移量检测方法及半导体的加工方法
US11092948B1 (en) Systems and methods of determining a difference of position between a malleable object and a target shape
CN116309419A (zh) 一种针对drc错误特征图形的快速检查方法
CN111222300B (zh) 识别划片槽掩模版图中标记图形的方法和计算机设备
CN116755300B (zh) 套刻误差的量测方法、其装置及光刻系统
US20150042994A1 (en) Paired edge alignment

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant