CN111554747B - 具有曲折结构的半导体器件及其制造方法及电子设备 - Google Patents

具有曲折结构的半导体器件及其制造方法及电子设备 Download PDF

Info

Publication number
CN111554747B
CN111554747B CN202010394934.3A CN202010394934A CN111554747B CN 111554747 B CN111554747 B CN 111554747B CN 202010394934 A CN202010394934 A CN 202010394934A CN 111554747 B CN111554747 B CN 111554747B
Authority
CN
China
Prior art keywords
layer
semiconductor
substrate
semiconductor device
sacrificial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010394934.3A
Other languages
English (en)
Other versions
CN111554747A (zh
Inventor
朱慧珑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN202010394934.3A priority Critical patent/CN111554747B/zh
Publication of CN111554747A publication Critical patent/CN111554747A/zh
Priority to PCT/CN2021/080201 priority patent/WO2021227633A1/zh
Priority to US17/998,456 priority patent/US20230187560A1/en
Application granted granted Critical
Publication of CN111554747B publication Critical patent/CN111554747B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823892Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0928Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors comprising both N- and P- wells in the substrate, e.g. twin-tub
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1037Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure and non-planar channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/42376Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78642Vertical transistors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823878Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

公开了一种具有曲折结构的半导体器件及其制造方法以及包括这种半导体器件的电子设备。根据实施例,半导体器件可以包括在相对于衬底的竖直方向上曲折延伸的半导体层。半导体层包括在竖直方向上依次设置且彼此间隔开的一个或多个第一部分以及分别设于且连接到各第一部分相对两端的第二部分。对于每一个第一部分,其一个端部处的第二部分从该端部向着远离衬底的方向延伸,而其另一端部处的第二部分从该另一端部向着靠近衬底的方向延伸。在竖直方向上相邻的第一部分之间通过同一第二部分彼此连接。

Description

具有曲折结构的半导体器件及其制造方法及电子设备
技术领域
本公开涉及半导体领域,更具体地,涉及具有曲折结构的半导体器件及其制造方法以及包括这种半导体器件的电子设备。
背景技术
提出了各种不同的结构来应对半导体器件进一步小型化的挑战,例如鳍式场效应晶体管(FinFET)以及多桥沟道场效应晶体管(MBCFET)。但是FinFET和MBCFET的进一步缩小受限。
发明内容
有鉴于此,本公开的目的至少部分地在于提供一种具有曲折结构的半导体器件及其制造方法以及包括这种半导体器件的电子设备。
根据本公开的一个方面,提供了一种半导体器件,包括在竖直方向上依次设置且彼此间隔开的一个或多个第一部分以及分别设于且连接到各第一部分相对两端的第二部分。对于每一个第一部分,其一个端部处的第二部分从该端部向着远离衬底的方向延伸,而其另一端部处的第二部分从该另一端部向着靠近衬底的方向延伸。在竖直方向上相邻的第一部分之间通过同一第二部分彼此连接。
根据本公开的另一方面,提供了一种制造半导体器件的方法,包括:在衬底上依次形成至少一个第一牺牲层和至少一个第二牺牲层的交替堆叠;在所述堆叠中形成沿第一方向延伸的第一沟槽,第一牺牲层在第一沟槽的侧壁处露出;在第一沟槽的侧壁上形成与第一牺牲层连接的第三牺牲层;在所述堆叠中形成在与第一方向相交的第二方向上与第一沟槽间隔开、且沿第一方向延伸的第二沟槽;经由第二沟槽去除第二牺牲层;以及经由第二沟槽,形成沿第一牺牲层和第三牺牲层的表面延伸的半导体层。
根据本公开的另一方面,提供了一种电子设备,包括上述半导体器件。
根据本公开的实施例,半导体器件可以包括从衬底曲折向上延伸的半导体层。这种半导体层可以用作沟道部,因此该半导体器件可以称作之字形沟道场效应晶体管(ZigzAg Channel Field Effect Transistor,ZACFET)。这可以提供高性能和高集成度。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1至26(b)示出了根据本公开实施例的制造半导体器件的流程中部分阶段的示意图,
图27至40示出了根据本公开另一实施例的制造半导体器件的流程中部分阶段的示意图,
其中,图1至6、7(a)、7(b)、8至17、18(b)、24(a)、25(a)、25(b)、26(b)、27至40是沿AA′线的截面图;
图18(a)、19(a)、23(a)、26(a)是俯视图,图18(a)的俯视图中示出了AA′线、BB′线、CC′线的位置;
图19(b)、20(a)、21(a)、22(a)、23(b)、24(b)是沿BB′线的截面图;
图19(c)、20(b)、21(b)、22(b)、22(c)、23(c)、24(c)是沿CC′线的截面图。
贯穿附图,相同或相似的附图标记表示相同或相似的部件。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。
根据本公开的实施例,提出了一种半导体器件。该半导体器件可以具有从衬底向上曲折延伸的半导体层。该半导体层可以包括在相对于衬底的竖直方向(例如,基本上垂直于衬底表面的方向)上依次设置且彼此间隔开的一个或多个第一部分(例如,大致在相对于衬底的横向方向上延伸)以及分别设于且连接到各第一部分相对两端的第二部分(例如,大致在相对于衬底的竖直方向上延伸)。第二部分在第一部分的相对两端分别沿着相反方向(例如,分别沿着靠近衬底的方向以及远离衬底的方向)延伸,且相邻的第一部分通过相应的第二部分彼此连接。于是,半导体层可以呈之字形。
之字形的半导体层可以用作半导体器件的沟道部。于是,可以形成之字形沟道场效应晶体管(Zig zAg Channel Field Effect Transistor,ZACFET)。这种情况下,半导体层可以类似于鳍式场效应晶体管(FinFET)中的鳍片。但是,与常规FinFET中的鳍片不同,半导体层除了竖直延伸部分(例如,第二部分)之外,还包括横向延伸部分(例如,第一部分)。于是,在根据本公开实施例的半导体器件中,可以在保持半导体层在竖直方向上的高度基本不变的情况下通过调整半导体层的第一部分的宽度来调整沟道宽度。
在此,所谓“横向延伸”,并不一定意味着完全平行于衬底表面延伸,而是可以偏离一定的角度。同样,所谓“竖直延伸”,并不一定意味着完全垂直于衬底表面延伸,而是可以偏离一定角度。这种偏离例如由于制造公差、工艺限制等导致。
如下所述,这种之字形半导体层可以利用梳齿形结构作为模板来制作。例如,可以梳齿形结构作为种子层,外延生长半导体层。于是,半导体层可以是一体的,并且可以具有实质上均匀的厚度。在梳齿形结构的横向延伸表面上生长的半导体层可以构成所述“第一部分”,在梳齿形结构的竖直延伸表面上生长的半导体层可以构成所述“第二部分”。
如下所述,梳齿形结构可以通过外延生长结合刻蚀来形成。如果刻蚀沿着竖直方向进行,则梳齿形结构的各梳齿部分可以在竖直方向上基本对准。这种情况下,沿着梳齿形结构生长的半导体层的各第一部分也可以在竖直方向上基本对准,且可以具有基本相同的宽度,另外同一侧的第二部分也可以在竖直方向上对准。在梳齿形结构的各梳齿部分具有基本均匀的厚度时,相邻的第一部分之间的间隔也可以是基本均匀的。
在ZACFET的情况下,该半导体器件还可以包括在第一方向上处于半导体层相对两侧的源/漏部。半导体层连接在相对两侧的源/漏部之间,其中可以形成源/漏部之间的导电沟道。源/漏部可以包括与沟道部相同的材料,也可以包括不同的材料从而例如向沟道部施加应力以增强器件性能。半导体层可以包括单晶半导体材料,以改善器件性能。当然,源/漏部也可以包括单晶半导体材料。
该半导体器件还可以包括与沟道部相交的栅堆叠。栅堆叠可以沿与第一方向相交(例如垂直)的第二方向延伸。栅堆叠在第一方向上的相对两侧的侧壁上可以形成有栅侧墙。栅堆叠可以通过栅侧墙与源/漏部相隔。栅侧墙面向各源/漏部的外侧壁在竖直方向上可以实质上共面,并可以与半导体层的侧壁实质上共面。栅侧墙面向栅堆叠的内侧壁在竖直方向上可以实质上共面,从而栅堆叠可以具有实质上均匀的栅长。栅侧墙可以具有实质上均匀的厚度。
这种半导体器件例如可以如下制造。
可以在衬底上依次形成至少一个第一牺牲层和至少一个第二牺牲层的交替堆叠。在此,第一牺牲层可以限定梳齿形结构的梳齿部分,而第二牺牲层可以限定梳齿部分之间的间隔。在该堆叠中,最下面的层可以是第一牺牲层,且最上面的层也可以是第一牺牲层。可以在所述堆叠中形成沿第一方向延伸的第一沟槽,第一牺牲层(以及第二牺牲层)在第一沟槽的侧壁处露出。在第一沟槽的侧壁上可以形成与第一牺牲层连接的第三牺牲层。于是,横向延伸的第一牺牲层与竖直延伸的第三牺牲层一起构成梳齿形结构。在第一沟槽两侧,可以形成彼此背对的两个梳齿形结构。
可以在与第一方向相交(例如,垂直)的第二方向上与第一沟槽间隔开形成第二沟槽。第二沟槽一方面可以露出第二牺牲层,以便将其去除从而释放梳齿形结构的曲折表面(以用作生长半导体层的种子);另一方面,可以限定第一牺牲层的宽度并因此限定生长的半导体层的横向延伸部分(即,上述第一部分)的宽度。第二沟槽也可以沿第一方向延伸,从而在第一沟槽与第二沟槽之间,第一牺牲层具有实质上均匀的宽度。在第一沟槽两侧,第一牺牲层的宽度可以不同,以限定不同的沟道宽度。
第一牺牲层和第三牺牲层的表面经由第二沟槽露出,并可以在露出的表面上生长半导体层。由于第一牺牲层和第三牺牲层彼此连接而形成梳齿形结构,它们露出的表面可以是曲折表面,且因此生长的半导体层可以呈之字形。
第二沟槽可以延伸进入衬底中,从而形成的半导体层可以连接到衬底,类似于FinFET中与衬底连接的鳍片。
考虑随后形成的栅堆叠与衬底之间的电隔离,可以在衬底上形成隔离层。例如,可以经由第二沟槽形成第一隔离层,并可以经由第一沟槽形成第二隔离层,即在半导体层两侧分别形成隔离层。这两个隔离层可以具有基本上共面的顶表面。
可以在隔离层上形成牺牲栅,并将其构图为沿第二方向延伸从而与半导体层相交的条形。可以形成在第一方向上间隔开的多个条形牺牲栅,各条形牺牲栅与之下的半导体层可以分别形成不同的半导体器件。可以牺牲栅为掩模对半导体层进行构图,使其留于牺牲栅下方从而用作沟道部。在衬底上该半导体层在第一方向上的相对两侧,可以通过例如外延生长来形成与半导体层相接的源/漏部。可以通过替代栅工艺,将牺牲栅替换为真正的栅堆叠。
本公开可以各种形式呈现,以下将描述其中一些示例。在以下的描述中,涉及各种材料的选择。材料的选择除了考虑其功能(例如,半导体材料用于形成有源区,电介质材料用于形成电隔离)之外,还考虑刻蚀选择性。在以下的描述中,可能指出了所需的刻蚀选择性,也可能并未指出。本领域技术人员应当清楚,当以下提及对某一材料层进行刻蚀时,如果没有提到其他层也被刻蚀或者图中并未示出其他层也被刻蚀,那么这种刻蚀可以是选择性的,且该材料层相对于暴露于相同刻蚀配方中的其他层可以具备刻蚀选择性。
图1至26(b)示出了根据本公开实施例的制造半导体器件的流程中部分阶段的示意图。
如图1所示,提供衬底1001。该衬底1001可以是各种形式的衬底,包括但不限于体半导体材料衬底如体Si衬底、绝缘体上半导体(SOI)衬底、化合物半导体衬底如SiGe衬底等。在以下的描述中,为方便说明,以体Si衬底为例进行描述。
在衬底1001上,可以通过例如外延生长,形成刻蚀停止层1003和隔离限定层1005。隔离限定层1005可以限定之后用于形成隔离层的空间,厚度例如为约20nm-150nm。刻蚀停止层1003可以在去除隔离限定层1005(以便形成隔离层)的过程中限定对隔离限定层的刻蚀停止位置,厚度例如为约5nm-20nm。
衬底1001、刻蚀停止层1003和隔离限定层1005中相邻的层相对于彼此可以具有刻蚀选择性。例如,衬底1001可以是硅晶片,刻蚀停止层1003可以包括SiGe(例如,Ge原子百分比为约20%-50%),隔离限定层1005可以包括Si。在该示例中,衬底1001和隔离限定层1005均包括Si,从而在以下对隔离限定层1005进行选择性刻蚀时,刻蚀停止层1003可以限定刻蚀停止位置。但是,本公开不限于此。例如,在衬底1001和隔离限定层1005包括相对于彼此具有刻蚀选择性的材料时,也可以省略刻蚀停止层1003。
在隔离限定层1005上,可以通过例如外延生长,形成第一牺牲层1007、1011、1015和第二牺牲层1009、1013的交替堆叠。第一牺牲层1007、1011、1015随后可以限定生长半导体层的种子层,厚度例如为约5nm-15nm。各第一牺牲层1007、1011、1015可以具有实质上均匀的厚度,且它们的厚度可以彼此相同。第二牺牲层1009、1013可以限定生长的半导体层中相邻横向部分之间的间隔,厚度例如为约9nm-30nm。各第二牺牲层1009、1013可以具有实质上均匀的厚度,且它们的厚度可以彼此相同。该交替堆叠中第一牺牲层和第二牺牲层的数目可以根据器件设计而改变,例如可以更多或更少。
隔离限定层1005以及之上形成的上述各层中相邻的层相对于彼此可以具有刻蚀选择性。另外,考虑到后继工艺的方便,第一牺牲层1007、1011、1015可以包括与刻蚀停止层1003类似或相同的材料,以便随后对于相同刻蚀配方可以具有相似或相同的刻蚀选择性。例如,第一牺牲层1007、1011、1015可以包括SiGe,其中Ge的原子百分比与刻蚀停止层1003中基本相同或接近,为约20%-50%,第二牺牲层1009、1013可以包括Si。
为形成曲折延伸的半导体层,可以提供梳齿形的种子层。
为此,如图2所示,可以在所述叠层中形成沟槽T1。为形成沟槽T1,可以在衬底1001上形成硬掩模层1017(例如,氧化物如氧化硅),通过光刻胶1019在硬掩模层1017中限定开口,并利用硬掩模层1017中的开口对所述叠层中的各层依次进行选择性刻蚀如反应离子刻蚀(RIE)。RIE可以沿竖直方向(例如,大致垂直于衬底表面的方向)进行,从而沟槽T1可以具有竖直侧壁。各第一牺牲层1007、1011、1015可以在沟槽T1的侧壁处露出。沟槽T1可以沿第一方向(例如,图中垂直于纸面的方向)延伸。另外,RIE可以停止于隔离限定层1005。之后,可以去除光刻胶1019。
如图3所示,在沟槽T1的侧壁(和底表面)上,可以通过例如外延生长,形成第三牺牲层1021-1。第三牺牲层1021-1将各第一牺牲层1007、1011、1015彼此连接。另外,生长也可以发生在硬掩模层1017的表面上,从而形成材料层1021-2。第三牺牲层1021-1和材料层1021-2可以通过相同的反应气体来生长,并因此可以包括相同或相似的组分,但由于生长表面的不同而可以呈现不同的状态例如不同的晶相。例如,第三牺牲层1021-1由于在半导体材料表面上生长从而可以是单晶相,而材料层1021-2由于在电介质材料表面上生长从而可以是多晶相。在此,第三牺牲层1021-1与第一牺牲层1007、1011、1015一起限定随后生长半导体层的种子层,因此可以具有与第一牺牲层1007、1011、1015类似或相同的材料,以便随后对于相同刻蚀配方可以具有相似或相同的刻蚀选择性。例如,第三牺牲层1021-1可以包括(单晶)SiGe,其中Ge的原子百分比与第一牺牲层1007、1011、1015中基本相同或接近,为约20%-50%。材料层1021-2可以包括(多晶)SiGe。
如图4所示,可以对第三牺牲层1021-1(以及材料层1021-2)进行各向异性选择性刻蚀如沿竖直方向的RIE,以去除其横向部分,从而第三牺牲层1021-1成为侧墙(spacer)形式,并与第一牺牲层1007、1011、1015一起形成梳齿形结构。类似地,材料层1021-2也可以成为侧墙形式,并位于第三牺牲层1021-1之上覆盖第三牺牲层1021-1的顶端,这可以对第三牺牲层1021-1顶端加以保护,并因此保护随后生长的半导体层。下文中,将材料层1021-2称为保护层。另外,在形成侧墙的RIE过程中,沟槽T1可以有所加深,从而延伸到隔离限定层1005中。在沟槽T1中,可以形成支撑部1023,以在后继工艺中支撑梳齿形结构。另外,在本实施例中,隔离限定层1005与第二牺牲层1009、1013均包括Si,支撑部1023也可以防止在后继去除第二牺牲层1009、1013的过程中隔离限定层1005被去除。支撑部1023可以包括电介质材料,且相对于硬掩模层1017具有刻蚀选择性,例如氮化物(例如,氮化硅)。支撑部1023的形成可以包括淀积,然后回蚀至露出硬掩模层,或者平坦化如化学机械抛光(CMP)至硬掩模层1017露出。
可以根据所要形成的器件的性能要求,调整第一牺牲层1007、1011、1015的宽度(图中水平方向上的宽度),并由此调整随后生长的半导体层的横向延伸部分的宽度。
例如,如图5所示,可以在硬掩模层1017上形成光刻胶1025,并通过光刻将光刻胶1025构图为遮蔽一定宽度的第一牺牲层1007、1011、1015。在该示例中,描述在支撑部1023相对两侧(图中左右两侧)分别形成器件的示例,这两个器件可以具有不同的性能要求如不同的电流驱动能力,且因此它们可以具有不同的尺寸。于是,光刻胶1025在支撑部1023相对两侧覆盖第一牺牲层1007、1011、1015的不同宽度。但是,本公开不限于此。
可以光刻胶1025为掩模,依次对硬掩模层1017以及所述堆叠中的各层进行选择性刻蚀如RIE,以将第一牺牲层1007、1011、1015调整为所需的宽度。另外,可以去除第二牺牲层1009、1013,从而露出梳齿形结构的表面以生长半导体层。在该示例中,由于隔离限定层1005与第二牺牲层1009、1013均包括Si,为避免去除第二牺牲层1009、1013不利地影响到隔离限定层1005,以光刻胶1025为掩模的刻蚀可以先进行到最下方的第二牺牲层1009中,而不进行到最下方的第一牺牲层1007(在去除第二牺牲层1009、1013的过程中可以起到保护隔离限定层1005的作用)处,从而形成预备沟槽T2p。RIE可以沿竖直方向进行,从而预备沟槽T2p可以具有竖直侧壁,第二牺牲层1009、1013在这些侧壁处露出从而可以被去除。预备沟槽T2p与沟槽T1(当前填充有支撑部1023)在与第一方向相交(例如,垂直)的第二方向(例如,图中纸面内的水平方向)上间隔开,从而在它们之间限定了一定宽度的第一牺牲层1011、1015,最下方的第一牺牲层1007仍保持原有宽度。之后,可以去除光刻胶1025。
如图6所示,可以经由预备沟槽T2p,通过选择性刻蚀,例如利用TMAH溶液的湿法刻蚀,去除第二牺牲层1009、1013。由于第一牺牲层1007的覆盖,在该示例中同为Si的隔离限定层1005可以不受影响。
接着,可以继续对第一牺牲层1007的宽度调整。例如,如图7(a)所示,可以利用硬掩模层1017作为刻蚀掩模,对第一牺牲层1007进行选择性刻蚀如RIE。RIE可以沿竖直方向进行。于是第一牺牲层1007的宽度可以改变为与其他第一牺牲层1011、1015基本相同。根据本公开的实施例,为了改善器件性能,例如提高器件散热性能,之后生长的半导体层可以与衬底相接。为此,RIE可以继续,并进行到衬底1001中。于是,预备沟槽T2p加深并进入衬底1001中,形成沟槽T2,衬底1001的部分表面在沟槽T2中露出。于是,第一牺牲层1007、1011、1015与第三牺牲层1021-1构成的梳齿形结构通过沟槽T2露出。
根据本公开的其他实施例,为保护梳齿形结构,在加深预备沟槽T2p之前(参见图6所示的结构),可以在衬底上形成保护层1027,以填充第一牺牲层1007、1011、1015之间的空隙,之后以硬掩模层1017作为刻蚀掩模来加深预备沟槽T2p,得到如图7(b)所示的结构。保护层1027可以包括相对于其余层具有刻蚀选择性的材料,例如SiC。之后,可以通过选择性刻蚀,去除保护层1027,并可以得到如图7(a)所示的结构。
在通过沟槽T2露出的梳齿形结构的表面上,可以生长半导体层。在该示例中,以Si工艺为例进行描述,即随后将生长Si半导体层。在这种情况下,为了在随后去除隔离限定层1005(在该示例中,也为Si)以形成隔离层的过程中避免对生长的半导体层造成影响,如图8所示,可以先通过例如选择性外延生长,形成刻蚀停止层1029以覆盖隔离限定层1005的暴露表面。当然,选择性外延生长也会发生在其他半导体层的表面上,从而刻蚀停止层1029也可以形成在这些表面上。刻蚀停止层1029可以大致共形的方式形成,以保持梳齿形结构的轮廓。于是,刻蚀停止层1029与之前形成的梳齿形结构一起构成仍然为梳齿形的种子层。这种种子层之后可以一起被去除,因此可以对于相同刻蚀配方具有相似或相同的刻蚀选择性。例如,刻蚀停止层1029可以包括SiGe,其中Ge的原子百分比与种子层中基本相同或接近,为约20%-50%。刻蚀停止层1029可以形成得较薄,例如为约1nm-3nm。之后,可以在梳齿形的种子层(更具体地,刻蚀停止层1029)的表面上,例如通过选择性外延生长,形成半导体层1031。半导体层1031可以大致共形的方式形成,从而沿着梳齿形种子层的表面延伸,并因此具有曲折向上延伸的形状。半导体层1031的厚度例如为约5nm-10nm。
如上所述,在该示例中,半导体层1031可以包括Si。但是,本公开不限于此。例如,半导体层1031可以包括不同于衬底1001的半导体材料,例如,具有高载流子迁移率的材料,以改善器件性能。在半导体层1031相对于隔离限定层1005具备刻蚀选择性的情况下,也可以省略刻蚀停止层1029。
在半导体层1031用作半导体器件的沟道部的情况下,为抑制漏电流,可以在半导体层1031的下部(即,半导体层1031中用作沟道的部分之下的部分)中形成穿通阻止部(PTS)(参见图13中示出的1041n、1041p)。
PTS可以通过对半导体层1031的下部进行与器件的导电类型相反的导电类型的掺杂来实现。这种掺杂例如可以通过固相掺杂来实现。
为避免对半导体层1031的上部(随后用作沟道部)造成影响,可以在梳齿形结构的空隙中填充保护层。例如,如图9所示,可以通过例如淀积,形成保护层1033。所形成的保护层1033的厚度(例如,约3nm-7nm)足以填满梳齿形结构中的空隙,具体地第一牺牲层1007、1011、1015之间的间隔。这种保护层1033与种子层当前一起围绕半导体层1031,且因此可以用作牺牲栅(的一部分),并可以在随后的替代栅工艺中被一起去除,因此可以对于相同刻蚀配方具有相似或相同的刻蚀选择性。例如,保护层1033可以包括(多晶)SiGe,其中Ge的原子百分比与种子层中基本相同或接近,为约20%-50%。如图10所示,可以回蚀保护层1033,使其留于梳齿形结构的空隙中。为更好地控制回蚀的量,可以采用原子层刻蚀(ALE)。于是,半导体层1031的一些表面特别是下部的表面暴露在外。
如图11所示,可以通过例如淀积,形成第一掺杂剂源层1035n。例如,第一掺杂剂源层1035n可以是包含浓度为约0.1%-5%的n型掺杂剂如As或P的氧化物层,厚度为约1nm-3nm。为避免交叉污染,可以在第一掺杂剂源层1035n上例如通过淀积,形成阻挡层1037。例如,阻挡层1037可以是厚度为约1nm-3nm的氮化物或氮氧化物。可以通过例如光刻,对第一掺杂剂源层1035n及之上的阻挡层1037进行构图,使其留于p型器件区域(例如,图中的左侧区域)上。类似地,可以形成第二掺杂剂源层1035p。例如,第二掺杂剂源层1035p可以是包含浓度为约0.1%-5%的p型掺杂剂如B的氧化物层,厚度为约1nm-3nm。可以将第二掺杂剂源层1035p构图为留在n型器件区域(例如,图中的右侧区域)上。
在此,以同时形成p型器件和n型器件(并因此可以形成CMOS配置)为例进行描述。但是,本公开不限于此。在形成单独导电类型的器件时,无需分别形成具有不同导电类型掺杂剂的掺杂剂源层。
当前,第一掺杂剂源层1035n和第二掺杂剂源层1035p还覆盖半导体层1031的上部的部分表面。但是,只有半导体层1031的下部需要被掺杂以形成PTS。可以去除位于半导体层1031的上部表面上的第一掺杂剂源层1035n和第二掺杂剂源层1035p。这可以与隔离层的形成相结合,因为基于隔离层的顶面限定了所述上部和下部。
如图12所示,可以在沟槽T2的底部,形成隔离层1039。隔离层1039的形成可以包括淀积电介质材料(例如,氧化物),对淀积的电介质材料进行平坦化如CMP,并回蚀电介质材料。隔离层1039的顶面可以位于最下方的第一牺牲层1007所在的高度(或者,随后形成的栅堆叠的底面的高度)附近。在回蚀电介质材料如氧化物的过程中,在该示例中同为氧化物的硬掩模层1017可以被去除。在存在隔离层1039的情况下,可以对(阻挡层1037以及)第一掺杂剂源层1035n和第二掺杂剂源层1035p进行选择性刻蚀如RIE,使得它们被隔离层1039覆盖的部分可以保留,而其余部分可以去除。于是,第一掺杂剂源层1035n和第二掺杂剂源层1035p留在半导体层1031的下部的表面上。可以通过例如退火处理,将掺杂剂源层1035n、1035p中的掺杂剂驱入半导体层1031中,并在半导体层1031中形成PTS 1041n、1041p(参见图13)。由于上述处理,掺杂剂源层1035n、1035p的顶面与隔离层1039的顶面基本齐平,从而形成的PTS 1041n、1041p的顶面可以在隔离层1039的顶面附近,或者由于例如向上的扩散而略微超出隔离层1039的顶面。在扩散基本相同的情况下,PTS 1041n、1041p的顶面可以相对于衬底处于实质上相同的高度。半导体层1031中位于隔离层1039顶面上方特别是位于PTS1041n、1041p的顶面上方的部分可以用作鳍。
在半导体层1031一侧(具体地,在沟槽T2中)形成了隔离层1039。类似地,可以在半导体层1031的另一侧形成另外的隔离层。如上所述,该隔离层的位置通过隔离限定层1005来限定。为了保护半导体层1031以及在去除隔离限定层1005时更好地支撑半导体层1031,可以在沟槽T2中形成一定的材料层。考虑到替代栅工艺,该材料层随后可以用作牺牲栅(的一部分)。例如,如图13所示,可以通过例如淀积,在沟槽T2中填充材料层。这种填充可以通过淀积然后平坦化如CMP(可以停止于支撑部1023)来实现。考虑到替代栅工艺的方便,填充的材料层与之前的保护层1033可以对于相同刻蚀配方具有相似或相同的刻蚀选择性,例如可以包括(多晶)SiGe,其中Ge的原子百分比与种子层中基本相同或接近,为约20%-50%。在此,在该示例中同为(多晶)SiGe的该材料层、保护层1033和保护层1021-2)在后继附图中被示出为一体,并标示为1045。类似地,在该示例中同为(单晶)SiGe的种子层和刻蚀停止层在后继附图或者被示出为一体,并标示为1043。这些材料层1043、1045限定了牺牲栅(的一部分),随后可以称作牺牲栅。之后,可以通过选择性刻蚀如RIE,去除支撑部1023,于是沟槽T1被清空,并因此露出下方的隔离限定层1005。
如图14所示,可以经由沟槽T1,通过选择性刻蚀,去除隔离限定层1005。在此,刻蚀可以具有横向特性,例如是采用TMAH溶液的湿法刻蚀。对于隔离限定层1005(在该示例中,Si)的刻蚀可以停止于牺牲栅1043、1045(在该示例中,SiGe)。
当前,牺牲栅1043也在半导体层1031的下部表面上延伸,而最终形成的栅堆叠只需要围绕半导体层1031的上部(用作沟道部)。在此,可以对牺牲栅1043的形状进行调整,以避免最终代替了牺牲栅1043的栅堆叠延伸到半导体层1031的下部表面上。例如,如图15所示,可以通过选择性刻蚀,回蚀牺牲栅1043。回蚀可以从PTS的至少部分表面上去除牺牲栅1043从而PTS的至少这部分表面露出(随后被形成的隔离层覆盖)。另外,牺牲栅1043仍保持围绕半导体层1031的上部。为更好地控制回蚀的量,可以采用ALE。在该示例中同为SiGe的牺牲栅1045也可以受到回蚀的影响而厚度缩减一定程度。
在图15的示例中,牺牲栅1043被分为上下两个部分。牺牲栅1043的上部围绕半导体层1031的上部,其底面处于隔离层1039的顶面附近(例如,大致齐平)。牺牲栅1043的下部的顶面与牺牲栅1043的上部的底面间隔开,它们之间将形成隔离层。
之后,如图16所示,可以经由沟槽T1,形成隔离层1047。隔离层1047可以包括电介质材料,例如与隔离层1039相同的氧化物。隔离层1047的形成可以包括淀积然后回蚀。为确保填充性能,可以采用多次重复淀积且然后刻蚀的方法,且淀积可以采用原子层淀积(ALD)。隔离层1047可以具有实质上平坦的顶面,且其顶面可以处于隔离层1039的顶面附近(例如,大致齐平)。
这样,半导体层1031从衬底1001的表面向上曲折延伸,其下部被隔离层1039、1047围绕,且其上部延伸超出隔离层1039、1047且被形成在隔离层上的牺牲栅1043、1045围绕。在该示例中,将半导体层1031中形成的PTS的顶面示出为与隔离层1039、1047的顶面基本齐平。但是,本公开不限于此。例如,为了确保工艺裕度,PTS的顶面可以略高于隔离层1039、1047的顶面,例如由于上述的向上扩散。
接下来,可以进行替代栅工艺。
当前,在牺牲栅1043、1045中存在由于沟槽T1导致的空隙。为便于替代栅工艺的进行,可以例如以牺牲栅材料(在该示例中,SiGe)填充这些空隙,使得牺牲栅成一体,从而便于对牺牲栅的布局设计。例如,如图17所示,可以经由沟槽T1,在隔离层1047上形成牺牲栅材料(在该示例中,多晶SiGe,并因此与之前的牺牲栅1045示出为一体,且仍然标示为1045)。牺牲栅1045的形成可以包括淀积然后平坦化如CMP。
如图18(a)和18(b)所示,在牺牲栅1043、1045上,可以通过例如淀积形成硬掩模层1047,以便于随后对牺牲栅构图。例如,硬掩模层1047可以包括氮化物,厚度为例如约50nm-150nm。可以将牺牲栅1043、1045构图为沿第二方向延伸的条形。为此,可以在硬掩模层1047上形成光刻胶1049,并将其构图为沿第二方向延伸的条形。然后,如图19(a)、19(b)和19(c)所示,可以光刻胶1049作为掩模,通过选择性刻蚀如RIE依次对硬掩模层1047、牺牲栅1043、1045、半导体层1031进行选择性刻蚀。于是,牺牲栅1043、1045可以被构图为沿第二方向延伸的条状。刻蚀可以停止于隔离层1039、1047。之后,可以去除光刻胶1049。
可以在牺牲栅1043、1045的侧壁上形成栅侧墙。例如,如图20(a)和20(b)所示,可以通过选择性刻蚀,使牺牲栅1043、1045(相对于半导体层1031)在横向上凹入一定深度,例如凹入约2nm-7nm。为了控制凹入深度,可以采用ALE。在如此形成的凹入内,可以填充电介质材料,以形成栅侧墙1051。这种填充例如可以通过淀积约3nm-10nm厚的氮化物,然后对淀积的氮化物进行RIE(直至暴露半导体层1031的表面)来形成。在此,同为氮化物的硬掩模层1047与牺牲栅1043、1045侧壁上的栅侧墙可以成为一体,并因此标注为1047′。
根据这种工艺,栅侧墙1051可以自对准地形成在牺牲栅1043、1045的侧壁上,而不会形成在半导体层1031的侧壁上。栅侧墙1051可以具有实质上均匀的厚度,该厚度例如取决于上述凹入的深度。另外,栅侧墙1051的外侧壁与半导体层1031的外侧壁可以基本上竖直对准,栅侧墙1051的内侧壁可以在竖直方向上基本对准(通过在形成凹入时控制各处的刻蚀深度基本相同来实现)。
之后,可以在牺牲栅1043、1045两侧形成与半导体层1031的侧壁相接的源/漏部。
如图21(a)和21(b)所示,可以通过例如外延生长,形成源/漏部1053。源/漏部1053可以从暴露的半导体层1031的侧壁生长。生长的源/漏部1053与半导体层1031的侧壁相接。源/漏部1053在生长时可以被原位掺杂为与所要形成的器件相应的导电类型,例如对于n型器件为n型,对于p型器件为p型,掺杂浓度可以为约1E19-1E21cm-3。生长的源/漏部1053可以具有与半导体层1031不同的材料(例如,具有不同的晶格常数),以便向半导体层1031施加应力。例如,对于n型器件,源/漏部1053可以包括Si:C(C原子百分比例如为约0.1%-5%);对于p型器件,源/漏部1053可以包括SiGe(Ge原子百分比例如为约20%-75%)。在该示例中,在衬底上同时形成n型器件和p型器件,可以针对n型器件和p型器件分别生长源/漏部。在生长一种类型器件的源/漏部时,可以通过遮蔽层例如光刻胶等来遮蔽另一种类型的器件区域。
在条形的牺牲栅之间,除了生长的源/漏部1053之外,还存在着间隙,在这些间隙中可以填充电介质材料以形成层间电介质层。例如,如图22(a)和22(b)所示,可以通过例如淀积然后平坦化(直至露出牺牲栅),来形成层间电介质层1055。例如,层间电介质层1055可以包括氧化物。
目前,同一源/漏部1053在相对两侧均连接到半导体层1031。也即,这两侧的器件当前电连接在一起。可以根据设计布局,在器件之间进行电隔离。
例如,可以在层间电介质层1055上形成光刻胶1057,并将其构图为遮蔽一个或多个牺牲栅,并露出其他牺牲栅。在该示例中,遮蔽了中间的牺牲栅,而露出了两侧的牺牲栅。可以通过例如RIE,依次对露出的牺牲栅以及其下方的半导体层1031进行选择性刻蚀,从而在栅侧墙1051之间留下了空间T3。在此,刻蚀可以进入半导体层1031的下部(例如,PTS中),以确保电隔离。之后,可以去除光刻胶1057。
根据一些实施例,在衬底1001中可以形成有阱区(参见图22(c)中的虚线),各器件分别形成于相应的阱区上。例如,n型器件可以形成于p型阱区上,而p型器件可以形成于n型阱区上。当n型器件与p型器件相邻时,它们相应的阱区之间可以形成pn结。而pn结在SiGe材料中的泄漏要大于在Si材料中的泄漏。根据本公开的其他实施例,如图22(c)所示,栅侧墙1051之间的空间T3可以进一步延伸进入到衬底1001中,从而使SiGe层在相邻器件之间切断,以进一步提升隔离性能。
如图23(a)、23(b)和23(c)所示,在空间T3中,可以填充电介质材料如氧化物,以形成器件之间的隔离部1059。这种填充可以包括淀积且然后平坦化。隔离部1059可以在侧墙1051之间延伸。隔离部1059两侧的侧墙1051不再用来限定栅堆叠,从而可以称为虚设栅侧墙。
需要指出的是,是否需要形成隔离部以及在哪些器件之间形成隔离部取决于电路设计。
接下来,可以将牺牲栅1043、1045替换为栅堆叠,以完成器件制造。
例如,如图24(a)、24(b)和24(c)所示,可以通过选择性刻蚀,去除牺牲栅1043、1045(如上所述,牺牲栅1043、1045中分别形成的不同部分可以包括相似或相同的材料,例如单晶或多晶SiGe,并可以通过相同的刻蚀配方来刻蚀),从而在栅侧墙1051内侧形成栅槽,可以在栅槽中形成栅堆叠。例如,可以在栅槽中依次淀积栅介质层1061和栅导体层1063p、1063n。栅介质层1061可以大致共形的方式形成,厚度例如为约2nm-5nm,且可以包括高k栅介质如HfO2。在形成高k栅介质之前,还可以形成界面层,例如通过氧化工艺或淀积如原子层淀积(ALD)形成的氧化物,厚度为约0.2-2nm。栅导体层1063p、1063n可以包括功函数调节金属如TiN、TaN等和栅导电金属如W等。可以对淀积的栅介质层1041和栅导体层1063p、1063n进行平坦化处理如CMP,使其留于栅槽之内。
在该示例中在衬底上同时形成p型器件和n型器件,它们各自的栅堆叠可以分别形成,例如它们各自具有不同的功函数。例如,在形成针对一种类型器件的第一栅堆叠之后,可以通过遮蔽层如光刻胶遮蔽该类型器件区域,去除另一类型器件区域中存在的第一栅堆叠(可以只去除栅导体层),且然后形成针对该另一类型器件的第二栅堆叠。在此,示出了p型器件和n型器件分别包括不同的栅导体层1063p、1063n的示例。
如图24(a)所示,当前p型器件和n型器件各自的栅导体层彼此连接。可以根据布局设计,对栅导体层进行调整。
例如,如图25(a)所示,可以利用光刻胶1065,将p型器件的栅导体层1063p与n型器件的栅导体层1063n彼此分离,以实现它们之间的电隔离。或者,如图25(b)所示,可以利用光刻胶1065′,将p型器件的栅导体层1063p与n型器件的栅导体层1063n构图为彼此连接(从而这两个器件可以形成CMOS配置),且可以与周围其他器件的栅导体层相分离。
在由于栅导体层的调整而导致的空隙中,可以填充电介质材料,以实现电隔离。如图26(a)和26(b)所示,可以通过例如淀积然后平坦化如CMP,形成层间电介质层1067。层间电介质层1067例如可以包括氧化物。
如图26(b)所示,根据本公开实施例的半导体器件可以包括从衬底向上曲折延伸的半导体层1031。具体地,半导体层1031可以包括第一部分(例如,相对于衬底1001大致横向延伸)以及分别设于第一部分的相对两端的第二部分(例如,相对于衬底1001大致竖直延伸)。同一第一部分相对两端的第二部分从该第一部分分别向着相反的方向(例如,分别向上、向下)延伸,从而形成曲折延伸的形状。
如上所述,这种半导体层1031通过梳齿形结构限定。根据梳齿形结构中梳齿的数目,半导体层1031的第一部分的数目可变,例如为一个或多个。当半导体层1031的第一部分为多个时,这些第一部分之间可以彼此间隔开,且相邻的第一部分之间通过相应的第二部分彼此连接。
在图26(b)所示的示例中,两个器件各自的第一部分的宽度可以不同,且因此这两个器件各自可以具有不同的沟道宽度,尽管它们的沟道部的顶面相对于衬底1001的顶面处于实质上相同的高度。而在常规FinFET中,为实现不同的沟道宽度,需要设置不同高度的鳍片。
另外,在图26(b)中,示出了PTS 1041n、1041p的顶面超出隔离层1039、1047的顶面。如上所述,这可以更好地确保穿通阻止效果。
在以上实施例中,通过将隔离限定层替换为电介质材料的方法,来形成隔离层。但是,本公开不限于此。例如,可以采用类似PTS的方法来实现隔离,以简化工艺。
图27至40示出了根据本公开另一实施例的制造半导体器件的流程中部分阶段的示意图。以下,将主要描述与上述实施例之间的不同之处。
如图27所示,提供衬底2001,例如硅晶片。关于衬底2001,可以参见以上关于衬底1001的描述。
在衬底2001中,可以通过例如离子注入,形成阱区。例如,在需要形成p型器件的p型器件区域(图中左侧区域),可以通过注入n型掺杂剂如As或P,来形成n型阱;在需要形成n型器件的n型器件区域(图中左侧区域),可以通过注入p型掺杂剂如B或BF2,来形成p型阱。可以进行退火,以激活注入的离子。阱区中的掺杂浓度例如可以为约1E17-2E19cm-3。这种阱区可以类似于上述的PTS起作用,并且因此也可以称作PTS。
在衬底2001上,可以通过例如外延生长,形成第一牺牲层2007、2011、2015和第二牺牲层2009、2013的交替堆叠。关于这些牺牲层,例如可以参见以上关于第一牺牲层1007、1011、1015和第二牺牲层1009、1013的描述。在该示例中,中间的第一牺牲层2011形成得较厚,这是为了给随后形成的栅堆叠留下更多空间。
如图28所示,可以在所述叠层中形成沟槽T1′。如以上结合图2所述,为形成沟槽T1′,可以形成硬掩模层2017(例如,氧化物)和光刻胶2019。用来形成沟槽T1′的刻蚀如RIE可以停止于衬底2001。之后,可以去除光刻胶2019。
如图29所示,在沟槽T1′的侧壁(和底表面)上,可以通过例如外延生长,形成第三牺牲层2021-1。另外,生长也可以发生在硬掩模层2017的表面上,从而形成材料层2021-2。关于第三牺牲层2021-1和材料层2021-2,可以参见以上关于第三牺牲层1021-1和材料层1021-2的描述。
如图30所示,第三牺牲层2021-1和材料层2021-2可以形成为侧墙形式,并可以在沟槽T1′中形成支撑部2023。对此,例如可以参见以上结合图4的描述。
如图31所示,可以通过光刻胶2025,来调整第一牺牲层2007、2011、2015的宽度。对此,例如可以参见以上结合图5的描述。在此,由于衬底2001与第二牺牲层2009、2013均包括Si,为避免去除第二牺牲层2009、2013不利地影响到衬底2001,以光刻胶2025为掩模的刻蚀可以先进行到最下方的第二牺牲层2009中,而不进行到最下方的第一牺牲层2007(在去除第二牺牲层2009、2013的过程中可以起到保护衬底2001的作用)处,从而形成预备沟槽T2p′。
如图32所示,可以经由预备沟槽T2p′,去除第二牺牲层2009、2013。对此,例如可以参见以上结合图6的描述。
如图33所示,可以继续对第一牺牲层2007的宽度调整。对此,例如可以参见以上结合图7(a)和7(b)的描述。在此,预备沟槽T2p′加深并进入衬底2001中,具体地,进入其中的阱区中,形成沟槽T2′。
如图34所示,在通过沟槽T2′露出的梳齿形结构的表面上,可以生长半导体层2031。对此,例如可以参见以上结合图8的描述。在该示例中,由于随后不存在将隔离限定层替换为隔离层的操作,因此不需要形成上述的刻蚀停止层1029。
如图35所示,可以在梳齿形结构的空隙中填充保护层2033。对此,例如可以参见以上结合图9和10的描述。
如图36所示,可以通过固相掺杂,例如通过第一掺杂剂源层2035n和第二掺杂剂源层2035p,来在半导体层2031中形成PTS 2041n、2041p。对此,可以参见以上结合图11至13的描述。如上所述,为限定固相掺杂的范围,形成了隔离层2039。另外,为避免交叉污染,还形成了阻挡层2037。
如图37所示,可以在沟槽T2′中填充材料层,并将其与之前的保护层2033一体示出为2045。类似地,种子层也被一体示出为2043。之后,可以去除支撑部1023,以清空沟槽T1′,从而露出下方的衬底2001。对此,可以参见以上结合图13的描述。
如图38所示,可以经由沟槽T1′,通过选择性刻蚀,去除衬底2001的一部分。在此,刻蚀可以具有横向特性,例如是采用TMAH溶液的湿法刻蚀。可以控制刻蚀深度,使得刻蚀没有超出阱区的范围。
如图39所示,可以经由沟槽T1,形成隔离层2047。关于隔离层2047,可以参见关于隔离层1047的描述。
之后,可以进行以上描述的替代栅工艺,并因此得到如图40所示的器件结构。图40所示的器件与图26(a)和26(b)所示的器件基本相同,除了底部的隔离结构不同之外。
根据本公开实施例的半导体器件可以应用于各种电子设备。例如,可以基于这样的半导体器件形成集成电路(IC),并由此构建电子设备。因此,本公开还提供了一种包括上述半导体器件的电子设备。电子设备还可以包括与集成电路配合的显示屏幕以及与集成电路配合的无线收发器等部件。这种电子设备例如智能电话、计算机、平板电脑(PC)、人工智能设备、可穿戴设备、移动电源等。
根据本公开的实施例,还提供了一种芯片系统(SoC)的制造方法。该方法可以包括上述方法。具体地,可以在芯片上集成多种器件,其中至少一些是根据本公开的方法制造的。
在以上的描述中,对于各层的构图、刻蚀等技术细节并没有做出详细的说明。但是本领域技术人员应当理解,可以通过各种技术手段,来形成所需形状的层、区域等。另外,为了形成同一结构,本领域技术人员还可以设计出与以上描述的方法并不完全相同的方法。另外,尽管在以上分别描述了各实施例,但是这并不意味着各个实施例中的措施不能有利地结合使用。
以上对本公开的实施例进行了描述。但是,这些实施例仅仅是为了说明的目的,而并非为了限制本公开的范围。本公开的范围由所附权利要求及其等价物限定。不脱离本公开的范围,本领域技术人员可以做出多种替代和修改,这些替代和修改都应落在本公开的范围之内。

Claims (36)

1.一种半导体器件,包括:
在相对于衬底的竖直方向上曲折延伸的半导体层,其中,所述半导体层包括:
在竖直方向上依次设置且彼此间隔开的多个第一部分;以及
分别设于且连接到各第一部分相对两端的第二部分,
其中,对于每一个第一部分,其相对两端的第二部分沿着相反的方向延伸,在竖直方向上相邻的第一部分之间通过一侧端部的同一第二部分彼此连接,所述半导体层呈多个连续的弓字形;
所述衬底上在第一方向上处于所述半导体层的相对两侧且与所述半导体层相接的源/漏部;以及
所述衬底上沿与所述第一方向相交的第二方向延伸且与所述半导体层相交的栅堆叠,
其中,所述栅堆叠在所述半导体层的第一部分在竖直方向上彼此相对的表面上以及在所述半导体层的第二部分在所述第二方向上彼此相对的表面上延伸。
2.根据权利要求1所述的半导体器件,其中,所述半导体层是一体的,具有实质上均匀的厚度。
3.根据权利要求1所述的半导体器件,其中,所述多个第一部分在竖直方向上实质上对准。
4.根据权利要求3所述的半导体器件,其中,所述多个第一部分具有实质上相同的宽度。
5.根据权利要求1所述的半导体器件,其中,在各第一部分同一侧的第二部分在竖直方向上实质上对准。
6.根据权利要求1所述的半导体器件,其中,相邻的第一部分之间的间隔是实质上均匀的。
7.根据权利要求1所述的半导体器件,其中,所述第一部分实质上平行于所述衬底的表面,所述第二部分实质上垂直于所述衬底的表面。
8.根据权利要求1所述的半导体器件,其中,在所述衬底上设置有多个所述半导体器件,其中至少一对相邻半导体器件各自的相应第一部分实质上共面。
9.根据权利要求8所述的半导体器件,其中,所述至少一对相邻半导体器件在第一方向上相邻,且各自的相应第二部分实质上共面。
10.根据权利要求8所述的半导体器件,其中,各半导体器件各自的半导体层中相邻的第一部分及它们之间的第二部分形成开口,所述至少一对相邻半导体器件在第二方向上相邻,且各自相应层级上的开口彼此面对或彼此背对。
11.根据权利要求10所述的半导体器件,其中,所述至少一对相邻半导体器件各自的第一部分在所述第二方向上的宽度不同。
12.根据权利要求1所述的半导体器件,其中,
所述半导体层在底部与所述衬底相接,
所述半导体器件还包括设于所述栅堆叠与所述衬底之间的隔离层。
13.根据权利要求12所述的半导体器件,还包括:形成在所述半导体层中最接近所述衬底的第一部分之下的部分中的穿通阻止层。
14.根据权利要求13所述的半导体器件,其中,所述隔离层围绕所述半导体层的所述部分。
15.根据权利要求13所述的半导体器件,还包括:衬底中形成的与所述穿通阻止层邻接的阱区。
16.根据权利要求13所述的半导体器件,其中,所述穿通阻止层的顶面相对于所述衬底的高度使得所述半导体层相对两侧的栅堆叠与所述穿通阻止层均有交迭。
17.根据权利要求12所述的半导体器件,其中,在所述衬底上设置有多个所述半导体器件,其中至少一对半导体器件各自的穿通阻止层的顶面相对于所述衬底处于实质上相同的高度。
18.根据权利要求1所述的半导体器件,还包括设置在所述栅堆叠的侧壁上的栅侧墙,所述栅侧墙包括所述第一部分之上的部分和所述第一部分之下的部分。
19.根据权利要求18所述的半导体器件,其中,在所述衬底上设置有多个所述半导体器件,所述多个半导体器件中至少一对在所述第二方向上相邻的半导体器件各自的栅侧墙彼此一体连续延伸。
20.根据权利要求18所述的半导体器件,其中,所述栅侧墙在所述第一部分之上的部分和在所述第一部分之下的部分具有相同的材料,并具有实质上相同的厚度。
21.根据权利要求18所述的半导体器件,其中,所述栅侧墙在所述第一部分之上的部分和在所述第一部分之下的部分的内侧壁在竖直方向上实质上对准。
22.根据权利要求1所述的半导体器件,其中,
在所述衬底上设置有多个所述半导体器件,所述多个半导体器件中在所述第一方向上相邻的半导体器件之间通过隔离部彼此电隔离,其中,所述隔离部在所述第一方向上的范围由沿所述第二方向延伸的虚设栅侧墙限定。
23.根据权利要求22所述的半导体器件,其中,所述半导体器件的源/漏部的顶部在所述第一方向上的范围由所述半导体器件的栅侧墙以及所述虚设栅侧墙限定。
24.根据权利要求1所述的半导体器件,其中,
在所述衬底上设置有多个所述半导体器件,所述多个半导体器件中在所述第一方向上相邻的半导体器件之间通过隔离部彼此电隔离,其中,所述隔离部沿所述第二方向延伸。
25.根据权利要求24所述的半导体器件,其中,所述源/漏部沿所述第二方向延伸,
所述半导体器件还包括:介于所述栅堆叠与所述源/漏部之间的栅侧墙以及介于所述源/漏部与所述隔离部之间的虚设栅侧墙,所述栅侧墙与所述虚设栅侧墙具有在所述第一方向上实质上相同的厚度。
26.根据权利要求25所述的半导体器件,还包括:与所述虚设栅侧墙在竖直方向上对准、且与所述半导体层同样曲折延伸的半导体层。
27.一种制造半导体器件的方法,包括:
在衬底上依次形成多个第一牺牲层和多个第二牺牲层的交替堆叠;
在所述堆叠中形成沿第一方向延伸的第一沟槽,所述第一牺牲层在所述第一沟槽的侧壁处露出;
在所述第一沟槽的侧壁上形成与所述第一牺牲层连接的第三牺牲层,并在所述第一沟槽中所述第三牺牲层的内侧形成支撑部;
在所述堆叠中形成在与所述第一方向相交的第二方向上与所述第一沟槽间隔开、且沿所述第一方向延伸的第二沟槽,包括:
形成沿所述第一方向延伸的预备第二沟槽,所述预备第二沟槽延伸到最下方的所述第二牺牲层中;
经由所述预备第二沟槽去除所述第二牺牲层;
加深所述预备第二沟槽以进入所述衬底中,从而形成所述第二沟槽;
经由所述第二沟槽,形成沿所述第一牺牲层和所述第三牺牲层的表面延伸的半导体层;
在所述第二沟槽的底部形成第一隔离层;
去除所述支撑部,以经由所述第一沟槽形成第二隔离层;
在所述第一隔离层和所述第二隔离层上形成沿所述第二方向延伸并与所述堆叠相交的条形牺牲栅,所述牺牲栅包括所述第一牺牲层和所述第三牺牲层;
以所述牺牲栅为掩模,选择性刻蚀所述堆叠;
在被刻蚀后的所述堆叠在所述第一方向上的相对两侧,形成用以形成源/漏部的另一半导体层;以及
将所述牺牲栅替换为栅堆叠,其中,所述第一牺牲层和所述第三牺牲层被去除。
28.根据权利要求27所述的方法,其中,所述堆叠的顶层是所述第一牺牲层,
该方法还包括:在所述堆叠上形成硬掩模层,
其中,所述第一沟槽延伸穿过所述硬掩模层,从而所述硬掩模层在所述第一沟槽的侧壁处露出,
其中,形成第三牺牲层还包括:在所述硬掩模层在所述第一沟槽的侧壁处露出的表面上形成覆盖所述第三牺牲层的顶端的保护层。
29.根据权利要求28所述的方法,其中,形成第三牺牲层包括:通过外延生长在所述沟槽的侧壁上形成材料层,其中,所述材料层在所述第一牺牲层和所述第二牺牲层在所述第一沟槽的侧壁处露出的表面上的部分形成所述第三牺牲层,所述材料层在所述硬掩模层在所述第一沟槽的侧壁处露出的表面上的部分形成所述保护层。
30.根据权利要求29所述的方法,其中,所述第三牺牲层是单晶相的所述材料层,所述保护层是多晶相的所述材料层。
31.根据权利要求27所述的方法,其中,所述第二沟槽延伸进入衬底中,从而还在所述衬底在所述第二沟槽中露出的表面上形成所述半导体层。
32.根据权利要求27所述的方法,其中,
在形成第一隔离层之前,该方法还包括:经由所述第二沟槽在所述半导体层上形成掺杂剂源层,
在形成第一隔离层之后,该方法还包括:以所述第一隔离层为掩模,选择性刻蚀所述掺杂剂源层;以及将所述掺杂剂源层中的掺杂剂驱入所述半导体层中,以形成穿通阻止部。
33.根据权利要求27所述的方法,还包括:
在衬底上形成隔离限定层,其中,所述堆叠形成在所述隔离限定层上,
其中,所述第二沟槽延伸穿过所述隔离限定层,从而进入所述衬底中,
形成第二隔离层包括:经由所述第一沟槽,去除所述隔离限定层;以及经由所述第一沟槽,在所述衬底上形成第二隔离层。
34.根据权利要求27所述的方法,还包括:
在衬底中形成阱区,
其中,所述第二沟槽延伸进入所述阱区中,
形成第二隔离层包括:经由所述第一沟槽,选择性刻蚀所述衬底;以及经由所述第一沟槽,在所述衬底上形成第二隔离层。
35.一种电子设备,包括如权利要求1至26中任一项所述的半导体器件。
36.根据权利要求35所述的电子设备,其中,所述电子设备包括智能电话、计算机、人工智能设备或移动电源。
CN202010394934.3A 2020-05-11 2020-05-11 具有曲折结构的半导体器件及其制造方法及电子设备 Active CN111554747B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010394934.3A CN111554747B (zh) 2020-05-11 2020-05-11 具有曲折结构的半导体器件及其制造方法及电子设备
PCT/CN2021/080201 WO2021227633A1 (zh) 2020-05-11 2021-03-11 具有曲折结构的半导体器件及其制造方法及电子设备
US17/998,456 US20230187560A1 (en) 2020-05-11 2021-03-11 Semiconductor device having zigzag structure, method of manufacturing semiconductor device, and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010394934.3A CN111554747B (zh) 2020-05-11 2020-05-11 具有曲折结构的半导体器件及其制造方法及电子设备

Publications (2)

Publication Number Publication Date
CN111554747A CN111554747A (zh) 2020-08-18
CN111554747B true CN111554747B (zh) 2024-04-23

Family

ID=72002015

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010394934.3A Active CN111554747B (zh) 2020-05-11 2020-05-11 具有曲折结构的半导体器件及其制造方法及电子设备

Country Status (3)

Country Link
US (1) US20230187560A1 (zh)
CN (1) CN111554747B (zh)
WO (1) WO2021227633A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111554747B (zh) * 2020-05-11 2024-04-23 中国科学院微电子研究所 具有曲折结构的半导体器件及其制造方法及电子设备
US20230154983A1 (en) * 2021-11-17 2023-05-18 Samsung Electronics Co., Ltd. Semiconductor device having hybrid channel structure
EP4300563A1 (en) * 2022-06-29 2024-01-03 Huawei Technologies Co., Ltd. A multi-gate hybrid-channel field effect transistor

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107735864A (zh) * 2015-06-08 2018-02-23 美商新思科技有限公司 衬底和具有3d几何图形上的2d材料沟道的晶体管
CN110265399A (zh) * 2018-03-12 2019-09-20 爱思开海力士有限公司 半导体装置及其制造方法
CN111106111A (zh) * 2019-11-29 2020-05-05 中国科学院微电子研究所 半导体装置及其制造方法及包括该半导体装置的电子设备

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10217817B2 (en) * 2016-01-27 2019-02-26 International Business Machines Corporation Sacrificial layer for channel surface retention and inner spacer formation in stacked-channel FETs
CN111106176B (zh) * 2019-11-29 2021-09-14 中国科学院微电子研究所 半导体器件及其制造方法及包括该半导体器件的电子设备
CN111048588B (zh) * 2019-11-29 2021-08-03 中国科学院微电子研究所 半导体器件及其制造方法及包括该半导体器件的电子设备
CN111554747B (zh) * 2020-05-11 2024-04-23 中国科学院微电子研究所 具有曲折结构的半导体器件及其制造方法及电子设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107735864A (zh) * 2015-06-08 2018-02-23 美商新思科技有限公司 衬底和具有3d几何图形上的2d材料沟道的晶体管
CN110265399A (zh) * 2018-03-12 2019-09-20 爱思开海力士有限公司 半导体装置及其制造方法
CN111106111A (zh) * 2019-11-29 2020-05-05 中国科学院微电子研究所 半导体装置及其制造方法及包括该半导体装置的电子设备

Also Published As

Publication number Publication date
WO2021227633A1 (zh) 2021-11-18
CN111554747A (zh) 2020-08-18
US20230187560A1 (en) 2023-06-15

Similar Documents

Publication Publication Date Title
CN112018111B (zh) 半导体器件及其制造方法及包括该器件的电子设备
CN111584486B (zh) 具有交错结构的半导体装置及其制造方法及电子设备
CN111106111B (zh) 半导体装置及其制造方法及包括该半导体装置的电子设备
CN111048588B (zh) 半导体器件及其制造方法及包括该半导体器件的电子设备
CN111554747B (zh) 具有曲折结构的半导体器件及其制造方法及电子设备
CN108198815B (zh) 半导体器件及其制造方法及包括该器件的电子设备
CN111106176B (zh) 半导体器件及其制造方法及包括该半导体器件的电子设备
EP4213218A1 (en) Nanowire/sheet device having self-aligned isolation portion, manufacturing method and electronic device
EP4135052A1 (en) Semiconductor device, fabrication method for same, and electronic device comprising same
US20230135187A1 (en) Semiconductor device, method of manufacturing the same, and electronic apparatus including the same
CN111063728B (zh) C形有源区半导体器件及其制造方法及包括其的电子设备
CN110993681B (zh) C形有源区半导体器件及其制造方法及包括其的电子设备
CN109449121B (zh) 半导体器件及其制造方法及包括该器件的电子设备
CN111106165A (zh) U形沟道半导体器件及其制造方法及包括其的电子设备
WO2022252855A1 (zh) 半导体装置及其制造方法及包括其的电子设备
US20230163204A1 (en) Semiconductor device having u-shaped structure, method of manufacturing semiconductor device, and electronic device
CN113257918B (zh) 半导体器件及其制造方法及包括该器件的电子设备
CN111063684B (zh) 具有c形有源区的半导体装置及包括其的电子设备
CN111063683B (zh) 具有u形沟道的半导体装置及包括其的电子设备
US20220406774A1 (en) Doped well for semiconductor devices
KR20240100487A (ko) 반도체 디바이스, 그 제조 방법 및 상기 반도체 디바이스를 포함하는 전자 기기
KR20240104211A (ko) 반도체 디바이스, 그 제조 방법 및 상기 반도체 디바이스를 포함하는 전자 기기
CN114068700A (zh) 半导体结构及其形成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant