CN111506144A - 一种应用于ldo中的低功耗方法 - Google Patents
一种应用于ldo中的低功耗方法 Download PDFInfo
- Publication number
- CN111506144A CN111506144A CN202010431612.1A CN202010431612A CN111506144A CN 111506144 A CN111506144 A CN 111506144A CN 202010431612 A CN202010431612 A CN 202010431612A CN 111506144 A CN111506144 A CN 111506144A
- Authority
- CN
- China
- Prior art keywords
- nmos transistor
- tube
- transistor
- electrode
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/561—Voltage to current converters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Electronic Switches (AREA)
Abstract
本发明公开了一种应用于LDO中的低功耗方法,为一种在LDO设计中降低静态电流的设计方案。本发明在LDO处于空载状态时,关断过温保护和过流保护模块中消耗的静态电流,极大地节省了电源功耗,而一旦LDO处于带载状态,过温保护和过流保护模块正常启动,不影响保护机制工作。该设计方案具有电路结构简单、快速响应、使用灵活等特点。
Description
技术领域
本发明属于集成电路设计领域,尤其涉及一种应用于LDO中的低功耗方法。主要是针对LDO产品在设计中如何减小静态电流问题,而提出的一种低功耗设计方案。
背景技术
随着能源消耗的日益严重,节能环保已成为当今世界的一个主流趋势。在生
产和生活的各个领域,各种节能减排技术正不断出现。作为能耗的一个重要组成部分,电能消耗日益增加,这进一步凸显了电源管理芯片的重要性。目前,使用电池供电的便携式电子产品已广泛普及,人们都希望延长电池的单次使用时间以及电池的使用寿命。该问题一方面可以通过研发大容量的电池来解决,另一方面,现今非常流行的移动电源也在一定程度上满足了人们的期望。但是,从节约能源和增加电池寿命考虑,研发高性能的电源管理产品才是根本的解决之道。因此,低功耗设计技术成为电源管理芯片未来发展趋势之一。本发明的低功耗设计方案应用在LDO产品设计中,极大地减小了产品在空载下的静态电流,延长了电池供电设备的使用寿命。
发明内容
本发明的目的在于:提供一种应用于LDO中的低功耗方法,以减小LDO产品在空载下静态电流。
本发明目的通过下述方案实现:本发明提供一种应用于LDO中的低功耗方法,在LDO结构基础上,在LDO中的功率管的栅极与电流比较器的采样PMOS管栅极连接,通过电流采样PMOS管检测负载电流,将采样电流与耗尽型NMOS管形成的恒流源进行比较,从而产生一个数字信号来开启和关闭过温保护和限流保护模块的偏置电流,达到空载或轻载状态时,关闭过温保护和限流保护功能。
本发明方法节省功耗且延长LDO使用寿命的目的。
本发明方法通过下述具体电路实现:包括第十一PMOS管MP11、第四PMOS管MP4、第七PMOS管MN7、第十二NMOS管MN12、第九NMOS管MN9、第八NMOS管MN8、第十NMOS管MN10、第二NMOS管MN2、第六NMOS管MN6,以及耗尽型第一、三、五NMOS管MN1、MN3、MN5,其中,
电流采样管第十一PMOS管MP11栅极接LDO产品功率管的栅极信号VG,源极与第一耗尽型NMOS管MN1漏极、第四PMOS管MP4源极和第七PMOS管MP7源极相连,接电源VDD;第十一PMOS管MP11漏极与第十二NMOS管MN12的栅极和漏极、第九NMOS管MN9栅极和第八NMOS管MN8栅极相连;
第十二NMOS管MN12源极与第九、八NMOS管MN9、MN8源极、第三、五耗尽型NMOS管MN3、MN5的栅极和源极相连,接地端GND;
第九NMOS管MN9漏极与第一耗尽型NMOS管MN1的栅极与源极、第四PMOS管MP4栅极、第二NMOS管MN2栅极和第十NMOS管MN10漏极相连;
第十NMOS管MN10源极与第八NMOS管MN8漏极相连,栅极与第四PMOS管MP4漏极、第七PMOS管MP7栅极、第二NMOS管MN2漏极和第六NMOS管MN6栅极相连;
第二NMOS管MN2源极与第三耗尽型NMOS管MN3漏极相连;
第六NMOS管MN6源极与第五耗尽型NMOS管MN5漏极相连;
第七PMOS管MP7漏极与第六NMOS管MN6漏极相连,接输出OUT。
本发明原理是:负载电流采样管第十一PMOS管MP11栅极输入信号为LDO产品的功率管MP10的栅极信号VG,采样管第十一PMOS管MP11栅极、源极和功率管MP10的栅极、源极电位相同;当LDO处于空载或轻载状态时,采样管MP11采样电流过小,导致第十二NMOS管MN12的栅压很低,因此第八、九NMOS管MN8、MN9采样的电流不足以吸收第一耗尽型NMOS管MN1形成的恒流源电流,MN10漏极电位很高,该信号经过两级反相器后输出高电平信号,从而关断保护机制功能;反之,当LDO处于一定的带载状态时,电流采样管M11采样电流达到一定阈值点,使得第八、九NMOS管MN8、MN9采样的电流足以吸收第一耗尽型NMOS管MN1恒流源电流,MN10漏极电位变低,输出信号翻转,保护机制功能正常。MN10是为了防止负载电流在跳变的过程中引起的振荡而设计的迟滞结构。本发明中,第一、三、五耗尽型NMOS管MN1、MN3、MN5均为耗尽型器件形成的恒流源,第一耗尽型NMOS管MN1作为基准电流与负载电流相互比较,而第三、五耗尽型NMOS管MN3、MN5恒流源在数字信号翻转过程中,限制反相器尖峰电流,起到减小反相器动态功耗的作用。
上述技术方案中,VDD为LDO电压信号输入端;GND为LDO地信号;VG为功率管PMOS管MP10栅极信号,作为采样管的输入信号;OUT为信号输出端,控制过温保护和过流保护的偏置电流的开启和关断。
本发明的优越性在于:减小了LDO产品在空载下静态电流,在LDO处于空载状态时,关断过温保护和过流保护模块中消耗的静态电流,极大地节省了电源功耗,而一旦LDO处于带载状态,过温保护和过流保护模块正常启动,不影响保护机制工作。延长了LDO产品的使用寿命。本发明具有电路结构简单、快速响应、使用灵活等特点。
附图说明
图1设计方案示意图;
图2 LDO结构示意图;
图3 实施例电路原理图。
具体实施方式
图1中,VIN为LDO电源输入端,GND为接地端,COMP为电流比较器,其中,VG为LDO的功率管栅极;OUT为电流比较器的输出,控制过温保护和过流保护模块的输出。
图2中,VIN为LDO电压输入端,VO为LDO电压输出端,FB为LDO输出的反馈电压,VREF为基准电压,VG为功率管栅极电压,X0为运算放大器,MP10为功率PMOS管,R1和R2为反馈电阻。
由反馈电阻R1和R2对输出电压VO分压后的反馈电压FB接运算放大器X0的一个输入端in-,另一个输入端in+接基准电压VREF,输出端接功率管MP10的栅极,栅极的电压与电流采样管的栅极连接,如图3所示:
图3为LDO产品中的过温保护和过流保护的偏置电流的控制电路,或称为电流比较器,其中,VDD为LDO输入电压信号;GND为LDO地信号;VG为功率管MP10栅极信号,作为电路中电流采样管的输入信号;OUT为输出信号,控制过温保护和过流保护模块的开启和关断,具体电路实现方式由第十一PMOS管MP11、第四PMOS管MP4、第七PMOS管MN7、第十二NMOS管MN12、第九NMOS管MN9、第八NMOS管MN8、第十NMOS管MN10、第二NMOS管MN2、第六NMOS管MN6,以及耗尽型第一、三、五NMOS管MN1、MN3、MN5构成,其中,
电流采样管第十一PMOS管MP11栅极接LDO产品功率管的栅极信号VG,源极与第一耗尽型NMOS管MN1漏极、第四PMOS管MP4源极和第七PMOS管MP7源极相连,接电源VDD;第十一PMOS管MP11漏极与第十二NMOS管MN12的栅极和漏极、第九NMOS管MN9栅极和第八NMOS管MN8栅极相连;
第十二NMOS管MN12源极与第九、八NMOS管MN9、MN8源极、第三、五耗尽型NMOS管MN3、MN5的栅极和源极相连,接地端GND;
第九NMOS管MN9漏极与第一耗尽型NMOS管MN1的栅极与源极、第四PMOS管MP4栅极、第二NMOS管MN2栅极和第十NMOS管MN10漏极相连;
第十NMOS管MN10源极与第八NMOS管MN8漏极相连,栅极与第四PMOS管MP4漏极、第七PMOS管MP7栅极、第二NMOS管MN2漏极和第六NMOS管MN6栅极相连;
第二NMOS管MN2源极与第三耗尽型NMOS管MN3漏极相连;
第六NMOS管MN6源极与第五耗尽型NMOS管MN5漏极相连;
第七PMOS管MP7漏极与第六NMOS管MN6漏极相连,接输出OUT。
本发明提供一种应用于LDO中的低功耗方法,LDO中的功率管的栅极与采样管栅极连接,将采样电流与耗尽型NMOS管形成的恒流源进行比较,从而产生一个数字信号来开启和关闭过温保护和限流保护模块的偏置电流。
本发明中,采样管第十一PMOS管MP11栅极、源极和功率管MP10的栅极、源极电位相同;当LDO处于空载或轻载状态时,采样管MP11采样电流过小,导致第十二NMOS管MN12的栅压很低,因此第八、九NMOS管MN8、MN9采样的电流不足以吸收第一耗尽型NMOS管MN1形成的恒流源电流,MN10漏极电位很高,该信号经过由MP4、MN2以及MP7、MN6构成的两级反相器后输出高电平信号,从而关闭保护机制功能,达到节省功耗目的;反之,当LDO处于一定的带载状态,电流采样管M11采样电流达到一定阈值点,使得第八、九NMOS管MN8、MN9采样的电流足以吸收第一耗尽型NMOS管MN1恒流源电流,MN10漏极电位变低,输出信号翻转,保护机制功能正常。MN10是为了防止负载电流在跳变的过程中引起的振荡而设计的迟滞结构。本发明中,第一耗尽型NMOS管MN1作为基准电流与负载电流相互比较,而第三、五耗尽型NMOS管MN3、MN5恒流源在数字信号翻转过程中,限制反相器尖峰电流,起到减小反相器动态功耗的作用。
Claims (4)
1.一种应用于LDO中的低功耗方法,在LDO结构基础上,其特征在于:在LDO中的功率管的栅极与电流比较器的采样PMOS管栅极连接,通过电流采样PMOS管检测负载电流,将采样电流与耗尽型NMOS管形成的恒流源进行比较,从而产生一个数字信号来开启和关闭过温保护和限流保护模块的偏置电流,达到空载或轻载状态时,关闭过温保护和限流保护功能。
2.根据权利要求1所述的应用于LDO中的低功耗方法,其特征在于:所述的LDO中电流比较器电路包括第十一PMOS管MP11、第四PMOS管MP4、第七PMOS管MP7、第十二NMOS管MN12、第九NMOS管MN9、第八NMOS管MN8、第十NMOS管MN10、第二NMOS管MN2、第六NMOS管MN6,以及耗尽型第一、三、五NMOS管MN1、MN3、MN5,其中,
电流采样管第十一PMOS管MP11栅极接LDO产品功率管的栅极信号VG,源极与第一耗尽型NMOS管MN1漏极、第四PMOS管MP4源极和第七PMOS管MP7源极相连,接电源VDD;第十一PMOS管MP11漏极与第十二NMOS管MN12的栅极和漏极、第九NMOS管MN9栅极和第八NMOS管MN8栅极相连;
第十二NMOS管MN12源极与第九、八NMOS管MN9、MN8源极、第三、五耗尽型NMOS管MN3、MN5的栅极和源极相连,接地端GND;
第九NMOS管MN9漏极与第一耗尽型NMOS管MN1的栅极与源极、第四PMOS管MP4栅极、第二NMOS管MN2栅极和第十NMOS管MN10漏极相连;
第十NMOS管MN10源极与第八NMOS管MN8漏极相连,栅极与第四PMOS管MP4漏极、第七PMOS管MP7栅极、第二NMOS管MN2漏极和第六NMOS管MN6栅极相连;
第二NMOS管MN2源极与第三耗尽型NMOS管MN3漏极相连;
第六NMOS管MN6源极与第五耗尽型NMOS管MN5漏极相连;
第七PMOS管MP7漏极与第六NMOS管MN6漏极相连,接输出OUT。
3.根据权利要求1或2所述的应用于LDO中的低功耗方法,其特征在于:LDO中电源输入端为VIN,接地端GND,电流比较器COMP,LDO的功率管栅极电位信号VG,电流比较器的输出OUT控制过温保护和过流保护模块的输出。
4.根据权利要求3所述的应用于LDO中的低功耗方法,其特征在于:所述的LDO结构为:包括一运算放大器X0,运算放大器X0的一个输入端接反馈电压FB;另一个输入端接基准电压VREF,输出端接功率管MP10的栅极,该栅极电位信号VG输入给电流采样管第十一PMOS管MP11栅极。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010431612.1A CN111506144B (zh) | 2020-05-20 | 2020-05-20 | 一种应用于ldo中的低功耗方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010431612.1A CN111506144B (zh) | 2020-05-20 | 2020-05-20 | 一种应用于ldo中的低功耗方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111506144A true CN111506144A (zh) | 2020-08-07 |
CN111506144B CN111506144B (zh) | 2022-07-01 |
Family
ID=71875393
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010431612.1A Active CN111506144B (zh) | 2020-05-20 | 2020-05-20 | 一种应用于ldo中的低功耗方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111506144B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112527044A (zh) * | 2020-12-02 | 2021-03-19 | 上海维安半导体有限公司 | 一种无电容型ldo的瞬态响应增强电路 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8169203B1 (en) * | 2010-11-19 | 2012-05-01 | Nxp B.V. | Low dropout regulator |
CN102646962A (zh) * | 2012-04-18 | 2012-08-22 | 电子科技大学 | 一种用于功率器件的过温保护电路 |
CN102981543A (zh) * | 2012-11-19 | 2013-03-20 | 西安三馀半导体有限公司 | 超低功耗线性稳压器驱动电路 |
CN103631293A (zh) * | 2012-08-27 | 2014-03-12 | 上海占空比电子科技有限公司 | 一种带功率因数校正的恒流控制电路及方法 |
EP2846213A1 (en) * | 2013-09-05 | 2015-03-11 | Dialog Semiconductor GmbH | Method and apparatus for limiting startup inrush current for low dropout regulator |
CN104460802A (zh) * | 2014-11-27 | 2015-03-25 | 电子科技大学 | 一自适应电流倍增电路及集成该电路的低压差线性稳压器 |
CN106055011A (zh) * | 2016-06-23 | 2016-10-26 | 电子科技大学 | 一种自启动供电电路 |
CN109213252A (zh) * | 2018-11-22 | 2019-01-15 | 北京中科汉天下电子技术有限公司 | 一种自适应ldo电路 |
US20190064862A1 (en) * | 2017-03-08 | 2019-02-28 | Yangtze Memory Technologies Co., Ltd. | Low-dropout regulators |
CN109656299A (zh) * | 2019-01-08 | 2019-04-19 | 上海华虹宏力半导体制造有限公司 | Ldo电路 |
CN109782838A (zh) * | 2018-12-15 | 2019-05-21 | 华南理工大学 | 一种基于反相器的快速瞬态响应ldo稳压器电路 |
-
2020
- 2020-05-20 CN CN202010431612.1A patent/CN111506144B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8169203B1 (en) * | 2010-11-19 | 2012-05-01 | Nxp B.V. | Low dropout regulator |
CN102646962A (zh) * | 2012-04-18 | 2012-08-22 | 电子科技大学 | 一种用于功率器件的过温保护电路 |
CN103631293A (zh) * | 2012-08-27 | 2014-03-12 | 上海占空比电子科技有限公司 | 一种带功率因数校正的恒流控制电路及方法 |
CN102981543A (zh) * | 2012-11-19 | 2013-03-20 | 西安三馀半导体有限公司 | 超低功耗线性稳压器驱动电路 |
EP2846213A1 (en) * | 2013-09-05 | 2015-03-11 | Dialog Semiconductor GmbH | Method and apparatus for limiting startup inrush current for low dropout regulator |
CN104460802A (zh) * | 2014-11-27 | 2015-03-25 | 电子科技大学 | 一自适应电流倍增电路及集成该电路的低压差线性稳压器 |
CN106055011A (zh) * | 2016-06-23 | 2016-10-26 | 电子科技大学 | 一种自启动供电电路 |
US20190064862A1 (en) * | 2017-03-08 | 2019-02-28 | Yangtze Memory Technologies Co., Ltd. | Low-dropout regulators |
CN109213252A (zh) * | 2018-11-22 | 2019-01-15 | 北京中科汉天下电子技术有限公司 | 一种自适应ldo电路 |
CN109782838A (zh) * | 2018-12-15 | 2019-05-21 | 华南理工大学 | 一种基于反相器的快速瞬态响应ldo稳压器电路 |
CN109656299A (zh) * | 2019-01-08 | 2019-04-19 | 上海华虹宏力半导体制造有限公司 | Ldo电路 |
Non-Patent Citations (1)
Title |
---|
程晓洁: "基于低压差电源稳压器的CMOS过流保护电路设计", 《中国优秀博硕士学位论文全文数据库 (硕士) 信息科技辑》 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112527044A (zh) * | 2020-12-02 | 2021-03-19 | 上海维安半导体有限公司 | 一种无电容型ldo的瞬态响应增强电路 |
CN112527044B (zh) * | 2020-12-02 | 2022-04-15 | 上海维安半导体有限公司 | 一种无电容型ldo的瞬态响应增强电路 |
Also Published As
Publication number | Publication date |
---|---|
CN111506144B (zh) | 2022-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Man et al. | A high slew-rate push–pull output amplifier for low-quiescent current low-dropout regulators with transient-response improvement | |
Lee et al. | Design of low-power analog drivers based on slew-rate enhancement circuits for CMOS low-dropout regulators | |
CN109088532B (zh) | 一种带有源钳位的电流型分段栅极驱动电路 | |
US20110068758A1 (en) | Regulated circuits and operational amplifier circuits | |
CN113050750B (zh) | 一种能够实现宽输入范围和快速稳态的低压差线性稳压器 | |
CN108599544B (zh) | 应用于dc-dc变换器的高压使能电路 | |
CN213934662U (zh) | 一种无片外电容线性稳压电路 | |
CN112732004A (zh) | 适用于低功耗cmos ldo的折返式限流保护电路 | |
CN112860002B (zh) | 一种瞬时响应线性稳压器 | |
Li et al. | A fully on-chip digitally assisted LDO regulator with improved regulation and transient responses | |
CN115903985A (zh) | 适用于宽输入电压范围ldo电路的限流电路 | |
US8803591B1 (en) | MOS transistor with forward bulk-biasing circuit | |
CN103955251B (zh) | 一种高压线性稳压器 | |
CN104881071A (zh) | 低功耗基准电压源 | |
CN111506144A (zh) | 一种应用于ldo中的低功耗方法 | |
US20080111610A1 (en) | Level conversion circuit | |
CN111596719A (zh) | 一种带防反接功能的高压ldo电路 | |
CN212460405U (zh) | 适用于低功耗cmos ldo的折返式限流保护电路 | |
CN111721986B (zh) | 一种宽输入共模电压范围电流检测放大器电路 | |
US20210320624A1 (en) | Wide voltage trans-impedance amplifier | |
CN111510118B (zh) | 一种低功耗高速比较器 | |
CN112436812A (zh) | 一种用于运算放大器的动态尾电流源偏置电路 | |
CN111030613A (zh) | 射频信号处理电路和射频前端单元 | |
CN215117306U (zh) | 一种运用于ldo的省电省面积的软启动电路 | |
CN214626786U (zh) | 恒流驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |