CN111477148A - 复用驱动方法、复用驱动模组和显示装置 - Google Patents

复用驱动方法、复用驱动模组和显示装置 Download PDF

Info

Publication number
CN111477148A
CN111477148A CN202010316430.XA CN202010316430A CN111477148A CN 111477148 A CN111477148 A CN 111477148A CN 202010316430 A CN202010316430 A CN 202010316430A CN 111477148 A CN111477148 A CN 111477148A
Authority
CN
China
Prior art keywords
multiplexing
charging
electrically connected
switch
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010316430.XA
Other languages
English (en)
Other versions
CN111477148B (zh
Inventor
单冬晓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010316430.XA priority Critical patent/CN111477148B/zh
Publication of CN111477148A publication Critical patent/CN111477148A/zh
Priority to PCT/CN2021/079858 priority patent/WO2021213043A1/zh
Priority to US17/761,540 priority patent/US12033560B2/en
Application granted granted Critical
Publication of CN111477148B publication Critical patent/CN111477148B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种复用驱动方法、复用驱动模组和显示装置。所述复用驱动方法包括:在初始时间段,源极驱动器提供初始电压至预充电复用开关;在第一充电时间段,控制不同的所述非预充电复用开关分时打开,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;在第二充电时间段,所述栅极驱动电路控制相应行栅线打开;控制不同的预充电复用开关分时打开;源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路。本发明提升了源极驱动器利用率,并且将无源充电方式和有源充电方式相结合,提升充电率。

Description

复用驱动方法、复用驱动模组和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种复用驱动方法、复用驱动模组和显示装置。
背景技术
在现有的第一种复用驱动方式中,源极驱动器输出电压时,栅线打开,源极驱动器输出的电压的极值会被记录于像素电路的像素存储电容中,如果复用电路中的复用子电路包括的复用开关开启瞬间,源极驱动器输出的电压仍未稳定,则后续稳定的灰阶电压无法写入到像素存储电容中,会造成色偏。
在现有的第二种复用驱动方式中,在源极高比例复用时(也即通过一个复用子电路为多列数据线分时提供灰阶电压),如果采用在栅线关闭的时候分时写入灰阶电压至各列数据线,然后栅线打开,将灰阶电压写入像素电路的方式,则当栅线打开时,实质上是数据线的寄生电容为像素电路中的像素存储电容充电,为无源充电,受限于较大的TFT(薄膜晶体管)电阻,充电速度慢,充电率低,并且栅线开启期间,复用开关需要关闭,源级驱动器无法驱动任何像素,较为浪费时间,源极驱动器的利用率低。
在现有的第二种复用驱动方式中,控制复用子电路包括的所有的复用开关都开启,写入初始电压至所述复用子电路电连接的所有列数据线,在第二充电时间段,相应行栅线打开,先通过初始电压为相应行相应列像素电路中的像素存储电容充电,再通过源极驱动器通过复用开关提供的灰阶电压为相应行相应列像素电路中的像素存储电容,需要通过初始电压和灰阶电压反复充放电,功耗较高。
发明内容
本发明的主要目的在于提供一种复用驱动方法、复用驱动模组和显示装置,解决现有技术中源极驱动器利用率低,有色偏情况、充电率低并功耗高的问题。
为了达到上述目的,本发明提供一种复用驱动方法,应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段;所述复用驱动方法包括:
在所述复用子电路中,选定至少一个复用开关作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,源极驱动器提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
在所述第二充电时间段,所述栅极驱动电路控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开;源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接。
可选的,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
可选的,所述第二充电时间段包括依次设置的预充电阶段和N个第二充电阶段;所述复用驱动方法还包括:
在所述预充电阶段,所述栅极驱动电路控制相应行栅线打开,以控制将所述初始电压写入位于相应行的与所述相应列预充电数据线电连接的像素电路;
在所述预充电阶段,所述预充电复用开关关闭;
在第n个第二充电阶段,所述栅极驱动电路控制相应行栅线打开,第n个预充电复用开关打开;N为正整数,n为小于或等于N的正整数。
可选的,当所述像素电路中的晶体管为p型晶体管时,所述初始电压小于源极驱动器提供的最小灰阶电压;
当所述像素电路中的晶体管为n型晶体管时,所述初始电压大于所述源极驱动器提供的最大灰阶电压。
可选的,所述第二充电时间段包括依次设置的N个第二充电阶段;N为正整数;所述复用驱动方法包括:
在第n个第二充电阶段,向第n个预充电复用控制端提供开启控制信号,以控制第n个预充电复用开关打开,源极驱动器提供第n个第二灰阶电压至所述第n个预充电复用开关,以通过所述第n个预充电复用开关写入所述第n个第二灰阶电压至位于相应行的与第n列预充电数据线电连接的像素电路;所述第n列预充电数据线与所述第n个预充电复用开关电连接;n为小于或等于N的正整数;所述第n个预充电复用开关与所述第n个预充电复用控制端电连接。
可选的,N为大于1的正整数;所述第二充电时间段包括的第m个第二充电阶段和第m+1个第二充电阶段之间存在第m个第二间隔阶段;m为小于N的正整数;
第m个第二间隔阶段持续的时间大于第一预定时间,以使得所述源极驱动器输出的电压由第m个第二灰阶电压变为第m+1个第二灰阶电压。
可选的,所述第二充电时间段包括设置于第N充电阶段之后的第二充电结束阶段;
所述复用驱动方法包括:在所述第二充电结束阶段,第N个预充电复用开关变为完全关闭状态。
可选的,第一充电时间段包括A个第一充电阶段;A为正整数;所述复用驱动方法包括:
在第a个第一充电阶段,向第a个非预充电复用控制端提供开启控制信号,以控制第a个非预充电复用开关打开,源极驱动器提供第a个第一灰阶电压至第a个非预充电复用开关,以通过所述第a个非预充电复用开关写入所述第a个第一灰阶电压至第a列非预充电数据线;所述第a列非预充电数据线与所述第a个非预充电复用开关电连接;a为小于或等于A的正整数;所述第a个非预充电复用开关与第a个非预充电复用控制端连接。
可选的,所述第一充电阶段持续的时间大于第二预定时间。
可选的,所述第一充电时间段包括的第A个第一充电阶段结束的时间与所述第二充电时间段包括的第一个第二充电阶段开始的时间之间存在充电间隔时间段;所述复用驱动方法包括:
在所述充电间隔时间段,第A个非预充电复用开关变为完全关闭状态,并所述相应行栅线变为打开状态。
可选的,所述第一充电阶段持续的时间大于所述第二充电阶段持续的时间。
本发明还提供了一种复用驱动模组,应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段,其特征在于,所述复用驱动模组包括复用驱动控制电路;
在所述复用子电路中,至少一个复用开关被选定作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
所述源极驱动器用于在所述初始时间段提供初始电压至所述预充电复用开关,还用于在所述第一充电时间段提供相应的灰阶电压至所述非预充电复用开关,还用于在第二充电时间段提供相应的灰阶电压至所述预充电复用开关;
所述栅极驱动电路用于在第二充电时间段控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;
所述预充电复用开关用于在初始时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下打开,以写入初始电压至相应列预充电数据线;
所述预充电复用开关还用于在所述第二充电时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下分时打开,以分时写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接;
所述非预充电复用开关用于在所述第二充电时间段,在相应的所述非预充电复用控制端接入的开启控制信号的控制下分时打开,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据。
可选的,所述复用驱动模组还包括复用驱动控制电路;
所述复用驱动控制电路用于在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,并控制源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
所述复用驱动控制电路还用于在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,并控制源极驱动器分时提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
所述复用驱动控制电路还用于在所述第二充电时间段,控制所述栅极驱动电路控制打开相应行栅线,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路,并用于在所述第二充电时间段,向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开,控制源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路。
可选的,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
可选的,当所述像素电路中的晶体管为p型晶体管时,所述初始电压小于源极驱动器提供的最小灰阶电压;
当所述像素电路中的晶体管为n型晶体管时,所述初始电压大于所述源极驱动器提供的最大灰阶电压。
本发明还提供了一种显示装置,包括上述的复用驱动模组。
可选的,本发明实施例所述的显示装置还包括显示模组;所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路;
位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;
所述栅极驱动电路与所述栅线电连接,用于被所述复用驱动模组包括的复用驱动控制电路控制而向所述栅线提供相应的栅极驱动信号;
所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接;
所述源极驱动器用于被所述复用驱动控制电路控制而输出相应的灰阶电压。
与现有技术相比,本发明所述的复用驱动方法、复用驱动模组和显示装置减少进行预充电(也即在初始时间段写入初始电压)的像素电路的个数,能够减少功耗,并提升了源极驱动器利用率,改善色偏情况,并且将无源充电方式和有源充电方式相结合,提升充电率。
附图说明
图1本发明实施例所述的复用驱动方法应用于的显示模组的结构图;
图2A是像素电路的一实施例的电路图;
图2B是像素电路的该实施例的工作时序图;
图2C是像素电路的该实施例在数据写入时间段T0的等效电路图;
图3是复用电路包括的复用子电路的一实施例的电路图;
图4是图3中的复用子电路的实施例的工作时序图;
图5是本发明实施例所述的复用驱动模组的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例所述的复用驱动方法,应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段;所述复用驱动方法包括:
在所述复用子电路中,选定至少一个复用开关作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,源极驱动器提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
在所述第二充电时间段,所述栅极驱动电路控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开;源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接。
在本发明实施例所述的复用驱动方法中,所述复用子电路中,选定至少一个复用开关作为预充电复用开关,除了所述预充电复用开关之外的复用开关为非预充电复用开关;驱动周期可以包括初始时间段,在初始时间段,各预充电复用开关打开,源极驱动器将初始电压提供至预充电数据线,以为预充电数据线的寄生电容充电,为各列预充电数据线写入同一初始电压,清除上一行残留的灰阶电压。并且,在本发明实施例中,在初始时间段,仅预充电复用开关打开,非预充电复用开关未打开,初始电压写入时负载较低,驱动时间可变短。
在相关技术中,有一种充电方式是在初始时间段,控制复用子电路包括的所有的复用开关都开启,写入初始电压至所述复用子电路电连接的所有列数据线,在第二充电时间段,相应行栅线打开,先通过初始电压为相应行相应列像素电路中的像素存储电容充电,再通过源极驱动器通过复用开关提供的灰阶电压为相应行相应列像素电路中的像素存储电容,需要通过初始电压和灰阶电压反复充放电,功耗较高。基于此,本发明实施例减少进行预充电(也即在初始时间段写入初始电压)的像素电路的个数,能够减少功耗。
在本发明实施例所述的复用驱动方法中,在第一充电时间段,控制不同的所述非预充电复用开关分时打开,以便源极驱动器分时写入相应的灰阶电压至不同的非预充电数据线,为所述非预充电数据线的寄生电容充电,此时栅线关闭,当所述非预充电复用开关关闭后,由所述非预充电数据线的寄生电容保持所述灰阶电压;在第二充电时间段,所述栅极驱动电路控制相应行栅线打开,非预充电数据线的寄生电容与位于相应行的与所述相应列非预充电数据线电连接的像素电路中的像素存储电容形成并联关系,非预充电数据线的寄生电容为位于相应行的与所述相应列非预充电数据线电连接的像素电路中的像素存储电容充电,以将所述灰阶电压写入与所述相应列非预充电数据线电连接的像素电路;在第二充电时间段,所述栅极驱动电路控制相应行栅线打开,不同的所述预充电复用开关分时打开,以便源极驱动器提供相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路,为位于相应行的与相应列预充电数据线电连接的像素电路中的像素存储电容充电;本发明实施例所述的复用驱动方法提升了源极驱动器利用率,在第一充电时间段,源极驱动器分时写入相应的灰阶电压至不同的非预充电数据线,为所述非预充电数据线的寄生电容充电,使得栅线关闭时,源极驱动器也可以提供相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;本发明实施例可以提升各预充电复用开关开启时间之间的间隔时间,改善了色偏情况;并且,本发明实施例将无源充电方式和有源充电方式相结合,提升充电率。
在相关技术中,源极驱动器输出电压时,如果栅线打开,源极驱动器输出的电压的极值会被记录于像素存储电容中,如果复用开关开启瞬间,源极驱动器输出的电压仍未稳定,则后续稳定的灰阶电压无法写入到像素存储电容中,会造成色偏。本发明实施例可以提升各预充电复用开关开启时间之间的间隔时间,以便当预充电复用开关开启时,源极驱动器输出的电压已经稳定,源极驱动器输出灰阶电压,这样即可改善色偏情况。
在相关技术中,在源极高比例复用时(也即通过一个复用子电路为多列数据线分时提供灰阶电压),如果采用在栅线关闭的时候分时写入灰阶电压至各列数据线,然后栅线打开,将灰阶电压写入像素电路的方式,则当栅线打开时,实质上是数据线的寄生电容为像素电路中的像素存储电容充电,为无源充电,受限于较大的TFT(薄膜晶体管)电阻,充电速度慢,充电率低。基于此,本发明实施例将无源充电方式和有源充电方式相结合,提升充电率。在本发明实施例中,有源充电方式指的是,当栅线打开时,复用开关同时打开,以通过灰阶电压为像素电路中的像素存储电容充电。如图1所示,本发明实施例所述的复用驱动方法应用于的显示模组包括源极驱动器11、栅极驱动电路12、复用电路13和多行多列像素电路;
位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;
所述复用电路13包括至少一个复用子电路(所述复用子电路的具体结构在图3中示出),所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接(所述复用子电路包括的复用开关,以及复用开关的各端的连接关系在图3中示出)。
在具体实施时,同一复用子电路包括的所有复用开关的第一端可以与源极驱动器中的同一电压输出端电连接,但不以此为限。
在具体实施时,所述显示模组可以包括多个源极驱动器,但不以此为限。
在图1中,标号为G1的为第一行栅线,标号为G2的为第二行栅线,标号为Gh的为第h行栅线,标号为GH的为第H行栅线,H为大于3的整数,h为大于2而小于H的整数;
标号为D1的为第一列数据线,标号为D2的为第二列数据线,标号为Dk的为第k列数据线,标号为DK的为第K列数据线,K为大于3的整数,k为大于2而小于H的整数;
在图1中,标号为P11的为第一行第一列像素电路,标号为P12的为第一行第二列像素电路,标号为P1k的为第一行第k列像素电路,标号为P1K的为第一行第K列像素电路;
标号为P21的为第二行第一列像素电路,标号为P22的为第二行第二列像素电路,标号为P2k的为第二行第k列像素电路,标号为P2K的为第二行第K列像素电路;
标号为Ph1的为第h行第一列像素电路,标号为Ph2的为第h行第二列像素电路,标号为Phk的为第h行第k列像素电路,标号为PhK的为第h行第K列像素电路;
标号为PH1的为第H行第一列像素电路,标号为PH2的为第H行第二列像素电路,标号为PHk的为第H行第k列像素电路,标号为PHK的为第H行第K列像素电路;
P11、P12、P1k和P1K都与第一行栅线G1电连接,P21、P22、P2k和P2K都与第二行栅线G2电连接,Ph1、Ph2、Phk和PhK都与第h行栅线Gh电连接,PH1、PH2、PHk和PHK都与第H行栅线GH电连接;
P11、P21、Ph1和PH1都与第一列数据线D1电连接,P12、P22、Ph2和PH2都与第二列数据线D2电连接,P1k、P2k、Phk和PHk都与第k列数据线Dk电连接,P1K、P2K、PhK和PHK都与第K列数据线DK电连接;
所述复用电路13分别与所述源极驱动器11的各电压输出端,以及,各列数据线电连接;所述复用电路13包括的各复用子电路用于将所述源极驱动器11的一电压输出端输出的电压分时提供至多列数据线。
图2A是像素电路的一实施例的电路图。在实际操作时,所述像素电路的结构并不限于图2A所示的像素电路的结构。
在图2A中,标号为VDD的为高电压端,标号为VSS的为低电压端。
如图2A所示,所述像素电路的一实施例可以包括驱动晶体管T3、数据写入晶体管T4、第一发光控制晶体管T5、第二发光控制晶体管T6、像素存储电容C、第一复位晶体管T1、补偿控制晶体管T2、第二复位晶体管T7和有机发光二极管O1;
T4的栅极与第h行栅线Gh电连接,T4的源极与所述复用电路13电连接用于接收灰阶电压Vd,T4的漏极与T3的源极电连接;
T3的栅极与C的第一端电连接,C的第二端与高电压端VDD电连接;
T1的栅极与第一复位端R1电连接,T1的源极与复位电压端I1电连接,T1的漏极与T3的栅极电连接;
T5的栅极与发光控制端E1电连接,T5的源极与高电压端VDD电连接,T5的漏极与T3的源极电连接;
T6的栅极与发光控制端E1电连接,T6的源极与T3的漏极电连接,T6的漏极与O1的阳极电连接,O1的阴极与低电压端VSS电连接;
T7的栅极与第二复位端R2电连接,T7的源极与复位电压端I1电连接,T7的漏极与T6的漏极电连接;
T2的栅极与第h行栅线Gh电连接,T2的源极与T3的栅极电连接,T2的漏极与T3的漏极电连接。
在图2A所示的像素电路的实施例中,各晶体管都为p型场效应晶体管,但不以此为限。
在图2A所示的像素电路的实施例中,T1、T2、T4、T5、T6和T7都工作于开关状态,T3为驱动晶体管。
图2B是图2A所示的像素电路的实施例的工作时序图。
如图2B所示,图2A所示的像素电路的实施例在工作时,在数据写入时间段T0,当Gh提供低电压信号时,T4和T2打开,复用电路13提供灰阶电压至T3的源极,并此时T3的栅极与T3的漏极电连接,T3相当于一二极管;像素存储电容C存储灰阶电压,当Gate提供低电压信号时,T3的源极电压为复用电路13提供的灰阶电压,T3的栅极电压为所述灰阶电压与T3的阈值电压的和值。
图2C是在数据写入时间段T0,图2A的等效电路图。在数据写入阶段T0,T5、T1、T6和T7关断,复用电路13提供的灰阶电压为像素存储电容C充电。
在本发明实施例中,相应行栅线打开指的是:所述栅极驱动电路向所述相应行栅线提供栅线打开控制信号,以使得像素电路包括的栅极与该相应行栅线电连接的数据写入晶体管打开;
相应行栅线关闭指的是:所述栅极驱动电路向所述相应行栅线提供栅线关闭控制信号,以使得像素电路包括的栅极与该相应行栅线电连接的数据写入晶体管关闭。
在具体实施时,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
在本发明实施例中,由于有源充电方式的充电率和无源充电方式的充电率相差较大,因此,具有相同颜色的像素电路都采用有源充电方式或无源充电方式,以使得具有相同颜色的像素电路的充电率相差不大,以防止出现竖向(沿数据线方向)Mura(显示不均匀)。
在本发明实施例中,所述初始电压处于预定电压范围内。
在优选情况下,当所述像素电路中的晶体管为p型晶体管时,所述初始电压小于源极驱动器提供的最小灰阶电压;当所述像素电路中的晶体管为n型晶体管时,所述初始电压大于所述源极驱动器提供的最大灰阶电压,使得可以使用尽可能短的初始时间即可将各预充电数据线上的电压充至低于或高于各灰阶电压,以便将更多的时间分配至灰阶电压的写入。在具体实施时,所述第二充电时间段可以包括依次设置的预充电阶段和N个第二充电阶段;所述复用驱动方法还可以包括:
在所述预充电阶段,所述栅极驱动电路控制相应行栅线打开,以控制将所述初始电压写入位于相应行的与所述相应列预充电数据线电连接的像素电路;
在所述预充电阶段,所述预充电复用开关关闭;
在第n个第二充电阶段,所述栅极驱动电路控制相应行栅线打开,第n个预充电复用开关打开;N为正整数,n为小于或等于N的正整数。
可选的,所述第二充电时间段可以包括设置于最开始的预充电阶段,在所述预充电阶段,相应行栅线打开,但是各预充电复用开关处于关闭状态,此时预充电数据线上的寄生电容与位于相应行的与所述预充电数据线电连接的像素电路中的像素存储电容形成并联关系,预充电数据线上的寄生电容为该像素存储电容充电,以将预充电数据线上的寄生电容存储的初始电压写入该像素存储电容。
在具体实施时,所述第二充电时间段包括依次设置的N个第二充电阶段;N为正整数;所述复用驱动方法包括:
在第n个第二充电阶段,向第n个预充电复用控制端提供开启控制信号,以控制第n个预充电复用开关打开,源极驱动器提供第n个第二灰阶电压至所述第n个预充电复用开关,以通过所述第n个预充电复用开关写入所述第n个第二灰阶电压至位于相应行的与第n列预充电数据线电连接的像素电路;所述第n列预充电数据线与所述第n个预充电复用开关电连接;n为小于或等于N的正整数;所述第n个预充电复用开关与所述第n个预充电复用控制端电连接。
在本发明实施例中,当所述复用子电路包括N个预充电复用开关时,第二充电时间段可以包括N个第二充电阶段,在第n个充电阶段,向第n个预充电复用控制端提供开启控制信号,以控制第n个预充电复用开关打开,源极驱动器提供第n个第二灰阶电压至位于相应行的与第n列预充电数据线电连接的像素电路,通过第n个第二灰阶电压为该像素电路中的像素存储电容充电;
在第n个第二充电阶段,所述第n列预充电数据线上的电压稳定为第n个第二灰阶电压,也即,在所述第n个第二充电阶段中,不存在电压的上升以及下降过程,避免极值写入该像素电路。
可选的,N可以为大于1的正整数;所述第二充电时间段包括的第m个第二充电阶段和第m+1个第二充电阶段之间存在第m个第二间隔阶段;m为小于N的正整数;
第m个第二间隔阶段持续的时间大于第一预定时间,以使得所述源极驱动器输出的电压由第m个第二灰阶电压变为第m+1个第二灰阶电压。
在本发明实施例中,所述第一预定时间可以根据实际情况选定,选定第一预定时间时,需要使得在第m个第二间隔阶段内,源极驱动器输出的电压稳定为第m+1个第二灰阶电压,以使得在第m+1个第二充电阶段内,源极驱动器输出的电压不存在上升沿和/或下降沿。
在本发明实施例中,第m个第二间隔阶段持续的时间大于第一预定时间的目的为:使得在第m+1个第二充电阶段,像素电路得以充分充电,而非仅充电至第m个第二灰阶电压变为第m+1个第二灰阶电压的中间电压就停止充电,避免充电率不足。
在实际操作时,当第二充电时间段包括至少两个第二充电阶段时,两个相邻的第二充电阶段之间存在第二间隔阶段,所述第二间隔阶段持续的时间大于第一预定时间,以便在该第二间隔阶段之后的第二充电阶段,灰阶电压稳定;在所述第二间隔阶段,预充电数据线上的电压上升或下降。
在具体实施时,所述第二充电时间段可以包括设置于第N个第二充电阶段之后的第二充电结束阶段;
所述复用驱动方法包括:在所述第二充电结束阶段,第N个预充电复用开关变为完全关闭状态。
在本发明实施例中,在所述第二充电时间段,当所有的预充电复用开关都打开之后,存在第二充电结束阶段,在该第二充电结束阶段,最后打开的第N个预充电复用开关变为完全关闭状态,之后,所述相应行栅线才能关闭。
在本发明实施例中,第一充电时间段可以包括A个第一充电阶段;A为正整数;所述复用驱动方法包括:
在第a个第一充电阶段,向第a个非预充电复用控制端提供开启控制信号,以控制第a个非预充电复用开关打开,源极驱动器提供第a个第一灰阶电压至第a个非预充电复用开关,以通过所述第a个非预充电复用开关写入所述第a个第一灰阶电压至第a列非预充电数据线;所述第a列非预充电数据线与所述第a个非预充电复用开关电连接;a为小于或等于A的正整数;所述第a个非预充电复用开关与第a个非预充电复用控制端连接。
在具体实施时,当所述复用子电路包括A个非预充电复用开关时,第一充电时间段可以包括A个第一充电阶段,在第a个第一充电阶段,第a个非预充电复用开关打开,源极驱动器提供第a个第一灰阶电压至所述第a列非预充电数据线,通过第a个第一灰阶电压为所述第a列非预充电数据线的寄生电容充电,将所述第a个第一灰阶电压储存于所述第a列非预充电数据线的寄生电容;在第二充电时间段,相应行栅线打开,各非预充电数据线的寄生电容与位于相应行的与各非预充电数据线电连接的像素电路中的像素存储电容并联,各非预充电数据线的寄生电容为位于相应行的与各非预充电数据线电连接的像素电路中的像素存储电容充电,以将各第一灰阶电压写入相应的像素电路。
具体的,所述第一充电阶段持续的时间可以大于第二预定时间。
在本发明实施例中,在第a个第一充电阶段和第a+1个第一充电阶段之间可以设置有第a个第一间隔阶段,在第a个第一充电阶段内,由于相应行栅线未打开,因此位于相应行的像素电路不会记录第a个第一灰阶电压变为第a+1个第一灰阶电压的中间电压,则相邻的两个第一充电阶段之间的第一间隔阶段持续的时间可以非常短,但是各个第一充电阶段持续的时间需要大于第二预定时间,以能够对相应列数据线的寄生电容充分充电,达到足够的充电率。
在实际操作时,所述第二预定时间可以根据实际情况选定,以使得能够对相应列数据线的寄生电容充分充电,达到足够的充电率。
在实际操作时,所述第a个第一充电阶段和所述第a+1个第一充电阶段之间也可以不存在第一间隔阶段,甚至所述第a个第一充电阶段可以与第a+1个第一充电阶段部分重叠。
在具体实施时,所述第一充电时间段包括的第A个第一充电阶段结束的时间与所述第二充电时间段包括的第一个第二充电阶段开始的时间之间存在充电间隔时间段;所述复用驱动方法包括:
在所述充电间隔时间段,第A个非预充电复用开关变为完全关闭状态,并所述相应行栅线变为打开状态。
在本发明实施例中,所述第一充电时间段包括的第A个第一充电阶段结束的时间与所述第二充电时间段包括的第一个第二充电阶段开始的时间之间存在充电间隔时间段,在充电间隔时间段,需要保证最后打开的非预充电复用开关完全关闭,并相应行栅线完全打开,这样才能进入第二充电阶段,使得预充电复用开关开启。
可选的,所述第一充电阶段持续的时间大于所述第二充电阶段持续的时间。
在优选情况下,所述第一充电阶段持续的时间可以大于第二充电阶段持续的时间,由于在第一充电时间段,相应行栅线关闭,因此即使在第一充电阶段,非预充电数据线上的电压存在上升沿和/或下降沿,也不会对最终充入像素电路中的电压造成较大影响;然而,在第二充电时间段包括的第二充电阶段,由于在灰阶电压写入的同时相应行栅线同时打开,因此预充电数据线上的电压的上升沿和下降沿不能包含于第二充电阶段中,因此可以将所述第一充电阶段持续的时间设置为大于第二充电阶段持续的时间。
在具体实施时,各复用开关可以包括复用开关晶体管,所述复用开关晶体管的控制极与相应的复用控制端电连接,所述复用开关晶体管的第一极与相应列数据线连接,所述复用开关晶体管的第二极与所述源极驱动器电连接。
可选的,所述复用开关晶体管可以为薄膜晶体管或场效应晶体管,控制极可以为栅极,第一极可以为源极或漏极,第二极可以为漏极或源极,但不以此为限。
在本发明实施例中,当所述复用开关晶体管为p型晶体管时,所述开启控制信号可以为低电压信号;当所述复用开关晶体管为p型晶体管时,所述开启控制信号可以为高电压信号;但不以此为限。
如图3所示,所述复用子电路的一实施例包括第一复用开关晶体管M1、第二复用开关晶体管M2、第三复用开关晶体管M3、第四复用开关晶体管M4、第五复用开关晶体管M5和第三复用开关晶体管M6;
Mp的栅极与第p复用控制端Up电连接,Mp的源极与源极驱动器11的一电压输出端J1电连接,Mp的漏极与第p列数据线Dp电连接;
其中,p为1、2、3、4、5或6。
在图3中,标号为U1的为第一复用控制端,标号为U2的为第二复用控制端,标号为U3的为第三复用控制端,标号为U4的为第四复用控制端,标号为U5的为第五复用控制端,标号为U6的为第六复用控制端;
标号为D1的为第一列数据线,标号为D2的为第二列数据线,标号为D3的为第三列数据线,标号为D4的为第四列数据线,标号为D5的为第五列数据线,标号为D6的为第六列数据线。
在图3所示的复用子电路的实施例中,所有的晶体管都为p型薄膜晶体管,但不以此为限。
在图3所示的复用子电路的实施例中,M2和M5为预充电复用开关,M1、M3、M4和M6为非预充电复用开关,D2和D5为预充电数据线,D1、D3、D4和D6为非预充电数据线;并且,D2和D5可以为与绿色像素电路电连接的数据线,D1和D4可以为与红色像素电路电连接的数据线,D3和D6可以为与蓝色像素电路电连接的数据线。在图3所示的实施例中,绿色为预充电颜色,红色和蓝色为非预充电颜色,但不以此为限。
如图4所示,本发明如图3所示的复用子电路的实施例在工作时,第h驱动周期Th包括依次设置的初始时间段S0、第一充电时间段S1和第二充电时间段S2;
第一充电时间段S1包括依次设置的第一个第一充电阶段S11、第二个第一充电阶段S12、第三个第一充电阶段S13和第四个第一充电阶段S14;
第二充电时间段S2包括依次设置的预充电阶段S20、第一个第二充电阶段S21和第二个第二充电阶段S22;
所述第一个第二充电阶段S21和第二个第二充电阶段S22之间存在第一个第二间隔阶段X1;
所述第二充电时间段S2可以包括设置于第二个第二充电阶段S22之后的第二充电结束阶段S23;
在所述第二充电结束阶段S23,M5变为完全关闭状态;
所述第一充电时间段S1包括的第四个第一充电阶段S14结束的时间与所述第二充电时间段S2包括的第一个第二充电阶段S21开始的时间之间存在充电间隔时间段X10;
在所述充电间隔时间段X10,M4变为完全关闭状态,并所述第h行栅线Gh变为打开状态;
X10与S20部分重叠;
S11和S12之间存在第一个第一间隔阶段X2,S12和S13之间存在第二个第一间隔阶段X3,S13和S14之间存在第三个第一间隔阶段X4;
在所述预充电阶段S20,第h行栅线Gh打开,以控制将所述初始电压Vi写入第h行第二列像素电路和第h行第五列像素电路;
在所述预充电阶段S20,M2和M5都关闭;
在初始时间段S0与第一充电时间段S1之间存在间隔时间段X0。
如图4所示,本发明如图3所示的复用子电路的实施例在工作时,在第h驱动周期Th,
在初始时间段S0,U2和U5都提供低电压信号,以控制M2和M5打开,U1、U3、U4和U6都提供高电压信号,M1、M3、M4和M6都关闭,源极驱动器通过J1提供初始电压Vi,通过打开的M2写入Vi至D2,以通过Vi为D2的寄生电容充电,通过打开的M5写入Vi至D5,以通过Vi为D5的寄生电容充电;为D2和D5写入同一初始电压Vi,清除上一行残留的灰阶电压;
在间隔时间段X0,U2和U5都提供高电压信号,以控制M2和M5由打开状态变为关闭状态;
在初始时间段S0、所述间隔时间段X0和第一充电时间段S1,所述栅极驱动信号输出高电压信号至第h行栅线Gh,以控制第h行栅线Gh关闭;
在第一个第一充电阶段S11,U3提供低电压信号,M3打开;U1、U2、U4、U5和U6都提供高电压信号,M1、M2、M4、M5和M6都关闭,源极驱动器通过J1提供第一个第一灰阶电压至D3,通过所述第一个第一灰阶电压为D3的寄生电容充电,以将所述第一个第一灰阶电压储存于D3的寄生电容;
在第一个第一间隔阶段X2,U3提供高电压信号,M3由打开状态变为关闭状态;
在第二个第一充电阶段S12,U6提供低电压信号,M6打开,U1、U2、U3、U4和U5都提供高电压信号,M1、M2、M3、M4和M5都关闭,源极驱动器通过J1提供第二个第一灰阶电压至D6,通过所述第二个第一灰阶电压为D6的寄生电容充电,以将所述第二个第一灰阶电压储存于D6的寄生电容;
在第二个第一间隔阶段X3,U6提供高电压信号,M6由打开状态变为关闭状态;
在第三个第一充电阶段S13,U1提供低电压信号,M1打开,U2、U3、U4、U5和U6都提供高电压信号,M2、M3、M4、M5和M6都关闭,源极驱动器通过J1提供第三个第一灰阶电压至D1,通过所述第三个第一灰阶电压为D1的寄生电容充电,以将所述第三个第一灰阶电压储存于D1的寄生电容;
在第三个第一间隔阶段X4,U1提供高电压信号,M1由打开状态变为关闭状态;
在第四个第一充电阶段S14,U4提供低电压信号,M4打开,U1、U2、U3、U5和U6都提供高电压信号,M1、M2、M3、M5和M6都关闭,源极驱动器通过J1提供第四个第一灰阶电压至D4,通过所述第四个第一灰阶电压为D4的寄生电容充电,以将所述第四个第一灰阶电压储存于D4的寄生电容;
在充电间隔时间段X10,M4变为完全关闭状态,并所述栅极驱动电路向Gh提供的信号由高电压信号变为低电压信号,以使得所述第h行栅线Gh由关闭状态转换为打开状态;在所述第二充电时间段S2,栅极驱动电路向Gh提供低电压信号,第h行栅线Gh打开;Dq的寄生电容与第h行第q列像素电路中的像素存储电容形成并联关系,Dq的寄生电容为第h行第q列像素电路中的像素存储电容充电,以将相应的第一灰阶电压写入第h行第q列像素电路中的像素存储电容;其中,q为1、3、4或6,与D1对应的第一灰阶电压为第三个第一灰阶电压,与D3对应的第一灰阶电压为第一个第一灰阶电压,与D4对应的第一灰阶电压为第四个第一灰阶电压,与D6对应的第一灰阶电压为第二个第一灰阶电压;
在预充电阶段S20,栅极驱动电路向Gh提供低电压信号,第h行栅线Gh打开,U1、U2、U3、U4、U5和U6都提供高电压信号,M1、M2、M3、M4、M5和M6都关闭,D2的寄生电容与第h行第二列像素电路中的像素存储电容形成并联关系,D2的寄生电容通过初始电压Vi为第h行第二列像素电路中的像素存储电容充电,以将Vi写入第h行第二列像素电路中的像素存储电容;D5的寄生电容与第h行第五列像素电路中的像素存储电容形成并联关系,D5的寄生电容通过初始电压Vi为第h行第五列像素电路中的像素存储电容充电,以将Vi写入第h行第五列像素电路中的像素存储电容;
在所述第一个第二充电阶段S21,栅极驱动电路向Gh提供低电压信号,第h行栅线打开,U2提供低电压信号,M2打开,U1、U3、U4、U5和U6都提供高电压信号,M1、M3、M4、M5和M6都关闭,源极驱动器通过J1提供第一个第二灰阶电压至D2,以通过所述第一个第二灰阶电压为第h行第二列像素电路中的像素存储电容充电,以将第一个第二灰阶电压写入第h行第二列像素电路;
在第一个第二间隔阶段X1,源极驱动器通过J1输出的电压由第一个第二灰阶电压转换为第二个第二灰阶电压;M1、M2、M3、M4、M5和M6都关闭;
在所述第二个第二充电阶段S22,栅极驱动电路向Gh提供低电压信号,第h行栅线打开,U5提供低电压信号,M5打开,U1、U2、U3、U4和U6都提供高电压信号,M1、M2、M3、M4和M6都关闭,源极驱动器通过J1提供第二个第二灰阶电压至D5,以通过所述第二个第二灰阶电压为第h行第五列像素电路中的像素存储电容充电,以将第二个第二灰阶电压写入第h行第五列像素电路;
在所述第二充电结束阶段S23,栅极驱动电路向Gh提供低电压信号,第h行栅线打开,U5提供高电压信号,M5变为完全关闭状态;
在M5完全关闭后,第二充电时间段S2结束,进入下一驱动周期(在图4中,标号为Th+1的为第h+1驱动周期,标号为Gh+1的为第h+1行栅线,在下一驱动周期包括的第二充电时间段,栅极驱动电路向Gh+1提供低电压信号,以使得Gh+1打开)。
在所述第二充电结束阶段S23,源极驱动器的电压输出端J1可以处于浮空状态,但不以此为限。
在图3、图4对应的实施例中,初始电压Vi可以为-8V,但不以此为限。
在图4中,标号为Vd的为源极驱动器通过电压输出端J1输出的电压。
在图3、图4对应的实施例中,X1持续的时间可以大于X2持续的时间,X1持续的时间可以大于X3持续的时间,X1持续的时间可以大于X4持续的时间,由于在第一个第二充电阶段S21和第二个第二充电阶段S22,源极驱动器通过J1提供的电压不能处于上升沿或下降沿,因此S21和S22之间的间隔时间应该较大,否则容易造成显示色偏,进而各第一充电阶段持续的时间可以大于各第二充电阶段持续的时间。
在图3、图4对应的实施例中,所述充电间隔时间段X10持续的时间需要能够保证在所述充电间隔时间段X10,M4变为完全关闭状态,并所述第h行栅线Gh完全开启,之后才能进入第二充电时间段包括的第一个第二充电阶段。
在图3、图4对应的实施例中,所述第二充电结束阶段S23持续的时间需要能够保证M5完全关闭,之后才能关闭第h行栅线。
本发明实施例所述的复用驱动模组应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段;所述复用驱动模组包括复用驱动控制电路;
在所述复用子电路中,至少一个复用开关被选定作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
所述源极驱动器用于在所述初始时间段提供初始电压至所述预充电复用开关,还用于在所述第一充电时间段提供相应的灰阶电压至所述非预充电复用开关,还用于在第二充电时间段提供相应的灰阶电压至所述预充电复用开关;
所述栅极驱动电路用于在第二充电时间段控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;
所述预充电复用开关用于在初始时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下打开,以写入初始电压至相应列预充电数据线;
所述预充电复用开关还用于在所述第二充电时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下分时打开,以分时写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接;
所述非预充电复用开关用于在所述第二充电时间段,在相应的所述非预充电复用控制端接入的开启控制信号的控制下分时打开,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据。
在本发明实施例所述的复用驱动方法中,所述复用子电路中,选定至少一个复用开关作为预充电复用开关,除了所述预充电复用开关之外的复用开关为非预充电复用开关;驱动周期可以包括初始时间段,在初始时间段,各预充电复用开关打开,源极驱动器将初始电压提供至预充电数据线,以为预充电数据线的寄生电容充电,为各列预充电数据线写入同一初始电压,清除上一行残留的灰阶电压。并且,在本发明实施例中,在初始时间段,仅预充电复用开关打开,非预充电复用开关未打开,初始电压写入时负载较低,驱动时间可变短。
可选的,本发明实施例所述的复用驱动模组还可以包括复用驱动控制电路;
所述复用驱动控制电路用于在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,并控制源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
所述复用驱动控制电路还用于在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,并控制源极驱动器分时提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
所述复用驱动控制电路还用于在所述第二充电时间段,控制所述栅极驱动电路控制打开相应行栅线,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路,并用于在第二充电时间段,向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开,控制源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接。
本发明实施例所述的复用驱动模组能够提升源极驱动器的利用率,在第一充电时间段,复用驱动控制电路控制源极驱动器分时写入相应的灰阶电压至不同的非预充电数据线,为所述非预充电数据线的寄生电容充电,使得栅线关闭时,源极驱动器也可以提供相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;本发明实施例所述的复用驱动模组可以提升各预充电复用开关开启时间之间的间隔时间,改善了色偏情况;并且,本发明实施例将无源充电方式和有源充电方式相结合,提升充电率。
本发明实施例所述的复用驱动模组应用于显示模组,所述显示模组可以包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;
图5中示出了复用电路包括的复用子电路50,所述复用子电路50包括第一复用开关晶体管M1、第二复用开关晶体管M2、第三复用开关晶体管M3、第四复用开关晶体管M4、第五复用开关晶体管M5和第三复用开关晶体管M6;
Mp的栅极与第p复用控制端Up电连接,Mp的源极与源极驱动器11的一电压输出端J1电连接,Mp的漏极与第p列数据线Dp电连接;
其中,p为1、2、3、4、5或6。
在图5中,标号为U1的为第一复用控制端,标号为U2的为第二复用控制端,标号为U3的为第三复用控制端,标号为U4的为第四复用控制端,标号为U5的为第五复用控制端,标号为U6的为第六复用控制端;
标号为D1的为第一列数据线,标号为D2的为第二列数据线,标号为D3的为第三列数据线,标号为D4的为第四列数据线,标号为D5的为第五列数据线,标号为D6的为第六列数据线。
如图5所示,所述复用驱动模组包括复用驱动控制电路51;
在所述复用子电路50中,M2和M5被选定作为预充电复用开关,U2和U5为预充电复用控制端;在所述复用子电路50中,M1、M3、M4和M6为非预充电复用开关,U1、U3、U4和U6为非预充电复用控制端;D2和D5为预充电数据线,D1、D3、D4和D6为非预充电数据线;
所述复用驱动控制电路51分别与所述源极驱动器11、所述栅极驱动电路12、第一复用控制端U1、第二复用控制端U2、第三复用控制端U3、第四复用控制端U4、第五复用控制端U5和第六复用控制端U6电连接;
所述复用驱动控制电路51用于在所述第一充电时间段,向U1、U3、U4和U6分时提供开启控制信号,以控制M1、M3、M4和M6分时打开,并控制源极驱动器11分时提供相应的灰阶电压至M1、M3、M4和M6,以通过分时打开的M1、M3、M4、M6分别写入相应的灰阶电压至D1、D3、D4、D6;
所述复用驱动控制电路51还用于在所述第二充电时间段,控制所述栅极驱动电路12控制打开相应行栅线,以控制将相应的灰阶电压分别写入位于相应行的与D1电连接的像素电路、位于相应行的与D3电连接的像素电路、位于相应行的与D4电连接的像素电路,以及,位于相应行的与D6电连接的像素电路;
所述复用驱动控制电路51还用于在第二充电时间段,向U2和U5分时提供开启控制信号,以控制M2和M5分时打开,控制源极驱动器11分时提供相应的灰阶电压至U2和U5,以分时通过打开的U2、U5写入相应的灰阶电压至位于相应行的与D2电连接的像素电路、位于相应行的与D5电连接的像素电路。
在图5中仅示出了复用电路包括的一个复用子电路,该复用子电路的结构与图3中的结构相同,在实际操作时,所述复用电路可以包括多个复用子电路,在图5中仅示出了显示模组包括的一个源极驱动器,在实际操作时,所述显示模组可以包括多个源极驱动器,但不以此为限。
在具体实施时,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
在本发明实施例中,由于有源充电方式的充电率和无源充电方式的充电率相差较大,因此,具有相同颜色的像素电路都采用有源充电方式或无源充电方式,以使得具有相同颜色的像素电路的充电率相差不大,以防止竖向(沿数据线方向)Mura。
在具体实施时,所述初始电压处于预定电压范围内。
在优选情况下,当所述像素电路中的各晶体管为p型晶体管时,所述初始电压可以远低于各灰阶电压,或者,当所述像素电路中的各晶体管为n型晶体管时,所述初始电压可以远高于各灰阶电压,使得可以使用尽可能短的初始时间即可将各预充电数据线上的电压充至低于或高于各灰阶电压,以便将更多的时间分配至灰阶电压的写入。
本发明实施例所述的显示装置包括上述的复用驱动模组。
可选的,本发明实施例所述的显示装置还包括显示模组;所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路;
位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;
所述栅极驱动电路与所述栅线电连接,用于被所述复用驱动模组包括的复用驱动控制电路控制而向所述栅线提供相应的栅极驱动信号;
所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接;
所述源极驱动器用于被所述复用驱动控制电路控制而输出相应的灰阶电压。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”、“耦接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (17)

1.一种复用驱动方法,应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,其特征在于,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段;所述复用驱动方法包括:
在所述复用子电路中,选定至少一个复用开关作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,源极驱动器提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
在所述第二充电时间段,所述栅极驱动电路控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开;源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接。
2.如权利要求1所述的复用驱动方法,其特征在于,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
3.如权利要求1所述的复用驱动方法,其特征在于,所述第二充电时间段包括依次设置的预充电阶段和N个第二充电阶段;所述复用驱动方法还包括:
在所述预充电阶段,所述栅极驱动电路控制相应行栅线打开,以控制将所述初始电压写入位于相应行的与所述相应列预充电数据线电连接的像素电路;
在所述预充电阶段,所述预充电复用开关关闭;
在第n个第二充电阶段,所述栅极驱动电路控制相应行栅线打开,第n个预充电复用开关打开;N为正整数,n为小于或等于N的正整数。
4.如权利要求1所述的复用驱动方法,其特征在于,当所述像素电路中的晶体管为p型晶体管时,所述初始电压小于源极驱动器提供的最小灰阶电压;
当所述像素电路中的晶体管为n型晶体管时,所述初始电压大于所述源极驱动器提供的最大灰阶电压。
5.如权利要求1或2所述的复用驱动方法,其特征在于,所述第二充电时间段包括依次设置的N个第二充电阶段;N为正整数;所述复用驱动方法包括:
在第n个第二充电阶段,向第n个预充电复用控制端提供开启控制信号,以控制第n个预充电复用开关打开,源极驱动器提供第n个第二灰阶电压至所述第n个预充电复用开关,以通过所述第n个预充电复用开关写入所述第n个第二灰阶电压至位于相应行的与第n列预充电数据线电连接的像素电路;所述第n列预充电数据线与所述第n个预充电复用开关电连接;n为小于或等于N的正整数;所述第n个预充电复用开关与所述第n个预充电复用控制端电连接。
6.如权利要求5所述的复用驱动方法,其特征在于,N为大于1的正整数;所述第二充电时间段包括的第m个第二充电阶段和第m+1个第二充电阶段之间存在第m个第二间隔阶段;m为小于N的正整数;
第m个第二间隔阶段持续的时间大于第一预定时间,以使得所述源极驱动器输出的电压由第m个第二灰阶电压变为第m+1个第二灰阶电压。
7.如权利要求5所述的复用驱动方法,其特征在于,所述第二充电时间段包括设置于第N充电阶段之后的第二充电结束阶段;
所述复用驱动方法包括:在所述第二充电结束阶段,第N个预充电复用开关变为完全关闭状态。
8.如权利要求5所述的复用驱动方法,其特征在于,第一充电时间段包括A个第一充电阶段;A为正整数;所述复用驱动方法包括:
在第a个第一充电阶段,向第a个非预充电复用控制端提供开启控制信号,以控制第a个非预充电复用开关打开,源极驱动器提供第a个第一灰阶电压至第a个非预充电复用开关,以通过所述第a个非预充电复用开关写入所述第a个第一灰阶电压至第a列非预充电数据线;所述第a列非预充电数据线与所述第a个非预充电复用开关电连接;a为小于或等于A的正整数;所述第a个非预充电复用开关与第a个非预充电复用控制端连接。
9.如权利要求8所述的复用驱动方法,其特征在于,所述第一充电阶段持续的时间大于第二预定时间。
10.如权利要求8所述的复用驱动方法,其特征在于,所述第一充电时间段包括的第A个第一充电阶段结束的时间与所述第二充电时间段包括的第一个第二充电阶段开始的时间之间存在充电间隔时间段;所述复用驱动方法包括:
在所述充电间隔时间段,第A个非预充电复用开关变为完全关闭状态,并所述相应行栅线变为打开状态。
11.如权利要求8所述的复用驱动方法,其特征在于,所述第一充电阶段持续的时间大于所述第二充电阶段持续的时间。
12.一种复用驱动模组,应用于显示模组,所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路,位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接,驱动周期包括依次设置的初始时间段、第一充电时间段和第二充电时间段,其特征在于,所述复用驱动模组包括复用驱动控制电路;
在所述复用子电路中,至少一个复用开关被选定作为预充电复用开关,与所述预充电复用开关的控制端电连接的复用控制端为预充电复用控制端;在所述复用子电路中,除了所述预充电复用开关之外的复用开关为非预充电复用开关,与所述非预充电复用开关的控制端电连接的复用控制端为非预充电复用控制端;与所述预充电复用开关电连接的数据线为预充电数据线,所述非预充电复用开关电连接的数据线为非预充电数据线;
所述源极驱动器用于在所述初始时间段提供初始电压至所述预充电复用开关,还用于在所述第一充电时间段提供相应的灰阶电压至所述非预充电复用开关,还用于在第二充电时间段提供相应的灰阶电压至所述预充电复用开关;
所述栅极驱动电路用于在第二充电时间段控制相应行栅线打开,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路;
所述预充电复用开关用于在初始时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下打开,以写入初始电压至相应列预充电数据线;
所述预充电复用开关还用于在所述第二充电时间段,在相应的所述预充电复用控制端接入的开启控制信号的控制下分时打开,以分时写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路;所述相应列预充电数据线与打开的所述预充电复用开关电连接;
所述非预充电复用开关用于在所述第二充电时间段,在相应的所述非预充电复用控制端接入的开启控制信号的控制下分时打开,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据。
13.如权利要求12所述的复用驱动模组,其特征在于,所述复用驱动模组还包括复用驱动控制电路;
所述复用驱动控制电路用于在所述初始时间段,向预充电复用控制端提供开启控制信号,以使得预充电复用开关打开,并控制源极驱动器提供初始电压至所述预充电复用开关,以通过打开的所述预充电复用开关写入初始电压至相应列预充电数据线;
所述复用驱动控制电路还用于在所述第一充电时间段,向不同的所述非预充电复用控制端分时提供开启控制信号,以控制不同的所述非预充电复用开关分时打开,并控制源极驱动器分时提供相应的灰阶电压至所述非预充电复用开关,以分时通过打开的所述非预充电复用开关写入相应的灰阶电压至相应列非预充电数据线;
所述复用驱动控制电路还用于在所述第二充电时间段,控制所述栅极驱动电路控制打开相应行栅线,以控制将相应的灰阶电压写入位于相应行的与所述相应列非预充电数据线电连接的像素电路,并用于在所述第二充电时间段,向不同的所述预充电复用控制端分时提供开启控制信号,以控制不同的所述预充电复用开关分时打开,控制源极驱动器提供相应的灰阶电压至所述预充电复用开关,以分时通过打开的所述预充电复用开关写入相应的灰阶电压至位于相应行的与相应列预充电数据线电连接的像素电路。
14.如权利要求12或13所述的复用驱动模组,其特征在于,具有相同颜色的像素电路都与预充电复用开关电连接;或者,具有相同颜色的像素电路都与非预充电复用开关电连接。
15.如权利要求12或13所述的复用驱动模组,其特征在于,当所述像素电路中的晶体管为p型晶体管时,所述初始电压小于源极驱动器提供的最小灰阶电压;
当所述像素电路中的晶体管为n型晶体管时,所述初始电压大于所述源极驱动器提供的最大灰阶电压。
16.一种显示装置,其特征在于,包括如权利要求12至15中任一权利要求所述的复用驱动模组。
17.如权利要求16所述的显示装置,其特征在于,还包括显示模组;所述显示模组包括源极驱动器、栅极驱动电路、复用电路和像素电路;
位于同一行的像素电路与同一行栅线电连接,位于同一列的像素电路与同一列数据线电连接;
所述栅极驱动电路与所述栅线电连接,用于被所述复用驱动模组包括的复用驱动控制电路控制而向所述栅线提供相应的栅极驱动信号;
所述复用电路包括至少一个复用子电路,所述复用子电路包括多个复用开关,同一复用子电路中的一复用开关的控制端分别与一复用控制端电连接,所述复用开关的第一端与所述源极驱动器电连接,所述复用开关的第二端与相应列数据线电连接;
所述源极驱动器用于被所述复用驱动控制电路控制而输出相应的灰阶电压。
CN202010316430.XA 2020-04-21 2020-04-21 复用驱动方法、复用驱动模组和显示装置 Active CN111477148B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010316430.XA CN111477148B (zh) 2020-04-21 2020-04-21 复用驱动方法、复用驱动模组和显示装置
PCT/CN2021/079858 WO2021213043A1 (zh) 2020-04-21 2021-03-10 复用驱动方法、复用驱动模组和显示装置
US17/761,540 US12033560B2 (en) 2020-04-21 2021-03-10 Multiplexing driving method, multiplexing driving module and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010316430.XA CN111477148B (zh) 2020-04-21 2020-04-21 复用驱动方法、复用驱动模组和显示装置

Publications (2)

Publication Number Publication Date
CN111477148A true CN111477148A (zh) 2020-07-31
CN111477148B CN111477148B (zh) 2022-04-01

Family

ID=71754069

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010316430.XA Active CN111477148B (zh) 2020-04-21 2020-04-21 复用驱动方法、复用驱动模组和显示装置

Country Status (2)

Country Link
CN (1) CN111477148B (zh)
WO (1) WO2021213043A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112599070A (zh) * 2020-12-23 2021-04-02 福州京东方光电科技有限公司 像素结构、驱动方法和显示装置
WO2021213043A1 (zh) * 2020-04-21 2021-10-28 京东方科技集团股份有限公司 复用驱动方法、复用驱动模组和显示装置
CN113628588A (zh) * 2021-08-17 2021-11-09 深圳市华星光电半导体显示技术有限公司 显示驱动模组、显示装置及显示方法
CN115132135A (zh) * 2021-03-25 2022-09-30 孙丽娜 源极驱动电路、显示装置及其驱动方法
US12033560B2 (en) 2020-04-21 2024-07-09 Chengdu Boe Optoelectronics Technology Co., Ltd. Multiplexing driving method, multiplexing driving module and display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105741735A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 数据控制电路和包含该数据控制电路的平板显示装置
CN106292096A (zh) * 2016-10-13 2017-01-04 武汉华星光电技术有限公司 一种De‑mux液晶显示设备及其驱动方法
CN108428433A (zh) * 2017-02-15 2018-08-21 上海和辉光电有限公司 一种oled驱动电路
CN110599941A (zh) * 2019-09-23 2019-12-20 京东方科技集团股份有限公司 一种显示面板、驱动方法及显示装置
CN110955091A (zh) * 2019-12-19 2020-04-03 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111477148B (zh) * 2020-04-21 2022-04-01 京东方科技集团股份有限公司 复用驱动方法、复用驱动模组和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105741735A (zh) * 2014-12-31 2016-07-06 乐金显示有限公司 数据控制电路和包含该数据控制电路的平板显示装置
CN106292096A (zh) * 2016-10-13 2017-01-04 武汉华星光电技术有限公司 一种De‑mux液晶显示设备及其驱动方法
CN108428433A (zh) * 2017-02-15 2018-08-21 上海和辉光电有限公司 一种oled驱动电路
CN110599941A (zh) * 2019-09-23 2019-12-20 京东方科技集团股份有限公司 一种显示面板、驱动方法及显示装置
CN110955091A (zh) * 2019-12-19 2020-04-03 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021213043A1 (zh) * 2020-04-21 2021-10-28 京东方科技集团股份有限公司 复用驱动方法、复用驱动模组和显示装置
US12033560B2 (en) 2020-04-21 2024-07-09 Chengdu Boe Optoelectronics Technology Co., Ltd. Multiplexing driving method, multiplexing driving module and display device
CN112599070A (zh) * 2020-12-23 2021-04-02 福州京东方光电科技有限公司 像素结构、驱动方法和显示装置
CN115132135A (zh) * 2021-03-25 2022-09-30 孙丽娜 源极驱动电路、显示装置及其驱动方法
CN115132135B (zh) * 2021-03-25 2022-12-30 孙丽娜 源极驱动电路、显示装置及其驱动方法
CN113628588A (zh) * 2021-08-17 2021-11-09 深圳市华星光电半导体显示技术有限公司 显示驱动模组、显示装置及显示方法
CN113628588B (zh) * 2021-08-17 2022-07-12 深圳市华星光电半导体显示技术有限公司 显示驱动模组、显示装置及显示方法

Also Published As

Publication number Publication date
US20220383798A1 (en) 2022-12-01
CN111477148B (zh) 2022-04-01
WO2021213043A1 (zh) 2021-10-28

Similar Documents

Publication Publication Date Title
CN111477148B (zh) 复用驱动方法、复用驱动模组和显示装置
US11462175B2 (en) Array substrate, display panel and method for driving pixel-driving circuit
US11508298B2 (en) Display panel and driving method thereof and display device
CN110972504B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN108922474B (zh) 一种像素补偿电路及其驱动方法、amoled显示面板
CN110211539B (zh) 像素驱动电路、像素驱动方法和触控显示装置
US7944414B2 (en) Display drive apparatus in which display pixels in a plurality of specific rows are set in a selected state with periods at least overlapping each other, and gradation current is supplied to the display pixels during the selected state, and display apparatus
KR20200025878A (ko) 게이트 구동부와 그를 포함한 표시장치
KR20180061524A (ko) 표시패널과 이를 이용한 전계 발광 표시장치
KR20170047633A (ko) 스캔 구동부, 표시장치 및 이의 구동방법
US12014692B2 (en) Display driving module, method for driving the same and display device
KR20180127896A (ko) 액티브 매트릭스 표시장치
US11626065B2 (en) Display substrate, driving method thereof and display device
US12014786B2 (en) Shift register, display panel, and display drive method
US11205389B2 (en) Scan driver and display device having same
KR20200040346A (ko) 게이트 구동부 및 이를 포함하는 표시 장치
US20130127809A1 (en) Scan driver, display device comprising the same, and driving method of scan driver
US11521555B2 (en) Gate driver circuit and display device including the same
CN114023264B (zh) 驱动电路、驱动模组、驱动方法和显示装置
KR20200049677A (ko) 게이트 구동부와 이를 포함한 유기발광 표시장치
JP2005010747A (ja) 表示装置
US12033560B2 (en) Multiplexing driving method, multiplexing driving module and display device
CN113823226A (zh) 像素电路及其驱动方法、显示基板和显示装置
US20220383821A1 (en) Scan driver and display device
CN114613322B (zh) 一种显示驱动方法、显示驱动装置及电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant