CN111475352A - 一种jbod接口测试装置及方法 - Google Patents

一种jbod接口测试装置及方法 Download PDF

Info

Publication number
CN111475352A
CN111475352A CN202010167990.3A CN202010167990A CN111475352A CN 111475352 A CN111475352 A CN 111475352A CN 202010167990 A CN202010167990 A CN 202010167990A CN 111475352 A CN111475352 A CN 111475352A
Authority
CN
China
Prior art keywords
module
power supply
read
write
jbod
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202010167990.3A
Other languages
English (en)
Inventor
王磊
陈金龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202010167990.3A priority Critical patent/CN111475352A/zh
Publication of CN111475352A publication Critical patent/CN111475352A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本发明提供一种JBOD接口测试装置及方法,所述装置包括:读写诊断模块、电源控制模块和电源,所述读写诊断模块通过I2C总线连接目标JBOD接口,所述读写诊断模块连接电源控制模块,所述电源控制模块连接电源,且电源控制模块连接目标JBOD接口。本发明可以使测试人员能够直观、简便、快速的对BMC通讯接口JBOD接口进行功能性诊断,从而保证保证了JBOD接口的功能完整性以及接口完善性,保证了产品品质,扩大了应用范围。

Description

一种JBOD接口测试装置及方法
技术领域
本发明属于服务器技术领域,具体涉及一种JBOD接口测试装置及方法。
背景技术
随着社会科技技术的进步与发展,现在的社会越来越向智能化方向发展,我们面对的挑战也越来越具有创新性与智能性。目前国内服务器内部各部件的硬件功能性测试也千奇百怪,各不相同。目前很多比较先进的主板上会增加JBOD接口,我们在对JBOD接口进行FCT功能测试过程中会涉及到对主板的BMC进行读取及设置,主板上预留的jbod接口,就可以通过这个接口对BMC口进行基于I2C的全双工通讯。但是目前国内没有一种方法和治具可以测试这种jbod接口的功能。基于以上的考虑,我们设计出一种JBOD接口诊断方法及JBOD治具,已补足目前对JBOD接口连接BMC通讯的缺憾,实现对JBOD接口的功能测试。
发明内容
针对现有技术的上述不足,本发明提供一种JBOD接口测试装置及方法,以解决上述技术问题。
本发明提供一种JBOD接口测试装置,所述装置包括:
读写诊断模块、电源控制模块和电源,所述读写诊断模块通过I2C总线连接目标JBOD接口,所述读写诊断模块连接电源控制模块,所述电源控制模块连接电源,且电源控制模块连接目标JBOD接口。
进一步的,所述装置还包括对应JBOD接口,所述对应JBOD接口与目标JBOD接口通过线缆连接,且读写诊断模块和电源控制模块均与所述对应JBOD接口连接。
进一步的,所述读写诊断模块包括:读诊断子模块和写诊断子模块。
进一步的,所述读写诊断模块为控制芯片,所述电源控制模块为FPGA。
进一步的,所述电源包括内置电源模块和外部供电模块,所述电源控制模块控制内置电源模块和外部供电模块的供电状态。
本发明还提供一种JBOD接口测试方法,所述方法包括:
所述电源控制模块通过接收目标JBOD接口的地信号验证目标JBOD接口在位;
所述读写诊断模块向目标JBOD接口发送读写命令;
所述读写诊断模块根据目标JBOD接口的返回信息获取读写执行结果。
进一步的,所述读写诊断模块向目标JBOD接口发送读写命令,包括:
通过ipmitool工具向目标JBOD接口的主板指定地址写入测试数据;
通过ipmitool工具向目标JBOD接口的主板读取指定地址的数据;
判断读取的数据是否与测试数据一致:
若是,则判定目标JBOD接口通过测试。
进一步的,所述方法还包括:
所述电源控制器判断当前外部供电模块是否可用:
若是,则启用外部供电模块并停止内置供电模块的供电状态;
若否,则控制内置供电模块供电。
本发明的有益效果在于,
本发明提供一种JBOD接口测试装置及方法,通过设置与主板JBOD I2C协议总线走线上一一对应的接口,并挂载支持I2C通讯的芯片。通过控制主板上JBOD接口与本发明治具之间进行数据交互,从而数据交互的结果来诊断JBOD接口是否正常。本发明可以使测试人员能够直观、简便、快速的对BMC通讯接口JBOD接口进行功能性诊断,从而保证保证了JBOD接口的功能完整性以及接口完善性,保证了产品品质,扩大了应用范围。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一个实施例的装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本发明中的具体含义。
下面将参考附图并结合实施例来详细说明本发明。
实施例1
请参考图1,本实施例提供一种JBOD接口测试装置,所述装置包括:
读写诊断模块(I2C诊断模块1和I2C诊断模块2)、电源控制模块和电源,所述读写诊断模块通过I2C总线连接目标JBOD接口,所述读写诊断模块连接电源控制模块,所述电源控制模块连接电源,且电源控制模块连接目标JBOD接口。其中读写诊断模块和电源控制模块均挂载在支持I2C的芯片上。
实施例2
如图1所示,本实施例提供一种JBOD接口测试装置,包括:
读写诊断模块(I2C诊断模块1和I2C诊断模块2)、电源控制模块和电源,所述读写诊断模块通过I2C总线连接目标JBOD接口,所述读写诊断模块连接电源控制模块,所述电源控制模块连接电源,且电源控制模块连接目标JBOD接口。读写诊断模块挂载在控制芯片,电源控制模块采用FPGA。
其中读写诊断模块(I2C诊断模块1、I2C诊断模块2):该模块用于实现与“待诊断目标”JBOD口之间通过I2C协议进行数据交互,作为本发明治具功能主体实现;
电源包括:内置电源模块:改模块用于为本发明治具供电;外部供电模块:改模块用于为本发明治具供电,作为电源的辅助项,当使用外部供电时,会停止使用“内置电源模块”供电,以降低内置电源消耗;
电源控制模块:该模块用上实现电源管理和供电控制,“电源使能”信号为一低电平信号,利用主板JBOD接口的地信号作为监测“待诊断目标”是否存在。在静态情况下时(未接主板JBOD接口时的状态),由于“电源使能”信号一直保持为弱上拉状态,受该状态的保持,“电源控制模块”内部为断开状态,此时本发明治具不工作,为待机状态。直到“电源使能”信号被拉低,本发明供电才能恢复。
实施例3
本实施例提供一种JBOD接口测试方法,包括如下步骤:
S1、电源控制模块通过接收目标JBOD接口的地信号验证目标JBOD接口在位。
电源控制模块判断是否接收到目标JBOD接口的地信号,若接收到则判定目标JBOD接口在位,向读写诊断模块发送在位信号,触发读写诊断模块开始诊断,若未接收到目标JBOD接口的地信号,则说明目标JBOD接口不存在,输出错误提示。
S2、读写诊断模块向目标JBOD接口发送读写命令,并根据目标JBOD接口的返回信息获取读写执行结果。
使用网线将主板的JBOD接口与jbod治具连通后,通过ipmitool工具给治具发送一组读写命令以及通道开关命令,然后根据治具的返回来判断读写是否成功。
具体流程为:
JBOD I2C写操作:
开始->写地址0x48(写)->ACK->写0x03->ACK->data1写0x48(可以是任意一个字节)->ACK->data2写0x00->ACK->停止
JBOD I2C读操作:
开始->写地址0x48(写)->ACK->写0x03->ACK->开始->写地址0x48(读)->ACK->读data1->ACK->读data2->ACK->停止
I2C器件地址0x48/0x49(7bit地址),读取data1和写入的单字节一样,若一样则判定目标JBOD接口通过测试,否则判定目标JBOD接口未通过测试。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (8)

1.一种JBOD接口测试装置,其特征在于,所述装置包括:
读写诊断模块、电源控制模块和电源,所述读写诊断模块通过I2C总线连接目标JBOD接口,所述读写诊断模块连接电源控制模块,所述电源控制模块连接电源,且电源控制模块连接目标JBOD接口。
2.根据权利要求1所述的装置,其特征在于,所述装置还包括对应JBOD接口,所述对应JBOD接口与目标JBOD接口通过线缆连接,且读写诊断模块和电源控制模块均与所述对应JBOD接口连接。
3.根据权利要求1所述的装置,其特征在于,所述读写诊断模块包括:读诊断子模块和写诊断子模块。
4.根据权利要求1所述的装置,其特征在于,所述读写诊断模块为控制芯片,所述电源控制模块为FPGA。
5.根据权利要求1所述的装置,其特征在于,所述电源包括内置电源模块和外部供电模块,所述电源控制模块控制内置电源模块和外部供电模块的供电状态。
6.一种JBOD接口测试方法,其特征在于,所述方法包括:
所述电源控制模块通过接收目标JBOD接口的地信号验证目标JBOD接口在位;
所述读写诊断模块向目标JBOD接口发送读写命令;
所述读写诊断模块根据目标JBOD接口的返回信息获取读写执行结果。
7.根据权利要求6所述的方法,其特征在于,所述读写诊断模块向目标JBOD接口发送读写命令,包括:
通过ipmitool工具向目标JBOD接口的主板指定地址写入测试数据;
通过ipmitool工具向目标JBOD接口的主板读取指定地址的数据;
判断读取的数据是否与测试数据一致:
若是,则判定目标JBOD接口通过测试。
8.根据权利要求6所述的方法,其特征在于,所述方法还包括:
所述电源控制器判断当前外部供电模块是否可用:
若是,则启用外部供电模块并停止内置供电模块的供电状态;
若否,则控制内置供电模块供电。
CN202010167990.3A 2020-03-11 2020-03-11 一种jbod接口测试装置及方法 Withdrawn CN111475352A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010167990.3A CN111475352A (zh) 2020-03-11 2020-03-11 一种jbod接口测试装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010167990.3A CN111475352A (zh) 2020-03-11 2020-03-11 一种jbod接口测试装置及方法

Publications (1)

Publication Number Publication Date
CN111475352A true CN111475352A (zh) 2020-07-31

Family

ID=71747387

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010167990.3A Withdrawn CN111475352A (zh) 2020-03-11 2020-03-11 一种jbod接口测试装置及方法

Country Status (1)

Country Link
CN (1) CN111475352A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113204456A (zh) * 2021-05-07 2021-08-03 山东英信计算机技术有限公司 一种服务器vpp接口的测试方法、治具、装置及设备
CN116501563A (zh) * 2023-06-25 2023-07-28 苏州浪潮智能科技有限公司 存储设备测试方法、系统、装置、通信设备及存储介质

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113204456A (zh) * 2021-05-07 2021-08-03 山东英信计算机技术有限公司 一种服务器vpp接口的测试方法、治具、装置及设备
CN116501563A (zh) * 2023-06-25 2023-07-28 苏州浪潮智能科技有限公司 存储设备测试方法、系统、装置、通信设备及存储介质
CN116501563B (zh) * 2023-06-25 2023-09-29 苏州浪潮智能科技有限公司 存储设备测试方法、系统、装置、通信设备及存储介质

Similar Documents

Publication Publication Date Title
CN108919778B (zh) 电动汽车整车控制器测试装置
CN103149526B (zh) Pcba板测试系统及方法
US8249821B2 (en) Testing system and method for fan module
CN111859398B (zh) 一种基于tpcm的双bios安全验证装置及方法
CN104899120A (zh) 一种基于bmc开关机功能的服务器稳定性测试方法
CN108519938A (zh) 存储芯片兼容性测试方法、系统和测试主机
CN111475352A (zh) 一种jbod接口测试装置及方法
CN113407393B (zh) 芯片验证方法、终端设备、验证平台以及存储介质
CN101093446A (zh) 操作系统引导装置、方法及其应用的电脑系统
CN112559267B (zh) 集成电路间总线i2c从机以及i2c控制器测试方法
CN113868051B (zh) 一种PCIe故障检测装置、方法、设备和存储介质
CN115757236A (zh) 一种存储扩展池化设备及系统
CN108490289B (zh) 电子设备测试方法、装置及电子设备
CN113204456A (zh) 一种服务器vpp接口的测试方法、治具、装置及设备
CN211148838U (zh) 一种空调内机测试装置
CN113450865B (zh) 存储器测试系统及其测试方法
CN108399116A (zh) 一种服务器上电状态监测系统及方法
CN117251333A (zh) 一种硬盘信息获取方法、装置、设备及存储介质
CN101793934B (zh) 通用防拔测试设备及其测试方法
CN105975382A (zh) 一种硬件配置变动的报警方法
CN110688263A (zh) 基于fpga的硬盘自动切换装置及应用方法
CN213583052U (zh) 一种烧录测试装置
CN111143145B (zh) 一种sata错误处理调试中制造错误的方法及电子设备
CN110647435A (zh) 服务器、硬盘远程控制方法及控制组件
CN102325040A (zh) 一种基于MicroTCA系统的电源管理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20200731