CN111400994A - 网表形式验证方法、装置、计算机设备及存储介质 - Google Patents
网表形式验证方法、装置、计算机设备及存储介质 Download PDFInfo
- Publication number
- CN111400994A CN111400994A CN201811635154.2A CN201811635154A CN111400994A CN 111400994 A CN111400994 A CN 111400994A CN 201811635154 A CN201811635154 A CN 201811635154A CN 111400994 A CN111400994 A CN 111400994A
- Authority
- CN
- China
- Prior art keywords
- module
- verified
- netlist
- verification
- name
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012795 verification Methods 0.000 title claims abstract description 183
- 238000000034 method Methods 0.000 title claims abstract description 101
- 238000003860 storage Methods 0.000 title claims abstract description 15
- 238000006243 chemical reaction Methods 0.000 claims description 86
- 230000008569 process Effects 0.000 claims description 62
- 238000012545 processing Methods 0.000 claims description 35
- 230000008859 change Effects 0.000 claims description 23
- 238000004590 computer program Methods 0.000 claims description 17
- 238000009795 derivation Methods 0.000 claims description 8
- 230000006870 function Effects 0.000 description 27
- 238000013461 design Methods 0.000 description 15
- 238000010586 diagram Methods 0.000 description 5
- 238000011161 development Methods 0.000 description 3
- 238000004422 calculation algorithm Methods 0.000 description 2
- 238000011960 computer-aided design Methods 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000002194 synthesizing effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
Images
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明公开一种网表形式验证方法、装置、计算机设备及存储介质。该网表形式验证方法包括:获取待验证网表,所述待验证网表包括至少一个待验证模块;对所述待验证网表中的每一所述待验证模块的名称进行识别,获取与每一所述待验证模块相对应的模块名称;若所述模块名称携带衍生信号标识,则对所述模块名称对应的待验证模块进行形式验证,获取形式验证结果;若所述模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。该网表形式验证方法可将较大规模的待验证网表的形式验证转化为对携带衍生信号标识的待验证模块的形式验证,从而极大的提高形式验证的效率。
Description
技术领域
本发明涉及电子电路技术领域,尤其涉及一种网表形式验证方法、装置、计算机设备及存储介质。
背景技术
在FPGA开发过程中,需要保证网表功能与原设计一致,因此在开发过程中的很多阶段都需要对网表进行验证,包括比较RTL级的设计与门级网表是否一致,插扫描链前后的网表是否一致、布局前后网表是否一致、插时钟树前后的网表是否一致和布线前后的网表是否一致等。
随着半导体技术的发展,设计的功能复杂性越来越高,验证作为设计流程的一项重要工作,验证的复杂度成指数级增长。形式验证作为验证方式的一种,在验证工作中起着重要的作用。形式验证是使用基于数学变换的静态分析来确定硬件或软件行为的正确性的技术集合的总体术语,与软件仿真等动态验证技术对比,形式验证的优点显而易见,但是形式验证一个比较大的缺点是随着设计复杂性的增加,需要对比的点的状态空间呈爆炸式增长,这使得形式验证更多的应用在小规模设计中,极大的限制了它在大规模设计的应用。即在大规模设计的网表进行形式验证时,由于需要比较的点的状态空间呈爆炸式增长,需占用较高的系统内存,验证过程中花费的时间较长且查找不等价原因复杂度较高,从而限制形式验证在大规模网表中的应用。
发明内容
本发明实施例提供一种网表形式验证方法、装置、计算机设备及存储介质,以解决大规模网表形式验证过程中存在的效率较低的问题。
一种网表形式验证方法,包括:
获取待验证网表,所述待验证网表包括至少一个待验证模块;
对所述待验证网表中的每一所述待验证模块的名称进行识别,获取与每一所述待验证模块相对应的模块名称;
若所述模块名称携带衍生信号标识,则对所述模块名称对应的待验证模块进行形式验证,获取形式验证结果;
若所述模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
一种网表形式验证装置,包括:
待验证网表获取模块,用于获取待验证网表,所述待验证网表包括至少一个待验证模块;
模块名称获取模块,用于对所述待验证网表中的每一所述待验证模块的名称进行识别,获取与每一所述待验证模块相对应的模块名称;
第一验证处理模块,用于若所述模块名称携带衍生信号标识,则对所述模块名称对应的待验证模块进行形式验证,获取形式验证结果;
第二验证处理模块,若所述模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
一种计算机设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述网表形式验证方法。
一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述网表形式验证方法。
上述网表形式验证方法、装置、计算机设备及存储介质,通过识别待验证网表中每一待验证模块的模块名称,以实现根据模块名称进行分类处理,即对携带衍生信号标识的模块名称对应的待验证模块进行形式验证,而对携带原生信号标识或者拷贝信号标识对应的待验证模块无需进行形式验证,以将较大规模的待验证网表的形式验证转化为对携带衍生信号标识的待验证模块的形式验证,从而极大的提高形式验证的效率,降低形式验证的时间成本和所占用的系统内存,并减少形式验证过程中查找不等价原因的系统复杂度。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例中网表形式验证方法的一流程图;
图2是本发明一实施例中网表形式验证方法的另一流程图;
图3是本发明一实施例中网表形式验证装置的一示意图;
图4是本发明一实施例中网表形式验证装置的另一示意图;
图5是本发明一实施例中计算机设备的一示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种网表形式验证方法,具体应用在FPGA验证平台中,用于实现对原始网表经EDA工具转换生成的待验证网表进行形式验证,以提高形式验证的效率。其中,原始网表是用户的设计网表。待验证网表是采用EDA工具对原始网表进行转换处理后获取的网表。本实施例中的形式验证具体是指验证原始网表和转换后的待验证网表是否等价的过程。EDA是电子设计自动化(Electronics Design Automation)的缩写,就从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA工具上,用硬件描述语言VerilogHDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度。如图1所示,本发明实施例提供一种网表形式验证方法,应用在FPGA验证平台,包括如下步骤:
S101:获取待验证网表,待验证网表包括至少一个待验证模块。
其中,待验证网表是采用EDA工具对原始网表进行转换处理之后获取的未经验证的网表。待验证模块是组成待验证网表的可实现特定功能的模块。可以理解地,每一待验证网表包括至少一个待验证模块,通过至少一个待验证模块按相应的连接关系组合形成可实现特定设计功能的网表。本实施例中,每一待验证模块包括但不限于cell(单元)、pin(输入)、net(线)、port(输出)和clock(时钟)等元器件依据特定的连接关系组合形成的可实现特定逻辑功能的模块,以保证待验证模块功能的完整性和可执行性。
S102:对待验证网表中的每一待验证模块的名称进行识别,获取与每一待验证模块相对应的模块名称。
具体地,FPGA验证平台采用预先设置的文字识别算法对待验证网表中的每一待验证模块的名称进行识别,从而获取该待验证模块相对应的模块名称。进一步地,为了区分EDA工具转换成的待验证网表中的待验证模块在转换过程中发生的信号变化,会使每一待验证模块的模块名称携带相应的转换标识,该转换标识包括但不限于衍生信号标识、原生信号标识和拷贝信号标识,以使待验证网表在验证过程中,依据不同转换标识进行分类处理,以提高验证效率,降低验证过程中的时间成本和对系统内存的占用,并有效降低查找不等价原因的系统复杂度。因此,本实施例中可采用与转换标识相对应的字符串匹配算法对每一待验证模块的模块名称进行识别,以获取每一待验证模块相对应的模块名称,从而确定该模块名称中携带的转换标识。
S103:若模块名称携带衍生信号标识,则对模块名称对应的待验证模块进行形式验证,获取形式验证结果。
其中,衍生信号标识用于表明在EDA工具转换过程中产生信号衍生变化的标识。衍生信号具体可指网表转化过程中新生成的信号,比如将大的Instance(器件)拆分成小的Instance(器件)的时候,新增加的信号。由于待验证模块的模块名称中携带衍生信号标识,说明其相对于原始网表中的原始模块发生信号变化,需要进行形式验证,以保证待验证网表的设计功能的实现。因此,FPGA验证平台需采用预先配置的形式验证工具对模块名称对应的待验证模块进行形式验证,以获取形式验证结果。该形式验证结果包括验证通过和验证不通过两种。若原始模块与待验证模块进行形式验证后认定两者等价,则获取验证通过的形式验证结果;若原始模块与待验证模块进行形式验证后认定两者不等价,则获取验证不通过的形式验证结果。该形式验证工具包括用于实现等效性验证、模型验证或者理论证明等验证方式的工具。例如,在等效性验证过程中,可采用基于布尔代数的等价性验证或者基于BDD(Binary Decision Diagram,二叉决策图)的等价性验证等方式。
S104:若模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
其中,原生信号标识用于表明在EDA工具转换过程中没有产生信号变化的标识。若一待验证模块的模块名称中携带原生信号标识,说明其经过EDA工具进行转换过程中没有发生信号变化,可直接认定原始模块和待验证模块等价,因此,无需进行形式验证,可直接获取验证通过的形式验证结果。
其中,拷贝信号标识用于表明在EDA工具转换过程中进行信号拷贝的标识。若待验证模块的模块名称中携带拷贝信号标识,说明待验证模块是从原始网表中拷贝相应的原始模块所获取的模块,其转换过程没有发生信号变化,可直接认定原始模块和待验证模块等价,因此,也无需进行形式验证,可直接获取验证通过的形式验证结果。
可以理解地,由于转换后的待验证网表中每一待验证模块的模块名称按特定规则进行命名,以携带对应的转换标识,可实现转换后的待验证网表中每一待验证模块可根据其模块名称可在原始网表中进行快速的定位和追溯,可以很直观的看出转化后待验证网表中哪些信号是逻辑没有变化的信号(即模块名称中携带原生信号标识的待验证模块),哪些是逻辑没有变化但是是从原始网表中拷贝生成的信号(即模块名称中携带拷贝信号标识的待验证模块),哪些是原始网表中信号衍生出来的(即模块名称中携带衍生信号标识的待验证模块)。在对转换后的待验证模块进行形式验证时,可能存在逻辑功能一定发生变化的信号(如模块名称中携带衍生信号标识的待验证模块)和逻辑功能未发生变化的信号(如模块名称中携带原生信号标识或者拷贝信号标识的待验证模块),若直接对待验证网表中所有待验证模块进行形式验证,会导致规模太大的待验证网表形式验证过程中存在占用系统内存太大和验证时间太长等问题。因此,通过对待验证网表中所有待验证模块依据其信号是否发生变化进行模块划分,即只对逻辑功能一定发生变化的信号(如模块名称中携带衍生信号标识的待验证模块)进行形式验证,可简单地将大规模的待验证网表的形式验证转化为小规模的待验证模块的形式验证,极大的提高了形式验证的效率。
本实施例所提供的网表形式验证方法中,对于经EDA工具转换而成的待验证网表,通过识别每一待验证模块的模块名称,以实现根据模块名称进行分类处理,即对携带衍生信号标识的模块名称对应的待验证模块进行形式验证,而对携带原生信号标识或者拷贝信号标识对应的待验证模块无需进行形式验证,以将较大规模的待验证网表的形式验证转化为对携带衍生信号标识的待验证模块的形式验证,从而极大地提高形式验证的效率,降低形式验证的时间成本和所占用的系统内存,并减少形式验证过程中查找不等价原因的系统复杂度。
在一实施例中,由于在FPGA验证平台对待验证网表进行验证之前,需要采用EDA工具对原始网表进行转换处理,以生成相应的待验证网表,为了提高后续验证的效率,需要在待验证网表生成过程中,根据逻辑功能是否发生变化进行相应命名,以使其形成的模块名称可方便后续进行验证。如图2所示,在获取待验证网表之前,网表形式验证方法还包括:
S201:获取原始网表,原始网表包括至少一个原始模块。
其中,原始网表是用户的设计网表。原始模块是组成原始网表的可实现特定功能的模块。可以理解地,每一原始网表包括可实现特定功能的至少一个原始模块。该原始网表是指将至少一个原始模块依据特定的连接关系组成形成的可实现特定逻辑功能的网表。本实施例中,每一原始模块是采用但不限于cell(单元)、pin(输入)、net(线)、port(输出)和clock(时钟)等元器件依据特定的连接关系组合形成的可实现特定逻辑功能的模块,以保证原始模块功能的完整性和可执行性。
S202:采用EDA工具对原始网表中的每一原始模块进行转换,获取转换后的待验证模块。
具体地,设计者可通过采用EDA工具对原始网表中的每一原始模块依据其设计需求进行转换处理,以获取每一原始模块转换后的待验证模块。本实施例中,对每一原始模块进行转换处理包括但不限于对原始模块进行拷贝以形成待验证模块,对原始模块中的信号进行衍生处理以形成待验证模块和不对原始模块中的信号进行处理以形成待验证模块等方式。
S203:根据转换过程中信号变化生成相应的转换标识,基于转换标识对待验证模块进行命名,获取对应的模块名称。
在采用EDA工具以原始网表中的每一原始模块进行转换过程中,根据原始模块转换过程中信号变化生成相应的转换标识,以便基于该转换标识对转化后的待验证模块进行命名,从而获取携带相应转换标识的模块名称。该转换标识包括但不限于原生信号标识、衍生信号标识和拷贝信号标识。
进一步地,步骤S203中,即根据转换过程中信号变化生成相应的转换标识,基于转换标识对待验证模块进行命名,获取对应的模块名称,具体包括如下三种情况:
(一)若转换过程中信号未发生变化,则生成原生信号标识,基于原生信号标识对待验证模块进行命名,获取携带原生信号标识的模块名称。
本步骤具体适用于转化后待验证网表中的待验证模块的信号与原始网表的原始模块的信号不发生逻辑变化的情况下,即转化后待验证网表的待验证模块的模块名称需与原始网表的原始模块的模块名称完全相同的情况下。比如原始网表中某一原始模块的模块名称为wire x;在转化后待验证网表中相应的待验证模块的模块名称也为wire x,即“wirex”中的x为原生信号标识,用于唯一识别其原始模块对应的信号。可以理解地,由于原始网表中wirex这一模块名称对应的原始模块和转化后待验证网表中wire x这一模块名称对应的待验证模块中x信号的逻辑不发生变化,两者完全等价,因此,无需进行形式验证,以便后续形式验证过程中节省验证时间,提高验证效率。
(二)若转换过程中采用信号衍生规则进行转换,则生成衍生信号标识,基于衍生信号标识对待验证模块进行命名,获取携带衍生信号标识的模块名称。
本步骤具体适用于转化后待验证网表中的待验证模块的信号与原始网表的原始模块的信号发生逻辑变化的情况下,即转化后待验证网表中的待验证模块中的信号是由原始网表中某些原始模块中的某些信号衍生出来的信号的情况下。也就是说,每一待验证模块中的信号是由原始模块采用相应的信号衍生规则进行转化所形成的信号的组合。可以理解地,在原始模块转换过程中采用信号衍生规则进行转换形成对应的待验证模块之后,需生成相应的衍生信号标识,并基于衍生信号标识对待验证模块进行命名,以获取携带衍生信号标识的模块名称,以使在验证过程中,通过模块名称了解待验证模块转换过程中是否发生信号变化。
本实施例中,衍生信号标识可由于原始模块的信号名称加上衍生后缀(如实施例中的_N,N为常数)形成,即转化后待验证网表中的每一待验证模块的模块名称为原始网表的信号名称加衍生后缀来表示。比如原始网表中一原始模块的信号名称为wire x,在采用信号衍生规则进行转换以形成待验证模块之后,可使其形成的待验证模块的模块名称变成wire x_1和wire x_2。依据该衍生信号标识可知,x_1和x_2均是由x衍生出来的,转化前后对x和x_1,或x和x_2进行形式验证,其结果不相同,即其转换过程中发生信号变化,因此,需对携带衍生信号标识的模块名称对应的待验证模块进行形式验证。
(三)若转换过程中采用信号拷贝规则进行转换,则生成拷贝信号标识,基于拷贝信号标识对待验证模块进行命名,获取携带拷贝信号标识的模块名称。
本步骤具体适用于网表转化过程中发生拷贝的信号的情况下。例如,在网表转化过程中有时需要对某些Instance(器件)进行拷贝,所以同时也会涉及到信号的拷贝。也就是说,每一待验证模块中的信号是由原始模块采用信号拷贝规则进行拷贝所形成的信号的组合。可以理解地,在原始模块转换过程中采用信号拷贝规则进行转换形成对应的待验证模块之后,需生成相应的拷贝信号标识,并基于拷贝信号标识对待验证模块进行命名,以获取携带拷贝信号标识的模块名称,以使基于该模块名称获取待验证模块转换过程中是否发生信号变化。
本实施例中,拷贝信号标识可由于原始模块的信号名称加上拷贝后缀(如实施例中的_duplicate)形成,即转化后待验证网表中的每一待验证模块的模块名称为原始网表的信号名称加拷贝后缀来表示。例如原始网表中一原始模块的信号名称为wire x,在采用信号拷贝规则进行转换以形成待验证模块之后,可使其形成的待验证模块的模块名称为wire x和wire x_duplicate;其中,转化后待验证网表中相应的待验证模块中的wire x为原始模块对应的信号名称,而wire x_duplicate为原始网表对应的wire x拷贝信号,对转化前的信号名称为wire x的原始模块和转化后模块名称为wire x_duplicate的待验证模块进行验证,其结果也应完全相同,因此无需进行形式验证,以便后续形式验证过程中节省验证时间,提高验证效率。
本实施例提供的网表形式验证方法中,在原始网表转换成待验证网表过程中,依据每一原始模块转换成待验证模块过程中信号变化情况生成相应的转换标识,并基于该转换标识对待验证模块进行命名,以便基于该转换标识清晰地获取和寻找待验证模块中的信号与原始网表中原始模块的信号的对应关系。即通过转换标识,可很容易的追溯该位置之前的哪些点是逻辑功能一定相同的,哪些点是逻辑功能一定不同的,依据逻辑功能相同的点将大规模的待验证网表的形式验证转化为简单的小规模的待验证模块进行形式验证,有助于提高待验证网表进行形式验证的效率。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
在一实施例中,提供一种网表形式验证装置,该网表形式验证装置与上述实施例中网表形式验证方法一一对应。如图3所示,该网表形式验证装置包括待验证网表获取模块301、模块名称获取模块302、第一验证处理模块303和第二验证处理模块304。各功能模块详细说明如下:
待验证网表获取模块301,用于获取待验证网表,待验证网表包括至少一个待验证模块。
模块名称获取模块302,用于对待验证网表中的每一待验证模块的名称进行识别,获取与每一待验证模块相对应的模块名称。
第一验证处理模块303,用于若模块名称携带衍生信号标识,则对模块名称对应的待验证模块进行形式验证,获取形式验证结果。
第二验证处理模块304,用于若模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
优选地,如图4所示,在待验证网表获取模块301之前,网表形式验证装置还包括原始网表获取模块401、模块转换处理模块402和模块命名处理模块403。
原始网表获取模块401,用于获取原始网表,原始网表包括至少一个原始模块。
模块转换处理模块402,用于采用EDA工具对原始网表中的每一原始模块进行转换,获取转换后的待验证模块。
模块命名处理模块403,用于根据转换过程中信号变化生成相应的转换标识,基于转换标识对待验证模块进行命名,获取对应的模块名称。
优选地,模块命名处理模块403包括第一命名处理单元4031、第二命名处理单元4032和第三命名处理单元4033。
第一命名处理单元4031,用于若转换过程中信号未发生变化,则生成原生信号标识,基于原生信号标识对待验证模块进行命名,获取携带原生信号标识的模块名称。
第二命名处理单元4032,用于若转换过程中采用信号衍生规则进行转换,则生成衍生信号标识,基于衍生信号标识对待验证模块进行命名,获取携带衍生信号标识的模块名称。
第三命名处理单元4033,用于若转换过程中采用信号拷贝规则进行转换,则生成拷贝信号标识,基于拷贝信号标识对待验证模块进行命名,获取携带拷贝信号标识的模块名称。
关于网表形式验证装置的具体限定可以参见上文中对于网表形式验证方法的限定,在此不再赘述。上述网表形式验证装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是服务器,其内部结构图可以如图5所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口和数据库。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储执行网表形式验证方法过程中获取或生成的数据,如待验证网表。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种网表形式验证方法。
在一个实施例中,提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现上述实施例中网表形式验证方法,例如图1所示S101-S104,或者图2中所示的步骤S201-S203,为避免重复,这里不再赘述。或者,处理器执行计算机程序时实现网表形式验证装置这一实施例中的各模块/单元的功能,例如图3所示的待验证网表获取模块301、模块名称获取模块302、第一验证处理模块303和第二验证处理模块304,或者图4所示的原始网表获取模块401、模块转换处理模块402和模块命名处理模块403的功能,为避免重复,这里不再赘述。
在一实施例中,提供一计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器执行时实现上述实施例中网表形式验证方法,例如图1所示S101-S104,或者图2中所示的步骤S201-S203,,为避免重复,这里不再赘述。或者,该计算机程序被处理器执行时实现上述网表形式验证装置这一实施例中的各模块/单元的功能,例如图3所示的待验证网表获取模块301、模块名称获取模块302、第一验证处理模块303和第二验证处理模块304,或者图4所示的原始网表获取模块401、模块转换处理模块402和模块命名处理模块403的功能,为避免重复,这里不再赘述。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。
Claims (10)
1.一种网表形式验证方法,其特征在于,包括:
获取待验证网表,所述待验证网表包括至少一个待验证模块;
对所述待验证网表中的每一所述待验证模块的名称进行识别,获取与每一所述待验证模块相对应的模块名称;
若所述模块名称携带衍生信号标识,则对所述模块名称对应的待验证模块进行形式验证,获取形式验证结果;
若所述模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
2.如权利要求1所述的网表形式验证方法,其特征在于,在所述获取待验证网表之前,所述网表形式验证方法还包括:
获取原始网表,所述原始网表包括至少一个原始模块;
采用EDA工具对所述原始网表中的每一所述原始模块进行转换,获取转换后的待验证模块;
根据转换过程中信号变化生成相应的转换标识,基于所述转换标识对所述待验证模块进行命名,获取对应的模块名称。
3.如权利要求2所述的网表形式验证方法,其特征在于,所述根据转换过程中信号变化生成相应的转换标识,基于所述转换标识对所述待验证模块进行命名,获取对应的模块名称,包括:
若转换过程中信号未发生变化,则生成原生信号标识,基于所述原生信号标识对所述待验证模块进行命名,获取携带原生信号标识的模块名称。
4.如权利要求2所述的网表形式验证方法,其特征在于,所述根据转换过程中信号变化生成相应的转换标识,基于所述转换标识对所述待验证模块进行命名,获取对应的模块名称,包括:
若转换过程中采用信号衍生规则进行转换,则生成衍生信号标识,基于所述衍生信号标识对所述待验证模块进行命名,获取携带衍生信号标识的模块名称。
5.如权利要求2所述的网表形式验证方法,其特征在于,所述根据转换过程中信号变化生成相应的转换标识,基于所述转换标识对所述待验证模块进行命名,获取对应的模块名称,包括:
若转换过程中采用信号拷贝规则进行转换,则生成拷贝信号标识,基于所述拷贝信号标识对所述待验证模块进行命名,获取携带拷贝信号标识的模块名称。
6.如权利要求1所述的网表形式验证装置,其特征在于,
待验证网表获取模块,用于获取待验证网表,所述待验证网表包括至少一个待验证模块;
模块名称获取模块,用于对所述待验证网表中的每一所述待验证模块的名称进行识别,获取与每一所述待验证模块相对应的模块名称;
第一验证处理模块,用于若所述模块名称携带衍生信号标识,则对所述模块名称对应的待验证模块进行形式验证,获取形式验证结果;
第二验证处理模块,用于若所述模块名称携带原生信号标识或者拷贝信号标识,则直接获取验证通过的形式验证结果。
7.如权利要求6所述的网表形式验证装置,其特征在于,在所述待验证网表获取模块之前,所述网表形式验证装置还包括:
原始网表获取模块,用于获取原始网表,所述原始网表包括至少一个原始模块;
模块转换处理模块,用于采用EDA工具对所述原始网表中的每一所述原始模块进行转换,获取转换后的待验证模块;
模块命名处理模块,用于根据转换过程中信号变化生成相应的转换标识,基于所述转换标识对所述待验证模块进行命名,获取对应的模块名称。
8.如权利要求7所述的网表形式验证装置,其特征在于,所述模块命名处理模块包括:
第一命名处理单元,用于若转换过程中信号未发生变化,则生成原生信号标识,基于所述原生信号标识对所述待验证模块进行命名,获取携带原生信号标识的模块名称;
第二命名处理单元,用于若转换过程中采用信号衍生规则进行转换,则生成衍生信号标识,基于所述衍生信号标识对所述待验证模块进行命名,获取携带衍生信号标识的模块名称;
第三命名处理单元,用于若转换过程中采用信号拷贝规则进行转换,则生成拷贝信号标识,基于所述拷贝信号标识对所述待验证模块进行命名,获取携带拷贝信号标识的模块名称。
9.一种计算机设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至5任一项所述网表形式验证方法。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述网表形式验证方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811635154.2A CN111400994B (zh) | 2018-12-29 | 2018-12-29 | 网表形式验证方法、装置、计算机设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811635154.2A CN111400994B (zh) | 2018-12-29 | 2018-12-29 | 网表形式验证方法、装置、计算机设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111400994A true CN111400994A (zh) | 2020-07-10 |
CN111400994B CN111400994B (zh) | 2024-04-05 |
Family
ID=71430162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811635154.2A Active CN111400994B (zh) | 2018-12-29 | 2018-12-29 | 网表形式验证方法、装置、计算机设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111400994B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115098405A (zh) * | 2022-08-24 | 2022-09-23 | 中科亿海微电子科技(苏州)有限公司 | 软件产品的测评方法、装置、电子设备及存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1040277A (ja) * | 1996-07-26 | 1998-02-13 | Oki Electric Ind Co Ltd | Cad装置 |
JPH11102386A (ja) * | 1997-09-26 | 1999-04-13 | Nec Corp | 論理回路検証方式 |
CN101952827A (zh) * | 2008-04-30 | 2011-01-19 | 新思科技有限公司 | 用于执行硬件仿真和验证解决方案的方法和装置 |
CN102375941A (zh) * | 2010-08-06 | 2012-03-14 | 国民技术股份有限公司 | 一种利用图形化的芯片标识验证芯片合法性的方法和系统 |
JP2015095010A (ja) * | 2013-11-11 | 2015-05-18 | 富士通株式会社 | ネットリスト構築プログラム、ネットリスト構築装置、およびネットリスト構築方法 |
CN106777720A (zh) * | 2016-12-23 | 2017-05-31 | 深圳市国微电子有限公司 | 电路验证方法及装置 |
CN107943723A (zh) * | 2017-11-23 | 2018-04-20 | 郑州云海信息技术有限公司 | 一种计算机硬盘识别方法及系统 |
-
2018
- 2018-12-29 CN CN201811635154.2A patent/CN111400994B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1040277A (ja) * | 1996-07-26 | 1998-02-13 | Oki Electric Ind Co Ltd | Cad装置 |
JPH11102386A (ja) * | 1997-09-26 | 1999-04-13 | Nec Corp | 論理回路検証方式 |
CN101952827A (zh) * | 2008-04-30 | 2011-01-19 | 新思科技有限公司 | 用于执行硬件仿真和验证解决方案的方法和装置 |
CN102375941A (zh) * | 2010-08-06 | 2012-03-14 | 国民技术股份有限公司 | 一种利用图形化的芯片标识验证芯片合法性的方法和系统 |
JP2015095010A (ja) * | 2013-11-11 | 2015-05-18 | 富士通株式会社 | ネットリスト構築プログラム、ネットリスト構築装置、およびネットリスト構築方法 |
CN106777720A (zh) * | 2016-12-23 | 2017-05-31 | 深圳市国微电子有限公司 | 电路验证方法及装置 |
CN107943723A (zh) * | 2017-11-23 | 2018-04-20 | 郑州云海信息技术有限公司 | 一种计算机硬盘识别方法及系统 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115098405A (zh) * | 2022-08-24 | 2022-09-23 | 中科亿海微电子科技(苏州)有限公司 | 软件产品的测评方法、装置、电子设备及存储介质 |
CN115098405B (zh) * | 2022-08-24 | 2022-11-25 | 中科亿海微电子科技(苏州)有限公司 | 软件产品的测评方法、装置、电子设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN111400994B (zh) | 2024-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112560401B (zh) | Verilog文件转换方法、装置、存储介质及设备 | |
JP2000148808A (ja) | スケジュ―リングされた動作記述に対するストラクチュラルrtlの正当性検証方法 | |
CN111480150A (zh) | 用于控制引擎调试、测试、校准和调节的软件环境 | |
US7124070B2 (en) | Method of and apparatus for, and program for verifying equivalence between behavioral description and register transfer level description | |
CN111624475B (zh) | 大规模集成电路的测试方法及系统 | |
US20070150249A1 (en) | Verification Operation Supporting System and Method of the Same | |
CN115827636B (zh) | 存储及从波形数据库读取逻辑系统设计的仿真数据的方法 | |
CN114239453A (zh) | 仿真验证平台构建方法、仿真验证方法、装置及设备 | |
CN114707445A (zh) | 集成电路的综合方法、装置、计算机设备及存储介质 | |
Devarajegowda et al. | Formal verification methodology in an industrial setup | |
CN112597718A (zh) | 集成电路设计的验证方法、验证装置以及存储介质 | |
JP2000207440A (ja) | 半導体集積回路の設計検証装置、方法及び記憶媒体 | |
CN110889257B (zh) | Fpga电路验证生成网表的方法及电路逻辑验证平台 | |
US10452797B2 (en) | Fault insertion for system verification | |
CN116069635A (zh) | Soc系统的测试方法、装置、计算机设备及存储介质 | |
CN114356683A (zh) | 覆盖率融合方法、装置、计算机设备及存储介质 | |
US9058452B1 (en) | Systems and methods for tracing and fixing unknowns in gate-level simulation | |
Jiang et al. | PyH2: Using PyMTL3 to create productive and open-source hardware testing methodologies | |
CN111400994A (zh) | 网表形式验证方法、装置、计算机设备及存储介质 | |
CN113139359B (zh) | 基于fpga内嵌处理器的虚拟仿真测试方法 | |
US20190163844A1 (en) | Checking equivalence between changes made in a circuit definition language and changes in post-synthesis nets | |
US7447621B1 (en) | PLI-less co-simulation of ISS-based verification systems in hardware simulators | |
CN116050309A (zh) | 数字电路的设计方法、装置、电子设备、存储介质 | |
JP5577619B2 (ja) | 論理回路設計装置 | |
US10614181B2 (en) | Electronic design tools using non-synthesizable circuit elements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |