CN111354305A - 显示驱动器和驱动该显示驱动器的方法 - Google Patents

显示驱动器和驱动该显示驱动器的方法 Download PDF

Info

Publication number
CN111354305A
CN111354305A CN201911273179.7A CN201911273179A CN111354305A CN 111354305 A CN111354305 A CN 111354305A CN 201911273179 A CN201911273179 A CN 201911273179A CN 111354305 A CN111354305 A CN 111354305A
Authority
CN
China
Prior art keywords
transistors
output
display driver
pull
current source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911273179.7A
Other languages
English (en)
Inventor
安普·P·若泽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN111354305A publication Critical patent/CN111354305A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明涉及显示驱动器和驱动该显示驱动器的方法。该显示驱动器包括:包括第一多个晶体管的分段上拉电流源电路;包括第二多个晶体管的分段下拉电流源电路;比较器电路,该比较器电路被配置为将在显示驱动器的输出处的输出电压电平与目标电压电平进行比较,并且在比较器电路的两个输出端子中的一个输出端子处产生比较器输出,其中,分段上拉电流源电路和分段下拉电流源电路经由一个或多个多路复用器、第一多个与门电路和第二多个与门电路连接至比较器电路的两个输出端子;以及逻辑电路,该逻辑电路连接至比较器电路的至少一个输出端子,并且被配置为基于比较器输出而控制分段上拉电流源电路和分段下拉电流源电路的操作。

Description

显示驱动器和驱动该显示驱动器的方法
相关申请的交叉引用
本申请要求2018年12月21日提交的并且被命名为“用于显示器的采用异步控制的高效率分段线性列驱动器(HIGH-EFFICIENCY PIECE-WISE LINEAR COLUMN-DRIVERS WITHASYNCHRONOUS CONTROL FOR DISPLAYS)”的美国临时专利申请第62/784,337号的优先权和权益,其全部内容通过引用明确并入本文。
技术领域
根据本发明的实施例的一个或多个方面涉及一种显示驱动器,例如,用于显示器的采用异步控制的高效率分段线性列驱动器的系统和方法。
背景技术
诸如有机发光二极管(OLED)显示器和液晶显示器(LCD)的显示设备包括在被在行方向上延伸的多条扫描线和在列方向上延伸的多条数据线限定的交叉区域处的多个像素。扫描驱动器将扫描信号顺序地施加至扫描线并且数据驱动器将数据信号供应至多条数据线,以写入数据从而控制像素显示图像。
数据驱动器可以包括用于将数字信号转换为模拟信号的一个或多个数模转换器(DAC),以及用于放大模拟数据信号并且将放大后的模拟信号供应至数据线的一个或多个放大器级。
背景部分中的上面的信息仅是为了增强技术的背景的理解,并且因此它不应被解释为承认现有技术的存在或关联。
发明内容
提供本概要以介绍下面详细描述中进一步描述的本公开的实施例的特征和构思的选择。本概要不意在识别所请求保护的主题的关键或必要特征,也不意在用于限制所请求保护的主题的范围。所述特征中的一个或多个可以与一个或多个其他所述特征组合以提供可行的设备。
本公开的示例实施例的方面涉及一种用于显示器的采用异步控制的高效分段线性列驱动器的系统和方法。
在一些实施例中,一种显示驱动器,包括:分段上拉电流源电路,该分段上拉电流源电路被配置为将上拉电流供应至连接至显示驱动器的输出的负载,其中,分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中,第一多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;分段下拉电流源电路,该分段下拉电流源电路被配置为将下拉电流供应至连接至显示驱动器的输出的负载,其中,分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,第二多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,分段上拉电流源电路和分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;比较器电路,该比较器电路被配置为将在显示驱动器的输出处的输出电压电平与目标电压电平进行比较,并且在比较器电路的两个输出端子中的一个输出端子处产生比较器输出,其中,分段上拉电流源电路和分段下拉电流源电路经由一个或多个多路复用器、第一多个与门电路和第二多个与门电路连接至比较器电路的两个输出端子;以及逻辑电路,该逻辑电路连接至比较器电路的至少一个输出端子,并且被配置为基于比较器输出而控制分段上拉电流源电路和分段下拉电流源电路的操作,其中,m是正整数。
在一些实施例中,显示驱动器是用于有机发光二极管OLED显示器的列驱动器,并且其中,连接至显示驱动器的输出的负载是OLED。在一些实施例中,在第一多个晶体管的m组晶体管中的每一组晶体管中,p型MOSFET的源极端子连接至电源电压,p型MOSFET的漏极端子连接至n型MOSFET的漏极端子,并且p型MOSFET的栅极端子连接至偏置电压。在一些实施例中,在第一多个晶体管的m组晶体管中,n型MOSFET的源极端子彼此连接并且连接至显示驱动器的输出,并且n型MOSFET的栅极端子连接至包括m个单独的与门电路的第一多个与门电路中的对应的与门电路的输出端子。
在一些实施例中,在第二多个晶体管的m组晶体管中,第一n型MOSFET的漏极端子彼此连接并且连接至显示驱动器的输出,并且其中,第一n型MOSFET的栅极端子连接至包括m个单独的与门电路的第二多个与门电路中的对应的与门电路的输出端子。在一些实施例中,在第二多个晶体管的m组晶体管中的每一组晶体管中,第一n型MOSFET的源极端子连接至第二n型MOSFET的漏极端子,第二n型MOSFET的源极端子接地,并且第二n型MOSFET的栅极端子连接至偏置电压。
在一些实施例中,比较器电路是运算放大器。在一些实施例中,逻辑电路是n位移位寄存器,该n位移位寄存器包括被配置为基于比较器输出而导通或关断第一多个晶体管或第二多个晶体管中的一个或多个晶体管组的n个单独的移位寄存器,其中,n是正整数。在一些实施例中,n个单独的移位寄存器中的每一个单独的移位寄存器的第一输出端子经由n-1个多路复用器中的多路复用器连接至n个单独的移位寄存器的下一个移位寄存器的输入端子。在一些实施例中,逻辑电路用于确定新像素灰度级和旧像素灰度级之间的差的幅度。在一些实施例中,逻辑电路经由被配置为在比较器输出的每次转变处产生脉冲的脉冲发生器连接至比较器电路的至少一个输出端子,其中,脉冲发生器是异或门电路。
在一些实施例中,一种显示驱动器,包括:分段上拉电流源电路,该分段上拉电流源电路被配置为将上拉电流供应至连接至显示驱动器的输出的负载;分段下拉电流源电路,该分段下拉电流源电路被配置为将下拉电流供应至连接至显示驱动器的输出的负载;比较器电路,该比较器电路被配置为将在显示驱动器的输出处的输出电压电平与目标电压电平进行比较,并且在比较器电路的两个输出端子中的一个输出端子处产生比较器输出;以及逻辑电路,该逻辑电路连接至比较器电路的至少一个输出端子,并且被配置为基于比较器输出而控制分段上拉电流源电路和分段下拉电流源电路的操作。
在一些实施例中,分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中,第一多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,第二多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,分段上拉电流源电路和分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;并且分段上拉电流源电路和分段下拉电流源电路经由一个或多个多路复用器、第一多个与门电路和第二多个与门电路连接至比较器电路的两个输出端子,其中,m是正整数。
在一些实施例中,显示驱动器是用于有机发光二极管OLED显示器的列驱动器,并且其中,连接至显示驱动器的输出的负载是OLED。在一些实施例中,在第一多个晶体管的m组晶体管中的每一组晶体管中,p型MOSFET的源极端子连接至电源电压,p型MOSFET的漏极端子连接至n型MOSFET的漏极端子,并且p型MOSFET的栅极端子连接至偏置电压。在一些实施例中,在第一多个晶体管的m组晶体管中,n型MOSFET的源极端子彼此连接并且连接至显示驱动器的输出,并且n型MOSFET的栅极端子连接至包括m个单独的与门电路的第一多个与门电路中的对应的与门电路的输出端子。
在一些实施例中,在第二多个晶体管的m组晶体管中,第一n型MOSFET的漏极端子彼此连接并且连接至显示驱动器的输出,其中,第一n型MOSFET的栅极端子连接至包括m个单独的与门电路的第二多个与门电路中的对应的与门电路的输出端子,并且其中,在第二多个晶体管的m组晶体管中的每一组晶体管中,第一n型MOSFET的源极端子连接至第二n型MOSFET的漏极端子,第二n型MOSFET的源极端子接地,并且第二n型MOSFET的栅极端子连接至偏置电压。
在一些实施例中,逻辑电路是n位移位寄存器,该n位移位寄存器包括被配置为基于比较器输出而导通或关断第一多个晶体管或第二多个晶体管中的一个或多个晶体管组的n个单独的移位寄存器,其中,n个单独的移位寄存器中的每一个单独的移位寄存器的第一输出端子经由n-1个多路复用器中的多路复用器连接至n个单独的移位寄存器的下一个移位寄存器的输入端子,其中,逻辑电路用于确定新像素灰度级和旧像素灰度级之间的差的幅度,并且其中,n是正整数。
在一些实施例中,一种驱动显示驱动器的方法,该显示驱动器包括:分段上拉电流源电路,该分段上拉电流源电路被配置为将上拉电流供应至连接至显示驱动器的输出的负载,其中,分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中,第一多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;分段下拉电流源电路,该分段下拉电流源电路被配置为将下拉电流供应至连接至显示驱动器的输出的负载,其中,分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,第二多个晶体管的m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,分段上拉电流源电路和分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;比较器电路,该比较器电路被配置为将在显示驱动器的输出处的输出电压电平与目标电压电平进行比较,并且在比较器电路的两个输出端子中的一个输出端子处产生比较器输出,其中,分段上拉电流源电路和分段下拉电流源电路经由一个或多个多路复用器、第一多个与门电路和第二多个与门电路连接至比较器电路的两个输出端子;以及逻辑电路,该逻辑电路连接至比较器电路的至少一个输出端子,并且被配置为基于比较器输出而控制分段上拉电流源电路和分段下拉电流源电路的操作;该方法包括:基于在逻辑电路的输入端子处从脉冲发生器接收启动脉冲而导通包括m组晶体管的第一多个晶体管;在比较器电路处,将在显示驱动器的输出处的输出电压电平与目标电压电平进行比较以产生比较器输出;以及基于比较器输出而导通或关断第一多个晶体管或第二多个晶体管中的一个或多个晶体管组,其中,m是正整数。
附图说明
将参照说明书、权利要求和附图而知晓并且理解本发明的一些示例实施例的这些和其他特征,其中:
图1是根据本公开的一些实施例的显示设备的框图;
图2是根据本公开的一些实施例的数据驱动器的框图;
图3图示相关技术显示器列驱动器架构;
图4图示图3的相关技术显示器列驱动器架构的直接型快速反馈电流(DFFC)驱动器、像素电路和控制信号;
图5图示用于OLED显示器的相关技术奇数列电压驱动器的框图(一部分);
图6图示相关技术B类缓冲器的框图;
图7图示根据本公开的一些实施例的显示驱动器的示例实施例;
图8图示根据本公开的一些实施例的图7的显示驱动器的示例时序图;以及
图9图示根据本公开的一些实施例的包括逻辑电路和n位移位寄存器的示例电路。
具体实施方式
下面结合附图阐述的详细描述意在作为根据本发明所提供的、用于显示器的采用异步控制的高效率分段线性列驱动器的系统和方法的一些示例实施例的描述,而不意在代表其中本发明可以被构造或被利用的仅有形式。描述结合所图示的实施例阐述本发明的特征。然而,要理解的是,相同或等价的功能和结构可以由也意在包括在本发明的范围内的不同实施例所实现。如本文其他地方所指示的,相同的附图标记意在表示相同的元件或特征。
图1是根据本公开的一些实施例的显示设备的框图。参照图1,显示设备包括显示单元100、连接至显示单元100的扫描驱动器200和数据驱动器300以及用于控制扫描驱动器200和数据驱动器300的信号控制器400。
在示例性实施例中,显示单元100包括多条显示信号线S1-Sn、D1-Dm以及连接至多条显示信号线S1-Sn、D1-Dm并且基本上以矩阵形式排列的多个像素PX。
显示信号线S1-Sn、D1-Dm包括用于传送扫描信号(也被称作栅极信号)的多条扫描线S1-Sn以及用于传送数据信号的数据线D1-Dm。扫描线S1-Sn沿行方向延伸并且基本上彼此平行,并且数据线D1-Dm在列方向上延伸并且基本上彼此平行。像素PX位于扫描线S1-Sn与数据线D1-Dm的交叉区域处。
扫描驱动器200连接至扫描线S1-Sn并且将通过组合栅极导通电压和栅极关断电压而形成的扫描信号施加至扫描线S1-Sn。栅极导通电压代表施加至晶体管的栅极以导通晶体管的电压,并且栅极关断电压代表施加至晶体管的栅极以关断它的电压。
数据驱动器300连接至数据线D1-Dm、产生用于表示像素PX的灰度值的数据信号并且将它施加至数据线D1-Dm。
信号控制器400控制扫描驱动器200和数据驱动器300。例如,信号控制器400将数据(例如数字数据)供应至数据驱动器300,并且也可以将同步信号(VSYNC和HSYNC)供应至扫描驱动器200和/或数据驱动器300以将数据至像素PX的写入与扫描信号同步,从而将像素PX设定成可写入的状态。供应至数据驱动器300的数据可以是代表了要由像素发射的光的亮度或灰度级的数字数据(例如其中要供应至每条数据线的数据被编码为8位值)。
每个像素PX可以包括晶体管,晶体管包括连接至扫描线的栅电极、连接至数据线中的对应一条数据线(例如与像素所在的列对应的数据线)的源电极以及漏电极。晶体管响应于由扫描线提供的栅极导通电压而传送由数据线提供的数据信号,并且数据信号控制由像素发射的光的灰度级。当显示设备是液晶显示器(LCD)时,发光区域可以包括用于存储数据信号的电容器,并且液晶层可以控制根据存储在电容器中的数据信号发射的光的亮度级。当显示设备是有机发光设备(例如有源有机发光设备)时,发光区域可以包括用于存储数据信号的电容器、用于传送根据存储在电容器中的数据信号的电流的驱动晶体管以及用于发射具有根据由驱动晶体管提供的电流的灰度级的光的有机发光二极管(OLED)。
驱动器200、300和控制器400可以分别安装在显示单元100上作为至少一个集成电路芯片、可以安装在柔性印刷电路膜(未示出)上并且附接至显示单元100作为带载封装(TCP)或者可以安装在附加的印刷电路板(未示出)上。可替代地,驱动器200、300和控制器400可以与显示信号线S1-Sn、D1-Dm和晶体管一起而与显示单元100集成。另外,驱动器200、300和控制器400可以集成至单个芯片中,并且在此情况下,它们中的至少一个或者形成它们的至少一个电路元件可以在单个芯片外部被提供。
图2是根据本公开的一些实施例的数据驱动器300的框图。参照图2,信号控制器400耦接至数据驱动器300以将数字数据信号DATA供应至数字多路分配器310。数字多路分配器310将数字数据进行多路分配,以产生m个分离的数字数据信号,显示单元100的每列一个数字数据信号。m个数字数据信号被供应至数模转换器32,数模转换器32被配置为将模拟数据信号输出至包括放大器或列驱动器350的放大器或列驱动器级35。放大器或列驱动器350将模拟信号放大为像素的操作电压和电流规格,并且将放大后的信号输出至数据线D1-Dm。
电流驱动方案或电压驱动方案中的任一个可以用于OLED显示器中的幅度调制(例如脉冲幅度调制(PAM))。电流驱动方法可以改善在OLED显示面板处的亮度均匀性,并且可以在像素处提供薄膜晶体管(TFT)特性的补偿。然而,采用电流驱动方法,当数据线的寄生电容增大时,驱动速度大幅度地降低。在一些示例实施例中,电流反馈驱动方法将数据电流精确地传输至像素,并且将数据与像素电流进行比较。然而,其中检测像素电流的反馈操作可能引起时间延迟以采用像素或数据电流对反馈路径的寄生电容进行充电和放电。
图3和图4图示通过将数据与像素电流进行直接比较而提供具有精确度的快速设置时间的相关技术的DFFC驱动器。
图3图示相关技术的电流驱动方法的显示器列驱动器架构和OLED像素。图3中的数模转换器(DAC)可以是图2的DAC 32。图3的DFFC驱动器通过数据线和反馈线与像素电路形成反馈回路,并且将DAC的输出电流传输至像素。
图4图示图3的相关技术显示器列驱动器架构的DFFC驱动器、像素电路和控制信号。在一些示例实施例中,在编程时段期间,DFFC驱动器和像素电路由具有OLED关断的反馈回路构成。将数据电流IDATA与在节点X处的像素电流IPIXEL进行比较,并且考虑总反馈回路而对两个电流之间的误差进行积分和补偿。可以通过减小寄生电容的效应而改善驱动速度。因为放大器A1具有低输出阻抗,所以减小了数据线中的寄生电容CPD的效应,并且因此差分输入的误差信号可以快速地改变CPD的电压。因为反馈线的电压通过放大器A2和晶体管MD1的子回路保持恒定,所以抑制了其中的寄生电容CPF的效应。反馈回路通过节点X处的主导极点被稳定化。在一些示例实施例中,因为晶体管MP1的电导取决于电流而改变,所以回路的特性随着IDATA变化。因此,也可以自适应地改变补偿电容器CC
尽管图4的DFFC提供具有良好精确度的快速设置时间,但是关于图3至图4的电路,面积开销可能是问题,因为不同的输出电流范围可要求不同的补偿电容器CC。另外,关于图3至图4的电路,功率开销可能是问题,因为除了用于对输出(显示器列)进行充电的电流之外,图4中的运算放大器A1和A2可消耗静态电流。
用于显示器(例如OLED显示器)的典型电压模式驱动器使用B类或AB类架构。在用于显示器的电压模式驱动器的一些实施例中,单个放大器吸取相对低的静态电流(例如大概几μA)。
图5图示用于OLED显示器的相关技术奇数列电压驱动器的框图(一部分)。图5的电压驱动器包括10位VDAC(即,电压DAC)和具有两个电流感测电阻器RS1和RS2的AB类缓冲放大器。RS1可以感测拉电流,并且RS2可以感测推电流。在一些实施例中,图5的电压驱动器中的一个或多个偏置电流源可以取决于哪个电流要被感测而发源或汇集恒定电流(IBIAS),以便确保噪声电流摆幅的空间。
图6图示相关技术B类缓冲器的框图,其包括:包含两个电流比较器C1和C2的输入轨对轨差分放大器、输出互补设备MO1和MO2以及提供相位补偿的串联电阻器RC。因为两个电流比较器被自由地并入输入差分级中,所以图6的B类缓冲放大器提供功率效率的改善。
尽管用于显示器(例如OLED显示器)的电压模式驱动器吸取相对低的静态电流(例如大概几μA),但是在一些实施例中,静态电流消耗在相对大(例如合计在大概2000列驱动器之上)的显示器中可能是显著的。而且,在一些实施例中,在设置(例如对显示器列进行充电或放电)期间,用于显示器的电压模式驱动器可以引起大的电流尖峰,并且在设置期间(例如大概2000列驱动器同时切换)电流尖峰没有控制机制。
因此,需要具有高功率效率和减小的动态电流尖峰的显示驱动器。本公开的示例实施例提供了一种具有高功率效率和可编程的动态电流尖峰两者的显示驱动器。例如,在所提出的显示驱动器中,因为通过显示驱动器吸取的所有电流都用在对列线进行充电或放电上,所以可以完全消除由于静态电流引起的能量浪费。在示例显示驱动器中,可以通过使用一组电流源而控制动态电流尖峰。不同于B类或AB类放大器,这限制了从电源吸取的峰值电流。例如,因为显示驱动器的速度越慢,水平线时间就越大并且因此线电压收敛至最终值可用的时间越大,所以可以针对减小的电流尖峰而权衡显示驱动器速度。也可以通过如果前一灰度级(即列线电压)接近当前灰度级则减小初始充电电流而在显示驱动器中控制动态电流尖峰。而且,为了避免附加的时钟分配网络,示例显示驱动器可以在各个级之间使用异步发信,因为显示驱动器中的集成芯片(IC)可相当大并且附加的时钟分配功率可能在驱动器IC中是显著的。
图7图示显示驱动器700的示例实施例。在一些示例实施例中,显示驱动器700可以是列驱动器(例如列驱动器350)。图7的显示驱动器700包括比较器701、脉冲发生器702、多个多路复用器703a、703b和703c以及包括n个单独的移位寄存器704a、704b、704c、704d、…、704n的n位移位寄存器704。比较器701可以是运算放大器(op-amp),并且脉冲发生器702可以是异或门电路。图7的显示驱动器700也包括:包括m个单独的与门电路705a1、705b1、705c1、…、705m1的第一多个与门电路以及包括m个单独的与门电路705a2、705b2、705c2、…、705m2的第二多个与门电路。在图7的示例实施例中,n和m可以是正整数,并且n不同于m。
图7的显示驱动器700也包括:包括m组晶体管707a1、707b1、707c1、…、707m1的第一多个晶体管(例如上拉晶体管)。第一多个晶体管707a1、707b1、707c1、…、707m1可以被称作分段上拉电流源。晶体管组707a1、707b1、707c1、…、707m1中的每一组可以被称作上拉晶体管组或上拉电流支路。第一多个晶体管707a1、707b1、707c1、…、707m1可以被配置为将上拉电流供应至连接至显示驱动器700的输出708的负载(例如OLED)。m组晶体管707a1、707b1、707c1、…、707m1中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管(MOSFET)和n型MOSFET。例如,在晶体管组707a1、707b1、707c1、…、707m1中的每一组中,p型MOSFET的源极端子连接至电源电压VDD,并且p型MOSFET的栅极端子连接至偏置电压Vbiasp。晶体管组707a1、707b1、707c1、…、707m1中的每一组中的p型MOSFET可以用作电流源。
在晶体管组707a1、707b1、707c1、…、707m1中的每一组中,p型MOSFET的漏极端子连接至n型MOSFET的漏极端子。另外,晶体管组707a1、707b1、707c1、…、707m1中的每一组中的n型MOSFET的源极端子彼此连接并且连接至显示驱动器700的输出708。照此,晶体管组707a1、707b1、707c1、…、707m1中的每一组可以被称作上拉晶体管组或上拉电流支路。晶体管组707a1、707b1、707c1、…、707m1中的每一组中的n型MOSFET简单地是用于使能或禁用该特定电流支路(例如707a1、707b1、707c1、…、707m1)的开关。晶体管组707a1、707b1、707c1、…、707m1中的每一组中的n型MOSFET中的每一个的栅极端子连接至第一多个与门电路705a1、705b1、705c1、…、705m1中的对应一个的输出端子。例如,晶体管组707a1的n型MOSFET的栅极端子连接至与门电路705a1的输出端子,晶体管组707b1的n型MOSFET的栅极端子连接至与门电路705b1的输出端子,晶体管组707c1的n型MOSFET的栅极端子连接至与门电路705c1的输出端子等。
显示驱动器700进一步包括:包括m组晶体管707a2、707b2、707c2、…、707m2的第二多个晶体管(例如下拉晶体管)。第二多个晶体管707a2、707b2、707c2、…、707m2可以被称作分段下拉电流源。晶体管707a2、707b2、707c2、…、707m2中的每一组可以被称作下拉晶体管组或下拉电流支路。第二多个晶体管707a2、707b2、707c2、…、707m2可以被配置为将下拉电流供应至连接至显示驱动器700的输出708的负载(例如OLED)。m组晶体管707a2、707b2、707c2、…、707m2中的每一组晶体管包括彼此串联连接的两个n型MOSFET。例如,晶体管组707a2、707b2、707c2、…、707m2中的每一组的第一n型MOSFET(例如707a2n1、707b2n1、707c2n1、…、707m2n1)的漏极端子彼此连接并且连接至显示驱动器700的输出708。
晶体管组707a2、707b2、707c2、…、707m2中的每一组中的第一n型MOSFET(例如707a2n1、707b2n1、707c2n1、…、707m2n1)中的每一个的栅极端子连接至第二多个与门电路705a2、705b2、705c2、…、705m2中的对应一个的输出端子。例如,晶体管组702a2的第一n型MOSFET 707a2n1的栅极端子连接至与门电路705a2的输出端子,晶体管组707b2的第一n型MOSFET 707b2n1的栅极端子连接至与门电路705b2的输出端子,晶体管组707c2的第一n型MOSFET 707c2n1的栅极端子连接至与门电路705c2的输出端子等。
在晶体管组707a2、707b2、707c2、…、707m2中的每一组中,第一n型MOSFET(例如707a2n1、707b2n1、707c2n1、…、707m2n1)的源极端子连接至该晶体管组中的第二n型MOSFET(例如707a2n2、707b2n2、707c2n2、…、707m2n2)的漏极端子。例如,在晶体管组707a2中,第一n型MOSFET 707a2n1的源极端子连接至第二n型MOSFET 707a2n2的漏极端子。在晶体管组707a2、707b2、707c2、…、707m2中的每一组中,第二n型MOSFET(例如707a2n2、707b2n2、707c2n2、…、707m2n2)的源极端子接地并且第二n型MOSFET(例如707a2n2、707b2n2、707c2n2、…、707m2n2)的栅极端子连接至偏置电压Vbiasn。晶体管707a2n2、707b2n2、707c2n2、…、707m2n2(栅极连接至Vbiasn)是电流源,并且晶体管707a2n1、707b2n1、707c2n1、…、707m2n1中的每一个简单地是用于使能或禁用该特定电流源支路(例如707a2、707b2、707c2、…、707m2)的开关。
比较器701将在显示驱动器700的输出708处的电压Vout与参考电压Vdata进行比较。参考电压Vdata可以是显示驱动器700优选(或期望)输出电压Vout所处的电压。如果在比较器701处的比较电压是负电压或者如果比较器701确定电压Vout小于参考电压Vdata,则比较器701的连接至2至1多路复用器703a的第一输入的第一输出701a被导通。2至1多路复用器703a的第二输入接地。2至1多路复用器703a的输出端子703a2连接至第一多个与门电路705a1、705b1、705c1、…、705m1中的每一个的第一输入端子(例如in1)。
然而,如果比较器701确定电压Vout大于参考电压Vdata,则比较器701的连接至2至1多路复用器703b的第一输入的第二输出701b被导通。2至1多路复用器703b的第二输入接地。2至1多路复用器703b的输出端子703b2连接至第二多个与门电路705a2、705b2、705c2、…、705m2中的每一个的第一输入端子(例如in1)。2至1多路复用器703b的选择器管脚或启动管脚连接至2至1多路复用器703a的选择器管脚或启动管脚。
比较器701的第二输出端701b也连接至脉冲发生器702。脉冲发生器702经由延迟电路709在脉冲发生器702的第一输入端子702a1处接收比较器701的第二输出701b,并且脉冲发生器702在脉冲发生器702的第二输入端子702a2处直接地接收比较器701的第二输出701b。脉冲发生器702在比较器701输出(例如701a、701b)处的每个输出转变处产生脉冲。例如,脉冲发生器702在比较器701输出每次从正电压转变为负电压或从负电压转变为正电压时产生脉冲。脉冲发生器702输出连接至2至1多路复用器703c的第一输入。2至1多路复用器703c的第二输入接地。2至1多路复用器703c的输出端子703c2连接至n位移位寄存器704的单独的移位寄存器704a、704b、704c、704d、…、704n中的每一个的时钟端子。因此,n位移位寄存器704通过脉冲发生器702输出来计时,以导通或关断期望的数量的上拉晶体管组707a1、707b1、707c1、…、707m1或下拉晶体管组707a2、707b2、707c2、…、707m2,从而使显示驱动器700的输出708处的输出电压Vout更接近参考电压Vdata的所期望的电压值。
n位移位寄存器704的单独的移位寄存器704a、704b、704c、704d、…、704n中的每一个的第一输出端子(例如q)连接至移位寄存器704a、704b、704c、704d、…、704n的下一个移位寄存器的输入端子(例如d)。例如,移位寄存器704a的第一输出端子(例如q)连接至下一个移位寄存器704b的输入端子(例如d),移位寄存器704b的第一输出端子(例如q)连接至下一个移位寄存器704c的输入端子(例如d),移位寄存器704c的第一输出端子(例如q)连接至下一个移位寄存器704d的输入端子(例如d)等。移位寄存器704a的第一输出端子(例如q)也连接至移位寄存器706的时钟端子。移位寄存器706的输出端子(例如q)连接至多路复用器703c的选择器管脚或启动管脚。
n位移位寄存器704的单独的移位寄存器704b、704c、704d、…、704n中的每一个的第二输出端子(例如qb)连接至第一多个与门电路705a1、705b1、705c1、…、705m1和第二多个与门电路705a2、705b2、705c2、…、705m2中的对应的与门电路的第二输入端子(例如in2)。例如,移位寄存器704b的第二输出端子(例如qb)连接至与门电路705a1和705a2的第二输入端子(例如in2),移位寄存器704c的第二输出端子(例如qb)连接至与门电路705b1和705b2的第二输入端子(例如in2),移位寄存器704d的第二输出端子(例如qb)连接至与门电路705c1和705c2的第二输入端子(例如in2),并且移位寄存器704n的第二输出端子(例如qb)连接至与门电路705m1和705m2的第二输入端子(例如in2)。
图8图示图7的显示驱动器700的示例时序图。当显示驱动器700例如在启动脉冲开始处启动时,所有n组上拉晶体管707a1、707b1、707c1、…、707m1导通,并且因此在输出端子708处产生输出电压Vout的第一正斜率Vout1。启动信号触发列驱动的启动。当显示驱动器700启动或者在启动脉冲开始处时,移位脉冲(例如从脉冲发生器702)产生。因为所有上拉电流支路707a1、707b1、707c1、…、707m1被导通,所以输出电压Vout可能过冲以超过参考电压Vdata。在该点处,在输出处的电流可以是Itot=(Imsb+Imsb-1+Imsb-2+...+Ilsb)。启动电流Itot是所有上拉电流支路707a1、707b1、707c1、…、707m1中的电流的总和。
一旦输出电压Vout在x1处过冲参考电压Vdata,比较器701就将在显示驱动器700的输出708处的输出电压Vout与参考电压Vdata进行比较,并且由于过冲,比较器701确定输出电压Vout大于参考电压Vdata。基于在比较器701处的比较电压,来自下拉电流支路707a2、707b2、707c2、…、707m2的某些多个下拉电流支路被导通,这可以导致下拉输出电压Vout,并且因此产生输出电压Vout的第一负斜率Vout2。照此,因为启动信号通过移位寄存器704a、704b、704c、704d、…、704n传播,所以上拉(例如上拉电流支路707a1、707b1、707c1、…、707m1)或下拉(例如下拉电流支路707a2、707b2、707c2、…、707m2)电流支路依次被关断。在任意给定时刻,两组电流支路(例如上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)中的仅一组电流支路是导通的。最终误差(例如在点x3之后在Vout4期间)或参考电压Vdata和输出电压Vout之间的差是最小电流支路(例如具有电流Ilsb的707m1或707m2)和比较器701延迟的函数。在x1、x2或x3处,因为输出电压Vout从具有正斜率(在Vout1期间)转变为负斜率或从具有负斜率转变为正斜率,所以移位脉冲(例如从脉冲发生器702)产生。在一些示例实施例中,移位脉冲在比较器701输出(例如701a、701b)处的每个输出转变处产生。
图9图示包括逻辑电路902和n位移位寄存器904的示例电路900。在一些示例实施例中,图7的n位移位寄存器704可以被替换为图9的n位移位寄存器904,并且图7的移位寄存器706可以被替换为图9的逻辑电路902。n位移位寄存器904包括n个单独的移位寄存器904a、904b、904c、904d、…、904n。n位移位寄存器904通过从脉冲发生器(例如702)产生的移位脉冲来计时。n位移位寄存器904的n个单独的移位寄存器904a、904b、904c、904d、…、904n中的每一个的第一输出端子(例如q)经由n-1个(例如,多个)多路复用器906a、906b、906c、906d、…、906(n-1)中的多路复用器连接至移位寄存器904a、904b、904c、904d、…、904n的下一个移位寄存器的输入端子(例如d)。例如,移位寄存器904a的第一输出端子(例如q)连接至多路复用器906a的第一输入端子并且多路复用器906a的输出端子连接至下一个移位寄存器904b的输入端子(例如d),移位寄存器904b的第一输出端子(例如q)连接至多路复用器906b的第一输入端子并且多路复用器906b的输出端子连接至下一个移位寄存器904c的输入端子(例如d),移位寄存器904c的第一输出端子(例如q)连接至多路复用器906c的第一输入端子并且多路复用器906c的输出端子连接至下一个移位寄存器904d的输入端子(例如d)等。n-1个多路复用器906a、906b、906c、906d、…、906(n-1)中的每一个的第二输入端子彼此连接并且连接至移位寄存器904a的输入端子(例如d)。
逻辑电路902用于确定新像素灰度级和旧像素灰度级之间的差的幅度,因为像素灰度级中较小的差可允许增大的充电时间以及因此用于显示驱动器(例如700)的较小启动电流。新灰度级是将会到达传统驱动器的同一值。它来自控制器(任何图中都未示出)。“旧”值将会简单地是存储该值以用于下一个写入操作的寄存器(未示出)。n位独热控制总线908用于在所需的移位寄存器(例如904a、904b、904c、904d、…、904n)位置处注入启动信号。当大概2000列线驱动器导通时,具有逻辑电路902的移位寄存器904的示例电路900降低了初始电流尖峰。而且,独热控制总线908也可以基于显示器类型被配置为使用较低的启动电流Itot,例如,增大的线时间可以允许较大的充电时间以及因此较小的启动电流Itot。
与当前市场上可获得的列驱动器相比,本公开的具有移位寄存器(例如704、904)的显示驱动器(例如700)的示例实施例可以提供高效率,因为在示例显示驱动器700中,吸取的所有电流都用在对显示器列线进行充电上。而且,显示驱动器700的示例实施例可以通过使用电流源而不是B类或AB类放大器而减小由驱动器IC引起的电流尖峰。本公开的列驱动器或显示驱动器(例如700)的不同的示例实施例可以使用可编程的启动信号注入(例如来自图9中使用n位独热总线908的逻辑电路902)以基于以下进一步降低该电流尖峰:1)新像素灰度级设定和旧像素灰度级设定之间的差的幅度,因为像素灰度级的较小的差可以允许增大的充电时间以及因此用于显示驱动器(例如700)的较小的启动电流;和2)刷新率(例如水平线时间),因为增大的线时间可以允许较大的充电时间以及因此较小的启动电流Itot,如关于图9的电路900所讨论的。
在一些示例实施例中,针对较低分辨率显示器(例如其中容忍在参考电压Vdata和输出电压Vout之间的较大误差),可以通过禁用(例如永久禁用)多个电流支路(例如列驱动器或显示驱动器(例如700)的上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)而使用本公开的示例列驱动器或显示驱动器(例如700)进一步优化电流。在本公开的列驱动器或显示驱动器(例如700)的一些示例实施例中,电流-DAC(例如图2的32)可以针对每个像素校准而重复用于电流感测。
图7的显示驱动器700可以是分段线性电流模式显示驱动器,其中线充电电流基于在显示驱动器700输出708处的电压电平(例如输出电压Vout)自适应地调节。在显示驱动器700中,上拉电流源和下拉电流源(例如上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)是分段的,并且当分段(例如上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)因为输出电压Vout朝向所期望的电平Vdata收敛而使能和禁用时进行电流调节。另外,在显示驱动器700中,当驱动器输出电压Vout越过目标电压电平Vdata(例如,如关于图8所讨论的)时,采用异步地移位针对分段的电流源(例如上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)的独热使能码(例如,如图9的电路900中所示)的移位寄存器(例如,704)而进行分段(例如上拉电流支路707a1、707b1、707c1、…、707m1或下拉电流支路707a2、707b2、707c2、…、707m2)的禁用和使能。而且,在显示驱动器700中,独热码的初始设定(例如,在总线908处,如关于图9所讨论的)是输出电压Vout和目标输出电压Vdata的现有电平的函数。
将理解,尽管可以在本文使用术语“第一”、“第二”、“第三”等以描述各个元件、部件、区域、层和/或区段,但是这些元件、部件、区域、层和/或区段不应受限于这些术语。这些术语仅用于区分一个元件、部件、区域、层或区段与另一元件、部件、区域、层或区段。因此,本文所讨论的第一元件、部件、区域、层或区段可以被称作第二元件、部件、区域、层或区段而不脱离本发明构思的精神和范围。
为了便于描述,可以在本文使用诸如“下方”、“下面”、“下部”、“之下”、“上面”、“上部”等的空间相对术语,以描述如图中所图示的一个元件或特征与另一个(些)元件或特征的关系。将理解,这些空间相对术语意在包括除了图中所描绘的定向之外设备在使用或操作中的不同的定向。例如,如果图中的设备翻转,则描述为在其他元件或特征“下面”或“下方”或“之下”的元件随后将被定向在其他元件或特征“上面”。因此,示例术语“下面”和“之下”可以包括上面和下面的定向两者。设备可以另外定向(例如旋转90度或以其他定向),并且本文使用的空间相对描述符应该相应地解释。此外,也将理解,当层被称为在两个层“之间”时,它可以是两个层之间的唯一层,或者也可以存在一个或多个中间的层。
本文使用的术语仅是为了描述特定实施例的目的,并且不意在限制本发明构思。如本文使用的,术语“基本上”、“大约”和类似术语用作近似的术语而不用作程度的术语,并且意在考虑将由本领域普通技术人员所认知的测量的或计算的值的固有偏差。
如本文使用的,单数形式“一”意在也包括复数形式,除非上下文明确另外表示。将进一步理解,当在该说明书中使用时,术语“包括”和/或“包含”规定了所述特征、整数、步骤、操作、元件和/或部件的存在,但是不排除一个或多个其他特征、整数、步骤、操作、元件、部件和/或其群组的存在或添加。如本文使用的,术语“和/或”包括相关联的所列项目中的一个或多个项目的任意和全部组合。当在一列元件之后时,诸如“中的至少一个”的表达修饰整个元件列表而不修饰列表的单个元件。进一步,当描述本发明构思的实施例时,“可以”的使用指“本发明的一个或多个实施例”。另外,术语“示例性”意在指示例或说明。如本文使用的,术语“使用”、“正在使用”和“已使用”可以分别被视为与术语“利用”、“正在利用”和“已利用”同义。
将理解,当元件或层被称为在另一元件或层“上”、“连接至”、“耦接至”另一元件或层、或者与另一元件或层“相邻”时,它可以直接在该另一元件或层上、直接连接至、直接耦接至该另一元件或层,或者直接与该另一元件或层相邻,或者可以存在一个或多个中间的元件或层。相反,当元件或层被称为“直接”在另一元件或层“上”、“直接连接至”、“直接耦接至”另一元件或层、或者与另一元件或层“紧邻”时,不存在中间的元件或层。
本文所述的任何数值范围意在包括包含在所述范围内的相同数值精度的所有子范围。例如,“1.0至10.0”的范围意在包括在1.0的所述最小值和10.0的所述最大值之间(并且包括1.0的所述最小值和10.0的所述最大值)的所有子范围,也就是说,具有等于或大于1.0的最小值和等于或小于10.0的最大值,诸如例如,2.4至7.6。本文所述的任何最大数值限制意在包括包含在其中的所有较低数值限制,并且在该说明书中所述的任何最小数值限制意在包括包含在其中的所有较高数值限制。
根据本文所述的本发明的实施例的电子或电气设备和/或任何其他相关设备或部件可以利用任何合适的硬件、固件(例如专用集成电路)、软件或者软件、固件与硬件的组合而实施。例如,这些设备的各个部件可以形成在一个集成电路(IC)芯片上或在分离的IC芯片上。进一步,这些设备的各个部件可以实施在柔性印刷电路膜、带载封装(TCP)、印刷电路板(PCB)上,或者形成在一个基板上。进一步,这些设备的各个部件可以是运行在一个或多个计算设备中的执行计算机程序指令并且与其他系统部件交互的一个或多个处理器上的、用于执行本文所述的各种功能的进程或线程。计算机程序指令存储在其中使用标准存储器设备(诸如例如随机存取存储器(RAM))而实施在计算设备中的存储器中。计算机程序指令也可以存储在诸如例如CD-ROM、闪存驱动等的其他非瞬态计算机可读介质中。另外,本领域技术人员应该认识到,各个计算设备的功能可以组合或集成至单个计算设备中,或者特定计算设备的功能可以跨一个或多个其他计算设备分布而不脱离本发明的示例性实施例的精神和范围。
尽管本文已经具体描述并且图示了用于显示器的采用异步控制的高效率分段线性列驱动器的系统和方法的示例性实施例,但是许多修改和变形对于本领域技术人员将是明显的。因此,要理解,根据本发明的原理构造的用于显示器的采用异步控制的高效率分段线性列驱动器的系统和方法可以除了如本文具体描述的之外而被体现。本发明也被限定在所附权利要求及其等价形式中。

Claims (19)

1.一种显示驱动器,包括:
分段上拉电流源电路,所述分段上拉电流源电路被配置为将上拉电流供应至连接至所述显示驱动器的输出的负载,其中,所述分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中所述第一多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;
分段下拉电流源电路,所述分段下拉电流源电路被配置为将下拉电流供应至连接至所述显示驱动器的所述输出的所述负载,其中,所述分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,所述第二多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,所述分段上拉电流源电路和所述分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;
比较器电路,所述比较器电路被配置为将在所述显示驱动器的所述输出处的输出电压电平与目标电压电平进行比较,并且在所述比较器电路的两个输出端子中的一个输出端子处产生比较器输出,其中,所述分段上拉电流源电路和所述分段下拉电流源电路经由一个或多个多路复用器、所述第一多个与门电路和所述第二多个与门电路连接至所述比较器电路的所述两个输出端子;以及
逻辑电路,所述逻辑电路连接至所述比较器电路的至少一个输出端子,并且被配置为基于所述比较器输出而控制所述分段上拉电流源电路和所述分段下拉电流源电路的操作,
其中,m是正整数。
2.根据权利要求1所述的显示驱动器,其中,所述显示驱动器是用于有机发光二极管OLED显示器的列驱动器,并且其中,连接至所述显示驱动器的所述输出的所述负载是OLED。
3.根据权利要求1所述的显示驱动器,其中,在所述第一多个晶体管的所述m组晶体管中的每一组晶体管中,所述p型MOSFET的源极端子连接至电源电压,所述p型MOSFET的漏极端子连接至所述n型MOSFET的漏极端子,并且所述p型MOSFET的栅极端子连接至偏置电压。
4.根据权利要求3所述的显示驱动器,其中,在所述第一多个晶体管的所述m组晶体管中,所述n型MOSFET的源极端子彼此连接并且连接至所述显示驱动器的所述输出,并且所述n型MOSFET的栅极端子连接至包括m个单独的与门电路的所述第一多个与门电路中的对应的与门电路的输出端子。
5.根据权利要求1所述的显示驱动器,其中,在所述第二多个晶体管的所述m组晶体管中,第一n型MOSFET的漏极端子彼此连接并且连接至所述显示驱动器的所述输出,并且其中,所述第一n型MOSFET的栅极端子连接至包括m个单独的与门电路的所述第二多个与门电路中的对应的与门电路的输出端子。
6.根据权利要求5所述的显示驱动器,其中,在所述第二多个晶体管的所述m组晶体管中的每一组晶体管中,所述第一n型MOSFET的源极端子连接至第二n型MOSFET的漏极端子,所述第二n型MOSFET的源极端子接地,并且所述第二n型MOSFET的栅极端子连接至偏置电压。
7.根据权利要求1所述的显示驱动器,其中,所述比较器电路是运算放大器。
8.根据权利要求1所述的显示驱动器,其中,所述逻辑电路是n位移位寄存器,所述n位移位寄存器包括被配置为基于所述比较器输出而导通或关断所述第一多个晶体管或所述第二多个晶体管中的一个或多个晶体管组的n个单独的移位寄存器,并且其中,n是正整数。
9.根据权利要求8所述的显示驱动器,其中,所述n个单独的移位寄存器中的每一个单独的移位寄存器的第一输出端子经由n-1个多路复用器中的多路复用器连接至所述n个单独的移位寄存器的下一个移位寄存器的输入端子。
10.根据权利要求9所述的显示驱动器,其中,所述逻辑电路用于确定新像素灰度级和旧像素灰度级之间的差的幅度。
11.根据权利要求1所述的显示驱动器,其中,所述逻辑电路经由被配置为在所述比较器输出的每次转变处产生脉冲的脉冲发生器连接至所述比较器电路的至少一个输出端子,其中,所述脉冲发生器是异或门电路。
12.一种显示驱动器,包括:
分段上拉电流源电路,所述分段上拉电流源电路被配置为将上拉电流供应至连接至所述显示驱动器的输出的负载;
分段下拉电流源电路,所述分段下拉电流源电路被配置为将下拉电流供应至连接至所述显示驱动器的所述输出的所述负载;
比较器电路,所述比较器电路被配置为将在所述显示驱动器的所述输出处的输出电压电平与目标电压电平进行比较,并且在所述比较器电路的两个输出端子中的一个输出端子处产生比较器输出;以及
逻辑电路,所述逻辑电路连接至所述比较器电路的至少一个输出端子,并且被配置为基于所述比较器输出而控制所述分段上拉电流源电路和所述分段下拉电流源电路的操作。
13.根据权利要求12所述的显示驱动器,其中:
所述分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中,所述第一多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;
所述分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,所述第二多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,所述分段上拉电流源电路和所述分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;并且
所述分段上拉电流源电路和所述分段下拉电流源电路经由一个或多个多路复用器、所述第一多个与门电路和所述第二多个与门电路连接至所述比较器电路的所述两个输出端子,
其中,m是正整数。
14.根据权利要求13所述的显示驱动器,其中,所述显示驱动器是用于有机发光二极管OLED显示器的列驱动器,并且其中,连接至所述显示驱动器的所述输出的所述负载是OLED。
15.根据权利要求13所述的显示驱动器,其中,在所述第一多个晶体管的所述m组晶体管中的每一组晶体管中,所述p型MOSFET的源极端子连接至电源电压,所述p型MOSFET的漏极端子连接至所述n型MOSFET的漏极端子,并且所述p型MOSFET的栅极端子连接至偏置电压。
16.根据权利要求15所述的显示驱动器,其中,在所述第一多个晶体管的所述m组晶体管中,所述n型MOSFET的源极端子彼此连接并且连接至所述显示驱动器的所述输出,并且所述n型MOSFET的栅极端子连接至包括m个单独的与门电路的所述第一多个与门电路中的对应的与门电路的输出端子。
17.根据权利要求13所述的显示驱动器,其中,在所述第二多个晶体管的所述m组晶体管中,第一n型MOSFET的漏极端子彼此连接并且连接至所述显示驱动器的所述输出,其中,所述第一n型MOSFET的栅极端子连接至包括m个单独的与门电路的所述第二多个与门电路中的对应的与门电路的输出端子,并且其中,在所述第二多个晶体管的所述m组晶体管中的每一组晶体管中,所述第一n型MOSFET的源极端子连接至第二n型MOSFET的漏极端子,所述第二n型MOSFET的源极端子接地,并且所述第二n型MOSFET的栅极端子连接至偏置电压。
18.根据权利要求13所述的显示驱动器,其中,所述逻辑电路是n位移位寄存器,所述n位移位寄存器包括被配置为基于所述比较器输出而导通或关断所述第一多个晶体管或所述第二多个晶体管中的一个或多个晶体管组的n个单独的移位寄存器,其中,所述n个单独的移位寄存器中的每一个单独的移位寄存器的第一输出端子经由n-1个多路复用器中的多路复用器连接至所述n个单独的移位寄存器的下一个移位寄存器的输入端子,其中,所述逻辑电路用于确定新像素灰度级和旧像素灰度级之间的差的幅度,并且其中,n是正整数。
19.一种驱动显示驱动器的方法,所述显示驱动器包括:
分段上拉电流源电路,所述分段上拉电流源电路被配置为将上拉电流供应至连接至所述显示驱动器的输出的负载,其中,所述分段上拉电流源电路包括:包括m组晶体管的第一多个晶体管,其中所述第一多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的p型金属氧化物半导体场效应晶体管MOSFET和n型MOSFET;
分段下拉电流源电路,所述分段下拉电流源电路被配置为将下拉电流供应至连接至所述显示驱动器的所述输出的所述负载,其中,所述分段下拉电流源电路包括:包括m组晶体管的第二多个晶体管,其中,所述第二多个晶体管的所述m组晶体管中的每一组晶体管包括彼此串联连接的两个n型MOSFET,其中,所述分段上拉电流源电路和所述分段下拉电流源电路经由第一多个与门电路和第二多个与门电路彼此连接;
比较器电路,所述比较器电路被配置为将在所述显示驱动器的所述输出处的输出电压电平与目标电压电平进行比较,并且在所述比较器电路的两个输出端子中的一个输出端子处产生比较器输出,其中,所述分段上拉电流源电路和所述分段下拉电流源电路经由一个或多个多路复用器、所述第一多个与门电路和所述第二多个与门电路连接至所述比较器电路的所述两个输出端子;以及
逻辑电路,所述逻辑电路连接至所述比较器电路的至少一个输出端子,并且被配置为基于所述比较器输出而控制所述分段上拉电流源电路和所述分段下拉电流源电路的操作;所述方法包括:
基于在所述逻辑电路的输入端子处从脉冲发生器接收启动脉冲而导通包括m组晶体管的所述第一多个晶体管;
在所述比较器电路处,将在所述显示驱动器的所述输出处的所述输出电压电平与所述目标电压电平进行比较以产生所述比较器输出;以及
基于所述比较器输出而导通或关断所述第一多个晶体管或所述第二多个晶体管中的一个或多个晶体管组,
其中,m是正整数。
CN201911273179.7A 2018-12-21 2019-12-12 显示驱动器和驱动该显示驱动器的方法 Pending CN111354305A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862784337P 2018-12-21 2018-12-21
US62/784,337 2018-12-21
US16/283,514 2019-02-22
US16/283,514 US11004387B2 (en) 2018-12-21 2019-02-22 High-efficiency piecewise linear column driver with asynchronous control for displays

Publications (1)

Publication Number Publication Date
CN111354305A true CN111354305A (zh) 2020-06-30

Family

ID=68426175

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911273179.7A Pending CN111354305A (zh) 2018-12-21 2019-12-12 显示驱动器和驱动该显示驱动器的方法

Country Status (6)

Country Link
US (1) US11004387B2 (zh)
EP (1) EP3671713B1 (zh)
JP (1) JP2020101796A (zh)
KR (1) KR20200079171A (zh)
CN (1) CN111354305A (zh)
TW (1) TW202038208A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112564689A (zh) * 2020-12-11 2021-03-26 上海微阱电子科技有限公司 多协议io复用电路
CN113641207A (zh) * 2021-08-13 2021-11-12 中国科学院半导体研究所 一种分段电源管理电路、上电电路及芯片

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030151599A1 (en) * 2002-02-14 2003-08-14 Bone Matthew F. System and method for reducing the intensity output rise time in a liquid crystal display
US20040095306A1 (en) * 2002-11-14 2004-05-20 Alps Electric Co., Ltd. Driving circuit for driving capacitive element with reduced power loss in output stage
US20040222954A1 (en) * 2003-04-07 2004-11-11 Lueder Ernst H. Methods and apparatus for a display
CN1992086A (zh) * 2005-12-28 2007-07-04 三菱电机株式会社 移位寄存器电路及具备它的图像显示装置
CN103700406A (zh) * 2012-09-27 2014-04-02 乐金显示有限公司 移位寄存器及其驱动方法和平板显示器件
KR101830302B1 (ko) * 2017-05-17 2018-03-29 주식회사 이노액시스 데이터 구동 증폭기

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100427037B1 (ko) 2001-09-24 2004-04-14 주식회사 하이닉스반도체 적응적 출력 드라이버를 갖는 반도체 기억장치
US7389194B2 (en) 2005-07-06 2008-06-17 Rambus Inc. Driver calibration methods and circuits
US7514989B1 (en) 2007-11-28 2009-04-07 Dialog Semiconductor Gmbh Dynamic matching of current sources
US7952507B2 (en) 2009-07-09 2011-05-31 Intersil Americas Inc. Programmable segmented digital-to-analog converter (DAC)
KR20170005291A (ko) 2015-07-02 2017-01-12 삼성전자주식회사 슬루 슬로프를 제어하는 출력 버퍼 회로 및 그것을 포함하는 소스 드라이버 및 그것의 소스 구동 신호 생성 방법
US9985665B1 (en) 2016-09-30 2018-05-29 Cadence Design Systems, Inc. Controller, system, and method for re-establishment of common mode in a transmission driver
KR102529516B1 (ko) 2016-10-27 2023-05-04 주식회사 엘엑스세미콘 디스플레이 구동 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030151599A1 (en) * 2002-02-14 2003-08-14 Bone Matthew F. System and method for reducing the intensity output rise time in a liquid crystal display
US20040095306A1 (en) * 2002-11-14 2004-05-20 Alps Electric Co., Ltd. Driving circuit for driving capacitive element with reduced power loss in output stage
US20040222954A1 (en) * 2003-04-07 2004-11-11 Lueder Ernst H. Methods and apparatus for a display
CN1992086A (zh) * 2005-12-28 2007-07-04 三菱电机株式会社 移位寄存器电路及具备它的图像显示装置
CN103700406A (zh) * 2012-09-27 2014-04-02 乐金显示有限公司 移位寄存器及其驱动方法和平板显示器件
KR101830302B1 (ko) * 2017-05-17 2018-03-29 주식회사 이노액시스 데이터 구동 증폭기

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112564689A (zh) * 2020-12-11 2021-03-26 上海微阱电子科技有限公司 多协议io复用电路
CN112564689B (zh) * 2020-12-11 2024-05-28 上海微阱电子科技有限公司 多协议io复用电路
CN113641207A (zh) * 2021-08-13 2021-11-12 中国科学院半导体研究所 一种分段电源管理电路、上电电路及芯片
CN113641207B (zh) * 2021-08-13 2022-08-30 中国科学院半导体研究所 一种分段电源管理电路、上电电路及芯片

Also Published As

Publication number Publication date
EP3671713A1 (en) 2020-06-24
US11004387B2 (en) 2021-05-11
US20200202775A1 (en) 2020-06-25
TW202038208A (zh) 2020-10-16
EP3671713B1 (en) 2023-12-06
JP2020101796A (ja) 2020-07-02
KR20200079171A (ko) 2020-07-02

Similar Documents

Publication Publication Date Title
EP3236465B1 (en) Emission control driver and display device having the same
US9275595B2 (en) Output buffer circuit and source driving circuit including the same
US10535301B2 (en) Data driver and driving method thereof
US8982115B2 (en) Liquid crystal display device having discharge circuit and method of driving thereof
US11183123B2 (en) Gate driving circuit and display panel including the same
US20160379558A1 (en) Emission driver and organic light emitting display device having the same
US9947274B2 (en) Gate driver and display device having the same
KR20180120312A (ko) 표시 장치
US9875693B2 (en) Data driver and organic light emitting display device having the same
US10186208B2 (en) Low voltage display driver
US11450282B2 (en) Display device
US10055056B2 (en) Display device, touch sensing circuit, and driving method
US20090096818A1 (en) Data driver, integrated circuit device, and electronic instrument
US10002581B2 (en) Liquid crystal display and a driving method thereof
EP3671713B1 (en) High-efficiency piecewise linear column driver with asynchronous control for displays
US11799431B2 (en) Output buffer and data driver circuit including the same
US9633621B2 (en) Source driving circuit capable of compensating for amplifier offset, and display device including the same
CN112216239A (zh) 源极驱动器和显示装置
US20190189047A1 (en) Data driving device and display device including the same
WO2020143398A1 (zh) 数模转换电路及数模转换方法、显示装置
CN111833789A (zh) 源驱动器
CN112967672A (zh) 斜波产生电路
US7342452B2 (en) Control circuit for operational amplifier and method thereof
CN113785349A (zh) 显示装置及其驱动方法
CN116597781A (zh) 斜波电压产生器及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination