CN111277349B - 一种时钟同步的方法及系统 - Google Patents

一种时钟同步的方法及系统 Download PDF

Info

Publication number
CN111277349B
CN111277349B CN201811473376.9A CN201811473376A CN111277349B CN 111277349 B CN111277349 B CN 111277349B CN 201811473376 A CN201811473376 A CN 201811473376A CN 111277349 B CN111277349 B CN 111277349B
Authority
CN
China
Prior art keywords
ptp
port
message
precision
attribute information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811473376.9A
Other languages
English (en)
Other versions
CN111277349A (zh
Inventor
王鹏超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201811473376.9A priority Critical patent/CN111277349B/zh
Priority to EP19894003.3A priority patent/EP3893412A4/en
Priority to PCT/CN2019/123082 priority patent/WO2020114436A1/zh
Priority to US17/297,284 priority patent/US11664914B2/en
Publication of CN111277349A publication Critical patent/CN111277349A/zh
Application granted granted Critical
Publication of CN111277349B publication Critical patent/CN111277349B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/12Arrangements providing for calling or supervisory signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Abstract

本发明实施例公开了一种时钟同步的方法及系统,其中该方法包括:当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括以下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。如此,能够同时支持高精度和非高精度模式,适合实际中非高精度和高精度交织的复杂场景。

Description

一种时钟同步的方法及系统
技术领域
本发明实施例涉及但不限于PTP(Prexision Time Protocol,精确时钟协议),更具体的涉及一种时钟同步的方法及系统。
背景技术
在通信网络中,许多业务的正常运行都要求网络时钟同步,即整个网络各设备之间的时间或频率差保持在合理的误差水平内。
PTP(Prexision Time Protocol,精确时钟协议)是一种时钟同步的协议,其本身只用于设备之间的高精度同步,但也可被借用于设备之间的频率同步。相比于现有的各种时间同步机制,PTP具有以下优势:
(1)、相比于NTP(Network Time Protocol,网络时间协议),PTP能够满足更高精度的时间同步需求,NTP一般只能达到亚秒级的时间同步精度,而PTP则可达到亚微秒级。
(2)、相对于GPS(Global Positioning System,全球定位系统),PTP具有更低的建设和维护成本,并且由于可以摆脱对GPS的依赖,在国家安全方面也具有特殊的意义。
将应用了PTP协议的网络称为PTP域。PTP域中的节点被称为时钟节点,PTP协议定义了三种类型的基本时钟节点:OC(Oridinary Clock,普通时钟)、BC(Boundary Clock,边界时钟)、TC(Transparent clock,透明时钟)。不同类型的时钟节点采取的时钟同步技术以及达到的时钟同步精度不同。现有的PTP时钟同步技术主要包括高精度时钟同步和非高精度时钟同步两种方法。
由于在实际复杂的应用场景中,存在一些混合时钟节点,例如融合了TC和OC/BC各自特点的TC+OC/BC;并且也存在非高精度和高精度混合交织的场景。目前现有技术中,并不存在一种时钟同步的技术方案,能够同时支持OC/BC/TC模式,兼容高精度和非高精度处理。
发明内容
有鉴于此,本发明实施例提供了一种时钟同步的方法,包括:当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。
本发明实施例还提供了一种时钟同步的系统,包括:
确定单元,用于当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
时钟同步单元,用于根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。
本发明实施例还提供了一种时钟同步的系统,包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现上述的时钟同步的方法。
本发明实施例还提供了一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有信息处理程序,所述信息处理程序被处理器执行时实现上述时钟同步方法的步骤。
与现有技术相比,本发明实施例提供了一种时钟同步的方法及系统,其中该方法包括:当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括以下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。如此,能够同时支持高精度和非高精度模式,适合实际中非高精度和高精度交织的复杂场景。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
图1为本发明实施例一提供的时钟同步的方法的流程示意图;
图2为本发明示例一提供的时钟同步的方法的流程示意图;
图3为本发明示例二提供的时钟同步的方法的流程示意图;
图4为本发明实施例二提供的时钟同步的系统的结构示意图;
图5为本发明示例三提供的时钟同步的方法的流向示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行。并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
PTP域中的节点被称为时钟节点,PTP协议定义了以下三种类型的基本时钟节点:
(1)、OC(Oridinary Clock,普通时钟):该时钟节点在同一个PTP域内只能有一个PTP端口参与时钟同步,并通过该端口从上游时钟节点同步时间。此外,当时钟节点作为时钟源时,可以只通过一个PTP端口向下游时钟节点发布时间。
(2)、BC(Boundary Clock,边界时钟):该时钟节点在同一个PTP域内拥有多个PTP端口参与时间同步。它通过其中一个端口从上游时钟节点同步时间,并通过其余端口向下游时钟节点发布时钟。
(3)、TC(Transparent clock,透明时钟):与OC/BC相比,OC/BC需要与其它时钟节点保持时间同步,而TC则不与其它时钟节点保持时间同步。TC有多个PTP端口,但它只在这些端口间转发PTP协议报文并对其进行转发延时校正,而不会通过任何一个端口同步时间。
除上述三种基本时钟节点以外,还有一些混合时钟节点,例如融合了TC和OC/BC各自特点的TC+OC/BC:它在同一个PTP域内拥有多个PTP端口,其中一个端口为OC/BC类型,其它端口为TC类型。一方面,它通过TC类型的端口转发PTP协议报文并对其进行转发延时校正;另一方面,它通过OC/BC类型的端口进行时钟同步。
现有的时钟同步技术实现主要采用以下两种方法:
(1)、通过时戳单元实现1588报文发送及接收时间的处理,在交换芯片只实现驻留时间的计算,修改报文中的correction field字段,由于时戳单元到PTP报文从交换芯片发送出去存在一定延时,从而这种方法实现导致时钟同步精度不高,以下称为非高精度模式;
(2)、通过时戳单元发送1588相关报文,在交换芯片的PCS(Physical CodingSublayer,物理编码子层)对1588报文进行发送及接收时间的处理,仅修改报文的发送时间字段,这种方法时钟同步精度较高,但是仅可支持OC/BC模式,对于TC模式无法支持,以下称为高精度模式。
由于在实际复杂的应用场景中,存在非高精度和高精度混合交织的场景,即一台交换芯片可同时作为OC/BC/TC时钟;由于两者处理模式不同,需要保证高精度和非高精度时钟同步在同一交换芯片可灵活切换,以适应复杂的应用场景。
为此,本发明实施例提供了一种新的时钟同步的技术方案,能够克服现有技术中高精度和非高精度兼容问题,保证对于混合时钟节点,芯片可同时支持OC/BC/TC模式。下面通过几个实施例进行详细说明。
实施例一
图1为本发明实施例一提供的时钟同步的方法的流程示意图。如图1所示,该方法包括:
步骤101,当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
步骤102,根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。
其中,在接收到PTP报文之前,该方法还包括:
预先配置PTP端口属性表,所述PTP端口属性表包括:至少一个PTP端口及对应的属性信息。
其中,在根据获得的PTP端口确定所述PTP端口的属性信息之前,还包括:
解析接收到的报文,得到所述报文的报文信息,所述报文信息包括以下至少之一:报文类型、端口属性、vlan(Virtual Local Area Network,虚拟局域网)层数;
所述报文类型表示所述报文为PTP报文或其他报文;所述端口属性表示所述报文对应的端口为二层端口或三层端口;所述vlan层数表示vlan的三种模式之一。
其中,当所述报文类型为PTP报文时,判断为接收到PTP报文。
其中,根据获得的PTP端口确定所述PTP端口的属性信息,包括:
根据所述vlan层数获得所述PTP报文的入向PTP端口,根据所述PTP端口属性表确定所述入向PTP端口的属性信息。
其中,根据获得的PTP端口确定所述PTP端口的属性信息,包括:
根据所述端口属性获得所述PTP报文的出向PTP端口,根据所述PTP端口属性表确定所述出向PTP端口的属性信息。
其中,该方法还包括:
当无法获得所述PTP端口时,默认为非高精度模式。
其中,所述根据所述PTP端口的属性信息对所述PTP报文进行时钟同步,包括:
当所述入向PTP端口为高精度模式时,修改所述PTP报文的发送时间字段。
其中,所述根据所述PTP端口的属性信息对所述PTP报文进行时钟同步,包括:
当所述出向PTP端口为非高精度模式时,如果cf修改标记已经开启,修改所述PTP报文的修正域cf字段;如果cf修改标记没有开启,则不修改所述PTP报文。
其中,所述修改所述PTP报文的修正域cf字段,包括:
计算所述PTP报文的驻留时间,根据所述驻留时间修改所述PTP报文的cf修正域字段。
其中,该方法还包括:
修改所述PTP报文的UDP校验和checksum字段。
本发明实施例一提供的技术方案,与现有技术相比,对于不同接口可以同时支持高精度模式和非高精度模式,适合实际中非高精度和高精度交织的复杂场景。
下面通过具体的示例一、二详细阐述上述实施例一提供的技术方案。
示例一
图2为本发明示例一提供的时钟同步的方法的流程示意图。如图2所示,该方法包括:
步骤201,解析接收到的报文,得到所述报文的报文信息;
其中,所述报文可以来自ptp引擎或标准以太网口,报文通过接口处理后进行解析,主要解析报文的报文类型、获得端口属性、vlan层数等信息。
其中,所述报文类型表示所述报文为PTP报文或其他报文;所述端口属性表示所述报文对应的端口为二层端口或三层端口;所述vlan层数表示vlan的三种模式之一。
其中,当所述报文类型为PTP报文时,判断为接收到PTP报文。只有接收到PTP报文时才执行下面的步骤,如果是其他非PTP报文,则按照现有技术处理。
对于标准以太网口进来的PTP报文,执行步骤202,对于侧挂ptp引擎进来的PTP报文,因为其自身携带出向PTP端口,因此直接执行步骤205。
步骤202,根据所述报文的报文信息获得入向PTP端口;
具体而言,对于标准以太网口进来的PTP报文,基于port/port+vlan/sip获得所述PTP报文的入向PTP端口;PTP端口和物理端口可实现多对一或一对多。
步骤203,根据获得的入向PTP端口和预先配置的PTP端口属性表确定所述入向PTP端口的属性信息;
其中,在接收到PTP报文之前,预先配置PTP端口属性表,所述PTP端口属性表包括:至少一个PTP端口及对应的属性信息。所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
另外,当无法获得所述PTP端口时,默认为非高精度模式。
具体而言,对于标准以太口进来的PTP报文,通过port/port+vlan/sip获得PTP端口,并查找PTP端口属性表确定所述PTP端口的属性信息,该属性信息包括时钟节点配置类型、高精度模式或非高精度模式、非高精度入口cf修改标记等信息;当没有获得ptp端口时,基于入向逻辑口获得非高精度模式。
其中,PTP端口的属性信息中,非高精度入口cf修改标记可兼容板卡入口打时戳功能,从而提高时间精度,有效降低板卡和入芯片方向延时引起的精度损失;同时支持端口TC模式;可灵活基于PTP端口属性表实现TC模式配置。
当所述报文的报文信息中还包括了终结信息且所述入向PTP端口不支持TC模式,则直接执行步骤207;当所述入向PTP端口的时钟节点支持TC模式时,执行步骤204。
步骤204,根据所述报文的报文信息获得出向PTP端口;
其中,根据所述端口属性获得所述PTP报文的出向PTP端口,具体而言,当端口属性为二层端口或三层端口,经过L2/L3转发获得所述PTP报文的出向PTP端口。
步骤205,根据获得的出向PTP端口和预先配置的PTP端口属性表确定所述出向PTP端口的属性信息;
具体而言,基于PTP端口属性表获得出向PTP端口的属性信息为高精度模式或非高精度模式、非高精度出口cf修改标记、非对称补偿值等信息。
其中,非高精度出口cf修改标记兼容出向板卡打时戳功能,有效降低芯片出口到板卡之间的延时引起的精度损失;通过非对称补偿可以有效解决芯片跨时钟、异步fifo以及串并转换链路延时不相等等问题引起的精度损失。
步骤206,计算所述PTP报文的驻留时间;
其中,对于标准以太口进来的PTP报文,由于非高精度入口cf修改标记兼容板卡入口打时戳功能,非高精度出口cf修改标记兼容出向板卡打时戳功能,因此非高精度模式下,PTP驻留时间计算方法为出口的PTP时间减去入口的PTP时间,再加上配置的补偿值,最终获得PTP报文在芯片内部的驻留时间。对于侧挂ptp引擎进来的PTP报文,非高精度出口cf修改标记兼容出向板卡打时戳功能,因此非高精度模式下,PTP驻留时间计算方法为出口的PTP时间减去根据报文中自带的入口时间信息,再加上配置的补偿值,最终获得PTP报文在芯片内部的驻留时间。
步骤207,根据所述入口/出向PTP端口的属性信息对所述PTP报文进行时钟同步。
其中,由于TC模式不支持高精度模式,因此当所述入向PTP端口的时钟节点配置类型为OC或BC且为高精度模式时,根据外部时钟源修改所述PTP报文的发送时间字段。
其中,当所述出向PTP端口的时钟节点配置配型为OC或BC或TC且为非高精度模式时,如果cf修改标记已经开启,根据所述PTP报文的驻留时间修改所述PTP报文的修正域cf字段;如果cf修改标记没有开启,则不修改所述PTP报文。
其中,当没有配置修改模式时(入口或出口均未配置非高精度cf修改标记)对PTP报文不进行修改。
另外,对于L3PTP报文,需要同时对udp(User Datagram Protocol,用户数据报协议)校验和checksum字段进行修改,udp_checksum修改包括多种计算方式,可支持重算、清零及不修改模式。
示例二
图3为本发明示例二提供的时钟同步的方法的流程示意图。如图3所示,该方法包括:
步骤301,接收来自标准以太网口或ptp引擎口1588报文,并对ptp报文进行解析,获得ptp报文类型、vlan层数、端口属性等信息;
步骤302,对于标准以太网口进来的报文,基于port/port+vlan/sip获得ptp端口,对于ptp引擎进来的报文,直接获取出向ptp端口;
其中,ptp端口和物理端口可实现多对一或一对多。
步骤303,根据获得的ptp端口获得ptp端口的属性信息;
其中,可以通过预先配置的ptp端口属性表,获得所述ptp端口的属性信息,包括:时钟节点模式、高精度模式、非高精度入口cf修改标记等;
其中,时钟节点模式即为时钟节点的配置类型,包括OC/BC/TC模式。
其中,非高精度入口cf修改标记可兼容板卡入口打时戳功能,从而提高时间精度,有效降低板卡和入芯片方向延时引起的精度损失;同时支持端口tc模式;可灵活基于ptp属性表或端口属性表实现tc模式配置。
由于TC模式并不支持高精度模式,因此,在OC/BC模式下的高精度模式时,会在某一节点终结,而不需要确定出向ptp端口。即在ptp端口支持tc模式的情况下或由侧挂口ptp引擎下发的ptp报文(发送侧为OC/BC模式),才执行下面步骤304,否则直接执行步骤306。
步骤304,基于预先配置的ptp端口属性表,获得出向ptp端口的属性信息;
其中,出向ptp端口的属性信息包括高精度模式、非高精度出口cf修改标记、非对称补偿值等信息;
其中,非高精度出口cf修改标记可兼容出向板卡打时戳功能,有效降低芯片出口到板卡之间的延时引起的精度损失;通过非对称补偿值可以有效解决芯片跨时钟、异步fifo以及串并转换链路延时不相等等问题引起的精度损失。
步骤305,非高精度模式下,计算ptp报文的驻留时间;
其中,对于标准以太口进来的PTP报文,计算方法为出口的ptp时间减去入口的ptp时间,再加上配置的补偿值,最终获得ptp报文在芯片内部的驻留时间。对于侧挂ptp引擎进来的PTP报文,计算方法为出口的PTP时间减去根据报文中自带的入口时间信息,再加上配置的补偿值,最终获得PTP报文在芯片内部的驻留时间。
步骤306,修改ptp报文的发送时间或修正域。
其中,修改发送时间是指在高精度模式下对报文的发送时间进行修改,修改修正域是指在非高精度模式下对ptp报文转发延时进行校正。
另外,还需要修改ptp报文对应udp_checksum字段,修改udp_checksum字段包括多种计算方式,可支持重算、清零及不修改模式。
本发明示例一、二提供的技术方案,基于PTP端口的属性信息,选择采用高精度模式或非高精度模式,即通过修改PTP报文的发送时间或修正域来实现对PTP报文的时钟同步。另外,对于非高精度模式兼容板卡打时戳功能。
实施例二
图4为本发明实施例二提供的时钟同步的系统的结构示意图。如图4所示,该系统包括:
确定单元,用于当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
时钟同步单元,用于根据所述PTP端口的属性信息对所述PTP报文进行时钟同步。
其中,所述非高精度入口cf修改标记兼容板卡入口打时戳功能;
和/或,非高精度出口cf修改标记兼容出向板卡打时戳功能。
其中,该系统还包括:配置单元;
所述配置单元,用于在接收到PTP报文之前,预先配置PTP端口属性表,所述PTP端口属性表包括:至少一个PTP端口及对应的属性信息。
其中,所述确定单元包括:
报文解析模块,用于解析接收到的报文,得到所述报文的报文信息,所述报文信息包括以下至少之一:报文类型、端口属性、vlan层数;
所述报文类型表示所述报文为PTP报文或其他报文;所述端口属性表示所述报文对应的端口为二层端口或三层端口;所述vlan层数表示vlan的三种模式之一。
其中,所述确定单元还包括:
判断模块,用于当所述报文类型为PTP报文时,判断为接收到PTP报文。
其中,所述确定单元还包括:入向PTP处理模块。
所述入向PTP处理模块,用于根据所述vlan层数获得所述PTP报文的入向PTP端口,根据所述PTP端口属性表确定所述入向PTP端口的属性信息。
其中,所述确定单元还包括:L2/L3转发模块和出向PTP处理模块;
所述L2/L3转发模块,用于根据所述端口属性获得所述PTP报文的出向PTP端口;
所述出向PTP处理模块,用于根据所述PTP端口属性表确定所述出向PTP端口的属性信息。
其中,所述入向PTP处理模块,还用于当无法获得所述PTP端口时,默认为非高精度模式。
其中,时钟同步单元,具体用于当所述入向PTP端口的时钟节点配置类型为OC或BC且为高精度模式时,修改所述PTP报文的发送时间字段。
其中,时钟同步单元,具体用于当所述出向PTP端口的时钟节点配置类型为OC或BC或TC且为非高精度模式时,如果cf修改标记已经开启,修改所述PTP报文的修正域cf字段;如果cf修改标记没有开启,则不修改所述PTP报文。
其中,所述时钟同步单元,包括:驻留时间计算模块和PTP报文修改模块,
所述驻留时间计算模块,用于计算所述PTP报文的驻留时间;
PTP报文修改模块,用于根据所述驻留时间修改所述PTP报文的修正域cf字段。
其中,所述PTP报文修改模块,还用于修改所述PTP报文的UDP校验和checksum字段。
下面通过具体的示例三详细阐述上述实施例一、二提供的技术方案。
示例三
图5为本发明示例三提供的时钟同步的方法的流向示意图。如图5所示,该方法包括:
步骤501,来自ptp引擎或标准以太网口的ptp报文,通过接口处理后送给报文解析模块,报文解析模块主要解析ptp报文类型、获得端口属性、vlan层数等信息;
步骤502,在入向ptp处理模块对于标准以太口进来的ptp报文,通过port/port+vlan/sip三层获得ptp端口,并查找ptp端口属性表获得时钟节点配置类型、高精度模式、非高精度入口cf修改标记等属性信息;当没有获得ptp端口时,基于入向逻辑口获得非高精度入口模式;
其中,对于ptp引擎进来的ptp报文可以直接确定出向ptp端口,因此可知直接执行步骤504。
步骤503,经过l2/l3转发模块获得ptp报文出向ptp端口;
步骤504,在出口ptp处理模块中,基于ptp端口属性表获得出向ptp端口的高精度模式、非高精度出口cf修改标记、非对称补偿值等属性信息;
步骤505,在驻留时间计算模块计算ptp报文的驻留时间,当入向对应的板卡开启cf修改,在驻留时间计算模块不考虑入口时戳;当出向对应的板卡开启cf修改,在驻留时间计算模块不考虑出口时戳;
步骤506,在ptp报文修改模块通过判断当ptp端口为高精度模式时,对ptp报文发送时间字段进行修改;当ptp端口为为非高精度模式时,如果开启cf修改,对ptp报文修正域字段进行修改;当没有配置修改模式时(入口或出口均未配置非高精度cf修改标记)对ptp报文不进行修改。
另外,对于l3ptp报文,需要同时对udp checksum字段进行修改。
本发明示例三提供的技术方案,ptp报文修改模块基于入向/出向ptp处理模块获得的PTP端口属性信息,选择采用高精度模式或非高精度模式,即通过修改报文发送时间或修正域实现时钟同步。如此,对于不同接口可以同时支持高精度和非高精度模式,适合实际中非高精度和高精度交织的复杂场景,并对于非高精度模式兼容板卡打时戳功能。
本发明实施例还提供了一种时钟同步的系统,包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现上述的时钟同步的方法。
本发明实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有信息处理程序,所述信息处理程序被处理器执行时实现上述任一项所述时钟同步方法的步骤。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、装置中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些组件或所有组件可以被实施为由处理器,如数字信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
虽然本发明所揭露的实施方式如上,但所述的内容仅为便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (14)

1.一种时钟同步的方法,包括:
当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
根据所述PTP端口的属性信息对所述PTP报文进行时钟同步;
其中,所述非高精度入口cf修改标记兼容板卡入口打时戳功能;在非高精度模式下,支持端口TC模式;
和/或,所述非高精度出口cf修改标记兼容出向板卡打时戳功能;
对于标准以太口进来的所述PTP报文,在所述非高精度模式下,PTP驻留时间计算方法为出口的PTP时间减去入口的PTP时间,再加上配置的所述补偿值,获得所述PTP报文在芯片内部的驻留时间;
对于侧挂ptp 引擎进来的所述PTP报文,在所述非高精度模式下,所述PTP驻留时间计算方法为所述出口的PTP时间减去根据所述报文中自带的入口时间信息,再加上配置的所述补偿值,获得所述PTP报文在所述芯片内部的驻留时间。
2.根据权利要求1所述的方法,其特征在于,在接收到PTP报文之前,该方法还包括:
预先配置PTP端口属性表,所述PTP端口属性表包括:至少一个PTP端口及对应的属性信息。
3.根据权利要求2所述的方法,其特征在于,在根据获得的PTP端口确定所述PTP端口的属性信息之前,还包括:
解析接收到的报文,得到所述报文的报文信息,所述报文信息包括以下至少之一:报文类型、端口属性、虚拟局域网vlan层数;
所述报文类型表示所述报文为PTP报文或其他报文;所述端口属性表示所述报文对应的端口为二层端口或三层端口;所述vlan层数表示vlan的三种模式之一。
4.根据权利要求3所述的方法,其特征在于,
当所述报文类型为PTP报文时,判断为接收到PTP报文。
5.根据权利要求3所述的方法,其特征在于,根据获得的PTP端口确定所述PTP端口的属性信息,包括:
根据所述vlan层数获得所述PTP报文的入向PTP端口,根据所述PTP端口属性表确定所述入向PTP端口的属性信息。
6.根据权利要求3所述的方法,其特征在于,根据获得的PTP端口确定所述PTP端口的属性信息,包括:
根据所述端口属性获得所述PTP报文的出向PTP端口,根据所述PTP端口属性表确定所述出向PTP端口的属性信息。
7.根据权利要求5所述的方法,其特征在于,该方法还包括:
当无法获得所述PTP端口时,默认为非高精度模式。
8.根据权利要求5所述的方法,其特征在于,所述根据所述PTP端口的属性信息对所述PTP报文进行时钟同步,包括:
当所述入向PTP端口为高精度模式时,修改所述PTP报文的发送时间字段。
9.根据权利要求6所述的方法,其特征在于,所述根据所述PTP端口的属性信息对所述PTP报文进行时钟同步,包括:
当所述出向PTP端口为非高精度模式时,如果cf修改标记已经开启,修改所述PTP报文的修正域cf字段;如果cf修改标记没有开启,则不修改所述PTP报文。
10.根据权利要求9所述的方法,其特征在于,所述修改所述PTP报文的修正域cf字段,包括:
计算所述PTP报文的驻留时间,根据所述驻留时间修改所述PTP报文的cf修正域字段。
11.根据权利要求9所述的方法,其特征在于,该方法还包括:
修改所述PTP报文的UDP校验和checksum字段。
12.一种时钟同步的系统,其特征在于,包括:
确定单元,用于当接收到PTP报文时,根据获得的PTP端口确定所述PTP端口的属性信息,所述属性信息包括如下至少之一:时钟节点配置类型、高精度模式或非高精度模式、非高精度入口或出口修正域cf修改标记、非对称补偿值;
时钟同步单元,用于根据所述PTP端口的属性信息对所述PTP报文进行时钟同步;
其中,所述非高精度入口cf修改标记兼容板卡入口打时戳功能;在非高精度模式下,支持端口TC模式;
和/或,所述非高精度出口cf修改标记兼容出向板卡打时戳功能;
对于标准以太口进来的所述PTP报文,在所述非高精度模式下,PTP驻留时间计算方法为出口的PTP时间减去入口的PTP时间,再加上配置的所述补偿值,获得所述PTP报文在芯片内部的驻留时间;
对于侧挂ptp 引擎进来的所述PTP报文,在所述非高精度模式下,所述PTP驻留时间计算方法为所述出口的PTP时间减去根据所述报文中自带的入口时间信息,再加上配置的所述补偿值,获得所述PTP报文在所述芯片内部的驻留时间。
13.一种时钟同步的系统,其特征在于,包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述计算机程序被所述处理器执行时实现如权利要求1至11中任一项所述的时钟同步的方法。
14.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有信息处理程序,所述信息处理程序被处理器执行时实现如权利要求1至11中任一项所述时钟同步方法的步骤。
CN201811473376.9A 2018-12-04 2018-12-04 一种时钟同步的方法及系统 Active CN111277349B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201811473376.9A CN111277349B (zh) 2018-12-04 2018-12-04 一种时钟同步的方法及系统
EP19894003.3A EP3893412A4 (en) 2018-12-04 2019-12-04 METHOD, SYSTEM AND DEVICE FOR CLOCK SYNCHRONIZATION AND STORAGE MEDIA
PCT/CN2019/123082 WO2020114436A1 (zh) 2018-12-04 2019-12-04 时钟同步的方法、系统、设备及存储介质
US17/297,284 US11664914B2 (en) 2018-12-04 2019-12-04 Clock synchronization method, system and device, and storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811473376.9A CN111277349B (zh) 2018-12-04 2018-12-04 一种时钟同步的方法及系统

Publications (2)

Publication Number Publication Date
CN111277349A CN111277349A (zh) 2020-06-12
CN111277349B true CN111277349B (zh) 2023-12-22

Family

ID=70974930

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811473376.9A Active CN111277349B (zh) 2018-12-04 2018-12-04 一种时钟同步的方法及系统

Country Status (4)

Country Link
US (1) US11664914B2 (zh)
EP (1) EP3893412A4 (zh)
CN (1) CN111277349B (zh)
WO (1) WO2020114436A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114389733B (zh) * 2020-10-21 2023-07-21 大唐移动通信设备有限公司 Ptp主时钟设备、时钟同步方法及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102064901A (zh) * 2010-12-29 2011-05-18 烽火通信科技股份有限公司 Olp倒换带来的线路不对称延迟的补偿方法
CN102104476A (zh) * 2011-02-21 2011-06-22 中兴通讯股份有限公司 时钟同步装置及方法
CN106357362A (zh) * 2016-11-07 2017-01-25 瑞斯康达科技发展股份有限公司 一种时间同步方法、装置及ptp系统

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7830991B2 (en) 2005-10-03 2010-11-09 Harris Corporation Frequency selective automatic gain control with dual non-symmetric attack and release times and interference detection feature
JP5560706B2 (ja) * 2009-12-28 2014-07-30 富士通株式会社 ノード装置
CN102447553A (zh) 2010-10-12 2012-05-09 研祥智能科技股份有限公司 一种精确时间同步协议的实现装置
CN102420688A (zh) * 2011-12-13 2012-04-18 中兴通讯股份有限公司 一种时钟频率同步方法及装置
EP2813015A1 (en) * 2012-02-07 2014-12-17 Telefonaktiebolaget L M Ericsson (publ) Method and device for resident time calculation and synchronization
US20130227008A1 (en) * 2012-02-27 2013-08-29 Cisco Technology, Inc. Clock synchronization based on predefined grandmaster
IN2014DN08118A (zh) * 2012-03-30 2015-05-01 Ericsson Telefon Ab L M
EP2845354A4 (en) * 2012-05-03 2015-12-23 Ericsson Telefon Ab L M INTELLIGENT MONITORING FOR CONFIGURING PTP UNITS
US20130336117A1 (en) * 2012-06-15 2013-12-19 Desmond Yan Distributed processing scheme to support ieee 1588 ptp over multiple ports spanning a lag
EP2701318B1 (en) * 2012-08-22 2015-04-15 Alcatel Lucent A method for synchronizing distributed clocks by the precision time protocol, in a telecommunication network
US9450846B1 (en) * 2012-10-17 2016-09-20 Cisco Technology, Inc. System and method for tracking packets in a network environment
CN103916950B (zh) * 2012-12-31 2018-11-23 中兴通讯股份有限公司 时间同步方法及系统
CN104284258B (zh) * 2013-07-12 2017-10-27 上海贝尔股份有限公司 在pon中配置onu作为ieee1588主时钟的方法和装置
CN103490842B (zh) 2013-09-26 2016-09-28 深圳市大疆创新科技有限公司 数据传输系统及方法
US20150148039A1 (en) 2013-11-22 2015-05-28 Qualcomm Incorporated Wireless communication optimized multiple frequency measurement schedule
US9270395B2 (en) * 2014-05-05 2016-02-23 Telefonaktiebolaget L M Ericsson (Publ) Method for robust PTP synchronization with default 1588V2 profile
CN105471603B (zh) * 2014-08-19 2020-12-11 中兴通讯股份有限公司 一种远程配置光网络单元ptp业务的方法、装置和系统
CN106301996B (zh) * 2015-06-26 2019-10-08 中国移动通信集团公司 一种ptp报文自动测试的方法及装置
US10158444B1 (en) * 2017-11-16 2018-12-18 Microsemi Corporation Event-driven precision time transfer
EP3759978A1 (en) * 2018-03-01 2021-01-06 Telefonaktiebolaget LM Ericsson (publ) Method and apparatus for synchronizing radio network nodes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102064901A (zh) * 2010-12-29 2011-05-18 烽火通信科技股份有限公司 Olp倒换带来的线路不对称延迟的补偿方法
CN102104476A (zh) * 2011-02-21 2011-06-22 中兴通讯股份有限公司 时钟同步装置及方法
CN106357362A (zh) * 2016-11-07 2017-01-25 瑞斯康达科技发展股份有限公司 一种时间同步方法、装置及ptp系统

Also Published As

Publication number Publication date
EP3893412A1 (en) 2021-10-13
WO2020114436A1 (zh) 2020-06-11
EP3893412A4 (en) 2022-01-19
US20220029723A1 (en) 2022-01-27
US11664914B2 (en) 2023-05-30
CN111277349A (zh) 2020-06-12

Similar Documents

Publication Publication Date Title
US10887037B2 (en) Symmetric path/link over LAG interface using LLDP for time synchronization between two nodes using PTP
US7792017B2 (en) Virtual local area network configuration for multi-chassis network element
US9407389B2 (en) Communication system and time synchronization method
US8831435B2 (en) System and method for dual wavelength communications of a clock signal
US10868662B2 (en) Virtualized synchronous Ethernet interfaces
US20150222413A1 (en) Synchronization in Computer Network
US20160013876A1 (en) Time synchronization method and system
US11025404B2 (en) Enhancing synchronization in computer network
US8547877B2 (en) RSTP tracking
EP3282605A1 (en) Configuration method and apparatus for synchronization network
CN111277349B (zh) 一种时钟同步的方法及系统
CN114172604A (zh) 时延补偿方法、装置、设备及计算机可读存储介质
US11677486B2 (en) Transporting client timing information across a network
CN102342051B (zh) 用于通过经由至少一个时间分发协议分开传输第一和第二数据来同步时钟的方法和相关的系统及模块
US10111189B2 (en) Enhanced phase synchronization of a timing slave apparatus in a packet switching network
US9762510B2 (en) Relay system and switching device
CN114640615B (zh) 一种路由通告方法、路由生成方法及设备
WO2022045958A1 (en) Relative time error information distribution in precision time protocol network
CN114070746A (zh) 一种用于多类型传输网络的电路串接方法及系统
CN109257216B (zh) 一种64k业务端到端分段配置的方法
US11196500B1 (en) Continuance in quality level of an input timing signal
CN111385182B (zh) 流量的传输方法及装置,系统
CN116389424A (zh) 一种网络构建方法、装置、电子设备及存储介质
CN111988193A (zh) 一种基于twamp的检测方法及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant