CN111258826B - 一种存储设备的命令序列测试方法和装置以及设备 - Google Patents

一种存储设备的命令序列测试方法和装置以及设备 Download PDF

Info

Publication number
CN111258826B
CN111258826B CN202010022445.5A CN202010022445A CN111258826B CN 111258826 B CN111258826 B CN 111258826B CN 202010022445 A CN202010022445 A CN 202010022445A CN 111258826 B CN111258826 B CN 111258826B
Authority
CN
China
Prior art keywords
command sequence
testing
storage device
abnormal
simulation test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010022445.5A
Other languages
English (en)
Other versions
CN111258826A (zh
Inventor
李虎
梁永权
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Demingli Electronics Co Ltd
Original Assignee
Shenzhen Demingli Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Demingli Electronics Co Ltd filed Critical Shenzhen Demingli Electronics Co Ltd
Priority to CN202010022445.5A priority Critical patent/CN111258826B/zh
Publication of CN111258826A publication Critical patent/CN111258826A/zh
Application granted granted Critical
Publication of CN111258826B publication Critical patent/CN111258826B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/261Functional testing by simulating additional hardware, e.g. fault simulation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明公开了一种存储设备的命令序列测试方法和装置以及设备。其中,所述方法包括:在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列,和在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果,以及根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场。通过上述方式,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。

Description

一种存储设备的命令序列测试方法和装置以及设备
技术领域
本发明涉及存储技术领域,尤其涉及一种存储设备的命令序列测试方法和装置以及设备。
背景技术
现有的存储设备的命令序列测试方案,一般在对存储设备的命令序列进行测试时,每次测试的命令序列都是随机生成的,造成每次对存储设备的命令序列进行测试的测试结果都不一样,导致在对存储设备的命令序列进行测试的测试过程出现异常时,无法恢复异常现场。
发明内容
有鉴于此,本发明的目的在于提出一种存储设备的命令序列测试方法和装置以及设备,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
根据本发明的一个方面,提供一种存储设备的命令序列测试方法,包括:在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列;在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果;根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场。
其中,所述在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列,包括:在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取所述测试过程中的存储设备总线上的物理读写命令序列。
其中,所述在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果,包括:在所述对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析所述抓取的物理读写命令序列的命令类型、操作地址、操作数据长度信息得到所述物理读写命令序列的分析信息,根据所述物理读写命令序列的分析信息,对所述存储设备的命令序列进行模拟测试得到模拟测试结果。
其中,在所述根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场之后,还包括:对所述恢复的异常现场进行修复,修复得到对所述存储设备的命令序列进行测试的正常测试过程。
根据本发明的另一个方面,提供一种存储设备的命令序列测试装置,包括:抓取模块、模拟测试模块和恢复模块;所述抓取模块,用于在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列;所述模拟测试模块,用于在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果;所述恢复模块,用于根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场。
其中,所述抓取模块,具体用于:在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取所述测试过程中的存储设备总线上的物理读写命令序列。
其中,所述模拟测试模块,具体用于:在所述对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析所述抓取的物理读写命令序列的命令类型、操作地址、操作数据长度信息得到所述物理读写命令序列的分析信息,根据所述物理读写命令序列的分析信息,对所述存储设备的命令序列进行模拟测试得到模拟测试结果。
其中,所述存储设备的命令序列测试装置,还包括:修复模块;所述修复模块,用于对所述恢复的异常现场进行修复,修复得到对所述存储设备的命令序列进行测试的正常测试过程。
根据本发明的又一个方面,提供一种存储设备的命令序列测试设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如上述任一项所述的存储设备的命令序列测试方法。
根据本发明的再一个方面,提供一种计算机可读存储介质,存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如上述任一项所述的存储设备的命令序列测试方法。
可以发现,以上方案,可以在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列,和可以在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果,以及可以根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
进一步的,以上方案,可以在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取该测试过程中的存储设备总线上的物理读写命令序列,这样的好处是能够实现抓取在对存储设备的命令序列进行测试的测试过程中的存储设备总线上的物理读写命令序列,便于根据该抓取的物理读写命令序列对存在异常测试过程的存储设备的命令序列进行模拟测试,进而便于根据该模拟测试过程恢复异常现场。
进一步的,以上方案,可以在该对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析该抓取的物理读写命令序列的命令类型、操作地址、操作数据长度等信息得到该物理读写命令序列的分析信息,根据该物理读写命令序列的分析信息,对该存储设备的命令序列进行模拟测试得到模拟测试结果,这样的好处是能够对该存储设备按照相同的命令序列进行模拟测试,达到等同于实际测试该存储设备的命令序列的测试效果,便于根据该模拟测试结果,对该存储设备在异常测试过程中的现场复现。
进一步的,以上方案,可以对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程,这样的好处是能够实现对该恢复的异常现场进行修复,以确保关联对该存储设备的命令序列进行测试的测试结果的正确性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明存储设备的命令序列测试方法一实施例的流程示意图;
图2是本发明存储设备的命令序列测试方法另一实施例的流程示意图;
图3是本发明存储设备的命令序列测试装置一实施例的结构示意图;
图4是本发明存储设备的命令序列测试装置另一实施例的结构示意图;
图5是本发明存储设备的命令序列测试设备一实施例的结构示意图。
具体实施方式
下面结合附图和实施例,对本发明作进一步的详细描述。特别指出的是,以下实施例仅用于说明本发明,但不对本发明的范围进行限定。同样的,以下实施例仅为本发明的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明提供一种存储设备的命令序列测试方法,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
请参见图1,图1是本发明存储设备的命令序列测试方法一实施例的流程示意图。需注意的是,若有实质上相同的结果,本发明的方法并不以图1所示的流程顺序为限。如图1所示,该方法包括如下步骤:
S101:在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列。
其中,该在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列,可以包括:
在对存储设备的命令序列进行测试的测试过程中,采用Bus Hound(超级软件总线协议分析器)方式,抓取该测试过程中的存储设备总线上的物理读写命令序列,这样的好处是能够实现抓取在对存储设备的命令序列进行测试的测试过程中的存储设备总线上的物理读写命令序列,便于根据该抓取的物理读写命令序列对存在异常测试过程的存储设备的命令序列进行模拟测试,进而便于根据该模拟测试过程恢复异常现场。
在本实施例中,由于对于存储设备来说模拟测试命令序列通常只需要关心物理操作的地址和数据长度序列,而不关心物理操作的实际数据情况,所以可以不抓取在对存储设备的命令序列进行测试的测试过程中的物理操作的数据情况。
S102:在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果。
其中,该在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果,可以包括:
在该对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析该抓取的物理读写命令序列的命令类型、操作地址、操作数据长度等信息得到该物理读写命令序列的分析信息,根据该物理读写命令序列的分析信息,对该存储设备的命令序列进行模拟测试得到模拟测试结果,这样的好处是能够对该存储设备按照相同的命令序列进行模拟测试,达到等同于实际测试该存储设备的命令序列的测试效果,便于根据该模拟测试结果,对该存储设备在异常测试过程中的现场复现。
S103:根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场。
其中,在该根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场之后,还可以包括:
对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程,这样的好处是能够实现对该恢复的异常现场进行修复,以确保关联对该存储设备的命令序列进行测试的测试结果的正确性。
可以发现,在本实施例中,可以在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列,和可以在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果,以及可以根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
进一步的,在本实施例中,可以在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取该测试过程中的存储设备总线上的物理读写命令序列,这样的好处是能够实现抓取在对存储设备的命令序列进行测试的测试过程中的存储设备总线上的物理读写命令序列,便于根据该抓取的物理读写命令序列对存在异常测试过程的存储设备的命令序列进行模拟测试,进而便于根据该模拟测试过程恢复异常现场。
进一步的,在本实施例中,可以在该对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析该抓取的物理读写命令序列的命令类型、操作地址、操作数据长度等信息得到该物理读写命令序列的分析信息,根据该物理读写命令序列的分析信息,对该存储设备的命令序列进行模拟测试得到模拟测试结果,这样的好处是能够对该存储设备按照相同的命令序列进行模拟测试,达到等同于实际测试该存储设备的命令序列的测试效果,便于根据该模拟测试结果,对该存储设备在异常测试过程中的现场复现。
请参见图2,图2是本发明存储设备的命令序列测试方法另一实施例的流程示意图。本实施例中,该方法包括以下步骤:
S201:在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列。
可如上S101所述,在此不作赘述。
S202:在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果。
可如上S102所述,在此不作赘述。
S203:根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场。
可如上S103所述,在此不作赘述。
S204:对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程。
可以发现,在本实施例中,可以对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程,这样的好处是能够实现对该恢复的异常现场进行修复,以确保关联对该存储设备的命令序列进行测试的测试结果的正确性。
本发明还提供一种存储设备的命令序列测试装置,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
请参见图3,图3是本发明存储设备的命令序列测试装置一实施例的结构示意图。本实施例中,该存储设备的命令序列测试装置30包括抓取模块31、模拟测试模块32和恢复模块33。
该抓取模块31,用于在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列。
该模拟测试模块32,用于在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果。
该恢复模块33,用于根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场。
可选地,该抓取模块31,可以具体用于:
在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取该测试过程中的存储设备总线上的物理读写命令序列。
可选地,该模拟测试模块32,可以具体用于:
在该对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析该抓取的物理读写命令序列的命令类型、操作地址、操作数据长度等信息得到该物理读写命令序列的分析信息,根据该物理读写命令序列的分析信息,对该存储设备的命令序列进行模拟测试得到模拟测试结果。
请参见图4,图4是本发明存储设备的命令序列测试装置另一实施例的结构示意图。区别于上一实施例,本实施例所述存储设备的命令序列测试装置40还包括修复模块41。
该修复模块41,用于对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程。
该存储设备的命令序列测试装置30/40的各个单元模块可分别执行上述方法实施例中对应步骤,故在此不对各单元模块进行赘述,详细请参见以上对应步骤的说明。
本发明又提供一种存储设备的命令序列测试设备,如图5所示,包括:至少一个处理器51;以及,与至少一个处理器51通信连接的存储器52;其中,存储器52存储有可被至少一个处理器51执行的指令,指令被至少一个处理器51执行,以使至少一个处理器51能够执行上述的存储设备的命令序列测试方法。
其中,存储器52和处理器51采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理器51和存储器52的各种电路连接在一起。总线还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理器51处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理器51。
处理器51负责管理总线和通常的处理,还可以提供各种功能,包括定时,外围接口,电压调节、电源管理以及其他控制功能。而存储器52可以被用于存储处理器51在执行操作时所使用的数据。
本发明再提供一种计算机可读存储介质,存储有计算机程序。计算机程序被处理器执行时实现上述方法实施例。
可以发现,以上方案,可以在对存储设备的命令序列进行测试的测试过程中,抓取该测试过程中的存储设备总线上的物理读写命令序列,和可以在该对存储设备的命令序列进行测试的测试过程出现异常时,根据该抓取的物理读写命令序列,对该存储设备的命令序列进行模拟测试得到模拟测试结果,以及可以根据该模拟测试结果,恢复关联该出现的异常测试过程的异常现场,能够实现在对存储设备的命令序列进行测试的测试过程出现异常时,能够恢复异常现场。
进一步的,以上方案,可以在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取该测试过程中的存储设备总线上的物理读写命令序列,这样的好处是能够实现抓取在对存储设备的命令序列进行测试的测试过程中的存储设备总线上的物理读写命令序列,便于根据该抓取的物理读写命令序列对存在异常测试过程的存储设备的命令序列进行模拟测试,进而便于根据该模拟测试过程恢复异常现场。
进一步的,以上方案,可以在该对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析该抓取的物理读写命令序列的命令类型、操作地址、操作数据长度等信息得到该物理读写命令序列的分析信息,根据该物理读写命令序列的分析信息,对该存储设备的命令序列进行模拟测试得到模拟测试结果,这样的好处是能够对该存储设备按照相同的命令序列进行模拟测试,达到等同于实际测试该存储设备的命令序列的测试效果,便于根据该模拟测试结果,对该存储设备在异常测试过程中的现场复现。
进一步的,以上方案,可以对该恢复的异常现场进行修复,修复得到对该存储设备的命令序列进行测试的正常测试过程,这样的好处是能够实现对该恢复的异常现场进行修复,以确保关联对该存储设备的命令序列进行测试的测试结果的正确性。
在本发明所提供的几个实施方式中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施方式仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施方式方案的目的。
另外,在本发明各个实施方式中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施方式方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的部分实施例,并非因此限制本发明的保护范围,凡是利用本发明说明书及附图内容所作的等效装置或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (8)

1.一种存储设备的命令序列测试方法,其特征在于,包括:
在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列;
在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果;
根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场,在根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场之后,还包括:对所述恢复的异常现场进行修复,修复得到对所述存储设备的命令序列进行测试的正常测试过程。
2.如权利要求1所述的存储设备的命令序列测试方法,其特征在于,所述在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列,包括:
在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取所述测试过程中的存储设备总线上的物理读写命令序列。
3.如权利要求1所述的存储设备的命令序列测试方法,其特征在于,所述在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果,包括:
在所述对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析所述抓取的物理读写命令序列的命令类型、操作地址、操作数据长度信息得到所述物理读写命令序列的分析信息,根据所述物理读写命令序列的分析信息,对所述存储设备的命令序列进行模拟测试得到模拟测试结果。
4.一种存储设备的命令序列测试装置,其特征在于,包括:
抓取模块、模拟测试模块和恢复模块;
所述抓取模块,用于在对存储设备的命令序列进行测试的测试过程中,抓取所述测试过程中的存储设备总线上的物理读写命令序列;
所述模拟测试模块,用于在所述对存储设备的命令序列进行测试的测试过程出现异常时,根据所述抓取的物理读写命令序列,对所述存储设备的命令序列进行模拟测试得到模拟测试结果;
所述恢复模块,用于根据所述模拟测试结果,恢复关联所述出现的异常测试过程的异常现场;
还包括:修复模块,所述修复模块,用于对所述恢复的异常现场进行修复,修复得到对所述存储设备的命令序列进行测试的正常测试过程。
5.如权利要求4所述的存储设备的命令序列测试装置,其特征在于,所述抓取模块,具体用于:
在对存储设备的命令序列进行测试的测试过程中,采用超级软件总线协议分析器方式,抓取所述测试过程中的存储设备总线上的物理读写命令序列。
6.如权利要求4所述的存储设备的命令序列测试装置,其特征在于,所述模拟测试模块,具体用于:
在所述对存储设备的命令序列进行测试的测试过程出现异常时,按照超级软件总线协议分析器的存储格式分析所述抓取的物理读写命令序列的命令类型、操作地址、操作数据长度信息得到所述物理读写命令序列的分析信息,根据所述物理读写命令序列的分析信息,对所述存储设备的命令序列进行模拟测试得到模拟测试结果。
7.一种存储设备的命令序列测试设备,其特征在于,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如权利要求1至3中任一项所述的存储设备的命令序列测试方法。
8.一种计算机可读存储介质,存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至3中任一项所述的存储设备的命令序列测试方法。
CN202010022445.5A 2020-01-09 2020-01-09 一种存储设备的命令序列测试方法和装置以及设备 Active CN111258826B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010022445.5A CN111258826B (zh) 2020-01-09 2020-01-09 一种存储设备的命令序列测试方法和装置以及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010022445.5A CN111258826B (zh) 2020-01-09 2020-01-09 一种存储设备的命令序列测试方法和装置以及设备

Publications (2)

Publication Number Publication Date
CN111258826A CN111258826A (zh) 2020-06-09
CN111258826B true CN111258826B (zh) 2023-08-15

Family

ID=70948629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010022445.5A Active CN111258826B (zh) 2020-01-09 2020-01-09 一种存储设备的命令序列测试方法和装置以及设备

Country Status (1)

Country Link
CN (1) CN111258826B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102306121A (zh) * 2011-08-09 2012-01-04 广东电网公司电力科学研究院 智能调度技术中的虚拟存储测试方法
JP2012242904A (ja) * 2011-05-16 2012-12-10 Renesas Electronics Corp デバッグ装置およびデバッグ方法
CN103440186A (zh) * 2013-07-22 2013-12-11 记忆科技(深圳)有限公司 测试缓存加速的方法及其系统
CN104797948A (zh) * 2012-11-19 2015-07-22 泰拉丁公司 半导体器件测试环境中的调试
CN105760301A (zh) * 2016-02-24 2016-07-13 惠州Tcl移动通信有限公司 一种基于Monkey命令的自动化测试方法及系统
CN107491666A (zh) * 2017-09-01 2017-12-19 深圳裕策生物科技有限公司 异常组织中单样本体细胞突变位点检测方法、装置和存储介质
CN109684166A (zh) * 2018-12-03 2019-04-26 郑州云海信息技术有限公司 自动测试Sensor日志规范性的方法、装置、终端及存储介质
CN109902703A (zh) * 2018-09-03 2019-06-18 华为技术有限公司 一种时间序列异常检测方法及装置
CN109933479A (zh) * 2017-12-19 2019-06-25 杭州华为数字技术有限公司 故障模拟与仿真方法以及相关设备

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8628331B1 (en) * 2010-04-06 2014-01-14 Beth Ann Wright Learning model for competency based performance

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012242904A (ja) * 2011-05-16 2012-12-10 Renesas Electronics Corp デバッグ装置およびデバッグ方法
CN102306121A (zh) * 2011-08-09 2012-01-04 广东电网公司电力科学研究院 智能调度技术中的虚拟存储测试方法
CN104797948A (zh) * 2012-11-19 2015-07-22 泰拉丁公司 半导体器件测试环境中的调试
CN103440186A (zh) * 2013-07-22 2013-12-11 记忆科技(深圳)有限公司 测试缓存加速的方法及其系统
CN105760301A (zh) * 2016-02-24 2016-07-13 惠州Tcl移动通信有限公司 一种基于Monkey命令的自动化测试方法及系统
CN107491666A (zh) * 2017-09-01 2017-12-19 深圳裕策生物科技有限公司 异常组织中单样本体细胞突变位点检测方法、装置和存储介质
CN109933479A (zh) * 2017-12-19 2019-06-25 杭州华为数字技术有限公司 故障模拟与仿真方法以及相关设备
CN109902703A (zh) * 2018-09-03 2019-06-18 华为技术有限公司 一种时间序列异常检测方法及装置
CN109684166A (zh) * 2018-12-03 2019-04-26 郑州云海信息技术有限公司 自动测试Sensor日志规范性的方法、装置、终端及存储介质

Also Published As

Publication number Publication date
CN111258826A (zh) 2020-06-09

Similar Documents

Publication Publication Date Title
CN105205003A (zh) 一种基于集群化系统的自动化测试方法和装置
CN108241580B (zh) 客户端程序的测试方法及终端
US20110004369A1 (en) Method and System for Generating Electronic Documentation for Maintenance
CN109408361A (zh) Monkey测试复原方法、装置、电子设备及计算机可读存储介质
JP6793524B2 (ja) ログ解析システムおよびその方法
CN111258826B (zh) 一种存储设备的命令序列测试方法和装置以及设备
CN117252149A (zh) 芯片验证方法及装置、芯片验证系统和可读存储介质
CN113672501B (zh) 一种停车场服务的测试方法及装置
CN113986618B (zh) 集群脑裂自动修复方法、系统、装置及存储介质
CN115421982A (zh) 工业生产数据备份方法、装置和服务器
WO2007032194A1 (ja) 試験装置、試験方法、解析装置及びプログラム
CN105426273B (zh) 恢复物理存储单元数据的方法和服务器
CN113448786A (zh) 一种PCIe设备测试方法、装置、设备及可读存储介质
CN112527631A (zh) bug定位方法、系统、电子设备及存储介质
CN111965609A (zh) 雷达可靠度评估方法、装置、电子设备及可读存储介质
JP2008112229A (ja) ソフトウェア製品の更新データ適用方法
JP7384063B2 (ja) 障害要因推定装置及び障害要因推定方法
CN108053515A (zh) 一种电动汽车的数据获取方法及装置
CN116126587B (zh) 单向数据传输方法、装置、电子设备、介质及程序产品
CN111400175B (zh) 一种web操作事件的录制重放系统、方法以及设备
CN114942623A (zh) 控制器的测试方法、装置、车辆及计算机可读存储介质
CN117520177A (zh) 订单监控逻辑测试方法、装置、电子设备及存储介质
Wang et al. The design of 1553B bus fault injection device and its implementation for BIT verification
CN116662795A (zh) 一种模型训练方法以及相关设备
CN115547403A (zh) 一种硬盘热插拔测试方法、装置、设备以及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Room 2501, 2401, block a, building 1, Shenzhen new generation industrial park, 136 Zhongkang Road, Meidu community, Meilin street, Futian District, Shenzhen City, Guangdong Province

Applicant after: Shenzhen deminli Technology Co.,Ltd.

Address before: 518000 Intelligence Valley Innovation Park 701, 707, No. 1010 Bulong Road, Xinniu Community, Minzhi Street, Longhua District, Shenzhen City, Guangdong Province

Applicant before: SHENZHEN DEMINGLI ELECTRONICS Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant