CN111243653A - 一种有效的eMMC数据采样方式 - Google Patents

一种有效的eMMC数据采样方式 Download PDF

Info

Publication number
CN111243653A
CN111243653A CN202010133343.0A CN202010133343A CN111243653A CN 111243653 A CN111243653 A CN 111243653A CN 202010133343 A CN202010133343 A CN 202010133343A CN 111243653 A CN111243653 A CN 111243653A
Authority
CN
China
Prior art keywords
tuning
data
host
emmc
time point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010133343.0A
Other languages
English (en)
Inventor
邢菊
魏智汎
王展南
谢享奇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Huacun Electronic Technology Co Ltd
Original Assignee
Jiangsu Huacun Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangsu Huacun Electronic Technology Co Ltd filed Critical Jiangsu Huacun Electronic Technology Co Ltd
Priority to CN202010133343.0A priority Critical patent/CN111243653A/zh
Publication of CN111243653A publication Critical patent/CN111243653A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50012Marginal testing, e.g. race, voltage or current testing of timing

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种有效的eMMC数据采样方式,在FW开发过程中,当Host做完一次tuning,读到的数据有CRC时,FW会根据tuning过程中数据的出错率,对照tuning延时表中的延时时间,将此时间作为下一次Tuning数据输出的延时默认值。当host再发起Tuning流程时数据仍然有错则根据当次的数据出错率计算出下一次的数据延时时间。这样tuning流程即可使用新值执行,不用再重新更新FW,既快速运用已知经验又省去eMMC更新FW的麻烦。

Description

一种有效的eMMC数据采样方式
技术领域
本发明涉及eMMC数据采样技术领域,具体为一种有效的eMMC数据采样方式。
背景技术
eMMC (Embedded Multi Media Card),中文就是嵌入式多媒体控制器,并非是一种全新尺寸的存储卡,而是由MMC协会所订立的内嵌式存储器标准规格,而且还是专门为手机和移动嵌入式产品设计的,它采用统一的MMC标准接口, 把高密度NANDFlash以及MMCController封装在一颗BGA芯片中。eMMC=NAND Flash+闪存控制芯片+标准接口封装,由一个嵌入式存储解决方案。组成,带有MMC( 多媒体卡)接口、快闪存储器设备及主控制器。所有都在一个小型的BGA 封装。接口速度高达每秒52MBytes,eMMC具有快速、可升级的性能。同时其接口电压可以是1.8v 或者是3.3v。
由于芯片制造工艺、PCB 走线、电压、温度等因素的影响,数据信号从 eMMCDevice 到达 Host 端的时间是存在差异的,Host 接收数据时采样的时间点也需要相应的进行调整。针对一些高速设备Host 端的最佳采样时间点,则是通过 Sampling Tuning 流程得到。不同 eMMC Device 最佳的采样点可能不同,同一 eMMC Device 在不同的环境下运作时的最佳采样点也可能不同。一般做完一次Tuning 流程,Host会选择一个最佳的采样点。Sampling Tuning 是用于计算 Host 最佳采样时间点的流程。
发明内容
本发明的目的在于提供一种有效的eMMC数据采样方式,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:一种有效的eMMC数据采样方式,包括以下步骤:
A、Host 将采样时间点重置为默认值;
B、Host 向 eMMC Device 发送 Send Tuning Block 命令;
C、eMMC Device 向 Host 发送固定的 Tuning Block 数据;
D、Host 接收到 Tuning Block 并进行校验;
E、Host修改采样时点,重新从步骤B开始执行,直到 Host获取到一个有效采样时间点区间;
F、Host 取有效采样时间点区间的中间值作为采样时间点,并退出 Tuning 流程。
优选的,所述步骤F中,若此次Tuning 读到的数据有CRC,则判定Tuning失败,FW会根据数据出错率增加不同程度的数据延时时间作为下次Tuning 流程的默认值。
与现有技术相比,本发明的有益效果是:本发明在 FW 开发过程中,当 Host做完一次tuning,读到的数据有CRC时,FW会根据tuning过程中数据的出错率,对照tuning延时表中的延时时间,将此时间作为下一次Tuning数据输出的延时默认值。当host再发起Tuning流程时数据仍然有错则根据当次的数据出错率计算出下一次的数据延时时间。这样tuning流程即可使用新值执行,不用再重新更新FW, 既快速运用已知经验又省去 eMMC 更新FW的麻烦。
附图说明
图1为本发明流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,本发明提供一种技术方案:本发明提供如下技术方案:一种有效的eMMC数据采样方式,包括以下步骤:
A、Host 将采样时间点重置为默认值;
B、Host 向 eMMC Device 发送 Send Tuning Block 命令;
C、eMMC Device 向 Host 发送固定的 Tuning Block 数据;
D、Host 接收到 Tuning Block 并进行校验;
E、Host修改采样时点,重新从步骤B开始执行,直到 Host获取到一个有效采样时间点区间;
F、Host 取有效采样时间点区间的中间值作为采样时间点,并退出 Tuning 流程。
在 FW 开发过程中,当 Host做完一次tuning,读到的数据有CRC时,FW会根据tuning过程中数据的出错率,对照tuning延时表中的延时时间,将此时间作为下一次Tuning数据输出的延时默认值,如下表所示。
Figure DEST_PATH_IMAGE002
本发明中,步骤F中,若此次Tuning 读到的数据有CRC,则判定Tuning失败,FW会根据数据出错率增加不同程度的数据延时时间作为下次Tuning 流程的默认值。
综上所述,本发明在 FW 开发过程中,当 Host做完一次tuning,读到的数据有CRC时,FW会根据tuning过程中数据的出错率,对照tuning延时表中的延时时间,将此时间作为下一次Tuning数据输出的延时默认值。当host再发起Tuning流程时数据仍然有错则根据当次的数据出错率计算出下一次的数据延时时间。这样tuning流程即可使用新值执行,不用再重新更新FW, 既快速运用已知经验又省去 eMMC 更新FW的麻烦。
尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。

Claims (2)

1.一种有效的eMMC数据采样方式,其特征在于:包括以下步骤:
A、Host 将采样时间点重置为默认值;
B、Host 向 eMMC Device 发送 Send Tuning Block 命令;
C、eMMC Device 向 Host 发送固定的 Tuning Block 数据;
D、Host 接收到 Tuning Block 并进行校验;
E、Host修改采样时点,重新从步骤B开始执行,直到 Host获取到一个有效采样时间点区间;
F、Host 取有效采样时间点区间的中间值作为采样时间点,并退出 Tuning 流程。
2.根据权利要求1所述的一种有效的eMMC数据采样方式,其特征在于:所述步骤F中,若此次Tuning 读到的数据有CRC,则判定Tuning失败,FW会根据数据出错率增加不同程度的数据延时时间作为下次Tuning 流程的默认值。
CN202010133343.0A 2020-03-01 2020-03-01 一种有效的eMMC数据采样方式 Pending CN111243653A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010133343.0A CN111243653A (zh) 2020-03-01 2020-03-01 一种有效的eMMC数据采样方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010133343.0A CN111243653A (zh) 2020-03-01 2020-03-01 一种有效的eMMC数据采样方式

Publications (1)

Publication Number Publication Date
CN111243653A true CN111243653A (zh) 2020-06-05

Family

ID=70876650

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010133343.0A Pending CN111243653A (zh) 2020-03-01 2020-03-01 一种有效的eMMC数据采样方式

Country Status (1)

Country Link
CN (1) CN111243653A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5140620A (en) * 1989-09-20 1992-08-18 Data Broadcasting Corporation Method and apparatus for recovering data, such as teletext data encoded into television signals
CN101097771A (zh) * 2006-06-27 2008-01-02 三星电子株式会社 抗扭斜方法和装置及使用该方法和装置的数据接收装置
CN103051422A (zh) * 2012-12-18 2013-04-17 中兴通讯股份有限公司 信号间延迟处理方法及装置
US20170092344A1 (en) * 2015-09-30 2017-03-30 Samsung Electronics Co., Ltd. Data processing circuit for controlling sampling point independently and data processing system including the same
CN110764440A (zh) * 2019-07-31 2020-02-07 晶晨半导体(上海)股份有限公司 一种存储器的信号采样方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5140620A (en) * 1989-09-20 1992-08-18 Data Broadcasting Corporation Method and apparatus for recovering data, such as teletext data encoded into television signals
CN101097771A (zh) * 2006-06-27 2008-01-02 三星电子株式会社 抗扭斜方法和装置及使用该方法和装置的数据接收装置
CN103051422A (zh) * 2012-12-18 2013-04-17 中兴通讯股份有限公司 信号间延迟处理方法及装置
US20170092344A1 (en) * 2015-09-30 2017-03-30 Samsung Electronics Co., Ltd. Data processing circuit for controlling sampling point independently and data processing system including the same
CN110764440A (zh) * 2019-07-31 2020-02-07 晶晨半导体(上海)股份有限公司 一种存储器的信号采样方法

Similar Documents

Publication Publication Date Title
US11317510B2 (en) Load reduced memory module
US9792173B2 (en) Interface control circuit, memory system, and method of controlling an interface control circuit
US9324435B2 (en) Data transmitting method, memory control circuit unit and memory storage apparatus
JP2008198202A (ja) メモリシステム及びそのシステムの命令の取扱方法
US10148416B2 (en) Signal phase optimization in memory interface training
TWI692206B (zh) 時脈資料回復電路、記憶體儲存裝置及快閃記憶體控制器
CN110941395B (zh) 动态随机存取存储器、内存管理方法、系统及存储介质
US10747695B2 (en) Methods of performing multiple data bus inversion (DBI) and memory devices performing the methods
US20140310481A1 (en) Memory system
WO2010076599A1 (en) Non-volatile configuration for serial non-volatile memory
JP5119882B2 (ja) メモリクロック設定機能を有する情報処理装置およびメモリクロック設定方法
CN106160739B (zh) 时脉数据恢复电路模块、存储器存储装置及相位锁定方法
CN111243653A (zh) 一种有效的eMMC数据采样方式
CN111143109B (zh) 一种ecc内存管理器、方法及电子设备
CN110765041B (zh) 自适应的Nand Flash读写速度调整系统
CN105654986B (zh) 取样电路模块、存储器控制电路单元及数据取样方法
US8283958B2 (en) Delay-locked loop and electronic device including the same
CN109213707B (zh) 获取数据接口采样位置的方法、系统、设备及介质
CN110765042B (zh) 自适应的Nand Flash读写速度调整方法
US20150370747A1 (en) Usb controllers coupled to usb ports
US9582356B1 (en) System and method for DDR memory timing acquisition and tracking
CN101489124A (zh) 一种同步动态存储器的使用方法
US20200411437A1 (en) Component inter-digitated vias and leads
Yoon et al. Efficient and reliable NAND flash channel for high-speed solid state drives
CN218181837U (zh) 一种存储盘及存储设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200605

RJ01 Rejection of invention patent application after publication