CN111179800B - 显示装置驱动系统及电子设备 - Google Patents

显示装置驱动系统及电子设备 Download PDF

Info

Publication number
CN111179800B
CN111179800B CN202010008214.9A CN202010008214A CN111179800B CN 111179800 B CN111179800 B CN 111179800B CN 202010008214 A CN202010008214 A CN 202010008214A CN 111179800 B CN111179800 B CN 111179800B
Authority
CN
China
Prior art keywords
chip
display device
control
control unit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010008214.9A
Other languages
English (en)
Other versions
CN111179800A (zh
Inventor
陈泳权
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202010008214.9A priority Critical patent/CN111179800B/zh
Publication of CN111179800A publication Critical patent/CN111179800A/zh
Application granted granted Critical
Publication of CN111179800B publication Critical patent/CN111179800B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请公开一种显示装置驱动系统,该驱动系统包括系统芯片,所述系统芯片具有第一输出端;时序芯片,所述时序芯片具有使能工作端;以及控制单元,所述控制单元具有控制端,输入端和第二输出端,所述控制端和一反馈端连接,所述输入端和所述第一输出端连接,所述第二输出端通过一反相器与所述使能工作端连接,且所述第二输出端通过上拉电阻与电源电压连接;其中,所述控制单元用于在所述第一输出端输出的信号、所述反馈端输出的信号以及所述电源电压的控制下,使得所述使能工作端为低电平,所述时序芯片正常工作。该方案保证了时序芯片能够在显示装置上电阶段正常工作。

Description

显示装置驱动系统及电子设备
技术领域
本申请涉及显示技术领域,具体涉及一种显示装置驱动系统及电子设备。
背景技术
平板显示装置一般包括显示面板及外部驱动系统,外部驱动系统一般包括控制板(CB)及系统芯片(SOC),控制板上设有时序芯片(TCON)及电源管理芯片(PMIC)等元器件。在现有的显示装置驱动系统中,显示装置上电时必须保证系统芯片的输出电平为高电平,进而使时序芯片的使能工作端为低电平才能触发时序芯片正常工作。但是,在显示装置上电阶段,系统芯片需要一定的时间进行初始化配置,其输出电平可能为低电平,进而使时序芯片的使能工作端持续为高电平,导致时序芯片无法正常工作。
发明内容
本申请实施例提供一种显示装置驱动系统及电子设备,以解决在显示装置上电阶段,时序芯片无法正常工作的技术问题。
本申请提供一种显示装置驱动系统,包括:
系统芯片,所述系统芯片具有第一输出端;
时序芯片,所述时序芯片具有使能工作端;以及
控制单元,所述控制单元具有控制端,输入端和第二输出端,所述控制端和一反馈端连接,所述输入端和所述第一输出端连接,所述第二输出端通过一反相器与所述使能工作端连接,且所述第二输出端通过上拉电阻与电源电压连接;其中,
所述控制单元用于在所述第一输出端输出的信号、所述反馈端输出的信号以及所述电源电压的控制下,通过所述第二输出端输出高电位信号,使得所述使能工作端为低电平,所述时序芯片工作。
在本申请提供的的显示装置驱动系统中,所述控制单元包括一三态门,所述三态门的门极和所述控制端连接,所述三态门的第一极和所述输入端连接,所述三态门的第二极和所述第二输出端连接。
在本申请提供的的显示装置驱动系统中,所述控制单元包括一晶体管,所述晶体管的栅极和所述控制端连接,所述晶体管的源极和所述输入端连接,所述晶体管的漏极和所述第二输出端连接。
在本申请提供的的显示装置驱动系统中,所述晶体管可以是N型晶体管或者P型晶体管。
在本申请提供的的显示装置驱动系统中,所述时序芯片具有第一工作模式和第二工作模式;其中,
当所述时序芯片处于所述第一工作模式时,所述控制单元关闭,所述电源电压输出高电平信号,以使得所述使能工作端为低电平;
当所述时序芯片处于所述第二工作模式时,所述控制单元打开,所述控制单元的第二输出端输出高电平信号,以使得所述使能工作端为低电平。
在本申请提供的的显示装置驱动系统中,所述反馈端设置在所述时序芯片上;
上电初始阶段,所述反馈端输出第一电平信号至所述控制端,以控制所述控制单元关闭;
当所述时序芯片正常工作时,所述反馈端输出第二电平信号至所述控制端,以控制所述控制单元打开。
在本申请提供的的显示装置驱动系统中,所述反馈端设置在所述系统芯片上;
上电初始阶段,所述反馈端输出第三电平信号至所述控制端,以控制所述控制单元关闭;
当所述系统芯片上电完成后,所述反馈端输出所述第四电平信号至所述控制端,以控制所述控制单元打开。
在本申请提供的的显示装置驱动系统中,所述显示装置驱动系统还包括存储芯片,所述存储芯片具有第二输入端,所述第二输入端和所述第二输出端连接。
在本申请提供的的显示装置驱动系统中,所述显示装置驱动系统还包括IIC总线,所述IIC总线与所述系统芯片、所述存储芯片及所述时序芯片均电性连接;
所述时序芯片通过所述IIC总线从所述存储芯片加载代码,进行正常工作;
所述系统芯片通过所述IIC总线对所述存储芯片进行代码改写,以及对所述时序芯片进行调试。
相应的,本申请还提供一种电子设备,其包括以上所述的显示装置驱动系统。
本申请提供一种显示装置驱动系统,该显示装置驱动系统通过设置控制单元和反馈端,能够分时将系统芯片和时序芯片之间连接或者断开,进而保证时序芯片能够在显示装置上电阶段正常工作。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的显示装置驱动系统的第一结构示意图;
图2是本申请实施例提供的显示装置驱动系统的第二结构示意图;
图3是本申请实施例提供的显示装置驱动系统的第三结构示意图;
图4是本申请实施例提供的显示装置驱动系统的第四结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“第一”和“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”和“第二”等的特征可以明示或者隐含地包括一个或者更多个所述特征,因此不能理解为对本申请的限制。
请参阅图1,本申请实施例提供一种显示装置驱动系统。该显示装置驱动系统包括:系统芯片10,系统芯片10具有第一输出端a;时序芯片30,时序芯片30具有使能工作端c;以及控制单元40,控制单元40具有控制端d,输入端e和第二输出端f,控制端d和一反馈端g连接,输入端e和第一输出端a连接,第二输出端f通过一反相器50与使能工作端c连接,且第二输出端f通过上拉电阻21与电源电压VDD连接。
其中,控制单元40用于在第一输出端a输出的信号、反馈端g输出的信号以及电源电压VDD的控制下,通过第二输出端f输出高电位信号,使得使能工作端c为低电平,时序芯片30正常工作。
具体的,时序芯片30的使能工作端c能够通过接收到的信号控制时序芯片30的工作状态。当使能工作端c接收一高电平信号时,时序芯片30进入调试模式,此时,系统芯片10可以对时序芯片30进行调试;当使能工作端c接收一低电平信号时,时序芯片30进入正常工作模式,为显示装置提供显示信号。
进一步的,时序芯片30具有第一工作模式和第二工作模式。其中,当时序芯片30处于第一工作模式时,控制单元40关闭,电源电压VDD输出高电平信号,经过反相器50后使得使能工作端c为低电平;当时序芯片30处于第二工作模式时,控制单元40打开,控制单元40的第二输出端f输出高电平信号,以使得使能工作端c为低电平。其中,第一工作模式和第二工作模式均属于时序芯片30的正常工作模式。
需要说明的是,时序芯片30还具有第三工作模式。该第三工作模式为调试模式。当时序芯片30处于第三工作模式时,控制单元40打开,控制单元40的第二输出端f输出低电平信号,以使得使能工作端c为高电平。此时,系统芯片10对时序芯片30进行调试。
上拉电阻21的电阻值和电源电压VDD的电压值可根据显示装置驱动系统中的具体电路结构进行设定,本申请对此不作限定。
本申请实施例通过在显示装置驱动系统中设置控制单元40和反馈端g,在显示装置上电时,反馈端g输出第一电平信号控制控制单元关闭,进而使系统芯片10和时序芯片30断开,此时,电源电压VDD提供一高电平信号,该高电平信号经过反相器50后输出一低电平信号至使能工作端c。从而在显示装置上电阶段,无论系统芯片10的第一输出端输出高电平信号还是低电平信号,时序芯片30均能够正常工作。
请继续参阅图1,在本申请实施例中,反馈端g可以设置在时序芯片30上。当显示装置开始上电时,时序芯片30通过反馈端g输出第一电平信号至控制端d,以控制控制单元40关闭;当时序芯片30正常工作时,时序芯片30通过反馈端g输出第二电平信号至控制端d,以控制控制单元40打开。其中,第一电平信号和第二电平信号可以是高电平信号或者低电平信号,可根据控制单元40的具体电路结构进行设定,本申请对此不作限定。
请参阅图2,在本申请实施例中,反馈端g也可以设置在系统芯片10上。当显示装置开始上电时,系统芯片10通过反馈端g输出第一电平信号至控制端d,以控制控制单元40关闭;当系统芯片10上电完成后,系统芯片10通过反馈端g输出第四电平信号至控制端d,以控制控制单元40打开。其中,第三电平信号和第四电平信号可以是高电平信号或者低电平信号,可根据控制单元40的具体电路结构进行设定,本申请对此不作限定。
请参阅图3,在本申请实施例中,控制单元40包括一三态门TS。三态门TS的门极和控制端d连接。三态门TS的第一极和输入端e连接。三态门TS的第二极和第二输出端f连接。
需要说明的是,在本申请实施例中,三态门TS为高电平使能,即当反馈端g输出一高电平信号至控制端d时,三态门TS导通;当反馈端g输出一低电平信号至控制端d时,三态门TS关闭。但本申请实施例不能理解为对本申请的限定。
具体的,本申请实施例以反馈端g设置在时序芯片30上为例进行说明。在显示装置上电初始阶段,时序芯片30通过反馈端g输出低电平信号至控制端d,此时三态门TS的门极接收该低电平信号,保持关闭,电源电压VDD提供一高电平信号,该高电平信号经过反相器50后输出一低电平信号至使能工作端c,时序芯片30正常工作。当时序芯片30正常工作时,时序芯片30通过反馈端g输出高电平信号至控制端d,此时三态门TS导通,若系统芯片10通过第一输出端a输出高电平信号,该高电平信号经过反相器50后输出一低电平信号至使能工作端c,时序芯片30正常工作;若系统芯片10通过第一输出端a输出低电平信号,该低电平信号经过反相器50后输出一高电平信号至使能工作端c,时序芯片30停止正常工作,系统芯片10对时序芯片30进行调试。
请参阅图4,在本申请实施例中,控制单元包括一晶体管T。晶体管T的栅极和控制端d连接。晶体管T的源极和输入端e连接。晶体管T的漏极和第二输出端f连接。
需要说明的是,本申请实施例中采用的晶体管T可以是薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管T的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管T除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按照图4中的形态规定晶体管T的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外本申请实施例所采用的晶体管T可以是N型晶体管或P型晶体管,其中,N型晶体管为在栅极为高电平时导通,在栅极为低电平时截止;P型晶体管为在栅极为低电平时导通,在栅极为高电平时截止。
具体的,本申请实施例以晶体管T为N型晶体管以及反馈端g设置在时序芯片30上为例进行说明。在显示装置上电初始阶段,时序芯片30通过反馈端g输出低电平信号至控制端d,此时晶体管T的栅极接收该低电平信号,处于关闭状态关闭;系统芯片10和时序芯片30之间断开;电源电压VDD提供一高电平信号,该高电平信号经过反相器50后输出一低电平信号至使能工作端c,时序芯片30正常工作。当时序芯片30正常工作时,时序芯片30通过反馈端g输出高电平信号至控制端d,此时晶体管T导通,若系统芯片10通过第一输出端a输出高电平信号,该高电平信号经过反相器50后输出一低电平信号至使能工作端c,时序芯片30正常工作;若系统芯片10通过第一输出端a输出低电平信号,该低电平信号经过反相器50后输出一高电平信号至使能工作端c,时序芯片30停止正常工作,系统芯片10对时序芯片30进行调试。
在本申请实施例中,显示装置驱动系统还包括存储芯片20。存储芯片20中存储有时序芯片30需要的工作代码。存储芯片20具有第二输入端b。第二输入端b和第二输出端f连接。其中,第二输入端b能够通过接收到的信号控制存储芯片20的读写模式。当第二输入端b接入高电平信号时,只能对存储芯片20进行读操作;当第二输入端b接入低电平信号时,可以对存储芯片20进行写操作,即对存储芯片20中的代码进行改写。
进一步的,显示装置驱动系统还包括IIC总线60。IIC总线60与系统芯片10、存储芯片20及时序芯片30均电性连接。当第二输入端b接入高电平信号,该高电平信号经过反相器50使使能工作端c接收一低电平信号时,时序芯片30通过IIC总线60从存储芯片20加载代码,进行正常工作;当第二输入端b接入低电平信号,该低电平信号经过反相器50使使能工作端c接收高电平信号时,系统芯片10通过IIC总线60对存储芯片20进行代码改写,以及对时序芯片30进行调试。
本申请实施例提供一种显示装置驱动系统,该显示装置驱动系统通过设置控制单元40和反馈端g,能够分时将系统芯片10和时序芯片30之间连接或者断开,进而保证时序芯片30在显示装置上电阶段能够正常工作。且该控制单元40和反馈端g的电路设计和构成元件均比较简单易实现。
需要说明的是,以上仅是举例说明本申请提供的能够保证时序芯片在显示装置上电阶段正常工作的驱动系统的具体结构,实际上,该显示装置驱动系统的具体结构不限于本申请实施例提供的上述结构,还可以是本领域技术人员可知的其他结构。
本申请还提供了一种电子设备,该电子设备包括前述实施例中的显示装置驱动系统。该电子设备可以是智能手机、平板电脑、视频播放器、个人计算机(PC)等,本申请对此不作限定。
以上对本申请实施例进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (8)

1.一种显示装置驱动系统,其特征在于,包括:
系统芯片,所述系统芯片具有第一输出端;
时序芯片,所述时序芯片具有使能工作端;以及
控制单元,所述控制单元具有控制端,输入端和第二输出端,所述控制端和一反馈端连接,所述输入端和所述第一输出端连接,所述第二输出端通过一反相器与所述使能工作端连接,且所述第二输出端通过上拉电阻与电源电压连接;其中,
所述控制单元用于在所述第一输出端输出的信号、所述反馈端输出的信号以及所述电源电压的控制下,通过所述第二输出端输出高电位信号,以使得所述使能工作端为低电平,所述时序芯片正常工作;
所述反馈端设置在所述系统芯片或所述时序芯片上;在上电初始阶段,所述反馈端输出第一电平信号至所述控制端,以控制所述控制单元关闭;当所述系统芯片上电完成后,所述反馈端输出第二电平信号至所述控制端,以控制所述控制单元打开。
2.根据权利要求1所述的显示装置驱动系统,其特征在于,所述控制单元包括一三态门,所述三态门的门极和所述控制端连接,所述三态门的第一极和所述输入端连接,所述三态门的第二极和所述第二输出端连接。
3.根据权利要求1所述的显示装置驱动系统,其特征在于,所述控制单元包括一晶体管,所述晶体管的栅极和所述控制端连接,所述晶体管的源极和所述输入端连接,所述晶体管的漏极和所述第二输出端连接。
4.根据权利要求3所述的显示装置驱动系统,其特征在于,所述晶体管可以是N型晶体管或者P型晶体管。
5.根据权利要求1所述的显示装置驱动系统,其特征在于,所述时序芯片具有第一工作模式和第二工作模式;其中,
当所述时序芯片处于所述第一工作模式时,所述控制单元关闭,所述电源电压输出高电平信号,以使得所述使能工作端为低电平;
当所述时序芯片处于所述第二工作模式时,所述控制单元打开,所述第二输出端输出高电平信号,以使得所述使能工作端为低电平。
6.根据权利要求1所述的显示装置驱动系统,其特征在于,所述显示装置驱动系统还包括存储芯片,所述存储芯片具有第二输入端,所述第二输入端和所述第二输出端连接。
7.根据权利要求6所述的显示装置驱动系统,其特征在于,所述显示装置驱动系统还包括IIC总线,所述IIC总线与所述系统芯片、所述存储芯片及所述时序芯片均电性连接;
所述时序芯片通过所述IIC总线从所述存储芯片加载代码,进行正常工作;
所述系统芯片通过所述IIC总线对所述存储芯片进行代码改写,以及对所述时序芯片进行调试。
8.一种电子设备,其特征在于,包括权利要求1-7任一项所述的显示装置驱动系统。
CN202010008214.9A 2020-01-06 2020-01-06 显示装置驱动系统及电子设备 Active CN111179800B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010008214.9A CN111179800B (zh) 2020-01-06 2020-01-06 显示装置驱动系统及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010008214.9A CN111179800B (zh) 2020-01-06 2020-01-06 显示装置驱动系统及电子设备

Publications (2)

Publication Number Publication Date
CN111179800A CN111179800A (zh) 2020-05-19
CN111179800B true CN111179800B (zh) 2022-09-09

Family

ID=70656074

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010008214.9A Active CN111179800B (zh) 2020-01-06 2020-01-06 显示装置驱动系统及电子设备

Country Status (1)

Country Link
CN (1) CN111179800B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109388216A (zh) * 2018-09-30 2019-02-26 新华三技术有限公司 启动装置、网络设备的单板及网络设备
CN109446851A (zh) * 2018-12-21 2019-03-08 惠科股份有限公司 显示面板中数据的保护方法及其显示装置
CN109509422A (zh) * 2018-12-27 2019-03-22 惠科股份有限公司 显示面板驱动电路及显示装置
CN208806052U (zh) * 2018-09-30 2019-04-30 惠科股份有限公司 显示面板驱动电路及显示装置
CN109859711A (zh) * 2019-03-06 2019-06-07 深圳市华星光电半导体显示技术有限公司 一种栅极芯片
CN110518930A (zh) * 2019-07-24 2019-11-29 浙江大华技术股份有限公司 分时上电电路及装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109388216A (zh) * 2018-09-30 2019-02-26 新华三技术有限公司 启动装置、网络设备的单板及网络设备
CN208806052U (zh) * 2018-09-30 2019-04-30 惠科股份有限公司 显示面板驱动电路及显示装置
CN109446851A (zh) * 2018-12-21 2019-03-08 惠科股份有限公司 显示面板中数据的保护方法及其显示装置
CN109509422A (zh) * 2018-12-27 2019-03-22 惠科股份有限公司 显示面板驱动电路及显示装置
CN109859711A (zh) * 2019-03-06 2019-06-07 深圳市华星光电半导体显示技术有限公司 一种栅极芯片
CN110518930A (zh) * 2019-07-24 2019-11-29 浙江大华技术股份有限公司 分时上电电路及装置

Also Published As

Publication number Publication date
CN111179800A (zh) 2020-05-19

Similar Documents

Publication Publication Date Title
CN107316598B (zh) 一种热插拔短路控制装置及方法
CN112514258A (zh) 低功率时钟门电路
JP2012233884A (ja) マザーボード用デバッグカード
CN110597475B (zh) 一种多网口多主机医疗显示器的自动切换控制系统与方法
CN110275852B (zh) 电子装置和热插保护电路
CN108510932B (zh) 一种电平转换芯片及其控制方法、关机驱动电路
CN111179800B (zh) 显示装置驱动系统及电子设备
US7818554B2 (en) Expansion device for BIOS chip
US20070085568A1 (en) Peripheral device connection current compensation circuit
CN110096382B (zh) 主板及应用该主板的电子装置
CN215576596U (zh) 一种系统管理总线和电源管理总线的连接电路及主板
US10211821B2 (en) Clock signal transmission circuit and driving method thereof, gate driving circuit, and display device
US7278042B2 (en) Circuit for protecting a motherboard by removing power to the motherboard based on the status of an attached component
TWI798721B (zh) 電腦系統的開機控制電路
CN113721942A (zh) 显示装置驱动系统及显示装置
US8230251B2 (en) Time sequence control circuit
US20130166929A1 (en) Power supply system for memory modules
CN109871111B (zh) 显示器及应用该显示器的电子装置
CN210295030U (zh) 用于主板的上电自启动电路
CN113359551B (zh) 一种开关控制电路和电子设备
CN112017580B (zh) 显示装置驱动系统以及电子设备
CN218940763U (zh) 一种电源切换电路及电子设备
TWI544218B (zh) 過電流偵測系統及偵測電路
CN219609629U (zh) 一种根据lvds连接器启停lvds转接芯片的电路
CN101470502B (zh) 电源适配电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant