CN111177055A - Pcie槽的配置设置方法、系统、介质及装置 - Google Patents
Pcie槽的配置设置方法、系统、介质及装置 Download PDFInfo
- Publication number
- CN111177055A CN111177055A CN202010001556.8A CN202010001556A CN111177055A CN 111177055 A CN111177055 A CN 111177055A CN 202010001556 A CN202010001556 A CN 202010001556A CN 111177055 A CN111177055 A CN 111177055A
- Authority
- CN
- China
- Prior art keywords
- configuration
- setting
- mainboard
- slot
- expansion slot
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/102—Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/185—Mounting of expansion boards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44505—Configuring for program initiating, e.g. using registry, configuration files
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Stored Programmes (AREA)
- Small-Scale Networks (AREA)
Abstract
本发明提供一种PCIE槽的配置设置方法、系统、介质及装置,所述方法包括以下步骤:判断主板扩展插槽的配置是否为自动设定;当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定;当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。本发明的一种PCIE槽的配置设置方法、系统、介质及装置,能够在主板扩展插槽的配置为自动设定时,完成主板扩展插槽的配置的设定,不需要基本输入输出单元再次重启一次,真正做到自动设定。
Description
技术领域
本发明涉及通信技术领域,特别是涉及一种PCIE槽的配置设置方法、系统、介质及装置。
背景技术
在先前主板扩展插槽设置为自动的时候,其实是五种设置(X16/X8x8/X4x4x8/X8x4x4/X4x4x4x4)的其中一个,并没有达到选项自动含义的实现。对于主板扩展插槽自适应配置主要有两种方法实现,一个是根据BMC FRU(BMC:Baseboard ManagementController,为基板管理控制器;FRU:Field Replaceable Unit,为可现场更换单元)的信息来设置,另外一个是根据识别到的设备的带宽来设置,存在的缺点是BIOS(Basic InputOutput System,为基本输入输出单元)跑到中期才能获取到FRU信息和识别到设备,导致设置完主板扩展插槽后,BIOS还需要重启一次,另外读取FRU还需BMC运行正常。
因此,希望能够解决如何进行主板扩展插槽(PCIE槽)的配置的自动设定,不需要进行基本输入输出单元的重启的问题。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种PCIE槽的配置设置方法、系统、介质及装置,用于解决现有技术中如何进行主板扩展插槽的配置的自动设定,不需要进行基本输入输出单元的重启的问题。
为实现上述目的及其他相关目的,本发明提供一种PCIE槽的配置设置方法,包括以下步骤:判断主板扩展插槽的配置是否为自动设定;当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定;当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
于本发明的一实施例中,基于第一预设规则完成主板扩展插槽的配置的设定包括以下步骤:通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值;基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。
于本发明的一实施例中,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。
于本发明的一实施例中,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
为实现上述目的,本发明还提供一种PCIE槽的配置设置系统,包括:自动设定判断模块、第一设定模块和第二设定模块;所述自动设定判断模块用于判断主板扩展插槽的配置是否为自动设定;所述第一设定模块用于当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定;所述第二设定模块用于当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
于本发明的一实施例中,所述第一设定模块还用于:通过基本输入输出单元读取所述主板扩展插槽的通用输入/输出口的值;基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。
于本发明的一实施例中,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。
于本发明的一实施例中,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
于本发明的一实施例中,所述计算机程序被处理器执行,以实现上述任一项所述主板扩展插槽的配置设置方法。
为实现上述目的,本发明还提供一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现任一上述PCIE槽的配置设置方法。
为实现上述目的,本发明还提供一种主板扩展插槽的配置设置装置,包括:处理器和存储器;所述存储器用于存储计算机程序;所述处理器与所述存储器相连,用于执行所述存储器存储的计算机程序,以使所述主板扩展插槽的配置设置装置执行任一上述的PCIE槽的配置设置方法。
如上所述,本发明的一种PCIE槽的配置设置方法、系统、介质及装置,具有以下有益效果:能够在主板扩展插槽的配置为自动设定时,完成主板扩展插槽的配置的设定,不需要基本输入输出单元再次重启一次,真正做到自动设定。
附图说明
图1a显示为本发明的PCIE槽的配置设置方法于一实施例中的流程图;
图1b显示为本发明的PCIE槽的配置设置方法于一实施例中的流程图;
图2显示为本发明的PCIE槽的配置设置系统于一实施例中的结构示意图;
图3显示为本发明的PCIE槽的配置设置装置于一实施例中的结构示意图。
元件标号说明
21 自动设定判断模块
22 第一设定模块
23 第二设定模块
31 处理器
32 存储器
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,故图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
本发明的PCIE槽的配置设置方法、系统、介质及装置,能够在主板扩展插槽的配置为自动设定时,完成主板扩展插槽的配置的设定,不需要基本输入输出单元再次重启一次,真正做到自动设定。
如图1a所示,于一实施例中,本发明的PCIE槽的配置设置方法,包括以下步骤:
步骤S11、判断主板扩展插槽的配置是否为自动设定。
具体地,如图1b所示,本发明的PCIE的配置设置方法,包括以下步骤:当有N个主板扩展插槽时,从第一个所述主板扩展插槽开始判断(N=1,N表示第几个PCIE Slot(主板扩展插槽))。基本输入输出单元依次判断主板扩展插槽的配置是否为自动设定。(BIOS检查第N个PCIE Slot是否设置为Auto)。当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定。通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值(读取相应的PCIE Slot对应的GPIO0~2的值);基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置(BIOS依据读取到的GPIO0~2的值,配置Auto的实际行为)。检查是否是最后一个主板扩展插槽(PCIE Slot),当为是时结束,当为否时,N=N+1。当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。检查是否是最后一个主板扩展插槽(PCIE Slot),当为是时结束,当为否时,N=N+1。
具体地,还包括依次判断主板扩展插槽的配置是否为自动设定,是指所述主板扩展插槽包括至少一个,所述主板扩展插槽也可以为2个、3个或者其他更多数量,也可以基于本申请的步骤S11、步骤S12、步骤S13对每个主板扩展插槽进行判断,依次实现全部主板扩展插槽的配置的设置。所述自动设定是指所述主板扩展插槽的配置被预先设置为Auto。当所述主板扩展插槽的配置为自动设定时,通过步骤S12完成主板扩展插槽的配置的设定。当所述主板扩展插槽的配置不为自动设定时,通过步骤S13完成主板扩展插槽的配置的设定。
步骤S12、当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定。
具体地,所述基于第一预设规则完成主板扩展插槽的配置的设定包括以下步骤:通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值;基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。所述通用输入/输出口为Gpio(General-purpose input/output)。
具体地,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。所述X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4表示现有主板扩展插槽的配置的具体规格。
具体地,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
例如:具体对应数值如下表所示:
GPIO0 | GPIO1 | GPIO2 | 主板扩展插槽的配置 |
* | 0 | * | X16 |
0 | 1 | 0 | X4x4x4x4 |
1 | 1 | 0 | X8x4x4 |
0 | 1 | 1 | X4x4x8 |
1 | 1 | 1 | X8x8 |
即所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为*0*、111、011、110、010。也就是说当主板扩展插槽的配置为自动设定时,当通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值为*0*(表示第三位和第一位可以为任意值的三位二进制数值),则将所述主板扩展插槽的配置设为X16。或者说基于基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值进行主板扩展插槽的配置的自动设定。从而基本输入输出单元在很前期就能读取对应三个通用输入/输出口的值,读完后,按照第二预设规则就可以直接设置主板扩展插槽的实际运作模式,而不需要基本输入输出单元再次重启一次,真正做到自动设定。当然所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为*0*、111、011、110、010也只是举个例子,所述三个通用输入/输出口的值也可以是其他五个不同的三位二进制数值。
步骤S13、当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
具体地,所述默认值是指所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4中的一种。即所述主板扩展插槽的配置设定成X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4中的一种。
如图2所示,于一实施例中,本发明的PCIE槽的配置设置系统,包括自动设定判断模块21、第一设定模块22和第二设定模块23。
所述自动设定判断模块21用于判断主板扩展插槽的配置是否为自动设定。
具体地,所述自动设定判断模块21还用于依次判断主板扩展插槽的配置是否为自动设定,是指所述主板扩展插槽包括至少一个,所述主板扩展插槽也可以为2个、3个或者其他更多数量,也可以基于本申请的所述自动设定判断模块21、所述第一设定模块22和所述第二设定模块23对每个主板扩展插槽进行判断,依次实现全部主板扩展插槽的配置的设置。所述自动设定是指所述主板扩展插槽的配置被预先设置为Auto。当所述主板扩展插槽的配置为自动设定时,通过所述第一设定模块22完成主板扩展插槽的配置的设定。当所述主板扩展插槽的配置不为自动设定时,通过所述第二设定模块23完成主板扩展插槽的配置的设定。
所述第一设定模块22用于当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定。。
具体地,所述第一设定模块22用于通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值;基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。所述通用输入/输出口为Gpio(General-purpose input/output)。
具体地,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。所述X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4表示现有主板扩展插槽的配置的具体规格。
具体地,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
例如:具体对应数值如下表所示:
GPIO0 | GPIO1 | GPIO2 | 主板扩展插槽的配置 |
* | 0 | * | X16 |
0 | 1 | 0 | X4x4x4x4 |
1 | 1 | 0 | X8x4x4 |
0 | 1 | 1 | X4x4x8 |
1 | 1 | 1 | X8x8 |
即所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为*0*、111、011、110、010。也就是说当主板扩展插槽的配置为自动设定时,当通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值为*0*(表示第三位和第一位可以为任意值的三位二进制数值),则将所述主板扩展插槽的配置设为X16。或者说基于基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值进行主板扩展插槽的配置的自动设定。从而基本输入输出单元在很前期就能读取对应三个通用输入/输出口的值,读完后,按照第二预设规则就可以直接设置主板扩展插槽的实际运作模式,而不需要基本输入输出单元再次重启一次,真正做到自动设定。当然所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为*0*、111、011、110、010也只是举个例子,所述三个通用输入/输出口的值也可以是其他五个不同的三位二进制数值。
所述第二设定模块23用于当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
具体地,所述默认值是指所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4中的一种。即所述主板扩展插槽的配置设定成X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4中的一种。
需要说明的是,自动设定判断模块21、第一设定模块22和第二设定模块23的结构和原理与上述PCIE槽的配置设置方法中的步骤一一对应,故在此不再赘述。
需要说明的是,应理解以上系统的各个模块的划分仅仅是一种逻辑功能的划分,实际实现时可以全部或部分集成到一个物理实体上,也可以物理上分开。且这些模块可以全部以软件通过处理元件调用的形式实现;也可以全部以硬件的形式实现;还可以部分模块通过处理元件调用软件的形式实现,部分模块通过硬件的形式实现。例如,x模块可以为单独设立的处理元件,也可以集成在上述装置的某一个芯片中实现,此外,也可以以程序代码的形式存储于上述装置的存储器中,由上述装置的某一个处理元件调用并执行以上x模块的功能。其它模块的实现与之类似。此外这些模块全部或部分可以集成在一起,也可以独立实现。这里所述的处理元件可以是一种集成电路,具有信号的处理能力。在实现过程中,上述方法的各步骤或以上各个模块可以通过处理器元件中的硬件的集成逻辑电路或者软件形式的指令完成。
例如,以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,简称ASIC),或,一个或多个微处理器(Digital Singnal Processor,简称DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,简称FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(Central Processing Unit,简称CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(system-on-a-chip,简称SOC)的形式实现。
于本发明一实施例中,本发明还包括一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述任一所述PCIE槽的配置设置方法。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过计算机程序相关的硬件来完成。前述的计算机程序可以存储于一计算机可读存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
如图3所示,于一实施例中,本发明的PCIE槽的配置设置装置包括:处理器31和存储器32;所述存储器32用于存储计算机程序;所述处理器31与所述存储器32相连,用于执行所述存储器32存储的计算机程序,以使所述PCIE槽的配置设置装置执行任一所述的PCIE槽的配置设置方法。
具体地,所述存储器32包括:ROM、RAM、磁碟、U盘、存储卡或者光盘等各种可以存储程序代码的介质。
优选地,所述处理器31可以是通用处理器,包括中央处理器(Central ProcessingUnit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processor,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
综上所述,本发明PCIE槽的配置设置方法、系统、介质及装置,能够在主板扩展插槽的配置为自动设定时,完成主板扩展插槽的配置的设定,不需要基本输入输出单元再次重启一次,真正做到自动设定。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (10)
1.一种主板扩展插槽的配置设置方法,其特征在于,包括以下步骤:
判断主板扩展插槽的配置是否为自动设定;
当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定;
当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
2.根据权利要求1所述的主板扩展插槽的配置设置方法,其特征在于,基于第一预设规则完成主板扩展插槽的配置的设定包括以下步骤:
通过基本输入输出单元读取所述主板扩展插槽的三个通用输入/输出口的值;
基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。
3.根据权利要求2所述的主板扩展插槽的配置设置方法,其特征在于,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。
4.根据权利要求2所述的主板扩展插槽的配置设置方法,其特征在于,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
5.一种主板扩展插槽的配置设置系统,其特征在于,包括:自动设定判断模块、第一设定模块和第二设定模块;
所述自动设定判断模块用于判断主板扩展插槽的配置是否为自动设定;
所述第一设定模块用于当主板扩展插槽的配置为自动设定时,基于第一预设规则完成主板扩展插槽的配置的设定;
所述第二设定模块用于当主板扩展插槽的配置不为自动设定时,按照默认值完成主板扩展插槽的配置的设定。
6.根据权利要求5所述的主板扩展插槽的配置设置系统,其特征在于,所述第一设定模块还用于:
通过基本输入输出单元读取所述主板扩展插槽的通用输入/输出口的值;
基于第二预设规则根据所述三个通用输入/输出口的值设定主板扩展插槽的配置。
7.根据权利要求5所述的主板扩展插槽的配置设置系统,其特征在于,所述主板扩展插槽的配置包括X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4。
8.根据权利要求5所述的主板扩展插槽的配置设置系统,其特征在于,所述第二预设规则为:所述主板扩展插槽的配置X16、X8x8、X4x4x8、X8x4x4和X4x4x4x4分别对应三个通用输入/输出口的值为五个不同的三位二进制数值。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行,以实现权利要求1至4中任一项所述主板扩展插槽的配置设置方法。
10.一种主板扩展插槽的配置设置装置,其特征在于,包括:处理器和存储器;
所述存储器用于存储计算机程序;
所述处理器与所述存储器相连,用于执行所述存储器存储的计算机程序,以使所述主板扩展插槽的配置设置装置执行权利要求1至4中任一项所述的主板扩展插槽的配置设置方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010001556.8A CN111177055A (zh) | 2020-01-02 | 2020-01-02 | Pcie槽的配置设置方法、系统、介质及装置 |
US16/796,685 US20210208897A1 (en) | 2020-01-02 | 2020-02-20 | Setting method, system, device and computer readable medium of configuration of mainboard expansion slot |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010001556.8A CN111177055A (zh) | 2020-01-02 | 2020-01-02 | Pcie槽的配置设置方法、系统、介质及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111177055A true CN111177055A (zh) | 2020-05-19 |
Family
ID=70656020
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010001556.8A Withdrawn CN111177055A (zh) | 2020-01-02 | 2020-01-02 | Pcie槽的配置设置方法、系统、介质及装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20210208897A1 (zh) |
CN (1) | CN111177055A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113220618A (zh) * | 2021-04-23 | 2021-08-06 | 山东英信计算机技术有限公司 | 一种位宽调控方法、系统及介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104714910A (zh) * | 2013-12-17 | 2015-06-17 | 研祥智能科技股份有限公司 | 自适应配置pcie总线接口的方法和系统 |
US20150205740A1 (en) * | 2012-01-31 | 2015-07-23 | Hewlett-Packard Development Company, L.P. | Flexible port configuration based on interface coupling |
CN106951383A (zh) * | 2017-04-19 | 2017-07-14 | 深圳市同泰怡信息技术有限公司 | 一种提高pcie数据通道使用率的主板及方法 |
CN110347553A (zh) * | 2019-07-02 | 2019-10-18 | 英业达科技有限公司 | 自动配置PCIe插槽的BIOS及其方法 |
CN110347435A (zh) * | 2019-07-03 | 2019-10-18 | 英业达科技有限公司 | 自动配置PCIe插槽的BIOS及方法 |
-
2020
- 2020-01-02 CN CN202010001556.8A patent/CN111177055A/zh not_active Withdrawn
- 2020-02-20 US US16/796,685 patent/US20210208897A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150205740A1 (en) * | 2012-01-31 | 2015-07-23 | Hewlett-Packard Development Company, L.P. | Flexible port configuration based on interface coupling |
CN104714910A (zh) * | 2013-12-17 | 2015-06-17 | 研祥智能科技股份有限公司 | 自适应配置pcie总线接口的方法和系统 |
CN106951383A (zh) * | 2017-04-19 | 2017-07-14 | 深圳市同泰怡信息技术有限公司 | 一种提高pcie数据通道使用率的主板及方法 |
CN110347553A (zh) * | 2019-07-02 | 2019-10-18 | 英业达科技有限公司 | 自动配置PCIe插槽的BIOS及其方法 |
CN110347435A (zh) * | 2019-07-03 | 2019-10-18 | 英业达科技有限公司 | 自动配置PCIe插槽的BIOS及方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113220618A (zh) * | 2021-04-23 | 2021-08-06 | 山东英信计算机技术有限公司 | 一种位宽调控方法、系统及介质 |
Also Published As
Publication number | Publication date |
---|---|
US20210208897A1 (en) | 2021-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107832062B (zh) | 一种程序更新方法及终端设备 | |
CN109324991B (zh) | 一种pcie设备的热插拔装置、方法、介质及系统 | |
CN111949332A (zh) | 基本输入输出系统选项修改方法、系统及装置 | |
CN111782446B (zh) | Ssd正常掉电的测试方法、装置、计算机设备及存储介质 | |
CN111177055A (zh) | Pcie槽的配置设置方法、系统、介质及装置 | |
CN112417800B (zh) | 集成电路处理方法、集成电路验证方法、装置及电子设备 | |
US20140181496A1 (en) | Method, Apparatus and Processor for Reading Bios | |
CN110993014B (zh) | Ssd处于空闲状态下的行为测试方法、装置、计算机设备及存储介质 | |
CN113778482B (zh) | 一种运行程序的动态更新方法、嵌入式控制器及电子设备 | |
CN110888680A (zh) | 一种嵌入式处理器的启动方法及其系统 | |
JP2007507045A (ja) | コンフィグレーション・レジスター・アクセス方法、設定方法、集積回路部品、コンピューター・システム、製品 | |
US11846672B2 (en) | Method and device for testing system-on-chip, electronic device using method, and computer readable storage medium | |
TWI731562B (zh) | 主機板擴充插槽的配置設置方法、系統、裝置及電腦可讀取媒體 | |
CN110908721B (zh) | Rom数据加载模块、装置及方法 | |
CN116521585A (zh) | 槽位丝印显示方法、装置、设备及存储介质 | |
CN111352825B (zh) | 数据接口的测试方法、装置及服务器 | |
CN115291957B (zh) | 多处理器主板的初始化方法和装置 | |
TWI834147B (zh) | 熱插拔方法、伺服器系統及電腦可讀存儲介質 | |
CN115586981B (zh) | 一种防止sio信号丢失的方法、系统、计算机和存储介质 | |
CN115061558B (zh) | 一种pcie设备的热复位方法、装置、存储介质及pcie设备 | |
TWI758865B (zh) | 基本輸入輸出系統選項修改方法、系統及裝置 | |
CN115373748A (zh) | 一种数据处理的方法、计算设备和计算机可读存储介质 | |
CN113806144A (zh) | 芯片修复方法、系统及控制终端 | |
CN118740683A (zh) | 一种链路探测方法、装置、计算机设备及存储介质 | |
CN117478493A (zh) | 一种局域网交换机的初始化方法和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20200519 |
|
WW01 | Invention patent application withdrawn after publication |