CN111081189A - 像素驱动电路和显示装置 - Google Patents

像素驱动电路和显示装置 Download PDF

Info

Publication number
CN111081189A
CN111081189A CN201911329067.9A CN201911329067A CN111081189A CN 111081189 A CN111081189 A CN 111081189A CN 201911329067 A CN201911329067 A CN 201911329067A CN 111081189 A CN111081189 A CN 111081189A
Authority
CN
China
Prior art keywords
electrically connected
transistor
node
terminal
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911329067.9A
Other languages
English (en)
Other versions
CN111081189B (zh
Inventor
徐文伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vision Technology Co ltd
Original Assignee
Shanghai Shiou Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Shiou Photoelectric Technology Co Ltd filed Critical Shanghai Shiou Photoelectric Technology Co Ltd
Priority to CN201911329067.9A priority Critical patent/CN111081189B/zh
Publication of CN111081189A publication Critical patent/CN111081189A/zh
Priority to US17/003,843 priority patent/US20210193041A1/en
Application granted granted Critical
Publication of CN111081189B publication Critical patent/CN111081189B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast

Abstract

本发明实施例提供一种像素驱动电路和显示装置,涉及显示技术领域,可以提高发光器件的对比度。该像素驱动电路包括:驱动晶体管,串联于第一电源电压端和第二电源电压端之间,其控制端电连接于第一节点,其第一端电连接于第二节点,其第二端电连接于第三节点;发光器件,串联于第三节点和第二电源电压端之间;第一电容,其第一端电连接于第一节点,其第二端电连接于第四节点;第二电容,其第一端电连接于第一节点;第一开关单元,其第一端电连接于数据信号端,其第二端电连接于第四节点;第二开关单元,其第一端电连接于第二固定电位端,其第二端电连接于第四节点;第三开关单元,其第一端电连接于数据信号端,其第二端电连接于第一节点。

Description

像素驱动电路和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路和显示装置。
背景技术
有机发光显示装置又称为有机发光二极管(Organic Light-Emitting Diode,OLED)显示装置,与液晶显示装置相比,具有轻薄、可视角度大等优点。有机发光显示面板中设置有像素驱动电路,像素驱动电路用于控制发光器件的发光,以实现画面显示。
然而,当前的像素驱动电路中,由于工艺限制,为像素驱动电路中提供的电压幅值有限制,可能会导致发光器件具有较低的对比度。
发明内容
本发明实施例提供一种像素驱动电路和显示装置,可以提高发光器件的对比度。
一方面,本申请实施例提供了一种像素驱动电路,包括:
驱动晶体管,串联于第一电源电压端和第二电源电压端之间,其控制端电连接于第一节点,其第一端电连接于第二节点,其第二端电连接于第三节点,所述第二节点位于所述第一电源电压端和所述驱动晶体管之间,所述第三节点位于所述第二电源电压端和所述驱动晶体管之间;
发光器件,串联于所述第三节点和所述第二电源电压端之间;
第一电容,其第一端电连接于所述第一节点,其第二端电连接于第四节点;
第二电容,其第一端电连接于所述第一节点,其第二端电连接于第一固定电位端;
第一开关单元,其第一端电连接于数据信号端,其第二端电连接于所述第四节点;
第二开关单元,其第一端电连接于第二固定电位端,其第二端电连接于所述第四节点;
第三开关单元,其第一端电连接于所述数据信号端,其第二端电连接于所述第一节点。
可选地,所述像素驱动电路的工作时序依次包括初始化阶段、数据写入阶段和发光阶段:
在所述初始化阶段,控制所述第一开关单元截止,控制所述第二开关单元导通,使所述第二固定电位端的电压通过所述第二开关单元传输至所述第四节点,控制所述第三开关单元导通,使所述数据信号端的电压通过所述第三开关单元传输至所述第一节点;
在所述数据写入阶段,控制所述第一开关单元导通,使所述数据信号端的电压通过所述第一开关单元传输至所述第四节点,控制所述第二开关单元和所述第三开关单元截止;
在所述发光阶段,控制所述第一开关单元、所述第二开关单元和所述第三开关单元截止。
可选地,所述第二开关单元包括第一晶体管,其第一端电连接于所述第二固定电位端,其第二端电连接于所述第四节点,其控制端电连接于扫描信号端;
所述第三开关单元包括第二晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第一节点,其控制端电连接于所述扫描信号端。
可选地,所述第一开关单元包括:
第三晶体管,所述第三晶体管为N型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第一控制信号端;
第四晶体管,所述第四晶体管为P型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第二控制信号端。
可选地,像素驱动电路还包括:
第五晶体管,其第一端电连接于参考电压端,其第二端电连接于所述第三节点,其控制端电连接于复位控制端。
可选地,所述驱动晶体管为N型晶体管。
另一方面,本申请实施例还提供一种像素驱动电路,包括:
驱动晶体管,串联于第一电源电压端和第二电源电压端之间,其控制端电连接于第一节点,其第一端电连接于第二节点,其第二端电连接于第三节点,所述第二节点位于所述第一电源电压端和所述驱动晶体管之间,所述第三节点位于所述第二电源电压端和所述驱动晶体管之间;
发光器件,串联于所述第三节点和所述第二电源电压端之间;
第一电容,其第一端电连接于所述第一节点,其第二端电连接于第四节点;
第二电容,其第一端电连接于所述第一节点,其第二端电连接于第一固定电位端;
第一晶体管,其第一端电连接于第二固定电位端,其第二端电连接于所述第四节点,其控制端电连接于扫描信号端;
第二晶体管,其第一端电连接于数据信号端,其第二端电连接于所述第一节点,其控制端电连接于所述扫描信号端;
第三晶体管,所述第三晶体管为N型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第一控制信号端;
第四晶体管,所述第四晶体管为P型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第二控制信号端;
所述像素驱动电路的工作时序依次包括初始化阶段、数据写入阶段和发光阶段:
在所述初始化阶段,向所述扫描信号端提供导通电平,控制所述第一晶体管和所述第二晶体管导通,使所述第二固定电位端的电压通过所述第一晶体管传输至所述第四节点,使所述数据信号端的电压通过所述第二晶体管传输至所述第一节点,向所述第一控制信号端提供低电平,控制所述第三晶体管截止,向所述第二控制信号端提供高电平,控制所述第四晶体管截止;
在所述数据写入阶段,向所述扫描信号端提供截止电平,控制所述第一晶体管和所述第二晶体管截止,向所述第一控制信号端提供高电平,控制所述第三晶体管导通,向所述第二控制信号端提供低电平,控制所述第四晶体管导通,使所述数据信号端的电压通过所述第三晶体管和所述第四晶体管传输至所述第四节点;
在所述发光阶段,向所述扫描信号端提供截止电平,控制所述第一晶体管和所述第二晶体管截止,向所述第一控制信号端提供低电平,控制所述第三晶体管截止,向所述第二控制信号端提供高电平,控制所述第四晶体管截止。
可选地,像素驱动电路还包括:
第五晶体管,其第一端电连接于参考电压端,其第二端电连接于所述第三节点,其控制端电连接于复位控制端;
在所述初始化阶段,向所述复位控制端提供导通电平,控制所述第五晶体管导通,使所述参考电压端的电压通过所述第五晶体管传输至所述第三节点;
在所述数据写入阶段,向所述复位控制端提供导通电平,控制所述第五晶体管导通,使所述参考电压端的电压通过所述第五晶体管传输至所述第三节点;
在所述发光阶段,向所述复位控制端提供截止电平,控制所述第五晶体管截止。
另一方面,本申请实施例还提供一种显示装置,包括上述的像素驱动电路。
可选地,所述显示装置为硅基微型显示装置。
本申请实施例中的像素驱动电路和显示装置,通过电容耦合的原理改变驱动晶体管的栅极电压,使驱动晶体管的栅极电压范围相对于在像素驱动电路中所直接提供的数据电压值范围变大,即可以使驱动晶体管在更大电压范围的栅极电压控制下产生对应的驱动电流,从而提高了发光器件的对比度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例中一种像素驱动电路的等效电路图;
图2为本申请实施例中另一种像素驱动电路的等效电路图;
图3为图2中像素驱动电路的信号时序图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
如图1所示,图1为本申请实施例中一种像素驱动电路的等效电路图,本申请实施例提供了一种像素驱动电路,包括:驱动晶体管T,串联于第一电源电压端ELVDD和第二电源电压端ELVSS之间,其控制端电连接于第一节点N1,即驱动晶体管T的栅极电连接于第一节点N1,其第一端电连接于第二节点N2,其第二端电连接于第三节点N3,第二节点N2位于第一电源电压端ELVDD和驱动晶体管T之间,第三节点N3位于第二电源电压端ELVSS和驱动晶体管T之间;发光器件D,串联于第三节点N3和第二电源电压端ELVSS之间;第一电容C1,其第一端电连接于第一节点N1,其第二端电连接于第四节点N4;第二电容C2,其第一端电连接于第一节点N1,其第二端电连接于第一固定电位端V1;第一开关单元1,其第一端电连接于数据信号端Vdata,其第二端电连接于第四节点N4;第二开关单元2,其第一端电连接于第二固定电位端V2,其第二端电连接于第四节点N4;第三开关单元3,其第一端电连接于数据信号端Vdata,其第二端电连接于第一节点N1。
具体地,像素驱动电路的工作时序依次包括初始化阶段t1、数据写入阶段t2和发光阶段t3:在初始化阶段t1,控制第一开关单元1截止,控制第二开关单元2导通,使第二固定电位端V2的电压V2通过第二开关单元2传输至第四节点N4,此时第四节点N4处的电压为V2,控制第三开关单元3导通,使数据信号端Vdata的电压Vdata通过第三开关单元3传输至第一节点N1,此时第一节点N1处的电压为Vdata;在数据写入阶段t2,控制第一开关单元1导通,使数据信号端Vdata的电压Vdata通过第一开关单元1传输至第四节点N4,此时第四节点N4处的电压由V2变为Vdata,第四节点N4处的电压变化量为Vdata-V2,控制第二开关单元2和第三开关单元3截止,由于第一电容C1和第二电容C2的耦合作用,使得第一节点N1处的电位由Vdata变为Vdata+ΔV,
Figure BDA0002329112910000071
其中,C1为第一电容C1的电容值,C2为第二电容C2的电容值;在发光阶段t3,控制第一开关单元1、第二开关单元2和第三开关单元3截止,驱动晶体管T基于第一节点N1处的电压产生对应的驱动电流,以驱动发光器件D发光。例如,假设V2=6V,数据信号端Vdata所能够提供的最小电压值为0V,则对应的第一节点N1处的电压为
Figure BDA0002329112910000072
数据信号端Vdata所能够提供的最大电压值为6V,则对应的第一节点N1处的电压为6V。可见,相对于数据信号端Vdata所提供的电压值范围,第一节点N1处的电压值范围更大,即可以使驱动晶体管T在更大电压范围的栅极电压控制下产生对应的驱动电流,从而提高了发光器件D的对比度。
本申请实施例中的像素驱动电路,通过第一开关单元、第二开关单元、第三开关单元和第一电容的配合,通过电容耦合的原理改变驱动晶体管的栅极电压,使驱动晶体管的栅极电压范围相对于在像素驱动电路中所直接提供的数据电压值范围变大,即可以使驱动晶体管在更大电压范围的栅极电压控制下产生对应的驱动电流,从而提高了发光器件的对比度。
可选地,如图2和图3所示,图2为本申请实施例中另一种像素驱动电路的等效电路图,图3为图2中像素驱动电路的信号时序图,第二开关单元2包括第一晶体管M1,其第一端电连接于第二固定电位端V2,其第二端电连接于第四节点N4,其控制端电连接于扫描信号端SCAN;第三开关单元3包括第二晶体管M2,其第一端电连接于数据信号端Vdata,其第二端电连接于第一节点N1,其控制端电连接于扫描信号端SCAN。
具体地,设置第一晶体管M1和第二晶体管M2为相同类型的晶体管,例如均为N型晶体管或者均为P型晶体管,通过同一个扫描信号端SCAN可以实现对第一晶体管M1和第二晶体管M2的控制。
可选地,如图2和图3所示,第一开关单元1包括:第三晶体管M3,第三晶体管M3为N型晶体管,其第一端电连接于数据信号端Vdata,其第二端电连接于第四节点N4,其控制端电连接于第一控制信号端SW1;第四晶体管M4,第四晶体管M4为P型晶体管,其第一端电连接于数据信号端Vdata,其第二端电连接于第四节点N4,其控制端电连接于第二控制信号端SW2。
具体地,第三晶体管M3和第四晶体管M4构成一个传输门,两者同时截止、同时导通,以提高数据信号的传输效果。
可选地,如图2和图3所示,像素驱动电路还包括:第五晶体管M5,其第一端电连接于参考电压端Vref,其第二端电连接于第三节点N3,其控制端连接于复位控制端RST,第五晶体管M5用于实现对发光器件D阳极的复位,以改善显示效果。
可选地,驱动晶体管T为N型晶体管,驱动晶体管T的源极电连接于第三节点N3,驱动晶体管T的驱动电流值与栅源电压差相关,即与第一节点N1和第三节点N3之间的电压差相关,更容易出现第一节点N1和第三节点N3之间的电压差异小的问题。
如图2和图3所示,本申请实施例提供一种像素驱动电路,包括:驱动晶体管T,串联于第一电源电压端ELVDD和第二电源电压端ELVSS之间,其控制端电连接于第一节点N1,其第一端电连接于第二节点N2,其第二端电连接于第三节点N3,第二节点N2位于第一电源电压端ELVDD和驱动晶体管T之间,第三节点N3位于第二电源电压端ELVSS和驱动晶体管T之间;发光器件D,串联于第三节点N3和第二电源电压端ELVSS之间;第一电容C1,其第一端电连接于第一节点N1,其第二端电连接于第四节点N4;第二电容C2,其第一端电连接于第一节点N1,其第二端电连接于第一固定电位端V1;第一晶体管M1,其第一端电连接于第二固定电位端V2,其第二端电连接于第四节点N4,其控制端电连接于扫描信号端SCAN;第二晶体管M2,其第一端电连接于数据信号端Vdata,其第二端电连接于第一节点N1,其控制端电连接于扫描信号端SCAN;第三晶体管M3,第三晶体管M3为N型晶体管,其第一端电连接于数据信号端Vdata,其第二端电连接于第四节点N4,其控制端电连接于第一控制信号端SW1;第四晶体管M4,第四晶体管M4为P型晶体管,其第一端电连接于数据信号端Vdata,其第二端电连接于第四节点N4,其控制端电连接于第二控制信号端SW2;像素驱动电路的工作时序依次包括初始化阶段t1、数据写入阶段t2和发光阶段t3:在初始化阶段t1,向扫描信号端SCAN提供导通电平,以第一晶体管M1和第二晶体管M2为P型晶体管为例,导通电平为低电平,控制第一晶体管M1和第二晶体管M2导通,使第二固定电位端V2的电压V2通过第一晶体管M1传输至第四节点N4,此时第四节点N4处的电压为V2,使数据信号端Vdata的电压Vdata通过第二晶体管M2传输至第一节点N1,此时第一节点N1处的电压为Vdata,向第一控制信号端SW1提供低电平,控制第三晶体管M3截止,向第二控制信号端SW2提供高电平,控制第四晶体管M4截止;在数据写入阶段t2,向扫描信号端SCAN提供截止电平,以第一晶体管M1和第二晶体管M2为P型晶体管为例,截止电平为高电平,控制第一晶体管M1和第二晶体管M2截止,向第一控制信号端SW1提供高电平,控制第三晶体管M3导通,向第二控制信号端SW2提供低电平,控制第四晶体管M4导通,使数据信号端Vdata的电压Vdata通过第三晶体管M3和第四晶体管M4传输至第四节点N4,第四节点N4处的电压变化量为Vdata-V2,由于第一电容C1和第二电容C2的耦合作用,使得第一节点N1处的电位由Vdata变为Vdata+ΔV,
Figure BDA0002329112910000091
Figure BDA0002329112910000092
在发光阶段t3,向扫描信号端SCAN提供截止电平,控制第一晶体管M1和第二晶体管M2截止,向第一控制信号端SW1提供低电平,控制第三晶体管M3截止,向第二控制信号端SW2提供高电平,控制第四晶体管M4截止。假设数据信号端Vdata所能够提供的最小电压值为0V,则对应的第一节点N1处的电压为
Figure BDA0002329112910000093
数据信号端Vdata所能够提供的最大电压值为V2,则对应的第一节点N1处的电压为V2,可见,相对于数据信号端Vdata所提供的电压值范围,第一节点N1处的电压值范围更大,即可以使驱动晶体管T在更大电压范围的栅极电压控制下产生对应的驱动电流,从而提高了发光器件D的对比度。
本申请实施例中的像素驱动电路,通过第一晶体管、第二晶体管、第三晶体管和第一电容的配合,通过电容耦合的原理改变驱动晶体管的栅极电压,使驱动晶体管的栅极电压范围相对于在像素驱动电路中所直接提供的数据电压值范围变大,即可以使驱动晶体管在更大电压范围的栅极电压控制下产生对应的驱动电流,从而提高了发光器件的对比度。
可选地,像素驱动电路还包括:第五晶体管M5,其第一端电连接于参考电压端Vref,其第二端电连接于第三节点N3,其控制端电连接于复位控制端RST;在初始化阶段t1,向复位控制端RST提供导通电平,以第五晶体管M5为N型晶体管为例,导通电平为高电平,控制第五晶体管M5导通,使参考电压端Vref的电压通过第五晶体管M5传输至第三节点N3,对发光器件D的阳极进行复位;在数据写入阶段t2,向复位控制端RST提供导通电平,控制第五晶体管M5导通,使参考电压端Vref的电压通过第五晶体管M5传输至第三节点N3;在发光阶段t3,向复位控制端RST提供截止电平,控制第五晶体管M5截止。
本申请实施例还提供一种显示装置,包括上述的像素驱动电路。
其中,像素驱动电路的具体结构和原理与上述实施例相同,在此不再赘述。显示装置可以是例如触摸显示屏、手机、平板计算机、笔记本电脑或电视机等任何具有显示功能的电子设备。
本申请实施例中的显示装置,可以在发光阶段保持驱动晶体管和发光器件之间节点的电压不变,使得驱动晶体管所产生的驱动电流不会受到发光器件两端跨压变化的影响,从而改善了由于发光器件两端跨压变化而导致的显示不均问题。
可选地,显示装置为硅基微型显示装置,硅基微型显示装置的尺寸一般小于1英寸,单个像素面积为几十平方微米。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (10)

1.一种像素驱动电路,其特征在于,包括:
驱动晶体管,串联于第一电源电压端和第二电源电压端之间,其控制端电连接于第一节点,其第一端电连接于第二节点,其第二端电连接于第三节点,所述第二节点位于所述第一电源电压端和所述驱动晶体管之间,所述第三节点位于所述第二电源电压端和所述驱动晶体管之间;
发光器件,串联于所述第三节点和所述第二电源电压端之间;
第一电容,其第一端电连接于所述第一节点,其第二端电连接于第四节点;
第二电容,其第一端电连接于所述第一节点,其第二端电连接于第一固定电位端;
第一开关单元,其第一端电连接于数据信号端,其第二端电连接于所述第四节点;
第二开关单元,其第一端电连接于第二固定电位端,其第二端电连接于所述第四节点;
第三开关单元,其第一端电连接于所述数据信号端,其第二端电连接于所述第一节点。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路的工作时序依次包括初始化阶段、数据写入阶段和发光阶段:
在所述初始化阶段,控制所述第一开关单元截止,控制所述第二开关单元导通,使所述第二固定电位端的电压通过所述第二开关单元传输至所述第四节点,控制所述第三开关单元导通,使所述数据信号端的电压通过所述第三开关单元传输至所述第一节点;
在所述数据写入阶段,控制所述第一开关单元导通,使所述数据信号端的电压通过所述第一开关单元传输至所述第四节点,控制所述第二开关单元和所述第三开关单元截止;
在所述发光阶段,控制所述第一开关单元、所述第二开关单元和所述第三开关单元截止。
3.根据权利要求1所述的像素驱动电路,其特征在于,
所述第二开关单元包括第一晶体管,其第一端电连接于所述第二固定电位端,其第二端电连接于所述第四节点,其控制端电连接于扫描信号端;
所述第三开关单元包括第二晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第一节点,其控制端电连接于所述扫描信号端。
4.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一开关单元包括:
第三晶体管,所述第三晶体管为N型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第一控制信号端;
第四晶体管,所述第四晶体管为P型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第二控制信号端。
5.根据权利要求1所述的像素驱动电路,其特征在于,还包括:
第五晶体管,其第一端电连接于参考电压端,其第二端电连接于所述第三节点,其控制端电连接于复位控制端。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动晶体管为N型晶体管。
7.一种像素驱动电路,其特征在于,包括:
驱动晶体管,串联于第一电源电压端和第二电源电压端之间,其控制端电连接于第一节点,其第一端电连接于第二节点,其第二端电连接于第三节点,所述第二节点位于所述第一电源电压端和所述驱动晶体管之间,所述第三节点位于所述第二电源电压端和所述驱动晶体管之间;
发光器件,串联于所述第三节点和所述第二电源电压端之间;
第一电容,其第一端电连接于所述第一节点,其第二端电连接于第四节点;
第二电容,其第一端电连接于所述第一节点,其第二端电连接于第一固定电位端;
第一晶体管,其第一端电连接于第二固定电位端,其第二端电连接于所述第四节点,其控制端电连接于扫描信号端;
第二晶体管,其第一端电连接于数据信号端,其第二端电连接于所述第一节点,其控制端电连接于所述扫描信号端;
第三晶体管,所述第三晶体管为N型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第一控制信号端;
第四晶体管,所述第四晶体管为P型晶体管,其第一端电连接于所述数据信号端,其第二端电连接于所述第四节点,其控制端电连接于第二控制信号端;
所述像素驱动电路的工作时序依次包括初始化阶段、数据写入阶段和发光阶段:
在所述初始化阶段,向所述扫描信号端提供导通电平,控制所述第一晶体管和所述第二晶体管导通,使所述第二固定电位端的电压通过所述第一晶体管传输至所述第四节点,使所述数据信号端的电压通过所述第二晶体管传输至所述第一节点,向所述第一控制信号端提供低电平,控制所述第三晶体管截止,向所述第二控制信号端提供高电平,控制所述第四晶体管截止;
在所述数据写入阶段,向所述扫描信号端提供截止电平,控制所述第一晶体管和所述第二晶体管截止,向所述第一控制信号端提供高电平,控制所述第三晶体管导通,向所述第二控制信号端提供低电平,控制所述第四晶体管导通,使所述数据信号端的电压通过所述第三晶体管和所述第四晶体管传输至所述第四节点;
在所述发光阶段,向所述扫描信号端提供截止电平,控制所述第一晶体管和所述第二晶体管截止,向所述第一控制信号端提供低电平,控制所述第三晶体管截止,向所述第二控制信号端提供高电平,控制所述第四晶体管截止。
8.根据权利要求7所述的像素驱动电路,其特征在于,还包括:
第五晶体管,其第一端电连接于参考电压端,其第二端电连接于所述第三节点,其控制端电连接于复位控制端;
在所述初始化阶段,向所述复位控制端提供导通电平,控制所述第五晶体管导通,使所述参考电压端的电压通过所述第五晶体管传输至所述第三节点;
在所述数据写入阶段,向所述复位控制端提供导通电平,控制所述第五晶体管导通,使所述参考电压端的电压通过所述第五晶体管传输至所述第三节点;
在所述发光阶段,向所述复位控制端提供截止电平,控制所述第五晶体管截止。
9.一种显示装置,其特征在于,包括如权利要求1至8中任意一项所述的像素驱动电路。
10.根据权利要求9所述的显示装置,其特征在于,所述显示装置为硅基微型显示装置。
CN201911329067.9A 2019-12-20 2019-12-20 像素驱动电路和显示装置 Active CN111081189B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911329067.9A CN111081189B (zh) 2019-12-20 2019-12-20 像素驱动电路和显示装置
US17/003,843 US20210193041A1 (en) 2019-12-20 2020-08-26 Pixel driving circuit and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911329067.9A CN111081189B (zh) 2019-12-20 2019-12-20 像素驱动电路和显示装置

Publications (2)

Publication Number Publication Date
CN111081189A true CN111081189A (zh) 2020-04-28
CN111081189B CN111081189B (zh) 2021-04-13

Family

ID=70316421

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911329067.9A Active CN111081189B (zh) 2019-12-20 2019-12-20 像素驱动电路和显示装置

Country Status (2)

Country Link
US (1) US20210193041A1 (zh)
CN (1) CN111081189B (zh)

Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5343217A (en) * 1992-04-30 1994-08-30 Samsung Electron Devices, Co., Ltd. Method for driving a ferroelectric liquid crystal displays and bias voltage circuit therefor
WO2008076399A2 (en) * 2006-12-15 2008-06-26 Hand Held Products, Inc. Apparatus and method comprising deformable lens element
CN101614894A (zh) * 2009-07-28 2009-12-30 上海广电光电子有限公司 液晶显示器的制造方法
CN104157240A (zh) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN104700776A (zh) * 2015-03-25 2015-06-10 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN105243986A (zh) * 2015-11-12 2016-01-13 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、阵列基板以及显示装置
CN106097964A (zh) * 2016-08-22 2016-11-09 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN106782313A (zh) * 2016-12-15 2017-05-31 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN107845362A (zh) * 2017-12-11 2018-03-27 成都晶砂科技有限公司 一种全局显示方法及驱动电路
CN108510946A (zh) * 2018-04-19 2018-09-07 京东方科技集团股份有限公司 像素电路、显示面板和显示装置
CN108810428A (zh) * 2017-07-27 2018-11-13 思特威电子科技(美国)有限公司 成像装置、像素及方法
CN108806591A (zh) * 2018-04-26 2018-11-13 北京大学深圳研究生院 像素装置、像素装置的驱动方法以及显示设备
CN109785800A (zh) * 2019-03-05 2019-05-21 北京大学深圳研究生院 一种微显示像素电路
CN109961738A (zh) * 2019-04-04 2019-07-02 深圳市华星光电半导体显示技术有限公司 像素驱动电路以及显示面板
US20190373198A1 (en) * 2018-06-04 2019-12-05 Apple Inc. Clock Feedthrough Compensation in Image Sensor Systems
CN110556076A (zh) * 2019-09-29 2019-12-10 福州京东方光电科技有限公司 像素电路、驱动方法及显示装置

Patent Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5343217A (en) * 1992-04-30 1994-08-30 Samsung Electron Devices, Co., Ltd. Method for driving a ferroelectric liquid crystal displays and bias voltage circuit therefor
WO2008076399A2 (en) * 2006-12-15 2008-06-26 Hand Held Products, Inc. Apparatus and method comprising deformable lens element
CN101614894A (zh) * 2009-07-28 2009-12-30 上海广电光电子有限公司 液晶显示器的制造方法
CN104157240A (zh) * 2014-07-22 2014-11-19 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置
CN104700776A (zh) * 2015-03-25 2015-06-10 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN105243986A (zh) * 2015-11-12 2016-01-13 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、阵列基板以及显示装置
CN106097964A (zh) * 2016-08-22 2016-11-09 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
CN106782313A (zh) * 2016-12-15 2017-05-31 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN108810428A (zh) * 2017-07-27 2018-11-13 思特威电子科技(美国)有限公司 成像装置、像素及方法
CN107845362A (zh) * 2017-12-11 2018-03-27 成都晶砂科技有限公司 一种全局显示方法及驱动电路
CN108510946A (zh) * 2018-04-19 2018-09-07 京东方科技集团股份有限公司 像素电路、显示面板和显示装置
CN108806591A (zh) * 2018-04-26 2018-11-13 北京大学深圳研究生院 像素装置、像素装置的驱动方法以及显示设备
US20190373198A1 (en) * 2018-06-04 2019-12-05 Apple Inc. Clock Feedthrough Compensation in Image Sensor Systems
CN109785800A (zh) * 2019-03-05 2019-05-21 北京大学深圳研究生院 一种微显示像素电路
CN109961738A (zh) * 2019-04-04 2019-07-02 深圳市华星光电半导体显示技术有限公司 像素驱动电路以及显示面板
CN110556076A (zh) * 2019-09-29 2019-12-10 福州京东方光电科技有限公司 像素电路、驱动方法及显示装置

Also Published As

Publication number Publication date
US20210193041A1 (en) 2021-06-24
CN111081189B (zh) 2021-04-13

Similar Documents

Publication Publication Date Title
US10902781B2 (en) Pixel circuit, driving method, organic light emitting display panel, and display device
US10978002B2 (en) Pixel circuit and driving method thereof, and display panel
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN107818759B (zh) 像素驱动电路及像素驱动方法、阵列基板以及显示装置
CN107464526B (zh) 一种像素补偿电路、其驱动方法及显示装置
US9645662B2 (en) Pixel circuit, display panel and display apparatus
US11227548B2 (en) Pixel circuit and display device
WO2016155206A1 (zh) 像素电路及其驱动方法、阵列基板、显示装置
WO2020192278A1 (zh) 像素电路及其驱动方法、显示基板、显示装置
US20140204067A1 (en) Pixel Circuits and Driving Schemes for Active Matrix Organic Light Emitting Diodes
CN107871471B (zh) 一种像素驱动电路及其驱动方法、显示装置
WO2018184514A1 (zh) 像素补偿电路、驱动方法、有机发光显示面板及显示装置
TW201545151A (zh) 有機發光二極體顯示器之像素驅動電路及其操作方法
US11244624B2 (en) Pixel circuit and driving method therefor, display substrate and display device
CN110544458B (zh) 一种像素电路、其驱动方法及显示装置
WO2019174372A1 (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN113851082B (zh) 像素驱动电路及其驱动方法、显示面板
JP2019522805A (ja) 画素駆動回路及びその駆動方法、アレイ基板、表示装置
CN112116893A (zh) 一种像素驱动电路及其控制方法、显示面板
WO2016004693A1 (zh) 像素电路及其驱动方法和显示装置
WO2020211686A1 (zh) 像素驱动电路、其驱动方法、显示面板及显示装置
CN112164375A (zh) 一种像素补偿电路及其驱动方法、显示装置
CN111383598A (zh) 像素补偿电路及其控制方法、显示驱动装置、显示设备
CN110867162A (zh) 像素驱动电路及其驱动方法、显示面板
CN108154850B (zh) 像素电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20200826

Address after: Room a5-103, No.999 Wenzhong Road, Xinzhan District, Hefei City, Anhui Province

Applicant after: Hefei Shiya Technology Co.,Ltd.

Address before: 200000, Shanghai, Pudong New Area, China (Shanghai) free trade zone, new Jinqiao Road, No. 13, building 27, 2 floor

Applicant before: Shanghai Shiou Photoelectric Technology Co.,Ltd.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: Room a5-103, No.999, Wenzhong Road, Xinzhan District, Hefei City, Anhui Province, 230012

Patentee after: Vision Technology Co.,Ltd.

Address before: Room a5-103, No.999 Wenzhong Road, Xinzhan District, Hefei City, Anhui Province

Patentee before: Hefei Shiya Technology Co.,Ltd.

CP03 Change of name, title or address