CN111061100A - 显示面板 - Google Patents
显示面板 Download PDFInfo
- Publication number
- CN111061100A CN111061100A CN201911272718.5A CN201911272718A CN111061100A CN 111061100 A CN111061100 A CN 111061100A CN 201911272718 A CN201911272718 A CN 201911272718A CN 111061100 A CN111061100 A CN 111061100A
- Authority
- CN
- China
- Prior art keywords
- line
- signal line
- display panel
- sub
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims description 7
- 239000000126 substance Substances 0.000 claims 1
- 238000013461 design Methods 0.000 abstract description 8
- 229910052751 metal Inorganic materials 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 238000002161 passivation Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 239000010408 film Substances 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
一种显示面板,包括第一信号线、第一信号线、第一桥接线、以及至少一条第三信号线,第一信号线、第一信号线、第一桥接线、以及至少一条第三信号线同层设置,第一桥接线电性连接第一信号线和第二信号线,至少一条第三信号线位于第一信号线和第二信号线之间,其中,所述第三信号线包括被第一桥接线隔断的第一子引线和第二子引线,第一子引线和第二子引线通过第二桥接线电性连接,通过将需要连接的不相邻的两条信号线直接相连,并将位于该两条信号线之间的其他信号线断开为两部分,将该两部分通过其对应的过孔换线后连接,从而可大大地缩减跨线面积,有利于后续的超窄边框设计。
Description
技术领域
本申请涉及移动通信技术领域,尤其涉及移动设备技术领域,具体涉及一种电子装置。
背景技术
Gate Driver On Array,简称GOA,通过利用现有薄膜晶体管液晶显示器中的阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,实现对栅极逐行扫描的驱动方式。
GOA技术可实现产品窄边框甚至无边框设计,常见的跨线设计通常采用过孔桥接的方式,对于垂直信号线而言,通常由面板的一端贯穿到另一端,当多条信号线在面板中的相对位置已经确定时,若在个别位置需要将两条不相邻的信号线连接,通常的做法是采用过孔桥接,将其中一条走线通过过孔换线,再跨过其他信号线与另一条信号线的过孔连接,但是此种设计会使得占据的跨线区域面积较大,不利于超窄边框的设计。
发明内容
本发明提供一种显示面板,以解决现有的显示面板中,由于为了将不相邻的两条信号线连接,通常的做法是将其中一条走线通过过孔换线,再跨过其他信号线与另一条信号线的过孔连接,导致跨线区域占据面积较大,从而不利于显示面板向超窄边框发展的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明提供一种显示面板,包括基板、设置于所述基板上的第一信号线、与所述第一信号线同层设置的第二信号线、与所述第一信号线同层设置的第一桥接线、以及至少一条第三信号线,所述第一桥接线电性连接所述第一信号线和所述第二信号线,所述第三信号线与所述第一信号线同层设置,于垂直于所述显示面板的厚度的平面上,至少一条所述第三信号线位于所述第一信号线和所述第二信号线之间;其中,所述第三信号线包括被所述第一桥接线隔断的第一子引线和第二子引线,所述第一子引线和所述第二子引线通过第二桥接线电性连接。
在本发明的至少一种实施例中,所述第二桥接线设置于所述第一信号线上。
在本发明的至少一种实施例中,所述显示面板包括设置于所述第二桥接线上的ITO电极。
在本发明的至少一种实施例中,所述第一信号线与所述第二桥接线、以及所述ITO电极与所述第二桥接线之间均设置有绝缘层
在本发明的至少一种实施例中,所述第一桥接线的第一侧设置有第一深孔和第一浅孔,所述第一深孔露出所述第一子引线,所述第一浅孔露出所述第二桥接线。
在本发明的至少一种实施例中,所述第一桥接线的第二侧设置有第二深孔和第二浅孔,所述第二深孔露出所述第二子引线,所述第二浅孔露出所述第二桥接线。
在本发明的至少一种实施例中,所述ITO电极通过所述第一深孔与所述第一子引线连接,所述ITO电极通过所述第一浅孔与所述第二桥接线连接。
在本发明的至少一种实施例中,所述ITO电极通过所述第二深孔与所述第二子引线连接,所述ITO电极通过所述第二浅孔与所述第二桥接线连接。
在本发明的至少一种实施例中,所述第一信号线、所述第二信号线、所述第三信号线、以及所述第二桥接线相互平行。
在本发明的至少一种实施例中,所述显示面板上定义有显示区域和非显示区域,所述显示区域内设置有阵列分布的多个像素单元,所述非显示区域内设置有栅极驱动单元,所述第一信号线、所述第二信号线、以及所述第三信号线连接至所述栅极驱动单元。
本发明的有益效果为:本发明通过将需要连接的不相邻的两条信号线直接相连,并将该两条信号线之间的其他信号线断开为两部分,将该两部分通过其对应的过孔换线后连接,从而可大大地缩减跨线面积,有利于后续的超窄边框设计。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的显示面板的信号线连接的平面结构示意图;
图2为本发明实施例的第一深孔和第一浅孔处的膜层结构示意图;
图3为本发明实施例的显示区域的薄膜晶体管的结构示意图。
具体实施方式
以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是用以相同标号表示。
本发明针对现有的显示面板,由于为了将不相邻的两条信号线连接,通常的做法是将其中一条走线通过过孔换线,再跨过其他信号线与另一条信号线的过孔连接,导致跨线区域占据面积较大,从而不利于显示面板向超窄边框发展的技术问题,本实施例能够解决该缺陷。
如图1和图2所示,本发明实施例提供一种显示面板,包括基板10、设置于所述基板上的第一信号线21、第二信号线22、以及第三信号线23。
所述第一信号线21、所述第二信号线22以及所述第三信号线23同层设置,且于垂直于所述显示面板厚度的平面上,所述第一信号线21和所述第二信号线22之间设置有至少一条第三信号线23。本发明实施例以所述第一信号线21和所述第二信号线22之间设置有一条第三信号线23为例进行说明,但所述第一信号线21与所述第二信号线22之间也可设置多条第三信号线23,这里不做限制。
由于信号传输需要,在个别位置处需要将所述第一信号线21和所述第二信号线22连接,通常做法是分别在所述第一信号线21上方、以及所述第二信号线22上方设置过孔,通过桥接线连接两个过孔从而将所述第一信号线21和所述第二信号线22连接起来,但是需要跨越所述第三信号线23连接,当设置有多个所述第三信号线23时,则需要跨线的区域更大,更不利于窄边框设计,本实施对所述第一信号线21和所述第二信号线22的连接方式作出改进。
所述第一信号线21、所述第二信号线22、所述第三信号线23、以及所述第一桥接线24可通过对第一金属层进行同一光罩工艺形成。
所述第一信号线21与所述第二信号线22直接通过同层设置的第一桥接线24连接,由于所述第一桥接线24需要经过所述第三信号线23,因此为了避免所述第一桥接线24与所述第三信号线23接触短路,需要将所述第三信号线23在所述第一桥接线24处断开,再通过其他桥接线连接断开的两部分。
具体地,所述第三信号线23包括被所述第一桥接线24隔断的第一子引线231和第二子引线232,所述第一子引线231和所述第二子引线232通过第二桥接线连接,可在所述第一子引线231靠近所述第一桥接线24的一端上方的绝缘层设置过孔以露出所述第一子引线231,在所述第二子引线232靠近所述第一桥接线24的一端上方的绝缘层设置另一过孔,所述第二桥接线通过连接两个过孔,将两条子引线连接起来,所述第二桥接线可为设置于所述第一信号线21上的ITO(Indium Tin Oxides,铟锡氧化物)电极,利用ITO膜层形成像素电极的同时,形成所述第二桥接线。
但此种连接方式只适用于桥接线较短的情况下,不适用于桥接线较长的情况,因为ITO的阻抗较大,对于需要设置较长的桥接线,采用此种连接方式,会对桥接线的电流影响较大。
如图1所示,本实施例中可采取其他的连接方式,所述第一子引线231通过换线到第二金属层的第二桥接线51,所述第二子引线232通过换线到第二金属层的第二桥接线51,从而将两条子引线连接起来,进而既能解决跨线区域面积较大的情况,又能解决阻抗对桥接线的影响。
具体地,所述第一桥接线24的第一侧(靠近所述第一子引线231)设置有第一深孔201和第一浅孔202,所述第一桥接线24的第二侧(与所述第一侧相对)设置有第二深孔203和第二浅孔204。
如图2所示,图2为第一深孔201和第一浅孔202处的膜层结构示意图,所述第二桥接线51设置于所述第一信号线21上,所述第一信号线21上设置有ITO电极70,所述第一深孔201露出所述第一子引线231,所述第一浅孔202露出所述第二桥接线51,所述ITO电极70通过所述第一深孔201与所述第一子引线231连接,所述ITO电极70通过所述第一浅孔202与所述第二桥接线51连接,从而实现通过所述ITO电极将所述第一子引线231与所述第二桥接线51连接。
所述第二深孔203和所述第二浅孔204的设置方式与上述第一深孔201和第一浅孔202的设置方式相同,所述第二深孔203露出所述第二子引线232,所述第二浅孔204露出所述第二桥接线51,所述ITO电极70通过所述第二深孔203与所述第二子引线232连接,所述ITO电极通过所述第二浅孔204与所述第二桥接线51连接,从而实现通过所述ITO电极将所述第二子引线232与所述第二桥接线51连接。
所述显示面板还包括显示区域和非显示区域,所述显示区域内设置有阵列分布的多个像素单元,所述非显示区域内设置有栅极驱动单元,所述栅极驱动单元的一侧输出有多条连接到所述显示区域的扫描线。
所述第一信号线21、所述第二信号线22、以及所述第三信号线23可为同一类信号线,当所述第一信号线21、所述第二信号线22、以及所述第三信号线23为时钟信号线时,所述栅极驱动单元的相对的另一侧连接有所述第一信号线21、所述第二信号线22、所述第三信号线23、以及其他时钟信号线。
所述第一信号线21与所述第二桥接线51之间、以及所述ITO电极70与所述第二桥接线51之间均设置有绝缘层。
如图2所示,具体地,所述第一信号线21与所述第二桥接线51之间的绝缘层可为栅极绝缘层30,所述ITO电极70与所述第二桥接线51之间的绝缘层可为钝化层60。
栅极绝缘层30设置于所述第一信号线21(或所述第一金属层)上,所述栅极绝缘层30上设置有有源层40,所述第二桥接线51(或第二金属层)设置于所述有源层40上,所述钝化层60设置于所述第二桥接线51上,所述ITO电极设置于所述钝化层60上。
所述栅极绝缘层30、所述有源层40、以及所述钝化层60的相应位置开设有所述第一深孔201和所述第二深孔203,所述钝化层60的相应位置开始有所述第一浅孔202和所述第二浅孔204。
如图3所示,所述显示区域的像素单元包括薄膜晶体管,所述薄膜晶体管包括栅极25、源极52以及漏极53,所述栅极25由所述第一金属层经过图案化处理形成,即所述栅极25也与所述第一信号线21同层设置,且两者相互绝缘,所述源极52和所述漏极53由所述第二金属层经过图案化处理,即所述源极52和所述漏极53与所述第二桥接线51同层设置,且所述源极52、所述漏极53与所述第二桥接线51相互绝缘。
所述ITO电极70可用以像素电极使用,所述钝化层60的与所述源极52或所述漏极53对应处也设置有一浅孔,所述像素电极通过所述浅孔与所述源极52或所述漏极53连接。
有益效果:本发明通过将需要连接的不相邻的两条信号线直接相连,并将该两条信号线之间的其他信号线断开为两部分,将该两部分通过其对应的过孔换线后连接,可大大地缩减跨线面积,有利于后续的超窄边框设计。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种显示面板,其特征在于,包括:
基板;
第一信号线,设置于所述基板上;
第二信号线,与所述第一信号线同层设置;
第一桥接线,与所述第一信号线同层设置,且电性连接所述第一信号线和所述第二信号线。以及
至少一条第三信号线,与所述第一信号线同层设置,于垂直于所述显示面板的厚度的平面上,至少一条所述第三信号线位于所述第一信号线和所述第二信号线之间;其中,
所述第三信号线包括被所述第一桥接线隔断的第一子引线和第二子引线,所述第一子引线和所述第二子引线通过第二桥接线电性连接。
2.根据权利要求1所述的显示面板,其特征在于,所述第二桥接线设置于所述第一信号线上。
3.根据权利要求2所述的显示面板,其特征在于,所述显示面板包括设置于所述第二桥接线上的ITO电极。
4.根据权利要求3所述的显示面板,其特征在于,所述第一信号线与所述第二桥接线、以及所述ITO电极与所述第二桥接线之间均设置有绝缘层。
5.根据权利要求3所述的显示面板,其特征在于,所述第一桥接线的第一侧设置有第一深孔和第一浅孔,所述第一深孔露出所述第一子引线,所述第一浅孔露出所述第二桥接线。
6.根据权利要求5所述的显示面板,其特征在于,所述第一桥接线的第二侧设置有第二深孔和第二浅孔,所述第二深孔露出所述第二子引线,所述第二浅孔露出所述第二桥接线。
7.根据权利要求6所述的显示面板,其特征在于,所述ITO电极通过所述第一深孔与所述第一子引线连接,所述ITO电极通过所述第一浅孔与所述第二桥接线连接。
8.根据权利要求7所述的显示面板,其特征在于,所述ITO电极通过所述第二深孔与所述第二子引线连接,所述ITO电极通过所述第二浅孔与所述第二桥接线连接。
9.根据权利要求1所述的显示面板,其特征在于,所述第一信号线、所述第二信号线、所述第三信号线、以及所述第二桥接线相互平行。
10.根据权利要求1所述的显示面板,其特征在于,所述显示面板上定义有显示区域和非显示区域,所述显示区域内设置有阵列分布的多个像素单元,所述非显示区域内设置有栅极驱动单元,所述第一信号线、所述第二信号线、以及所述第三信号线连接至所述栅极驱动单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911272718.5A CN111061100A (zh) | 2019-12-12 | 2019-12-12 | 显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911272718.5A CN111061100A (zh) | 2019-12-12 | 2019-12-12 | 显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111061100A true CN111061100A (zh) | 2020-04-24 |
Family
ID=70298889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911272718.5A Pending CN111061100A (zh) | 2019-12-12 | 2019-12-12 | 显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111061100A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113219741A (zh) * | 2021-04-20 | 2021-08-06 | 绵阳惠科光电科技有限公司 | 一种显示面板和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106057818A (zh) * | 2016-05-26 | 2016-10-26 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN107945726A (zh) * | 2017-11-22 | 2018-04-20 | 深圳市华星光电技术有限公司 | 一种阵列基板和显示面板 |
CN107966860A (zh) * | 2017-11-24 | 2018-04-27 | 深圳市华星光电技术有限公司 | 一种goa电路、显示面板及显示装置 |
CN108241239A (zh) * | 2016-12-23 | 2018-07-03 | 乐金显示有限公司 | 窄边框显示器 |
CN109100894A (zh) * | 2018-07-02 | 2018-12-28 | 深圳市华星光电技术有限公司 | Goa电路结构 |
CN110007498A (zh) * | 2019-05-07 | 2019-07-12 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板、显示面板及显示装置 |
-
2019
- 2019-12-12 CN CN201911272718.5A patent/CN111061100A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106057818A (zh) * | 2016-05-26 | 2016-10-26 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN108241239A (zh) * | 2016-12-23 | 2018-07-03 | 乐金显示有限公司 | 窄边框显示器 |
CN107945726A (zh) * | 2017-11-22 | 2018-04-20 | 深圳市华星光电技术有限公司 | 一种阵列基板和显示面板 |
CN107966860A (zh) * | 2017-11-24 | 2018-04-27 | 深圳市华星光电技术有限公司 | 一种goa电路、显示面板及显示装置 |
CN109100894A (zh) * | 2018-07-02 | 2018-12-28 | 深圳市华星光电技术有限公司 | Goa电路结构 |
CN110007498A (zh) * | 2019-05-07 | 2019-07-12 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板、显示面板及显示装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113219741A (zh) * | 2021-04-20 | 2021-08-06 | 绵阳惠科光电科技有限公司 | 一种显示面板和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10289243B2 (en) | Touch control display device and manufacturing method thereof | |
US10229938B2 (en) | Array substrate and fabrication method thereof | |
KR101297387B1 (ko) | 터치 패널 일체형 액정 표시 장치 | |
CN107065269B (zh) | 显示面板及显示装置 | |
US9244317B2 (en) | Active matrix substrate and display device | |
CN110888278B (zh) | 显示面板 | |
KR20080000496A (ko) | 액정표시장치용 어레이 기판 및 그 제조방법 | |
KR20130033400A (ko) | 액정 표시 장치 | |
KR101171056B1 (ko) | 액정 표시 장치 | |
CN110098199B (zh) | 显示面板及显示装置 | |
CN109062441B (zh) | 阵列基板 | |
US9524989B2 (en) | Array substrate and method of manufacturing the same, and liquid crystal display screen | |
CN107367862A (zh) | 一种具有超窄下边框的液晶显示面板及其制造方法 | |
WO2023070726A1 (zh) | 一种阵列基板及显示面板 | |
CN111061100A (zh) | 显示面板 | |
US11011554B2 (en) | Array substrate, method for fabricating the same, and display panel | |
CN114020167B (zh) | 触控显示面板和显示装置 | |
WO2019056521A1 (zh) | 阵列基板、显示面板及像素修补方法 | |
KR100341126B1 (ko) | 고개구율 및 고투과율 액정 표시 장치 및 그 제조방법 | |
KR20110105893A (ko) | 더블 레이트 드라이브 타입 액정표시장치용 어레이 기판 | |
JP2009271105A (ja) | 液晶表示装置の製造方法 | |
KR20020012795A (ko) | 액정표시장치용 어레이기판과 그 제조방법 | |
CN111933036B (zh) | 显示面板及显示装置 | |
KR100516061B1 (ko) | 액정 표시 장치 | |
US11531421B2 (en) | Thin film transistor array substrate and touch display panel having varying number of touch traces per touch electrode |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200424 |