CN111049602B - 信号时序校正方法 - Google Patents

信号时序校正方法 Download PDF

Info

Publication number
CN111049602B
CN111049602B CN201811188053.5A CN201811188053A CN111049602B CN 111049602 B CN111049602 B CN 111049602B CN 201811188053 A CN201811188053 A CN 201811188053A CN 111049602 B CN111049602 B CN 111049602B
Authority
CN
China
Prior art keywords
signal
reference signal
test
signals
delay number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811188053.5A
Other languages
English (en)
Other versions
CN111049602A (zh
Inventor
朱庆华
张正贤
庄上毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chroma ATE Suzhou Co Ltd
Original Assignee
Chroma ATE Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chroma ATE Suzhou Co Ltd filed Critical Chroma ATE Suzhou Co Ltd
Priority to CN201811188053.5A priority Critical patent/CN111049602B/zh
Publication of CN111049602A publication Critical patent/CN111049602A/zh
Application granted granted Critical
Publication of CN111049602B publication Critical patent/CN111049602B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/004Synchronisation arrangements compensating for timing error of reception due to propagation delay

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种信号时序校正方法,这种信号时序校正方法包括:以一第一传输端经过一传输通道提供一测试信号给一第二传输端,该测试信号具有一第一测试模式;以该第二传输端依据该测试信号产生一第一参考信号;判断该第一参考信号的一信号值是否稳定;当判断该信号值不稳定时,调整该第一参考信号,以使该第一参考信号延迟至少一个预设时间单位;当判断该第一参考信号稳定时,更依据该信号值判断该第一参考信号的时序是否正确;当判断该第一参考信号的时序不正确时,依据一参考值调整该第一参考信号的信号值。

Description

信号时序校正方法
技术领域
本发明关于一种信号时序校正方法,特别是一种针对多通道信号传输的信号时序校正方法。
背景技术
平行的多通道传输常被用在硬件实践上,以提升数据传输量。当这些通道是以硬件实践为实体通道时,就实际的物理条件来说,不同通道的通道长度并不会相同。也就是说,各个信号分别经过不同的通道时会受到不同程度的时间延迟。而当这些通道并非实体通道而为无线通道时,各个无线通道也可能因为不同的通道条件而造成了不同的时间延迟。在这样的情况下,随着数据量的上升,数据传输速度也被拉高,使得信号对于传输通道所造成的时间延迟更加地敏感。
发明内容
本发明在于提供一种信号时序校正方法,以使多个信号在分别传输经过不同通道后,仍能在后端电路达到同步。
本发明公开了一种信号时序校正方法,用于校正一第二传输端经由一传输通道而自一第一传输端接收到的信号,该信号时序校正方法包括:以该第一传输端提供一测试信号给该第二传输端,该测试信号具有一第一测试模式;以该第二传输端依据该测试信号产生一第一参考信号;判断该第一参考信号的一信号值是否稳定;当判断该信号值不稳定时,调整该第一参考信号,以使该第一参考信号延迟至少一个预设时间单位;当判断该第一参考信号稳定时,更依据该信号值判断该第一参考信号的时序是否正确;当判断该些第一参考信号其中之一的时序不正确时,依据一参考值调整该第一参考信号的信号值。
以上的关于本发明内容的说明及以下的实施方式的说明用以示范与解释本发明的精神与原理,并且提供本发明的专利申请权利要求保护范围更进一步的解释。
附图说明
图1为根据本发明一实施例的信号传输架构的功能方块图。
图2为根据本发明一实施例的信号时序校正方法的步骤流程图。
图3A为根据本发明一实施例的第一传输端所提供的测试信号的时序图。
图3B为根据图3A的测试信号经过传输通道的时序图。
图3C为根据图3B的测试信号经过调整而稳定的时序图。
图3D为根据图3C的信号经过调整而具有正确时序的时序图。
图4为根据本发明一实施例的信号时序校正方法的部分步骤流程图。
图5为根据本发明另一实施例的信号时序校正方法的部分步骤流程图。
图6为根据本发明更一实施例的信号时序校正方法的部分步骤流程图。
图7为根据本发明一实施例的第二传输端所接收到的不同测试信号的时序图。
图8为根据本发明又一实施例的信号时序校正方法的部分步骤流程图。
图9A为根据本发明一实施例的第一传输端所提供的具有第二测试模式的多个测试信号其中之一在多个信号值区间的多个信号值的示意图。
图9B为根据本发明一实施例的第二传输端所接收到的不同测试信号在多个信号值区间的多个信号值与经第二传输端校正的不同参考信号在多个信号值区间的多个信号值的示意图。
其中,附图标记:
1 第一传输端
2 第二传输端
CH1、CH2、CH3、CH4 传输通道
P、P1、P2、P3、P4 脉冲
Sref1、Sref2、Sref3、Sref4 第二参考信号
T 信号周期
C 循环周期
TE 第二检测时间区间
具体实施方式
以下在实施方式中详细叙述本发明的详细特征以及优点,其内容足以使任何本领域的技术人员了解本发明的技术内容并据以实施,且根据本说明书所公开的内容、权利要求保护范围及附图,任何本领域的技术人员可轻易地理解本发明相关的目的及优点。以下的实施例进一步详细说明本发明的观点,但非以任何观点限制本发明的范畴。
请参照图1,图1为根据本发明第一实施例的电池负压检测系统的功能方块图。如图1所示,第一传输端1与第二传输端2分别电性连接传输通道 CH1~CH4,因此第一传输端1可以经由传输通道CH1~CH4而与第二传输端2 传输信号。第一传输端1可以是传送端与接收端的其中一方,第二传输端2 则是传送端与接收端的其中另一方。第一传输端1与第二传输端2可以是任意的装置或电路。另一方面,传输通道CH1~CH4的数量可以是一个或多个,而不以所举之例为限,且传输通道CH1~CH4可以是实体通道或者是无线通道。
虽然在设计上会尽量让传输通道CH1~CH4具有等效长度,但是无论是实体通道或是无线通道,传输通道CH1~CH4受限于实际上的物理条件并无法一模一样。因此,当第一传输端1同时提供多个信号至传输通道CH1~CH4时,这些信号会分别受到传输通道CH1~CH4所造成的不同的影响,而让这些信号在被第二传输端2接收到时会具有程度不一的时间延迟。当信号速率提高时,这些时间延迟的差异即会对信号传输造成极大的影响。
基于以上描述,本发明提供了一种信号时序校正方法。请参照图2,图2 为根据本发明一实施例的信号时序校正方法的步骤流程图。于步骤S101中,以该第一传输端提供一测试信号给该第二传输端,该测试信号具有一第一测试模式;在步骤S103中,以该第二传输端依据该测试信号产生一第一参考信号;在步骤S105中,判断该第一参考信号的一信号值是否稳定;在步骤S107中,当判断该信号值不稳定时,调整该第一参考信号,以使该第一参考信号延迟至少一个预设时间单位;在步骤S109中,当判断该第一参考信号稳定时,更依据该信号值判断该第一参考信号的时序是否正确;在步骤S111中,当判断该些第一参考信号其中之一的时序不正确时,依据一参考值调整该第一参考信号的信号值。
为求叙述简明易懂,以下以第一传输端1与第二传输端2为现场可编程门阵列(field programmable gate array,FPGA)电路,且第一传输端1与第二传输端2之间以串行器/解串器(serialer/deserialer,SerDes)进行传输为例进行说明。请先参照图3A与图3B,图3A为根据本发明一实施例的第一传输端所提供的测试信号的时序图,图3B为根据图3A的测试信号经过传输通道的时序图。在这些示意图中,是以第一传输端1通过SerDes接口提供测试信号为例,且先对应于传输通道CH1的测试信号与第一参考信号来作说明。其中,测试信号的SerDes比例(SerDes ratio)为1:6。
图3A中示出了第一传输端1与第二传输端2所共用的系统时脉、第一传输端1与第二传输端2之间基于SerDes进行传输所用的传输时脉、第一传输端1所提供的测试信号在传输时脉域的波形与此测试信号在系统时脉域的信号值。如步骤S101所述,测试信号具有第一测试模式,所述的第一测试模式例如是说测试信号在每个信号周期T的信号值都相同。在此实施例中,测试信号在每个信号周期T的信号值都为0x1。依据SerDes的规格定义,测试信号在每个信号周期T都具有一脉冲P,且此信号周期对应的多个传输时脉的脉冲正缘(rising edge)或脉冲负缘(falling edge)在时序上会落于测试信号的脉冲P的有效脉冲区间内。
理想上,第二传输端2接收到的测试信号的时序应与第一传输端1提供的测试信号的时序相同。但是,当测试信号经过传输通道CH1后,测试信号遭到延迟,因此测试信号的脉冲P可能会偏离应处的位置。以图3B来看,经通道延迟的测试信号的脉冲P在时间上往后位移近3个传输时脉的脉冲时间。且更详细地来看,传输时脉的其中一个脉冲正缘于时间上位于脉冲P的脉冲正缘附近,且传输时脉的此脉冲的负缘于时间上位于脉冲P的脉冲负缘的附近。也就是说,并没有传输时脉的一个脉冲的正缘或负缘能确实地落于脉冲P的有效脉冲区间中。再考虑到测试信号的抖动(jitter),在不同的信号周期T中,有可能是传输时脉的脉冲负缘落于脉冲P的有效脉冲区间之中,或也有可能是传输时脉的脉冲正缘落于脉冲P的有效脉冲区间之中。也就是说,在此实施例中,若依据传输时脉对经传输通道CH1延迟后的测试信号取值,此测试信号在各信号周期T的信号值有可能并不会相同,而是在不同的信号值(在此实施例中例如为0x8与0x4)之间改变。
请一并参照图2、图3C与图3D,图3C为根据图3B的测试信号经过调整而稳定的时序图,图3D为根据图3C的信号经过调整而具有正确时序的时序图。
如上所述,在步骤S103中以第二传输端2依据测试信号产生第一参考信号。所述的第一参考信号可以就是第二传输端2所接收到的测试信号,或者,第一参考信号可以是第二传输端2所接收到的测试信号经过所需的参数调整而形成,所述的参数调整例如为振幅调整或是等化(equalize)。在此是以相同于第二传输端2所接收到的测试信号的第一参考信号为例进行说明。
而在步骤S105中判断第一参考信号的信号值是否稳定。在一实施例中,依据一时脉信号判断出第一参考信号在一第一检测时间区间中的连续多个信号值,而当判断所述的连续多个信号值中的部分信号值不同时,即判断第一参考信号的信号值不稳定。于实务上,第二传输端2例如是依据传输时脉的多个脉冲的脉冲正缘或脉冲负缘对第一参考信号进行取值。所述的第一检测时间区间涵盖第一参考信号的多个信号周期。举例来说,第一检测时间区间例如涵盖了五个信号周期。理想上,第一参考信号在这五个信号周期中的信号值应该都为0x1。但在图3B所示的实施例中,第一参考信号的信号值有可能在0x4跟 0x8之间变动。因此于图3B所示的实施例中,在第一检测时间区间所涵盖的五个信号周期中,可能会看到第一参考信号有0x4跟0x8两种信号值。第一检测时间区间的时间长度是关联于测试信号或第一参考信号的信号周期长度,在此并不对第一检测时间区间的时间长度作具体数值限制。
当判断第一参考信号不稳定时,进行步骤S107,以使该第一参考信号延迟至少一个预设时间单位。所述一个预设时间单位的长度为本领域技术人员经详阅本说明书后可自行定义。在一较佳的实施例中,一个预设时间单位的长度为小于一个传输时脉的脉冲宽度,以获得较佳的调整精度。于实务上,第二传输端2可以设置有一长度可调的分接延迟线(tapdelay line)。当测试信号被第二传输端2接收后会先经过分接延迟线。通过调整分接延迟线的延迟数(对应于接点数量),第二传输端2即可取得经过不同时间延迟的第一参考信号。在此实施例中,所述的预设时间单位为分接延迟线的各接点(tap)之间的时间差。预设时间单位的大小为本领域技术人员经详阅本说明书后可依实际所需自行定义,在此并不加以限制。
请一并参照图4以进一步说明步骤S107的实施模式,图4为根据本发明一实施例的信号时序校正方法的部分步骤流程图。当判断该信号值不稳定时,更进行以下的步骤。在步骤S201中,依据一第一延迟数延迟该第一参考信号;在步骤S203中,判断经延迟的该第一参考信号是否稳定;在步骤S205中,当判断经延迟后的该第一参考信号不稳定,增加该第一延迟数,并依据增加后的该第一延迟数延迟该第一参考信号。
举一个具体的例子来说,在一开始,第二传输端2将分接延迟线的延迟数设为0,相当于不延迟第一参考信号。当第二传输端2接收到如图3B所示的测试信号时,第二传输端2判断初始的第一参考信号(接收到的测试信号)的信号值并不稳定,第二传输端2依据一第一延迟数延迟第一参考信号。以分接延迟线为例,第二传输端2例如是将分接延迟线的延迟数从零个增加为一个,以使第一参考信号延迟一个预设时间单位。然后,第二传输端2再依前述的方式判断经过延迟的第一参考信号是否稳定。当第二传输端2判断经过延迟的第一参考信号不稳定,第二传输端2再增加第一延迟数,并依据再次增加后的第一延迟数延迟第一参考信号。以前述的分接延迟线为例,当第二传输端2判断经延迟后的第一参考信号不稳定时,第二传输端2再依序将分接延迟线的延迟数增加为两个、三个…直到经延迟的第一参考信号稳定。
于一实施例中,当依序递增第一延迟数并依据第一延迟数延迟第一参考信号而使经延迟的第一参考信号稳定后,此时的第一参考信号即可被用以进行后续步骤S109的时序校正。在另一实施例中,经调整而稳定的第一参考信号还可经进一步的调整以确保后端电路看到的第一参考信号的信号值确实是稳定的。请一并参照图5以进行说明,图5为根据本发明一实施例的信号时序校正方法的部分步骤流程图。在步骤S301中,依据一第二延迟数延迟该第一参考信号,该第二延迟数大于该第一延迟数。在步骤S303中,判断经依据该第二延迟数延迟的该第一参考信号是否稳定。在步骤S305中,当判断经依据该第二延迟数延迟后的该第一参考信号稳定时,增加该第二延迟数,并依据增加后的该第二延迟数延迟该第一参考信号。在步骤S307中,当判断经依据该第二延迟数延迟后的该第一参考信号不稳定,依据最后的该第一延迟数与最后的该第二延迟数产生一第三延迟数,该第三延迟数大于最后的该第一延迟数且小于最后的该第二延迟数的最大值。在步骤S309中,依据该第三延迟数延迟该第一参考信号以使该第一参考信号稳定。
再以前述的分接延迟线为例,假设第二传输端2将分接延迟线的延迟数设定为3(第一延迟数)后使第一参考信号的信号值稳定,在此实施例中,第二传输端2再将分接延迟线的延迟数依序递增为4以至N,N为本领域技术人员经详阅本说明书后可自行定义,理论上N可以为大于3的正整数,而为4、 5、6…。在依序递增延迟数的过程中,第一参考信号的时间延迟也会对应增加,而使得第一参考信号的信号值再度趋于不稳定。假设当第二传输端2将分接延迟线的延迟数递增为7时,第一参考信号的信号值又再度不稳定,第二传输端 2依据最后的第一延迟数(3)与最后的第二延迟数(7)产生一个第三延迟数,并依据此第三延迟数延迟第一参考信号,以提供信号值稳定的第一参考信号给后续步骤使用。所述的第三延迟数为正正数且大于最后的第一延迟数并小于最后的第二延迟数。在此实施例中,第三延迟数为大于3而小于7的正整数。借此,可以确保传输时脉的脉冲正缘或脉冲负缘确实落在第一参考信号的脉冲P 的脉冲有效区间中。
延续前述,当判断第一参考信号稳定时,更依据第一参考信号的信号值判断第一参考信号的时序是否正确。参照如图3A与图3C,第一传输端1所提供的测试信号的信号值为0x1,经初步调整而具有稳定信号值的第一参考信号的信号值为0x4。虽然传输时脉的脉冲正缘或是脉冲负缘已位于第一参考信号的脉冲P的有效脉冲区间中,而使第一参考信号已具有稳定的信号值,但如图所示地,由于传输通道CH1所造成的时间延迟太大,而使得第一参考信号的脉冲P已偏离应处的时间位置太多,从而使得第一参考信号在各信号周期的信号值与测试信号在对应的各信号周期的信号值不相同。
请接着参考图6以说明如何调整第一参考信号的时序,图6为根据本发明另一实施例的信号时序校正方法的部分步骤流程图。在步骤S401中,判断该第一参考信号于该些信号周期其中之一的该信号值是否相同于一预设参考信号值。在步骤S403中,当判断该第一参考信号于该信号周期中的该信号值不同于该预设参考信号值时,依据该预设参考信号值调整该第一参考信号的信号值。
辅以图3A至图3D来说,第一传输端1提供在各信号周期具有信号值0x1 的测试信号,第二传输端2可以预存有一预设参考信号值为0x1。当第二传输端2如上述调整第一参考信号而使其信号值稳定后,第二传输端2再判断第一参考信号的各信号周期的信号值是否相同于预设参考信号值。当第一参考信号的各信号周期的信号值不同于预设参考信号值时,第二传输端2依据所述的预设参考信号值调整第一参考信号的时序,以使第一参考信号的脉冲P位于预设参考信号值所对应的信号值区间。以图3C与图3D来说,第二传输端2对图3C所示的第一参考信号进行滑码(bit slip),以使第一参考信号的信号值从 0x4改变为0x1。此时,第一参考信号的脉冲P即会位于正确的信号值区间,等同于让第一参考信号具有所需要的时序。于实务上,第二传输端2例如具有一滑码电路,滑码电路电性连接于前述的分接延迟线,以滑码的方式调整经分接延迟线延迟的第一参考信号的信号值,从而进一步调整经分接延迟线延迟的第一参考信号的时序。
经过上述的步骤之后,第二传输端2可以调整分别自传输通道CH1~CH4 接收到的各测试信号,以使各测试信号具有稳定的信号值并分别具有正确的时序。理想上,各传输通道所造成的时间延迟差异不大,或者说,各传输通道所造成的时间延迟的时间差并不会大于一个信号周期。因此,经上述的步骤之后,第二传输端2即可依据自传输通道CH1~CH4收到的不同的测试信号产生同步的第一参考信号。
请接着参照图7以说明一种较不理想的信号传输状况,图7为根据本发明一实施例的第二传输端所接收到的不同测试信号的时序图。图7基于图1所示的传输架构而绘示。图7中除了有系统时脉与传输时脉之外,更有对应于传输通道CH1的第一参考信号Sref1、对应于传输通道CH2的第一参考信号Sref2、对应于传输通道CH3的第一参考信号Sref3与对应于传输通道CH4的第一参考信号Sref4,其中,脉冲P1、P2、P3、P4同时间由第一传输端1分别输出至传输通道CH1、CH2、CH3、CH4。但由于传输通道CH1、CH2、CH3、CH4 造成的不同的时间延迟,第二传输端2所产生的各第一参考信号的脉冲P1、 P2、P3、P4并未处于同一个信号周期中。另一方面,由各脉冲P1、P2、P3、 P4的时间位置可以看出,传输通道CH2造成的延迟量与传输通道CH4造成的延迟量大于其他传输通道造成的延迟量,且传输通道CH2造成的延迟量相同于传输通道CH4造成的延迟量;传输通道CH1造成的延迟量次之,传输通道 CH3造成的延迟量居末。
有鉴于这样的问题,本发明更提供了相关的步骤以进一步维持系统效能。请参照图8,图8为根据本发明更一实施例的信号时序校正方法的部分步骤流程图。在步骤S501中,调整该些测试信号以使每一该测试信号具有一第二测试模式。在步骤S503中,以该第一传输端经由该些传输通道提供具有该些第二测试模式的该些测试信号给该第二传输端,该些测试信号分别传输经过该些传输通道。在步骤S505中,以该第二传输端依据该些测试信号产生多个第二参考信号,该些第二参考信号分别具有多个参考模式。在步骤S507中,判断该些参考模式是否相同。在步骤S509中,当判断该些参考模式不相同时,依据该些第二参考信号其中之一调整其他的该些第二参考信号,以使该些第二参考信号的该些参考模式相同。
请一并参照图9A与图9B,图9A为根据本发明一实施例的第一传输端所提供的具有第二测试模式的多个测试信号其中之一在多个信号值区间的多个信号值的示意图,图9B为根据本发明一实施例的第二传输端所接收到的不同测试信号在多个信号值区间的多个信号值与经第二传输端校正的不同参考信号在多个信号值区间的多个信号值的示意图。
在步骤S501与步骤S503中产生具有第二测试模式的多个测试信号,并将具有第二测试模式(pattern)的测试信号提供给第二传输端2。在一实施例中,每个测试信号都具有相同的第二测试模式。所述的第二测试模式例如为一周期循环模式。更具体地来说,测试信号具有多个循环周期C,而测试信号的一个循环周期C具有多个如前述的信号周期T。测试信号在每个信号周期T 具有一个信号值。而测试信号在不同的两个循环周期C中的多个信号值依序相同。以图9A所示的实施例来说,测试信号在一个循环周期C依在时间上依序具有0x0、0x1、0x2…0xE、0xF等信号值,且测试信号在另一个循环周期C 也在时间上依序具有0x0、0x1、0x2…0xE、0xF等信号值。须说明的是,在此所举的第二测试模式的范例为:测试信号的信号值在一个循环周期C中随时间递增且在一个循环周期C中的各个信号值都不相同;而于实务上,于第二测试模式中,测试信号的信号值在一个循环周期C中并不一定要随时间递增且一个循环周期C中的各个信号值也不一定都不相同。测试信号的第二测试模式为本领域技术人员经详阅本说明书后可依实际所需自行定义,在此并不加以限制
在步骤S505中,以第二传输端2依据传输经过各传输通道CH1~CH4分别产生第二参考信号Sref1~Sref4,第二参考信号Sref1~Sref4分别对应于传输通道CH1~CH4。请参照如图7与图9B,图7与图9B在时序上两相对应,并以不同角度呈现各传输通道之间的差异。有别于图7以各第一参考信号在传输时脉域的各脉冲呈现各传输通道的差异,在图9B中则是以第一参考信号在系统时脉域中的不同信号周期中的各信号值来呈现各传输通道的差异。如图7 与图9B所示地,传输通道CH2与传输通道CH4造成的延迟量最大,传输通道CH1次之,传输通道CH3居末。
在步骤S507中判断第二参考信号Sref1~Sref4的各参考模式是否相同。在一实施例中,判断第二参考信号Sref1~Sref4在一第二检测时间区间TE的多个信号值是否相同,以判断各参考模式是否相同。第二检测时间区间TE为各信号周期T其中之一。理想中,各传输通道的物理条件变化应不会导致不同第二参考信号的时间差大于一个循环周期C。所以,依据图9A所示的第二测试模式,由于测试信号在循环周期C中的各信号值皆不相同,因此只要判断第二参考信号Sref1~Sref4在同一个信号周期的信号值是否相同即可判断出各第二参考信号Sref1~Sref4的各参考模式是否相同。在另一实施例中,第二检测时间区间TE涵盖了多个信号周期T,第二传输端2判断第二参考信号Sref1~Sref4 其中每一在第二检测时间区间TE中的多个信号值是否与第二参考信号 Sref1~Sref4其中的任意一个在第二检测时间区间TE中的多个信号值依序相同,以判断各参考模式是否相同。借此,可以更精确地判断出第二参考信号 Sref1~Sref4的各参考模式是否相同,或者也容许所述的第二测试模式具有更多的设计可能。
在步骤S509,于判断各参考模式不相同时,依据第二参考信号Sref1~Sref4 其中之一调整其他的第二参考信号,以使第二参考信号Sref1~Sref4的各参考模式相同。在一实施例中,先自第二参考信号Sref1~Sref4中找出具有最大延迟量的第二参考信号,并将其它第二参考信号与该具有最大延迟量的第二参考信号相切齐。
举例图9B来说,由于传输通道CH2对应的第二参考信号Sref2与传输通道CH4对应的第二参考信号Sref4具有最大的时间延迟量,因此在此实施例选择第二参考信号Sref2与第二参考信号Sref4其中之一作为基准信号。以基准信号为第二参考信号Sref2来说,第二参考信号Sref2较第二参考信号Sref1 晚一个信号周期T,第二参考信号Sref2较第二参考信号Sref3晚两个信号周期T,第二参考信号Sref2与第二参考信号Sref4具有同步时序。因此,在此实施例中,将第二参考信号Sref1延迟一个信号周期T,并将第二参考信号Sref3 延迟两个信号周期T。如图9B所示,经此调整后的各第二参考信号Sref1~Sref4 得以达成同步。于实务上,第二传输端2可以通过各第二参考信号的信号值与基准信号的信号值的差异来判断出如何调整个第二参考信号的时序。在一实施例中,第二传输端2例如具有流水线校准电路(pipeline align unit),此流水线电路电性连接于前述的滑码电路之后,以使个别时序正确的各第二参考信号得以达到同步。
在上述的步骤中,虽然第一传输端1提供的是测试信号,但通过存下相应的时间参数,例如前述的分接延迟线的延迟数与滑码数,甚至是对应于不同通道的信号周期延迟数,当第一传输端1提供一般的数据信号时,第二传输端2 还是可以有效地对抗通道延迟,使经由不同传输通道接收到的各个数据信号达成同步。
综合以上所述,本发明提供了一种信号时序校正方法,通过接收到的各第一参考信号的信号值来分别校正各个通道的时序。此外,在另一实施例中,更通过接收到的各第二参考信号的参考信号值模板来校正不同信号间的时序。借此,即使各信号分别经过了不同的通道而分别具有不同的延迟量,在经过了上述的校正之后,接收端的后端电路仍能取得时序同步的多个信号,而消弭了通道延迟的影响。
虽然本发明已以实施方式公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求书所界定的范围为准。

Claims (9)

1.一种信号时序校正方法,用于校正一第二传输端经由一传输通道而自一第一传输端接收到的信号,其特征在于,该信号时序校正方法包括:
以该第一传输端提供一测试信号给该第二传输端,该测试信号具有一第一测试模式;
以该第二传输端依据该测试信号产生一第一参考信号;
依据该第一参考信号于一第一检测时间区间中的连续多个信号值是否相同,以判断该第一参考信号的一信号值是否稳定;
当判断该信号值不稳定时,延迟该第一参考信号至少一个预设时间单位;以及
当判断该第一参考信号的该信号值稳定时,更依据该信号值判断该第一参考信号的时序是否正确,于判断该第一参考信号的时序是否正确的步骤中更包括:
该测试信号定义有多个信号周期,判断该第一参考信号于该些信号周期其中之一的该信号值是否相同于一预设参考信号值;以及
当判断该第一参考信号于该信号周期中的该信号值不同于该预设参考信号值时,依据该预设参考信号值调整该第一参考信号的信号值。
2.如权利要求1所述的信号时序校正方法,其特征在于,于该判断该信号值是否稳定的步骤中,包括:
依据一时脉信号判断出该第一参考信号在该第一检测时间区间中的所述的连续多个信号值;以及
当判断所述的连续多个信号值中的部分信号值不同时,判断该第一参考信号的信号值不稳定。
3.如权利要求1所述的信号时序校正方法,其特征在于,当判断该信号值不稳定时,更包括:
依据一第一延迟数延迟该第一参考信号;
判断经延迟的该第一参考信号是否稳定;以及
当判断经延迟后的该第一参考信号不稳定,增加该第一延迟数,并依据增加后的该第一延迟数延迟该第一参考信号。
4.如权利要求3所述的信号时序校正方法,其特征在于,当该第一参考信号于被依据该第一延迟数延迟而稳定时,更包括:
依据一第二延迟数延迟该第一参考信号,该第二延迟数大于该第一延迟数;
判断经依据该第二延迟数延迟的该第一参考信号是否稳定;
当判断经依据该第二延迟数延迟后的该第一参考信号稳定时,增加该第二延迟数,并依据增加后的该第二延迟数延迟该第一参考信号;
当判断经依据该第二延迟数延迟后的该第一参考信号不稳定,依据最后的该第一延迟数与最后的该第二延迟数产生一第三延迟数,该第三延迟数大于最后的该第一延迟数且小于最后的该第二延迟数的最大值;以及
依据该第三延迟数延迟该第一参考信号以使该第一参考信号稳定。
5.如权利要求1所述的信号时序校正方法,其特征在于,该测试信号于每一信号周期中具有一脉冲,每一信号周期定义有多个信号值区间,每一该信号值区间对应于多个预设测试信号值对应的其中之一,当该测试信号的该脉冲位于该些信号值区间其中之一时,该测试信号的信号值为该些预设测试信号值对应的其中之一。
6.如权利要求1所述的信号时序校正方法,其特征在于,该第一传输端经由多个传输通道分别提供多个测试信号给该第二传输端,该第二传输端依据该些测试信号产生多个第一参考信号,于调整该些第一参考信号稳定且时序正确之后,该信号时序校正方法更包括:
调整该些测试信号以使每一该测试信号具有一第二测试模式,该第二测试模式相异于该第一测试模式;
以该第一传输端经由该些传输通道提供具有该些第二测试模式的该些测试信号给该第二传输端,该些测试信号分别传输经过该些传输通道;
以该第二传输端依据该些测试信号产生多个第二参考信号,该些第二参考信号分别具有多个参考模式;
依据该第二参考信号于一第二检测时间区间中的连续多个信号值是否相同,以判断该些参考模式是否相同;以及
当判断该些参考模式不相同时,依据该些第二参考信号中之延迟最多者调整其他的该些第二参考信号,以使该些第二参考信号的该些参考模式相同。
7.如权利要求6所述的信号时序校正方法,其特征在于,该第二检测时间区间为该些第二参考信号的多个信号周期其中之一。
8.如权利要求7所述的信号时序校正方法,其特征在于,于依据该些第二参考信号中之该延迟最多者调整其他的该些第二参考信号,以使该些第二参考信号的该些参考模式相同的步骤中,包括:
当判断该些第二参考信号在该第二检测时间区间的该些信号值不同时,定义该些第二参考信号中之该延迟最多者为一基准信号;以及
依据该基准信号在该第二检测时间区间的该信号值延迟该些第二参考信号之中具有与该基准信号不同的该参考模式的该第二参考信号至少一个信号周期。
9.如权利要求8所述的信号时序校正方法,其特征在于,更包括:
判断出该些第二参考信号中之该延迟最多者。
CN201811188053.5A 2018-10-12 2018-10-12 信号时序校正方法 Active CN111049602B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811188053.5A CN111049602B (zh) 2018-10-12 2018-10-12 信号时序校正方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811188053.5A CN111049602B (zh) 2018-10-12 2018-10-12 信号时序校正方法

Publications (2)

Publication Number Publication Date
CN111049602A CN111049602A (zh) 2020-04-21
CN111049602B true CN111049602B (zh) 2021-11-23

Family

ID=70229778

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811188053.5A Active CN111049602B (zh) 2018-10-12 2018-10-12 信号时序校正方法

Country Status (1)

Country Link
CN (1) CN111049602B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW452906B (en) * 1999-06-10 2001-09-01 Acuid Corp Ltd A skew calibration means and a method of skew calibration
TW515904B (en) * 2000-07-27 2003-01-01 Advantest Corp Timing calibration method and semiconductor device testing apparatus with timing calibration function
CN1862273A (zh) * 2006-01-09 2006-11-15 北京大学深圳研究生院 一种测试时钟信号抖动的片上系统及其方法
JP2012004834A (ja) * 2010-06-16 2012-01-05 Toshiba Corp 時刻同期システム及び時刻同期方法
CN105652173A (zh) * 2014-11-10 2016-06-08 致茂电子(苏州)有限公司 校正板及其时序校正方法
TW201643445A (zh) * 2015-06-11 2016-12-16 智原科技股份有限公司 內建於晶片內之測量抖動的裝置與方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW452906B (en) * 1999-06-10 2001-09-01 Acuid Corp Ltd A skew calibration means and a method of skew calibration
TW515904B (en) * 2000-07-27 2003-01-01 Advantest Corp Timing calibration method and semiconductor device testing apparatus with timing calibration function
CN1862273A (zh) * 2006-01-09 2006-11-15 北京大学深圳研究生院 一种测试时钟信号抖动的片上系统及其方法
JP2012004834A (ja) * 2010-06-16 2012-01-05 Toshiba Corp 時刻同期システム及び時刻同期方法
CN105652173A (zh) * 2014-11-10 2016-06-08 致茂电子(苏州)有限公司 校正板及其时序校正方法
TW201643445A (zh) * 2015-06-11 2016-12-16 智原科技股份有限公司 內建於晶片內之測量抖動的裝置與方法

Also Published As

Publication number Publication date
CN111049602A (zh) 2020-04-21

Similar Documents

Publication Publication Date Title
US8207772B2 (en) Duty detection circuit and duty cycle correction circuit including the same
US7650525B1 (en) SPI-4.2 dynamic implementation without additional phase locked loops
US9025701B2 (en) Receiver and transmission and reception system
US11294837B2 (en) Dynamic delay calibration of devices attached to bus systems utilizing time-multiplexed clock and data lines
TW200935236A (en) Method and apparatus for training the reference voltage level and data sample timing in a receiver
US8842793B2 (en) Communication circuit and method of adjusting sampling clock signal
US11947479B2 (en) Dynamic timing calibration systems and methods
JP2009514361A (ja) 同期クロック信号を調整する方法および装置
US9083505B2 (en) Manchester code receiving circuit
JP2016218042A (ja) 動作パラメータを校正するシステム及び方法
US20110026572A1 (en) Baud rate error detection circuit and baud rate error detection method
CN111049602B (zh) 信号时序校正方法
US8504865B2 (en) Dynamic phase alignment
US20240171164A1 (en) Semiconductor device and delay control methods
US8711996B2 (en) Methods and apparatus for determining a phase error in signals
US7477078B2 (en) Variable phase bit sampling with minimized synchronization loss
TWI678545B (zh) 訊號時序校正方法
JP6737061B2 (ja) 情報処理装置、情報処理方法及びプログラム
US10936007B2 (en) Hybrid method for high-speed serial link skew calibration
US9772696B2 (en) System and method for phase error compensation in synchronized devices
US8139697B2 (en) Sampling method and data recovery circuit using the same
Mutter Robustness of a CAN FD bus system–about oscillator tolerance and edge deviations
US9935762B2 (en) Apparatus and method for centering clock signal in cumulative data eye of parallel data in clock forwarded links
US10090995B2 (en) Method and device for improving synchronization in a communications link
US20240039688A1 (en) Signal generation device and signal generation method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant