CN110992905B - 一种双栅极tft面板及其快检电路和快检方法 - Google Patents

一种双栅极tft面板及其快检电路和快检方法 Download PDF

Info

Publication number
CN110992905B
CN110992905B CN201911101495.6A CN201911101495A CN110992905B CN 110992905 B CN110992905 B CN 110992905B CN 201911101495 A CN201911101495 A CN 201911101495A CN 110992905 B CN110992905 B CN 110992905B
Authority
CN
China
Prior art keywords
sub
data lines
pixel
group
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911101495.6A
Other languages
English (en)
Other versions
CN110992905A (zh
Inventor
张东琪
付浩
柳发霖
董欣
张泽鹏
马亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Truly Renshou High end Display Technology Ltd
Original Assignee
Truly Renshou High end Display Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Truly Renshou High end Display Technology Ltd filed Critical Truly Renshou High end Display Technology Ltd
Priority to CN201911101495.6A priority Critical patent/CN110992905B/zh
Publication of CN110992905A publication Critical patent/CN110992905A/zh
Application granted granted Critical
Publication of CN110992905B publication Critical patent/CN110992905B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种栅极TFT面板,包括多条栅极线、与所述栅极线垂直的多条数据线以及由第一子像素、第二子像素和第三子像素所构成的子像素阵列,所述第一子像素、第二子像素和第三子像素分别通过对应的TFT开关电性连接至对应的栅极线和数据线;同一行上相邻的两个子像素之间不共用同一条栅极线,同一列上相邻的两个子像素之间不共用同一条数据线。该双栅极TFT面在快检时可实现RGB三原色的单色显示。本发明还公开了一种快检电路和快检方法。

Description

一种双栅极TFT面板及其快检电路和快检方法
技术领域
本发明涉及显示技术,尤其涉及一种双栅极TFT面板及其快检电路和快检方法。
背景技术
由于液晶显示屏具有轻、薄、小、耗电低和辐射低等优点,被广泛应用于各种显示设备中,例如电视、笔记本电脑、移动电话和个人数字助理等。
因源极驱动器的成本比栅极驱动器的成本高,通过减少数据线的数量以降低源极驱动器的成本而发展出来一种双栅极TFT面板。如图1所示,现有的双栅极TFT面板具有多条数据线S1、S2、S3……S3n-2、S3n-1、S3n,以及与数据线垂直的多条栅极线G1、G2、G3……Gn,同一行的相邻两个子像素之间不共用栅极线,相邻的两列子像素之间共用一条数据线,每条数据线上仅同时连接有R子像素、G子像素和B子像素中的任意两种。该双栅极TFT面板在进行快检时无法单独显示R画面、G画面或B画面的单色画面,致使有些缺陷无法在快检阶段被检测出来,导致不良品进入后续的绑定IC工序,浪费了IC成本和绑定工序。
发明内容
为了解决上述现有技术的不足,本发明提供一种双栅极TFT面及其快检电路和快检方法,可实现RGB三原色的单色显示。
本发明所要解决的技术问题通过以下技术方案予以实现:
一种双栅极TFT面板,包括多条栅极线、与所述栅极线垂直的多条数据线以及由第一子像素、第二子像素和第三子像素所构成的子像素阵列,所述第一子像素、第二子像素和第三子像素分别通过对应的TFT开关电性连接至对应的栅极线和数据线;同一行上相邻的两个子像素之间不共用同一条栅极线,同一列上相邻的两个子像素之间不共用同一条数据线。
进一步地,除了第一条数据线和最后一条数据线,每条数据线均同时连接有第一子像素、第二子像素和第三子像素。
进一步地,第一条数据线仅同时连接有第一子像素和第二子像素,最后一条数据线仅同时连接有第二子像素和第三子像素。
进一步地,同一行的子像素依次为第一子像素、第二子像素和第三子像素。
进一步地,同一列的子像素相同。
进一步地,所述TFT开关具有栅极端、源极端和漏极端,
所述栅极端电性连接至对应的栅极线,用于接收扫描信号;
所述源极端电性连接至对应的数据线,用于接收显示信号;
所述漏极端电性连接至对应的子像素,用于输出显示信号;
当所述栅极端从对应的栅极线处接收到扫描信号时,所述源极端和漏极端之间在内部导通,所述源极端可将从对应的数据线处接收到的显示信号通过所述漏极端输出给对应的子像素,使对应的子像素点亮显示。
上述的双栅极TFT面板的快检电路,包括:
第一快检PAD,电性连接第一组数据线,所述第一组数据线为第3n-2条数据线的集合;
第二快检PAD,电性连接第二组数据线,所述第二组数据线为第3n-1条数据线的集合;
第三快检PAD,电性连接第三组数据线,所述第三组数据线为第3n条数据线的集合;
其中,n为正整数。
进一步地,还包括:
第一金属线,电性连接于所述第一快检PAD和第一组数据线之间;
第二金属线,电性连接于所述第二快检PAD和第二组数据线之间;
第三金属线,电性连接于所述第三快检PAD和第三组数据线之间。
上述的双栅极TFT面板的快检方法,步骤为:依次向每条栅极线通入扫描信号,以依次打开每行的TFT开关,同时按预定频率向第一组数据线、第二组数据线和第三组数据线分别通入显示信号,以显示第一单色画面、第二单色画面或第三单色画面;所述第一组数据线为第3n-2条数据线的集合,所述第二组数据线为第3n-1条数据线的集合,所述第三组数据线为第3n条数据线的集合,其中,n为正整数。
进一步地,其特征在于,若显示第一单色画面,则在一个时间周期内,按第三组数据线、第二组数据线、第一组数据线和第二组数据线的顺序依次通入显示信号;若显示第二单色画面,则,则在一个时间周期内,按第二组数据线、第一组数据线、第三组数据线和第一组数据线的顺序依次通入显示信号;若显示第三单色画面,则在一个时间周期内,按第一组数据线、第三组数据线、第二组数据线和第三组数据线的顺序依次通入显示信号。
本发明具有如下有益效果: 该双栅极TFT面板及其快检电路和快检方法通过重新分配各个子像素和数据线之间的连接关系,使得所述数据线同时连接有三种子像素,然后将所述数据线进行分组以分别通入显示信号,实现了RGB三原色的单色显示。
附图说明
图1为现有的双栅极TFT面板的示意图;
图2为本发明提供的双栅极TFT面板及其快检电路的示意图;
图3本发明提供的快检方法中栅极线的波形图;
图4本发明提供的快检方法中显示第一单色画面时数据线的波形图;
图5本发明提供的快检方法中显示第二单色画面时数据线的波形图;
图6本发明提供的快检方法中显示第三单色画面时数据线的波形图。
具体实施方式
下面结合附图和实施例对本发明进行详细的说明。
实施例一
如图2所示,一种双栅极TFT面板,包括多条栅极线20(G1、G2、G3……Gn)、与所述栅极线20垂直的多条数据线30(S1、S2、S3……S3n-2、S3n-1、S3n)以及由第一子像素101、第二子像素102和第三子像素103所构成的子像素阵列,所述第一子像素101、第二子像素102和第三子像素103分别通过对应的TFT开关电性连接至对应的栅极线20和数据线30;同一行上相邻的两个子像素之间不共用同一条栅极线20,同一列上相邻的两个子像素之间不共用同一条数据线30。
从如图2可看出,相邻的两行子像素之间间隔有两条栅极线20,而相邻的两条数据线30之间间隔有两列子像素,除了第一条数据线30和最后一条数据线30之外,每条数据线30均同时连接有第一子像素101、第二子像素102和第三子像素103。
所述TFT开关具有栅极端、源极端和漏极端,在常规状态下,所述TFT开关的源极端和漏极端之间在内部断开。所述TFT开关的栅极端电性连接至对应的栅极线20,用于接收扫描信号;所述TFT开关的源极端电性连接至对应的数据线30,用于接收显示信号;所述TFT开关的漏极端电性连接至对应的子像素,用于输出显示信号;当所述栅极端从对应的栅极线20处接收到扫描信号时,所述TFT开关的源极端和漏极端之间在内部导通,所述源极端可将从对应的数据线30处接收到的显示信号通过所述漏极端输出给对应的子像素,使对应的子像素点亮显示。
本实施例中,所述第一子像素101为R子像素,所述第二子像素102为G子像素,所述第三子像素103为B子像素,第一条数据线30仅同时连接有第一子像素101和第二子像素102,最后一条数据线30仅同时连接有第二子像素102和第三子像素103。
当然,本领域技术人员可根据实际需求而去更改替换三种子像素分别与RGB三原色之间的对应关系,只要所述子像素阵列满足:同一行的子像素依次为第一子像素101、第二子像素102和第三子像素103,同一列的子像素相同的排列方式即可。
同一行子像素上相邻的第一子像素101、第二子像素102和第三子像素103之间构成一个像素单元10。
实施例二
如图2所示,实施例一所述的双栅极TFT面板的快检电路,包括:
第一快检PAD 1,电性连接第一组数据线,所述第一组数据线为第3n-2条数据线30的集合;
第二快检PAD 2,电性连接第二组数据线,所述第二组数据线为第3n-1条数据线30的集合;
第三快检PAD 3,电性连接第三组数据线,所述第三组数据线为第3n条数据线30的集合;
其中,n为正整数。
即包括第1条数据线30、第4条数据线30、第7条数据线30……和第3n-2条数据线30在内的第一组数据线共同电性连接至所述第一快检PAD 1,包括第2条数据线30、第5条数据线30、第8条数据线30……和第3n-1条数据线30在内的第二组数据线共同电性连接至所述第二快检PAD 2,包括第3条数据线30、第6条数据线30、第9条数据线30……和第3n条数据线30在内的第三组数据线共同电性连接至所述第三快检PAD 3。
该快检电路还包括:
第一金属线11,电性连接于所述第一快检PAD 1和第一组数据线之间;
第二金属线21,电性连接于所述第二快检PAD 2和第二组数据线之间;
第三金属线31,电性连接于所述第三快检PAD 3和第三组数据线之间。
而所述栅极线20则分别电性连接至对应的栅极PAD(图中未示出),一条栅极线20对应于一个栅极PAD。
实施例三
实施例一所述的双栅极TFT面板的快检方法,可应用于实施例二所述的快检电路中,步骤为:如图3所示,依次向每条栅极线20通入扫描信号,以依次打开每行的TFT开关,同时按预定频率向第一组数据线、第二组数据线和第三组数据线分别通入显示信号,以显示第一单色画面、第二单色画面或第三单色画面;所述第一组数据线为第3n-2条数据线30的集合,所述第二组数据线为第3n-1条数据线30的集合,所述第三组数据线为第3n条数据线30的集合,其中,n为正整数。
其中,每条栅极线20通入扫描信号的持续时间均为t。
该快检方法中,若显示第一单色画面,则如图4所示,在一个时间周期T内,按第三组数据线、第二组数据线、第一组数据线和第二组数据线的顺序依次通入显示信号;若显示第二单色画面,则如图5所示,在一个时间周期T内,按第二组数据线、第一组数据线、第三组数据线和第一组数据线的顺序依次通入显示信号;若显示第三单色画面,则如图6所示,则在一个时间周期T内,按第一组数据线、第三组数据线、第二组数据线和第三组数据线的顺序依次通入显示信号。
其中,每组数据线通入扫描信号的持续时间均为t,每个时间周期T的持续时间均为4t。
以上所述实施例仅表达了本发明的实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制,但凡采用等同替换或等效变换的形式所获得的技术方案,均应落在本发明的保护范围之内。

Claims (8)

1.一种双栅极TFT面板的快检电路,其特征在于,包括双栅极TFT面板,所述双栅极TFT面板包括多条栅极线、与所述栅极线垂直的多条数据线以及由第一子像素、第二子像素和第三子像素所构成的子像素阵列,所述第一子像素、第二子像素和第三子像素分别通过对应的TFT开关电性连接至对应的栅极线和数据线;同一行上相邻的两个子像素之间不共用同一条栅极线,同一列上相邻的两个子像素之间不共用同一条数据线;第一条数据线上连接有第一子像素、第二子像素和第三子像素中的两种,最后一条数据线上连接有第一子像素、第二子像素和第三子像素中的两种,且第一条数据线与最后一条数据线之间所连接的子像素种类不完全相同;除了第一条数据线和最后一条数据线,每条数据线均同时连接有第一子像素、第二子像素和第三子像素;以及包括:
第一快检PAD,电性连接第一组数据线,所述第一组数据线为第3n-2条数据线的集合;
第二快检PAD,电性连接第二组数据线,所述第二组数据线为第3n-1条数据线的集合;
第三快检PAD,电性连接第三组数据线,所述第三组数据线为第3n条数据线的集合;
其中,n为正整数
在进行快检时,依次向每条栅极线通入扫描信号,以依次打开每行的TFT开关。
2.根据权利要求1所述的双栅极TFT面板的快检电路,其特征在于,第一条数据线仅同时连接有第一子像素和第二子像素,最后一条数据线仅同时连接有第二子像素和第三子像素。
3.根据权利要求1所述的双栅极TFT面板的快检电路,其特征在于,同一行的子像素依次为第一子像素、第二子像素和第三子像素。
4.根据权利要求1或3所述的双栅极TFT面板的快检电路,其特征在于,同一列的子像素相同。
5.根据权利要求1所述的双栅极TFT面板的快检电路,其特征在于,所述TFT开关具有栅极端、源极端和漏极端,
所述栅极端电性连接至对应的栅极线,用于接收扫描信号;
所述源极端电性连接至对应的数据线,用于接收显示信号;
所述漏极端电性连接至对应的子像素,用于输出显示信号;
当所述栅极端从对应的栅极线处接收到扫描信号时,所述源极端和漏极端之间在内部导通,所述源极端可将从对应的数据线处接收到的显示信号通过所述漏极端输出给对应的子像素,使对应的子像素点亮显示。
6.根据权利要求1所述的双栅极TFT面板的快检电路,其特征在于,还包括:
第一金属线,电性连接于所述第一快检PAD和第一组数据线之间;
第二金属线,电性连接于所述第二快检PAD和第二组数据线之间;
第三金属线,电性连接于所述第三快检PAD和第三组数据线之间。
7.应用于权利要求1-6中任一所述的双栅极TFT面板的快检电路的快检方法,其特征在于,步骤为:依次向每条栅极线通入扫描信号,以依次打开每行的TFT开关,同时按预定频率向第一组数据线、第二组数据线和第三组数据线分别通入显示信号,以显示第一单色画面、第二单色画面或第三单色画面;所述第一组数据线为第3n-2条数据线的集合,所述第二组数据线为第3n-1条数据线的集合,所述第三组数据线为第3n条数据线的集合,其中,n为正整数。
8.根据权利要求7所述的双栅极TFT面板的快检方法,其特征在于,若显示第一单色画面,则在一个时间周期内,按第三组数据线、第二组数据线、第一组数据线和第二组数据线的顺序依次通入显示信号;若显示第二单色画面,则在一个时间周期内,按第二组数据线、第一组数据线、第三组数据线和第一组数据线的顺序依次通入显示信号;若显示第三单色画面,则在一个时间周期内,按第一组数据线、第三组数据线、第二组数据线和第三组数据线的顺序依次通入显示信号。
CN201911101495.6A 2019-11-12 2019-11-12 一种双栅极tft面板及其快检电路和快检方法 Active CN110992905B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911101495.6A CN110992905B (zh) 2019-11-12 2019-11-12 一种双栅极tft面板及其快检电路和快检方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911101495.6A CN110992905B (zh) 2019-11-12 2019-11-12 一种双栅极tft面板及其快检电路和快检方法

Publications (2)

Publication Number Publication Date
CN110992905A CN110992905A (zh) 2020-04-10
CN110992905B true CN110992905B (zh) 2022-05-03

Family

ID=70083942

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911101495.6A Active CN110992905B (zh) 2019-11-12 2019-11-12 一种双栅极tft面板及其快检电路和快检方法

Country Status (1)

Country Link
CN (1) CN110992905B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112669754A (zh) * 2020-12-29 2021-04-16 惠科股份有限公司 像素驱动结构以及显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101160839B1 (ko) * 2005-11-02 2012-07-02 삼성전자주식회사 액정 표시 장치
CN102110400B (zh) * 2009-12-29 2013-04-03 上海天马微电子有限公司 双栅极线显示装置的测试结构及线缺陷测试方法
TWI433104B (zh) * 2011-06-30 2014-04-01 Hannstar Display Corp 雙閘線單元面板之測試線路及雙閘線單元面板之色彩顯示方法
CN105182638A (zh) * 2015-08-28 2015-12-23 重庆京东方光电科技有限公司 阵列基板、显示装置及其驱动方法
CN105632391B (zh) * 2015-12-30 2018-06-19 厦门天马微电子有限公司 显示面板、显示方法及显示装置
KR20180061506A (ko) * 2016-11-29 2018-06-08 삼성디스플레이 주식회사 표시 장치
US10504463B2 (en) * 2017-03-13 2019-12-10 Synaptics Incorporated Display panel with reduced source lines
CN207380420U (zh) * 2017-11-17 2018-05-18 京东方科技集团股份有限公司 一种阵列基板及显示装置

Also Published As

Publication number Publication date
CN110992905A (zh) 2020-04-10

Similar Documents

Publication Publication Date Title
CN109671405B (zh) 一种阵列基板、显示面板及其驱动方法
US10222665B2 (en) Array substrate and driving method for the same, display device
CN110178175B (zh) 显示面板及其驱动方法、显示装置
KR101943000B1 (ko) 검사회로를 포함하는 액정표시장치 및 이의 검사방법
US10535285B2 (en) GOA display panel and GOA display apparatus
US8542161B2 (en) Display device
US8754914B2 (en) Testing circuit of dual gate cell panel and color display method for dual gate cell panel
US9898944B2 (en) Detecting circuit, detecting method and display device
US11693284B2 (en) Display panel and method of repairing the same
KR102237125B1 (ko) 표시 장치 및 이의 구동 방법
KR101304415B1 (ko) 표시 장치
US20150002553A1 (en) Pixel array
CN109887455B (zh) 一种显示面板及显示装置
CN110992905B (zh) 一种双栅极tft面板及其快检电路和快检方法
KR20080035086A (ko) 액정 표시 장치
US7834650B2 (en) Method and apparatus for testing liquid crystal display using probe unit reduced the number of connecter pads
KR20070093540A (ko) 표시 장치
JP4637868B2 (ja) 画像表示装置
CN102495503A (zh) 阵列基板及其驱动方法
US8368847B2 (en) Triple-gate LCD panel
CN110580869A (zh) 线路检测系统
CN110109273B (zh) 检测电路、液晶显示面板和电子装置
CN106340261A (zh) 阵列基板测试电路及显示面板
CN109616075B (zh) 显示面板的驱动方法、装置、设备及存储介质
JP2005055616A (ja) 表示装置及びその駆動制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant