CN110750472A - 一种int中断转msi中断的转换方法、装置及存储介质 - Google Patents

一种int中断转msi中断的转换方法、装置及存储介质 Download PDF

Info

Publication number
CN110750472A
CN110750472A CN201910850580.6A CN201910850580A CN110750472A CN 110750472 A CN110750472 A CN 110750472A CN 201910850580 A CN201910850580 A CN 201910850580A CN 110750472 A CN110750472 A CN 110750472A
Authority
CN
China
Prior art keywords
msi
interrupt
pcie bus
int
configuration space
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910850580.6A
Other languages
English (en)
Inventor
王峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Wave Intelligent Technology Co Ltd
Original Assignee
Suzhou Wave Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Wave Intelligent Technology Co Ltd filed Critical Suzhou Wave Intelligent Technology Co Ltd
Priority to CN201910850580.6A priority Critical patent/CN110750472A/zh
Publication of CN110750472A publication Critical patent/CN110750472A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

本发明涉及一种INT中断转MSI中断的转换方法、装置及存储介质,包括以下步骤:S1:INT中断接收的步骤,接收系统各功能模块产生的INT中断信号;S2:通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;S3:根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线。

Description

一种INT中断转MSI中断的转换方法、装置及存储介质
技术领域
本发明属于中断转换技术领域,具体涉及一种INT中断转MSI中断的转换方法、装置及存储介质。
背景技术
INT interrupt传统中断,通过信号电平或者沿触发;MSI Message SignaledInterrupt消息信号中断,通过写PCIE的固定地址空间来触发中断,是PCIE内部中断机制,有别于传统INT中断。
随着异构加速日益广泛的应用,基于FPGA的加速卡也发展迅速。加速卡FPGA通过PCIE接口与服务器主机连接,服务器主机通过PCIE接口将需要加速的数据发送给加速卡FPGA,加速卡FPGA处理完成后通过PCIE接口返回相关的数据。在这过程中会有大量的中断产生,处理应用的模块,常用中断类型是传统的通过信号线电平或者沿触发的中断。应用处理完后,生成的INT中断需要通过PCIE上传到host,而PCIE能传输的中断是MSI中断,由于中断类型不同,导致互相交流比较困难。
由于没有可以通用的逻辑,所以在加速卡相关的FPGA开发应用过程中,如果遇到INT类型中断要通过PCIE上传到host的情况,这样就需要修改原有模块的逻辑,同时还要增加模块的端口信号,以输出MSI中断。这样就导致可扩展性和通用性很差,增加了开发成本。此为现有技术中存在的缺陷和不足。
有鉴于此,本发明提供一种INT中断转MSI中断的转换方法、装置及存储介质;以解决现有技术中存在的缺陷和问题,是非常有必要的。
发明内容
针对现有技术中存在的在加速卡相关的FPGA开发应用过程中,如果遇到INT类型中断要通过PCIE上传到host的情况,这样就需要修改原有模块的逻辑,同时还要增加模块的端口信号,以输出MSI中断,导致可扩展性和通用性很差的缺陷和不足,本发明提供一种INT中断转MSI中断的转换方法、装置及存储介质,以解决上述技术问题。
为实现上述目的,本发明给出以下技术方案:
第一方面,本发明提供一种INT中断转MSI中断的转换方法,包括以下步骤:
S1:INT中断接收的步骤,接收系统各功能模块产生的INT中断信号;
S2:通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
S3:根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线。
作为优选,所述INT中断转MSI中断的转换方法还包括以下步骤:
S4:PCIE总线将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
作为优选,所述步骤S3中,如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
第二方面,本发明提供一种INT中断转MSI中断的转换装置,包括:
INT中断接收模块,接收系统各功能模块产生的INT中断信号;
PCIE配置信息读取模块,通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
MSI中断生成模块,根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线。
作为优选,所述INT中断转MSI中断的转换装置还包括:
主机模块,PCIE总线将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
作为优选,所述MSI中断生成模块中,如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
第三方面,提供一种计算机存储介质,所述计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述第一方面所述的方法。
第四方面,提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端执行上述第一方面所述的方法。
第五方面,提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述第一方面所述的方法。
本发明的有益效果在于,主动读取PCIE配置空间的信息,然后根据配置信息与输入的INT中断,生成对应的MSI中断;封装成IP独立使用,不需要再修改原有模块的内部逻辑和端口信号,可移植性和复用性都大大增强。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明提供的一种INT中断转MSI中断的转换方法的流程图。
图2是本发明提供的一种INT中断转MSI中断的转换装置的原理框图。
其中,1-INT中断接收模块,2-PCIE配置信息读取模块,3-MSI中断生成模块,4-PCIE总线,5-主机模块。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
实施例1:
如图1所示,本实施例提供的一种INT中断转MSI中断的转换方法,包括以下步骤:
S1:INT中断接收的步骤,接收系统各功能模块产生的INT中断信号;
S2:通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
S3:根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线;如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
S4:PCIE总线将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
实施例2:
如图2所示,本实施例提供的一种INT中断转MSI中断的转换装置,包括:
INT中断接收模块1,接收系统各功能模块产生的INT中断信号;
PCIE配置信息读取模块2,通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
MSI中断生成模块3,根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线;如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
主机模块5,PCIE总线4将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
实施例3:
本实施例提供一种计算机存储介质,所述计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述实施例1所述的方法。
实施例4:
本实施例提供一种终端,包括:
处理器、存储器,其中,
该存储器用于存储计算机程序,
该处理器用于从存储器中调用并运行该计算机程序,使得终端执行上述实施例1所述的方法。
实施例5:
本实施例提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述实施例1所述的方法。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (7)

1.一种INT中断转MSI中断的转换方法,其特征在于,包括以下步骤:
S 1:INT中断接收的步骤,接收系统各功能模块产生的INT中断信号;
S2:通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
S3:根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线。
2.根据权利要求1所述的一种INT中断转MSI中断的转换方法,其特征在于,所述INT中断转MSI中断的转换方法还包括以下步骤:
S4:PCIE总线将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
3.根据权利要求2所述的一种INT中断转MSI中断的转换方法,其特征在于,所述步骤S3中,如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
4.一种INT中断转MSI中断的转换装置,其特征在于,包括:
INT中断接收模块,接收系统各功能模块产生的INT中断信号;
PCIE配置信息读取模块,通过PCIE总线地址的配置寄存器,读取PCIE总线配置空间的MSI信息;
MSI中断生成模块,根据INT中断信号和PCIE总线配置空间的MSI信息,生成MSI中断,并将生成的MSI中断传输给PCIE总线。
5.根据权利要求4所述的一种INT中断转MSI中断的转换装置,其特征在于,所述INT中断转MSI中断的转换装置还包括:
主机模块,PCIE总线将MSI中断信号传送至主机;完成INT中断信号转为MSI中断信号后的上传。
6.根据权利要求5所述的一种INT中断转MSI中断的转换装置,其特征在于,所述MSI中断生成模块中,如果PCIE总线配置空间闲暇,则将INT中断信号转化为MSI中断信号,并将该闲暇的PCIE总线配置空间匹配给新生成的MSI中断信号;如果PCIE总线配置空间满载,则进入等待状态,直到PCIE总线配置空间出现闲暇。
7.一种计算机存储介质,其特征在于,所述计算机存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述权利要求1-3中任一权利要求所述的方法。
CN201910850580.6A 2019-09-10 2019-09-10 一种int中断转msi中断的转换方法、装置及存储介质 Pending CN110750472A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910850580.6A CN110750472A (zh) 2019-09-10 2019-09-10 一种int中断转msi中断的转换方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910850580.6A CN110750472A (zh) 2019-09-10 2019-09-10 一种int中断转msi中断的转换方法、装置及存储介质

Publications (1)

Publication Number Publication Date
CN110750472A true CN110750472A (zh) 2020-02-04

Family

ID=69276185

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910850580.6A Pending CN110750472A (zh) 2019-09-10 2019-09-10 一种int中断转msi中断的转换方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN110750472A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022227565A1 (zh) * 2021-04-29 2022-11-03 上海阵量智能科技有限公司 中断控制器、中断控制方法、芯片、计算机设备以及介质
WO2023165518A1 (zh) * 2022-03-02 2023-09-07 山东云海国创云计算装备产业创新中心有限公司 中断消息处理方法、装置、电子设备及可读存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1637732A (zh) * 2003-08-09 2005-07-13 得州仪器公司 利用消息通知的中断通知串行中断的系统
CN102236747A (zh) * 2010-04-23 2011-11-09 北京同方微电子有限公司 一种传统计算机升级为可信计算机的方法
CN106681816A (zh) * 2016-12-27 2017-05-17 深圳开立生物医疗科技股份有限公司 PCIe中断方法和系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1637732A (zh) * 2003-08-09 2005-07-13 得州仪器公司 利用消息通知的中断通知串行中断的系统
CN102236747A (zh) * 2010-04-23 2011-11-09 北京同方微电子有限公司 一种传统计算机升级为可信计算机的方法
CN106681816A (zh) * 2016-12-27 2017-05-17 深圳开立生物医疗科技股份有限公司 PCIe中断方法和系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
CHINAAET电子技术应用: "【博文连载】PCIe扫盲——中断机制介绍(INTx)", 《搜狐新闻》 *
刘乐善: "《微型计算机接口技术及应用》", 31 December 2006 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022227565A1 (zh) * 2021-04-29 2022-11-03 上海阵量智能科技有限公司 中断控制器、中断控制方法、芯片、计算机设备以及介质
WO2023165518A1 (zh) * 2022-03-02 2023-09-07 山东云海国创云计算装备产业创新中心有限公司 中断消息处理方法、装置、电子设备及可读存储介质

Similar Documents

Publication Publication Date Title
WO2021244194A1 (zh) 寄存器的读写方法、芯片、子系统、寄存器组及终端
US20130198311A1 (en) Techniques for Use of Vendor Defined Messages to Execute a Command to Access a Storage Device
US20210357235A1 (en) Method, device, apparatus for identifying graphics card of gpu server and medium
CN111737564B (zh) 一种信息查询方法、装置、设备及介质
US6789183B1 (en) Apparatus and method for activation of a digital signal processor in an idle mode for interprocessor transfer of signal groups in a digital signal processing unit
CN111258935A (zh) 数据传输装置和方法
CN110750472A (zh) 一种int中断转msi中断的转换方法、装置及存储介质
CN112100090A (zh) 数据访问请求处理方法、装置、介质及内存映射控制器
CN109656844A (zh) 一种AT24xx EEPROM驱动方法和装置
CN113535611A (zh) 数据处理方法及装置、异构系统
JPWO2012081085A1 (ja) 割込み要因管理装置及び割込み処理システム
CN111125168A (zh) 一种数据处理方法、装置、电子设备及存储介质
CN110770712A (zh) 运算方法、芯片、系统、可读存储介质及计算机程序产品
CN112564924B (zh) 计算机扩展卡及区块链终端设备
CN104572515A (zh) 跟踪模块、方法、系统和片上系统芯片
CN116601620A (zh) 消息通知方法及装置
CN110085237B (zh) 交互过程的恢复方法、装置及设备
CN114513436A (zh) Sdio设备传输速率的检测方法、系统及存储介质
CN208190652U (zh) 一种全双工通用同步异步串行收发器的主板
CN111506530A (zh) 中断管理系统及其管理方法
US11816049B2 (en) Interrupt request signal conversion system and method, and computing device
KR20170124686A (ko) 트랜잭션 레벨 모델 기반의 얼굴 검출 및 인식 모듈
CN111026686B (zh) 一种基于fpga的pci总线控制器及控制方法
CN111459867B (zh) 一种usb转smi方法、装置、转换器及存储介质
CN116467234A (zh) 一种中断信号处理方法、系统、设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200204

RJ01 Rejection of invention patent application after publication