CN110676205B - 芯片的衬底的多次使用方法及红外探测器 - Google Patents

芯片的衬底的多次使用方法及红外探测器 Download PDF

Info

Publication number
CN110676205B
CN110676205B CN201910874982.XA CN201910874982A CN110676205B CN 110676205 B CN110676205 B CN 110676205B CN 201910874982 A CN201910874982 A CN 201910874982A CN 110676205 B CN110676205 B CN 110676205B
Authority
CN
China
Prior art keywords
substrate
thin film
chip
film layer
cadmium
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910874982.XA
Other languages
English (en)
Other versions
CN110676205A (zh
Inventor
李春领
谭振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 11 Research Institute
Original Assignee
CETC 11 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 11 Research Institute filed Critical CETC 11 Research Institute
Priority to CN201910874982.XA priority Critical patent/CN110676205B/zh
Publication of CN110676205A publication Critical patent/CN110676205A/zh
Application granted granted Critical
Publication of CN110676205B publication Critical patent/CN110676205B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/036Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes
    • H01L31/0392Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including thin films deposited on metallic or insulating substrates ; characterised by specific substrate materials or substrate features or by the presence of intermediate layers, e.g. barrier layers, on the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/09Devices sensitive to infrared, visible or ultraviolet radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • H01L2221/68386Separation by peeling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P80/00Climate change mitigation technologies for sector-wide applications
    • Y02P80/30Reducing waste in manufacturing processes; Calculations of released waste quantities

Abstract

本发明提出了一种芯片的衬底的多次使用方法及红外探测器,芯片的衬底的多次使用方法包括:在衬底上进行薄膜层的生长制备;将衬底的部分与薄膜层分离,得到分离后的衬底余材;其中,衬底余材可再进行至少一次薄膜层的生长制备。根据本发明的芯片的衬底的多次使用方法,在制备芯片时,衬底的部分与薄膜层分离后,衬底余材仍可再进行多次芯片加工,从而可有效降低衬底的材料浪费,降低了生产成本。而且,有效提高了芯片的加工效率,提高了芯片加工的便利性。

Description

芯片的衬底的多次使用方法及红外探测器
技术领域
本发明涉及红外探测技术领域,尤其涉及一种芯片的衬底的多次使用方法及红外探测器。
背景技术
红外焦平面探测技术具有光谱响应波段宽、可获得更多地面目标信息、能昼夜工作等显著优点,广泛应用于预警探测、情报侦察、毁伤效果评估以及农牧业、森林资源的调查、开发和管理、气象预报、地热分布、地震、火山活动,太空天文探测等领域。
在制备红外探测器芯片时,由于大尺寸衬底材料生长制备困难,相关技术中,衬底在红外探测器制备完成后需要完全去除,制备效率低,且造成浪费。
发明内容
本发明要解决的技术问题是,解决现有制备红外探测器芯片时,衬底材料浪费、生产效率低的问题。本发明提出了一种芯片的衬底的多次使用方法及红外探测器。
根据本发明实施例的芯片的衬底的多次使用方法,包括:
在所述衬底上进行薄膜层的生长制备;
将所述衬底的部分与所述薄膜层分离,得到分离后的衬底余材;
其中,所述衬底余材可再进行至少一次所述薄膜层的生长制备。
根据本发明实施例的芯片的衬底的多次使用方法,在制备芯片时,衬底的部分与薄膜层分离后,衬底余材仍可再进行多次芯片加工,从而可有效降低衬底的材料浪费,降低了生产成本。而且,有效提高了芯片的加工效率,提高了芯片加工的便利性。
根据本发明的一些实施例,在芯片制备完成后,或在所述薄膜层在所述衬底上生长制备完成后,将所述衬底的部分与所述薄膜层分离。
在本发明的一些实施例中,在所述衬底上进行薄膜层的生长制备的方法采用:液相外延法、分子束外延法或金属有机化合物气相外延法。
根据本发明的一些实施例,在将所述衬底的部分与所述薄膜层分离之前,在所述薄膜层的远离所述衬底的一侧设置防护层,所述防护层为光刻胶、粘接腊或环氧树脂胶。
在本发明的一些实施例中,在将所述衬底的部分与所述薄膜层分离之前,在所述薄膜层的远离所述衬底的一侧设置介质层。
根据本发明的一些实施例,所述介质层为宝石片、硅片或砷化镓。
在本发明的一些实施例中,将所述衬底的部分与所述薄膜层分离采用的方法为内圆切割法或丝切割法。
根据本发明的一些实施例,所述衬底余材的厚度不小于500微米。
在本发明的一些实施例中,所述芯片为红外探测器芯片,所述薄膜层为碲镉汞薄膜,所述衬底为碲锌镉衬底。
根据本发明实施例的红外探测器,包括芯片,所述芯片采用根据上述所述的衬底的多次使用方法制备。
根据本发明实施例的红外探测器,在制备芯片时,衬底的部分与薄膜层分离后,衬底余材进行继续加工,成为新的碲锌镉衬底,仍可再进行多次芯片加工,可以应用于外延生长制备碲镉汞薄膜材料,等同于一片碲锌镉衬底材料可以进行两次或多次用于制备碲镉汞薄膜材料,从而大大提高了碲锌镉晶体材料的利用率,有利于降低探测器制作成本。而且,有效提高了芯片的加工效率,提高了芯片加工的便利性。
附图说明
图1为本发明实施例的芯片的衬底的多次使用方法流程图;
图2为本发明实施例的芯片的结构示意图。
附图标记说明:
芯片100,衬底10,薄膜层20,防护层30,介质层40。
具体实施方式
为更进一步阐述本发明为达成预定目的所采取的技术手段及功效,以下结合附图及较佳实施例,对本发明进行详细说明如后。
碲镉汞(HgCdTe)红外探测器通过对HgCdTe材料的组分调节,可以响应短波红外到远红外的宽波段,使得HgCdTe红外探测器成为现在市场上占据份额最大的红外探测器,广泛应用于热成像、武器导引头系统、卫星监测、夜视、核辐射探测等领域。制备红外探测器的HgCdTe薄膜材料的方法有液相外延 (LPE)、分子束外延(MBE)或金属化合物气相沉积(MOCVD),最常用的方法是LPE。
碲锌镉晶体由于与碲镉汞薄膜材料具有较小的晶格适配,是一种理想的红外焦平面探测器衬底材料。但是,由于制备大尺寸的碲锌镉衬底生长技术比较困难,大面积且组分均匀的碲锌镉衬底材料难以获得,不同波长的碲镉汞材料对碲锌镉衬底的晶格质量要求也不同,长波碲镉汞对碲锌镉衬底的质量要求最高,这就造成满足长波碲镉汞材料要求的碲锌镉衬底数量更小。同时,碲锌镉衬底与Si读出电路存在热膨胀系数存在较大差异。
相关技术中,在焦平面探测器制备完成后需要将碲锌镉衬底通过机械抛光、化学腐蚀等工艺方法将碲锌镉衬底完全去除,制备效率低,且造成浪费。
如图1和图2所示,根据本发明实施例的芯片100的衬底10的多次使用方法,包括:
S101:在衬底10上进行薄膜层20的生长制备;
S102:将衬底10的部分与薄膜层20分离,得到分离后的衬底余材;
需要说明的是,在制备芯片100时,可以在衬底10上进行薄膜层20的生长制备。随后,需将衬底10的部分与薄膜层20分离。如图2所示,可以沿图2 中所示的A-A截面将衬底10的部分与薄膜层20分离。
其中,衬底余材可再进行至少一次薄膜层20的生长制备。也就是说,将衬底10的部分与薄膜层20分离后,分离剩余部分的衬底余材不作为废料丢弃,衬底余材经抛光和腐蚀(如化学腐蚀)等处理后,仍可作为下一次芯片100制备使用,从而可以实现衬底10的多次使用。
根据本发明实施例的芯片100的衬底10的多次使用方法,在制备芯片100 时,衬底10的部分与薄膜层20分离后,衬底余材仍可再进行多次芯片100加工,从而有效降低了衬底10的材料浪费,降低了生产成本。而且,有效提高了芯片100的加工效率,提高了芯片100加工的便利性。
根据本发明的一些实施例,在芯片100制备完成后,或在薄膜层20在衬底 10上生长制备完成后,将衬底10的部分与薄膜层20分离。也就是说,可以在芯片100制备完成后,将衬底10的部分与薄膜层20分离;也可以是在薄膜层 20生长完成后,将衬底10的部分与薄膜层20分离。在实际加工过程中,可以根据实际需要安排加工步骤。
在本发明的一些实施例中,在衬底10上进行薄膜层20的生长制备的方法可以采用:液相外延法(LPE)、分子束外延法(MBE)或金属有机化合物气相外延法(MOVCD)。也就是说,可以采用LPE法在衬底10上进行薄膜层20的生长制备;也可以采用MBE法在衬底10上进行薄膜层20的生长制备;还可以采用MOVCD法在衬底10上进行薄膜层20的生长制备。在加工过程中,可以根据实际情况,选择对应的加工方法。可以理解的是,在芯片100的加工过程中,薄膜层20的生长方法并非局限于上述举例方法,只要可以满足芯片100制备要求即可。
根据本发明的一些实施例,如图2所示,在将衬底10的部分与薄膜层20 分离之前,在薄膜层20的远离衬底10的一侧设置防护层30。也就是说,可以在薄膜层20的裸露的表面覆盖一层防护层30。可以理解的是,通过设置防护层 30,可以对薄膜层20起到有效的保护隔离作用,有效避免了芯片100加工过程中,造成薄膜层20表面磨损、损伤的问题,有效提高了芯片100的加工质量。例如,防护层30可以为光刻胶、粘接腊或环氧树脂胶等。
在本发明的一些实施例中,如图2所示,在将衬底10的部分与薄膜层20 分离之前,在薄膜层20的远离衬底10的一侧可以设置介质层40。需要说明的是,可以先在薄膜层20的表面设置一层防护层30,然后再防护层30的表面设置一层介质层40;也可以直接在薄膜层20的表面设置一层介质层40。介质层 40可以起到支撑固定的作用,可有效避免芯片100加工过程中,薄膜层20折损、损坏的问题。例如,介质层40可以为宝石片、硅片或砷化镓等。
在本发明的一些实施例中,将衬底10的部分与薄膜层20分离采用的方法为内圆切割法或丝切割法。也就是说,可以采用内圆切割法将衬底10的部分与薄膜层20分离;也可以采用丝(线)切割法将衬底10的部分与薄膜层20分离。可以理解的是,上述分离方法仅是举例说明,只要可以满足制备要求将衬底10 的部分与薄膜层20分离即可。
根据本发明的一些实施例,衬底余材的厚度不小于500微米。如图2所示,可以沿截面A-A将衬底10的部分与薄膜层20分离。分离后的衬底10的厚度为 D1,D1满足:D1≥500μm。需要说明的是,衬底10的厚度不宜太薄,以免在芯片100加工过程中折断、损坏。经过实验验证,当衬底10的厚度不小于500 微米时,可以有效、可靠地在衬底10进行薄膜层20的生长制备。因此,当分离后剩余的衬底余材的厚度不小于500微米时,可以再利用衬底余材再进行下一次的芯片100的加工制造,实现衬底10的多次使用。
在本发明的一些实施例中,如图2所示,芯片100可以为红外探测器芯片 100,薄膜层20可以为碲镉汞薄膜,衬底10可以为碲锌镉衬底10。也就是说,可以在红外探测器芯片100加工制造时,采用衬底10的多次使用方法。其中,首先可以在碲锌镉衬底10上生长制备碲镉汞薄膜。随后,将部分碲锌镉衬底10 沿A-A截面分离。
根据本发明实施例的红外探测器,包括芯片100,芯片100采用根据上述所述的衬底10的多次使用方法制备。
具体地,使用的碲锌镉衬底10材料采用垂直布里奇曼法制备,衬底10的晶相为<111>或<211>晶相。在加工红外探测器芯片100时,将一定厚度的碲锌镉衬底10切割、磨抛完成后进行外延生长制备碲镉汞薄膜材料,然后将碲镉汞薄膜正面进行光刻胶保护,并粘接在保护衬底10上,或在探测器芯片100制备完成后,将芯片100表面进行光刻胶保护,并粘接在保护衬底10上。保护衬底 10为宝石片、Si片或GaAs衬底10等。然后对碲锌镉衬底10材料进行切割,使部分厚度的碲锌镉衬底10与碲镉汞薄膜材料或碲镉汞探测器芯片100分离,碲锌镉衬底10材料分割的方法为内圆切割或丝切割,切割下来的碲锌镉衬底余材厚度最小为500微米。然后对分离后的碲锌镉衬底10再次进行磨抛,质量合格后继续进行外延生长制备碲镉汞薄膜材料。
根据本发明实施例的红外探测器,在制备芯片100时,衬底10的部分与薄膜层20分离后,衬底余材进行继续加工,成为新的碲锌镉衬底10,仍可再进行多次芯片100加工,可以应用于外延生长制备碲镉汞薄膜材料,等同于一片碲锌镉衬底10材料可以进行两次或多次用于制备碲镉汞薄膜材料,从而大大提高了碲锌镉晶体材料的利用率,有利于降低探测器制作成本。而且,有效提高了芯片100的加工效率,提高了芯片100加工的便利性。
下面以六个具体的实施例,详细描述根据本发明实施例的芯片的衬底的多次使用方法:
实施例一:
碲锌镉衬底厚度为1500微米,晶相为<111>,LPE制备长波碲镉汞薄膜材料,材料尺寸为30mm×25mm,薄膜材料利用光刻胶进行正面保护,然后粘接在宝石片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞薄膜材料的碲锌镉衬底厚度为400微米,切割下来的碲锌镉衬底余材的厚度为900微米,经过抛光、化学腐蚀去除表面损伤层后厚度为750微米。继续进行LPE制备碲镉汞薄膜材料。
实施例二:
碲锌镉衬底厚度为1400微米,晶相为<211>,MBE制备中波碲镉汞薄膜材料,材料尺寸为30mm×25mm,薄膜材料利用光刻胶进行正面保护,然后粘接在宝石片上,利用丝切割将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞薄膜材料的碲锌镉衬底厚度为400微米,切割下来的碲锌镉衬底余材的厚度为900微米,经过抛光、化学腐蚀去除表面损伤层后厚度为750微米。继续进行MBE制备碲镉汞薄膜材料。
实施例三:
碲锌镉衬底厚度为1500微米,晶相为<111>,LPE制备长波碲镉汞薄膜材料,材料尺寸为30mm×25mm,薄膜材料经过器件工艺后制备成探测器芯片,利用光刻胶进行正面保护,然后粘接在硅片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞芯片的碲锌镉衬底厚度为450微米,切割下来的碲锌镉衬底余材的厚度为850微米,经过抛光、化学腐蚀去除表面损伤层后厚度为700微米。继续进行LPE制备碲镉汞薄膜材料。
实施例四:
碲锌镉衬底厚度为2500微米,晶相为<111>,LPE制备长波碲镉汞薄膜材料,材料尺寸为30mm×25mm,薄膜材料利用光刻胶进行正面保护,然后粘接在宝石片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞薄膜材料的碲锌镉衬底厚度为400微米,切割下来的碲锌镉衬底的厚度为1900微米,经过抛光、化学腐蚀去除表面损伤层后厚度为1750微米。然后继续进行LPE制备碲镉汞薄膜材料,薄膜材料利用光刻胶进行正面保护,然后粘接在宝石片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞薄膜材料的碲锌镉衬底厚度为500微米,切割下来的碲锌镉衬底余材的厚度为1000微米,经过抛光、化学腐蚀去除表面损伤层后厚度为850微米。然后继续进行LPE制备碲镉汞薄膜材料。
实施例五:
碲锌镉衬底厚度为1500微米,晶相为<111>,LPE制备长波碲镉汞薄膜材料,材料尺寸为36mm×38mm,薄膜材料经过器件工艺后制备成探测器芯片,利用光刻胶进行正面保护,然后粘接在硅片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞芯片的碲锌镉衬底厚度为450微米,切割下来的碲锌镉衬底余材的厚度为850微米,经过抛光、化学腐蚀去除表面损伤层后厚度为700微米。继续进行LPE制备碲镉汞薄膜材料。
实施例六:
碲锌镉衬底厚度为1200微米,晶相为<111>,LPE制备长波碲镉汞薄膜材料,材料尺寸为30mm×25mm,薄膜材料经过器件工艺后制备成探测器芯片,利用光刻胶进行正面保护,然后粘接在硅片上,利用内圆切将碲锌镉衬底与碲镉汞薄膜材料分离,碲镉汞芯片的碲锌镉衬底厚度为400微米,切割下来的碲锌镉衬底余材的厚度为650微米,经过抛光、化学腐蚀去除表面损伤层后厚度为500微米。继续进行LPE制备碲镉汞薄膜材料。
通过具体实施方式的说明,应当可对本发明为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所附图示仅是提供参考与说明之用,并非用来对本发明加以限制。

Claims (10)

1.一种芯片的衬底的多次使用方法,其特征在于,包括:
在所述衬底上进行薄膜层的生长制备,其中,所述衬底为碲锌镉衬底;
对所述衬底进行切割,以将所述衬底的部分与所述薄膜层分离,得到分离后的衬底余材;
其中,所述衬底余材可再进行至少一次所述薄膜层的生长制备。
2.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,在芯片制备完成后,或在所述薄膜层在所述衬底上生长制备完成后,将所述衬底的部分与所述薄膜层分离。
3.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,在所述衬底上进行薄膜层的生长制备的方法采用:液相外延法、分子束外延法或金属有机化合物气相外延法。
4.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,在将所述衬底的部分与所述薄膜层分离之前,在所述薄膜层的远离所述衬底的一侧设置防护层,所述防护层为光刻胶、粘接腊或环氧树脂胶。
5.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,在将所述衬底的部分与所述薄膜层分离之前,在所述薄膜层的远离所述衬底的一侧设置介质层。
6.根据权利要求5所述的芯片的衬底的多次使用方法,其特征在于,所述介质层为宝石片、硅片或砷化镓。
7.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,将所述衬底的部分与所述薄膜层分离采用的方法为内圆切割法或丝切割法。
8.根据权利要求1所述的芯片的衬底的多次使用方法,其特征在于,所述衬底余材的厚度不小于500微米。
9.根据权利要求1-8中任一项所述的衬底的多次使用方法,其特征在于,所述芯片为红外探测器芯片,所述薄膜层为碲镉汞薄膜。
10.一种红外探测器,其特征在于,包括芯片,所述芯片采用根据权利要求1-9中任一项所述的衬底的多次使用方法制备。
CN201910874982.XA 2019-09-17 2019-09-17 芯片的衬底的多次使用方法及红外探测器 Active CN110676205B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910874982.XA CN110676205B (zh) 2019-09-17 2019-09-17 芯片的衬底的多次使用方法及红外探测器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910874982.XA CN110676205B (zh) 2019-09-17 2019-09-17 芯片的衬底的多次使用方法及红外探测器

Publications (2)

Publication Number Publication Date
CN110676205A CN110676205A (zh) 2020-01-10
CN110676205B true CN110676205B (zh) 2023-01-06

Family

ID=69078367

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910874982.XA Active CN110676205B (zh) 2019-09-17 2019-09-17 芯片的衬底的多次使用方法及红外探测器

Country Status (1)

Country Link
CN (1) CN110676205B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1243602A (zh) * 1997-01-21 2000-02-02 博拉尔能源有限公司 制备薄硅膜的方法
CN101348941A (zh) * 2008-09-02 2009-01-21 中国电子科技集团公司第十一研究所 用于液相外延方法生长碲镉汞材料的衬底材料及制备方法
CN103545239A (zh) * 2013-09-17 2014-01-29 新磊半导体科技(苏州)有限公司 一种基于薄膜型的外延片剥离工艺
CN104377301A (zh) * 2014-11-24 2015-02-25 苏州矩阵光电有限公司 一种ⅲ-ⅴ族化合物半导体霍尔元件及其制备方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2233096C (en) * 1997-03-26 2003-01-07 Canon Kabushiki Kaisha Substrate and production method thereof
US9548247B2 (en) * 2013-07-22 2017-01-17 Infineon Technologies Austria Ag Methods for producing semiconductor devices

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1243602A (zh) * 1997-01-21 2000-02-02 博拉尔能源有限公司 制备薄硅膜的方法
CN101348941A (zh) * 2008-09-02 2009-01-21 中国电子科技集团公司第十一研究所 用于液相外延方法生长碲镉汞材料的衬底材料及制备方法
CN103545239A (zh) * 2013-09-17 2014-01-29 新磊半导体科技(苏州)有限公司 一种基于薄膜型的外延片剥离工艺
CN104377301A (zh) * 2014-11-24 2015-02-25 苏州矩阵光电有限公司 一种ⅲ-ⅴ族化合物半导体霍尔元件及其制备方法

Also Published As

Publication number Publication date
CN110676205A (zh) 2020-01-10

Similar Documents

Publication Publication Date Title
US8796114B2 (en) Method for slicing a substrate wafer
JP2016013932A (ja) Ga2O3系単結晶基板
EP2645431A1 (en) Manufacture of multijuntion solar cell devices
CN110676205B (zh) 芯片的衬底的多次使用方法及红外探测器
JP2004119718A (ja) 薄型半導体チップの製造方法
US10287709B2 (en) Seed crystal for growth of gallium nitride bulk crystal in supercritical ammonia and fabrication method
US10242868B1 (en) Seed crystal for growth of gallium nitride bulk crystal in supercritical ammonia and fabrication method
US20220189883A1 (en) Indium phosphide substrate and method for producing indium phosphide substrate
JP7332158B2 (ja) 特に、正面側型撮像装置のための、セミコンダクタオンインシュレータ型構造、及びこのような構造を製作する方法
CN109760221A (zh) 一种大尺寸薄片磷化铟晶片的线切割加工方法
US20150343665A1 (en) Ingot cutting method capable of reducing wafer damage percentage
US20210028064A1 (en) Methods of aligning a semiconductor wafer for singulation
CN104362080A (zh) Si衬底上选择性生长GaN基薄膜材料的方法
EP3719856A1 (en) Multijunction solar cell having a fused silica cover glass
EP3836233A1 (en) Flexible solar cell and manufacturing method therefor
JP2001253800A (ja) 薄型サファイヤ基板
US20130082357A1 (en) Preformed textured semiconductor layer
CN110690106A (zh) 一种单晶金刚石芯片的制备方法
JP6567865B2 (ja) Ga2O3系単結晶基板
CN109808085A (zh) 改善晶片主定位边立面加工中出现缺陷的方法
JP2019182744A (ja) Ga2O3系単結晶基板
US11823953B2 (en) Semiconductor substrate processing methods
US11087974B2 (en) Preparation of compound semiconductor substrate for epitaxial growth via non-destructive epitaxial lift-off
US20230175167A1 (en) Method for preparing a self-supporting substrate
GB2165089A (en) I.R. photodetector incorporating epitaxial C.M.T.

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant