CN110658985A - 用于永久性存储器启用平台的电源按钮覆盖 - Google Patents

用于永久性存储器启用平台的电源按钮覆盖 Download PDF

Info

Publication number
CN110658985A
CN110658985A CN201910456788.XA CN201910456788A CN110658985A CN 110658985 A CN110658985 A CN 110658985A CN 201910456788 A CN201910456788 A CN 201910456788A CN 110658985 A CN110658985 A CN 110658985A
Authority
CN
China
Prior art keywords
power button
pin
memory
processor
persistent memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910456788.XA
Other languages
English (en)
Inventor
P.杜塔
C.莱克
P.詹姆斯
P.克鲁彻尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN110658985A publication Critical patent/CN110658985A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0804Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1446Point-in-time backing up or restoration of persistent data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0866Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
    • G06F12/0868Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/442Shutdown
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/20Error detection or correction of the data by redundancy in hardware using active fault-masking, e.g. by switching out faulty elements or by switching in spare elements
    • G06F11/2015Redundant power supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/81Threshold
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1032Reliability improvement, data loss prevention, degraded operation etc
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/20Employing a main memory using a specific memory technology
    • G06F2212/205Hybrid memory, e.g. using both volatile and non-volatile memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/21Employing a record carrier using a specific recording technology
    • G06F2212/214Solid state disk
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/30Providing cache or TLB in specific location of a processing system
    • G06F2212/301In special purpose processing node, e.g. vector processor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Human Computer Interaction (AREA)
  • Quality & Reliability (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

用于永久性存储器启用平台的电源按钮覆盖。电源按钮覆盖允许永久性存储器启用平台以对用户透明的方式,在启动关机之前将数据保存在永久性存储器中。电源按钮覆盖阻止关机,直到该平台中的全部的易失性高速缓存和任何其他数据都已被转储清除到永久性存储器为止。

Description

用于永久性存储器启用平台的电源按钮覆盖
技术领域
本技术领域一般涉及计算机系统存储器,并且特别地涉及永久性存储器启用平台。
背景技术
在被配置有易失性存储器和存储装置的典型计算机系统中,在可以使数据对应用可用之前,需要将数据读到存储器中。类似地,需要将经修改的数据往回保存到存储装置中,以避免任何数据丢失。
为了实现更好的性能,许多计算机系统都配备有永久性存储器,其是在电源周期期间不会丢失状态的一种类型的存储器。使用永久性存储器通过下述操作导致了显著的性能改进和响应性:消除在使数据对应用可用之前将数据读到存储器中的需要,以及还消除在切断系统电源之前将存储器内容往回保存到存储设备的需要。
附图说明
在附图的各图中作为示例而非限制图示了所描述的实施例,其中相同的附图标记指示相似的元素,并且其中:
图1是根据本文中描述的各种示例的示例永久性存储器启用系统的简化框图,在该示例永久性存储器启用系统中可以实现电源按钮覆盖(override)过程。
图2A-2B是图示了根据本文中描述的各种示例的针对用于永久性存储器启用平台的电源按钮覆盖所实行的过程的实施例的流程图;以及
图3图示了根据本文中描述的各种示例的典型计算机系统的示例,在该典型计算机系统中可以全部地或部分地实现针对用于永久性存储器启用平台的电源按钮覆盖的过程的实施例。
所描述的实施例的其他特征根据附图以及根据随后的详细描述将是显而易见的。
具体实施方式
对永久性存储器启用计算机系统的需求正在增长。例如,永久性存储器解决方案对于3DXP存储器系统和各种最终用户应用而言至关重要,该最终用户应用诸如从永久性存储器启动的竞争性视频游戏,以及“即时启动”应用。最终用户经常使用按下和按住电源按钮来迫使系统不正当地(ungracefully)切断电源。针对该常见场景的文件系统损坏或重大数据丢失可能会危及最终用户产品的永久性存储器解决方案。
为了实现被设计有永久性存储器的片上系统(SOC)的性能和响应性,需要存在具有高带宽能力的大量易失性高速缓存和非易失性永久性存储器两者,以保证永久性存储器启用系统的性能和响应性。例如,典型的永久性存储器解决方案包括:最少8 GB的易失性存储器高速缓存。易失性高速缓存由SOC硬件(HW)来管理,并且对操作系统(OS)和应用是透明的。
对于任何永久性存储器启用平台,最终用户的数据和文件系统在发生功率损耗或非正当关机的情况下的持久性(durability)具有首要的重要性。出于该原因,具有永久性存储器的典型计算机系统配备有备用电池,以避免由交流(AC)功率损耗所引起的任何数据丢失。然而,当系统不正当地关机或在没有电池备份的情况下损耗功率时,数据和文件系统的持久性仍然处于危险中。
迫使系统不正当地关闭的一种机制是按下电源按钮持续一段时间,诸如10秒。这通常在计算机系统或OS没有响应、OS已经崩溃的情况下发生,并且用户通过按下电源按钮来手动地切断系统电源从而试图恢复系统。在典型的计算机系统中,按下电源按钮持续一段时间将迫使系统不正当地关闭,从而绕过任何数据完整性机制。
尽管绕过数据完整性机制在具有标准存储器配置的计算机系统中通常是足够的,但在永久性存储器系统中,驻留在易失性高速缓冲存储器或CPU高速缓存中的任何数据在其被转储清除到非易失性永久性存储器之前将被丢失。数据丢失的量可取决于高速缓存策略以及将数据转储清除到永久性存储器的频率而不同,但是它可能是显著的,甚至高达几千兆字节。
此外,绕过永久性存储器启用平台中的数据完整性机制可以不仅会引起用户数据的丢失,而且还会引起文件系统损坏。出于该原因,依赖于大型易失性存储器高速缓存的永久性存储器启用平台对客户或最终用户是没有吸引力的。
为了解决这些挑战并且避免由非正当关机所引起的数据丢失或使其最小化,用于永久性存储器启用平台的电源按钮覆盖使得存储器子系统在启动关机之前,将来自中央处理器单元(CPU)高速缓存和易失性存储器高速缓存中的任何一个或多个的数据转储清除到永久性存储器。
在一个实施例中,片上系统(SoC)硬件(HW)检测到电源按钮按下,并且立即监控电源按钮的状态(诸如,通过设置定时器并且递归地检查电源按钮的状态),直到其改变(例如,被释放)或定时器到期为止。在迫使系统关机之前按下电源按钮的典型持续时间是十秒,在本文中被称为电源按钮周期、超时或阈值中的任何一个。在一个实施例中,系统可以被配置成使用电源按钮周期的其他持续时间,只要该持续时间允许足够的时间来在开始关机之前启动数据到永久性存储器的转储清除。
在一个实施例中,如果按下电源按钮长达两秒钟(或电源按钮周期的持续时间的其他部分),则SoC HW实行早期握手以触发永久性存储器子系统,从而在开始关机之前将用户和文件系统数据中的任何数据从CPU高速缓存和易失性存储器高速缓存转储清除到永久性存储器。例如,如果电源按钮周期为10秒,则早期握手向永久性存储器子系统提供电源按钮周期的剩余八秒,以在系统开始关闭之前转储清除数据。
在一个实施例中,SoC HW实行作为关机流程的一部分的与永久性存储器子系统的早期握手,以确保在系统切断存储器子系统的电源之前,将转储清除任何剩余的脏页(dirty pages)。在一个实施例中,如果软件OS仍然是操作的,则软件可以实行与永久性存储器子系统的新握手,以在系统开始关闭之前协助对脏页进行有序地转储清除。
在一个实施例中,如果在电源按钮覆盖超时到期之前的任何时间(例如,在十秒到期之前)释放电源按钮,则SoC HW终止永久性存储器转储清除,并且正常操作将继续。
在一个实施例中,要被转储清除的数据包括:被标记为“脏的”易失性高速缓存中的任何数据,其指代在易失性高速缓存中已经改变但是在永久性存储器或存储装置中尚未改变的数据。
在一个实施例中,在关机之前的早期阶段监控电源按钮状态允许SOC HW提供更大的数据持久性,而不改变用户使用电源按钮来关闭系统的体验。例如,在没有电源按钮覆盖监控的益处的情况下,在实行与永久性存储器子系统的握手之前将发生附加的八秒不必要的延迟。电源按钮覆盖监控避免了该不必要的延迟,从而使数据到永久性存储器的转储清除在移除电源时将没完成从而导致了在不正当的关机期间丢失数据或可能的文件系统损坏的可能性最小化,同时仍保存用户使用电源按钮来启动用户系统的关机的体验。
在下面的描述中,示例可以包括主题,该主题诸如方法、过程、用于实行该方法或过程的动作的部件、装置、存储器设备、以及针对用于永久性存储器启用平台的电源按钮覆盖的系统、以及包括指令的至少一个机器可读有形存储介质,该指令在由机器或处理器实行时使该机器或处理器实行根据本文中描述的实施例和示例的方法或过程的动作。
阐述了众多具体细节以提供用于永久性存储器启用平台的电源按钮覆盖的方法、介质和系统的实施例的详尽解释。然而,对本领域技术人员将显而易见的是,可以在不具有这些具体细节中的一个或多个的情况下实践实施例。在其他实例中,公知的组件、结构和技术没有被详细示出,以便不使该描述的理解晦涩难懂。
在说明书中对“一个实施例”或“实施例”的引用意味着结合实施例描述的特定特征、结构或特性可以被包括在至少一个实施例中。在说明书中的各种地方出现的短语“在一个实施例中”并不一定全部指代同一实施例。
下面的附图中描绘的方法、过程和逻辑可以包括硬件(例如,电路、专用逻辑、控制器等)、软件(诸如,在通用计算机系统或专用机器上运行的软件,例如,软件模块或逻辑)以及硬件与软件之间的接口(诸如,存储器接口)或其两者的组合。尽管下面根据一些顺序操作描述了这些过程和逻辑,但是应当领会的是,所描述的一些操作可以以不同的次序实行。此外,一些操作可以并行实行而非顺序地实行。
在用于永久性存储器启用平台的电源按钮覆盖的系统、装置和方法的任何一个或多个实施例中,在本文中描述了用于实行这些系统、装置和方法中的任何一个或多个的部件。
在用于永久性存储器启用平台的电源按钮覆盖的系统、装置和方法的任何一个或多个实施例中,至少一个计算机可读存储介质包括指令,该指令当在计算机系统的一个或多个处理器上执行时使得该(一个或多个)处理器来实行本文中描述的系统、装置和方法的任何一个或多个实施例。
图1是根据本文中描述的各种示例而实现的用于永久性存储器启用平台的示例电源按钮覆盖系统100的简化框图。参考图1,仅作为示例而非限制,在一个实施例中,片上系统(SOC)硬件(HW)102包括:至少一个中央处理单元(CPU)复合体104,其提供电源单元子系统106,以用于监控电源按钮状态108,并且实行电源按钮覆盖逻辑以将数据保存在永久性存储器112中。例如,电源单元子系统106可以是CPU 104复合体中的电源管理控制器(P单元),其基于从平台控制器中枢(PCH)118接收到的HW通知124来监控电源按钮状态。
在一个实施例中,在与支持对随机存取存储器(RAM)的待机、睡眠或挂起(suspend)的S3睡眠状态(其中对RAM保持供电)的高级配置和电源接口(ACPI)系统兼容的系统100中,电源按钮130连接到SOC 102上的PWRBTN#引脚120。
在采用ACPI-S3兼容系统或具有现代待机电源管理的系统的系统100(其中进入和退出较低功率状态的转变比ACPI-S3系统更快)中,PCH包括用以生成中断126的逻辑,该中断126指示了当功率电平改变时对在CPU 104中实行的OS 128的电源按钮状态。在一个实施例中,OS 128使用中断126来开始与存储器子系统110一起工作,以独立于电源单元子系统106将OS中的任何脏页转储清除到永久性存储器112。以这种方式,OS 128可以协助由实行电源按钮覆盖逻辑的电源单元子系统106启动的任何转储清除,如下面进一步详细描述的那样。
对于ACPI-S3或者现代待机系统,在提供用于永久性存储器启用存储装置的电源按钮覆盖的系统100的实施例中,电源按钮130连接到附加的GPIO引脚,其在本文中被称为GPIO_X 122。该GPIO_X引脚122生成对CPU复合体104的HW通知124,该HW通知124包含电源按钮130的当前状态(即,被释放或按下,或者激活/去激活),并且HW通知124在电源单元子系统106(在本文中还被称为电源管理控制器(P单元))中被接收。
在一个实施例中,GPIO_X和PWRBTN#引脚两者都是集成在PCH管芯中的专用引脚。GPIO_X是专用GPIO引脚,其可以利用关于GPIO_X的状态(下或上)的信息来生成从PCH 118到CPU复合体104中的电源单元子系统106的通知。PWRBTN#引脚是特殊引脚,其在SOC 102上提供电源按钮行为,该行为包括在覆盖定时器到期之后的硬关机。当按下电源按钮时,PWRBTN#还可以生成对OS 128的中断126。
在一个实施例中,CPU复合体104中的电源单元子系统106基于来自PCH 118的如由GPIO_X引脚122直接从电源按钮130生成的HW通知124来监控电源按钮状态108。在一个实施例中,电源单元子系统106基于先前传送到CPU复合体104和/或在HW通知124中提供的可配置的超时值来监控电源按钮状态108。
在一个实施例中,该超时值在本文中被称为电源按钮周期持续时间。仅作为示例而非限制,在示例实施例中将电源按钮周期持续时间描述为十秒的持续时间。然而,可以使用其他更长或更短的持续时间,只要有足够的时间量来触发存储器子系统110,以将数据和状态信息转储清除到永久性存储器112,否则其中该数据和状态信息将在关机之前被丢失。
在操作期间,如果按下电源按钮130直到达到超时值(即,长达电源按钮周期持续时间的整个十秒),则SOC HW 102将触发硬复位。在一个实施例中,如果OS 128仍然是功能性的,则在接收到指示电源按钮已被激活的中断126(诸如,可能在现代待机系统中可用)时,OS可以触发存储器子系统110以独立于电源单元子系统106开始将OS的数据和状态信息转储清除到永久性存储器112,并且无需等待电源按钮覆盖周期的任何超时。
在一个实施例中,在超时值到期之前,用于永久性存储器启用平台的电源按钮覆盖监控进一步监控电源按钮周期持续时间,以便触发存储器子系统以开始将脏页从CPU复合体104和易失性高速缓冲存储器114转储清除到永久性存储器112。例如,在一个实施例中,电源单元子系统106实行电源按钮覆盖监控以确定超时值的初始量(诸如,十秒电源按钮覆盖周期持续时间中的两秒)何时已经过去。在两秒的初始量到期时,电源单元子系统106触发存储器子系统110以开始转储清除116。作为响应,存储器子系统110在完成转储清除时,经由电源单元子系统106来通知CPU复合体104以使得关机能够继续。在大多数情况下,存储器子系统110应当在两秒的初始量到期与十秒的最终到期之间具有足够的时间,以在关机之前将全部或大部分的数据转储清除到永久性存储器112。
在一个实施例中,如果存储器子系统110在两秒的初始量到期与十秒的最终到期之间没有足够的时间将全部或大部分的数据转储清除到永久性存储器112,则电源管理单元106可以启动电源按钮覆盖来延迟关机过程,直到从存储器子系统110接收到指示完成了到永久性存储器112的转储清除的开始转储清除通知116的返回为止。
在典型的实施例中,存储器子系统110的高速缓存策略将确保:被保持在易失性高速缓存中的脏数据的最大限制具有能够在典型的电源按钮覆盖周期期间(例如,在十秒电源按钮覆盖周期的最后八秒期间)被转储清除的大小。在一个实施例中,可以向高速缓存策略补充可配置的附加时间限制,电源单元子系统106可以使用该附加时间限制来延迟超过标准电源按钮覆盖周期(例如,超过十秒电源按钮覆盖周期的最后八秒)的关机。电源单元子系统106可以使用该附加时间限制来进一步延迟关机,直到完成易失性高速缓存到永久性存储装置的转储清除为止。如果存储器子系统110在该附加时间限制内没有完成转储清除,则在一个实施例中,电源单元子系统106通知存储器子系统110停止转储清除。所配置的附加时间限制可以是0秒或者是超过完整量的电源按钮覆盖周期的到期的时间量(例如,附加的十秒),以便不延迟关机。例如,在某些情况下,诸如当易失性高速缓冲存储器114中的数据量特别大时,默认电源按钮覆盖周期持续时间中可能没有足够的时间量来完成转储清除操作,并且附加时间限制可以被配置为例如再多十秒。
在一个实施例中,电源单元子系统106在完整电源按钮周期持续时间到期之前(例如,在完整的十秒超时值到期之前(但是在触发了转储清除操作的两秒的初始超时值到期之后))通知存储器子系统110在接收到电源按钮130已经被释放的进一步通知时停止转储清除。在该情况下,由于关机过程已经被放弃,因此不需要进一步的转储清除。
图2A-2B是图示了根据本文中描述的各种示例的针对用于永久性存储器启用平台的电源按钮覆盖而实行的过程200的实施例的流程图。参考图2A,在202处,在具有永久性存储器启用平台的系统的电源按钮引脚中检测到电源按钮按下。例如,在一个实施例中,PWRBTN#引脚120和GPIO_X引脚122中的任何一个或多个来检测电源按钮按下202。在204处,将电源按钮按下的通知发送到电源单元子系统106或CPU复合体104的其他子系统,以便设置用于监控按钮状态108的定时器。在决策框206处,如果电源单元子系统106或CPU复合体104的其他子系统确定电源按钮覆盖周期的初始部分已经过去(诸如,十秒周期中过去的两秒),则在212处,通知存储器子系统110开始将CPU复合体104和易失性高速缓存114中的数据转储清除到永久性存储器112,并且电源按钮覆盖过程200在214处继续,如下面参考图2B详细描述的那样。
在一个实施例中,在决策框208处,如果电源单元子系统106或CPU复合体104的其他子系统确定电源按钮覆盖周期在完成之前已经被中断(例如,电源按钮在电源按钮覆盖周期的初始两秒时段过去之前被释放),则在210处,电源按钮周期覆盖过程200终止,直到下一次按下电源按钮为止。
参照图2B,在触发了启动从CPU复合体104和/或易失性高速缓存114转储清除脏页之后,电源按钮覆盖过程200在决策框216处继续,以监控电源按钮是否在完整电源按钮周期结束之前(例如,在初始的两秒之后,但在过了十秒之前)被释放。如果电源按钮在完整电源按钮周期结束之前被释放,则电源单元子系统106或CPU复合体104的其他子系统通知存储器子系统110停止转储清除数据,并且终止任何进一步的电源按钮覆盖监控。然而,如果电源按钮保持按下直到完整电源按钮周期(例如,长达完整的10秒)到期为止,则电源单元子系统106或CPU复合体104的其他子系统等待转储清除完成,诸如当存储器子系统110确认转储清除完成时发生。在确认转储清除完成时,在224处,整个CPU复合体104继续关机过程,该关机过程在按下电源按钮时启动。
图3是根据实施例的计算机系统的图示,其中可以实现用于永久性存储器启用平台的电源按钮覆盖。在该图示中,并未示出与不当前描述密切相关的某些标准和公知的组件。可以组合被示为单独元件的元件,这包括例如在单个芯片上组合多个元件的SoC(片上系统),其中该单个芯片是集成电路管芯。
在一些实施例中,计算系统300可以包括耦合到一个或多个总线或互连的诸如一个或多个处理器310之类的处理部件,该一个或多个总线或互连通常被示为总线305。处理器310可以包括一个或多个物理处理器和一个或多个逻辑处理器。在一些实施例中,处理器可以包括一个或多个通用处理器或专用处理器。
总线305是用于数据传输的通信部件。为简单起见,将总线305图示为单个总线,但是总线305可以表示多个不同的互连或总线,以及对这样的互连或总线的组件连接可以变化。图3中示出的总线305是一种抽象概念,其表示任何一个或多个单独的物理总线、点对点连接或通过适当的桥接器、适配器或控制器连接的二者。
在一些实施例中,计算系统300进一步包括作为主存储器315的随机存取存储器(RAM)或其他动态存储设备或元件,和存储器控制器316,以用于存储要由处理器310执行的信息和指令。主存储器315可以包括但不限于动态随机存取存储器(DRAM)。
在一些实施例中,计算系统300包括:电源管理单元317,其被配置有电源按钮覆盖逻辑318,该电源按钮覆盖逻辑318实现了用于永久性存储器启用平台的电源按钮覆盖过程,如本文中参考图1和2A-2B所描述的那样。
计算系统300还可以包括:非易失性存储器320;存储设备,诸如固态驱动器(SSD)330;以及只读存储器(ROM)335,或用于存储静态信息和针对处理器310的指令的其他静态存储设备。
在一些实施例中,计算系统300包括耦合到总线305的一个或多个发射器或接收器340。在一些实施例中,计算系统300可以包括:一个或多个天线344,诸如偶极或单极天线,以用于使用无线发射器、接收器或两者经由无线通信进行数据的传输和接收;以及一个或多个端口342,以用于经由有线通信进行数据的传输和接收。无线通信包括但不限于Wi-Fi、蓝牙TM、近场通信以及其他无线通信标准。
在一些实施例中,计算系统300包括:用于数据输入的一个或多个输入设备350,其包括硬键和软键、操纵杆、鼠标或其他定点设备、键盘、语音命令系统或手势识别系统。
在一些实施例中,计算系统300包括:输出显示器355,其中输出显示器355可以包括液晶显示器(LCD)或任何其他显示技术,以用于向用户显示信息或内容。在一些环境中,输出显示器355可以包括也被用作输入设备350的至少一部分的触摸屏。输出显示器355可以进一步包括:音频输出,其包括一个或多个扬声器、音频输出插孔或其他音响装置(audio)以及其他对用户的输出。
计算系统300还可以包括:电池或其他电源360,其可以包括太阳能电池、燃料电池、充电电容器、近场电感耦合或用于提供或生成计算系统300中的电力的其他系统或设备。由电源360提供的电力可以根据需要而被分配给计算系统300的元件。
根据该描述将显而易见的是,所描述的实施例的各方面可以至少部分地以软件形式实现。即,本文中描述的技术和方法可以在数据处理系统中执行,以响应其处理器正执行被包含在诸如存储器315或非易失性存储器320或这样的存储器的组合之类的有形非暂时性存储器中的指令序列,并且这些存储器中的每一个是一种机器可读、有形存储介质的形式。
硬连线电路可以与软件指令结合用来实现各种实施例。例如,所描述的实施例的各方面可以被实现为安装并存储在永久存储设备中的软件,其可以由处理器(未示出)在存储器中加载和执行,以执行遍及本申请所描述的过程或操作。替换地,所描述的实施例可以被至少部分地实现为被编程或嵌入到诸如下述各项的专用硬件中的可执行代码:集成电路(例如,专用IC或ASIC)、数字信号处理器(DSP)、现场可编程门阵列(FPGA)、或可以经由对应的驱动器和/或操作系统从应用访问的控制器。另外,所描述的实施例可以被至少部分地实现为处理器或处理器核心中的特定硬件逻辑,作为可由软件组件经由一个或多个特定指令访问的指令集的部分。
因此,这些技术并不限于硬件电路和软件的任何具体的组合,或不限于由数据处理系统执行的指令的任何特定的源。
所描述的实施例的全部或一部分可以用逻辑电路来实现,该逻辑电路诸如上述ASIC、DSP或FPGA电路,包括专用逻辑电路、控制器或微控制器、或执行程序代码指令的其他形式的处理核心。因此,由上述讨论所教导的过程可以用诸如机器可执行指令之类的程序代码来实行,该机器可执行指令使得执行这些指令的机器来实行某些功能。在该下文中,“机器”通常是将中间形式(或“抽象”)的指令转换成处理器特定的指令(例如,抽象执行环境,诸如“虚拟机”(例如Java虚拟机)、解释器、公共语言运行时、高级语言虚拟机等)的机器,和/或是设置在半导体芯片(例如,利用晶体管实现的“逻辑电路”)上、被设计成执行指令的电子电路,诸如通用处理器和/或专用处理器。由上述讨论所教导的过程还可以通过(替代机器或以与机器组合的形式)电子电路来实行,该电子电路被设计成在不执行程序代码的情况下实行该过程(或其一部分)。
制品可以被用来存储程序代码。存储程序代码的制品可以被体现为但不限于一个或多个存储器(例如,一个或多个闪速存储器、随机存取存储器(静态、动态或其他的))、光盘、CD-ROM、DVD ROM、EPROM、EEPROM、磁卡或光卡或者适用于存储电子指令的其他类型的机器可读介质。还可以凭借被体现在传播介质中的数据信号(例如,经由通信链路(例如,网络连接))将程序代码从远程计算机(例如,服务器)下载到请求计算机(例如,客户端)。
如本文中使用的术语“存储器”意图涵盖全部易失性存储介质,诸如动态随机存取存储器(DRAM)和静态RAM(SRAM)或本申请中别处描述的其他类型的存储器。计算机可执行指令可以存储在非易失性存储设备(诸如,磁性硬盘、光盘)上,并且通常在由处理器进行的软件执行期间通过直接存储器访问过程写入到存储器中。本领域技术人员将立即认识到,术语“机器可读存储介质”包括可由处理器访问的任何类型的易失性或非易失性存储设备。
在对计算机存储器内的数据比特的运算进行算法和符号表示方面来呈现前面的详细描述。这些算法描述和表示是数据处理领域的技术人员用来将他们工作的实质最有效地传达给本领域其他技术人员的工具。算法在这里并且通常被认为是导致期望结果的操作的首尾一致的序列。这些操作是要求对物理量进行物理操纵的操作。通常,尽管不是必要地,这些量采用能够被存储、传递、组合、比较以及以其他方式操纵的电信号或磁信号的形式。原则上出于共同使用的原因,已经证明有时方便将这些信号称为位、值、元素、符号、字符、项、数字等等。
然而,应当记住的是,全部的这些和类似的术语都与适当的物理量相关联,并且仅仅是被应用于这些量的方便标签。除非另行具体陈述,如根据上面的讨论显而易见的,领会的是贯穿本描述,利用诸如“处理”或“计算”或“运算”或“确定”或“显示”等等的术语的讨论指代计算机系统或相似的电子计算设备的动作和过程,该计算设备对被表示为计算机系统的寄存器和存储器之内的物理(电子)量的数据进行操纵,并且将其变换成被类似地表示为计算机系统存储器或寄存器或其他这样的信息存储装置、传输或显示设备之内的物理量的其他数据。
所描述的实施例还涉及用于实行本文中所描述的操作的装置。该装置可以被专门地构造用于所要求的目的,或者它可以包括通过被存储在计算机中的计算机程序选择性地激活或重新配置的通用计算机。无论哪种方式,该装置提供用于执行本文中描述的操作的部件。计算机程序可以存储在计算机可读存储介质中,该计算机可读存储介质诸如但不限于任何类型的盘(包括软盘、光盘、CD-ROM、和磁光盘)、只读存储器(ROM)、RAM、EPROM、EEPROM、磁卡或光卡、或适合于存储电子指令并且均耦合到计算机系统总线的任何类型的介质。
在本文中呈现的过程和显示内容不固有地与任何特定的计算机或其他装置相关。各种通用系统可以与根据本文中的教导的程序一起使用,或者可以证明构建更专用的装置以实行所描述的操作是方便的。针对各种各样的这些系统的所要求的结构将根据本申请中提供的描述而是明显的。此外,没有参考任何特定的编程语言来描述实施例。将领会的是,各种各样的编程语言可以被用来实现如本文中所描述的实施例的教导。
附加的示例实现方式如下:
示例方法、系统、装置或计算机可读介质可以在耦合到包括永久性存储器的存储器子系统的处理器中实现,其中处理器检测用于关闭处理器的电源按钮已被激活,并且监控激活的电源按钮以在关闭之前将数据保存到永久性存储器。
在另一个示例实现方式中,监控进一步包括:设置电源按钮状态和电源按钮覆盖定时器,并且基于电源按钮覆盖定时器来监控电源按钮状态,以对关闭处理器进行覆盖直到将数据保存到永久性存储器为止。
在另一个示例实现方式中,检测用于关闭处理器的电源按钮已被激活包括:从耦合到处理器的控制器接收下述通知:用于检测电源按钮的引脚已被激活和去激活中的任一个,其中激活的引脚由电源按钮按下造成,并且去激活的引脚由电源按钮释放造成,并且基于电源按钮覆盖定时器来监控电源按钮状态包括:监控电源按钮状态长达电源按钮覆盖定时器的持续时间,以及将数据保存到永久性存储器包括:在电源按钮覆盖定时器的持续时间的一部分到期时,通知存储器子系统启动将来自存储器子系统管理的易失性高速缓存的数据转储清除到永久性存储器,以及对关闭处理器进行覆盖,直到将数据转储清除到永久性存储器为止。
在另一个示例实现方式中,来自控制器的用于检测电源按钮的引脚已被激活的通知是硬件(HW)通知。
在另一个示例实现方式中,用于检测电源按钮的引脚是耦合到电源按钮的通用输入输出(GPIO)引脚,该GPIO引脚能够生成用于检测电源按钮的引脚已被激活和去激活中的任一个的HW通知。
在另一个示例实现方式中,存储器子系统从耦合到处理器的操作系统(OS)接收中断,并且OS中断使得存储器系统启动将OS数据转储清除到永久性存储器,该OS中断是响应于电源按钮已被激活的单独通知而已经生成的。
在另一个示例实现方式中,处理器和控制器被集成在片上系统(SoC)中。
在前述说明书中,已经参考具体示例性实施例描述了实施例。将明显的是,在不偏离如所附权利要求中阐述的实施例的更宽泛的精神和范围的情况下,可以对所描述的实施例做出各种修改。因此,要以说明性意义而非限制性意义来看待说明书和附图。

Claims (20)

1.一种用于永久性存储器启用平台的装置,其包括:
处理器,其耦合到包括永久性存储器的存储器子系统;以及
耦合到所述处理器的控制器,所述控制器具有至少一个引脚,以用于检测用于关闭所述处理器的电源按钮,其中所述处理器要监控所述电源按钮,以在关闭所述处理器之前将数据保存在所述永久性存储器中。
2.如在权利要求1中所述的装置,其中所述处理器要进一步监控所述电源按钮,以对关闭所述处理器进行覆盖,直到将数据保存到所述永久性存储器为止。
3.如在权利要求1中所述的装置,其中所述存储器子系统包括易失性高速缓存,并且要将数据保存到永久性存储器,所述处理器进一步要:
从所述控制器接收用于检测所述电源按钮的至少一个引脚已被激活和去激活中的任一个的通知,其中激活的引脚由电源按钮按下造成,并且去激活的引脚由电源按钮释放造成;
设置电源按钮状态和具有持续时间的定时器;
监控所述电源按钮状态长达所述定时器的持续时间;以及
在所述定时器的持续时间的一部分到期时,通知所述存储器子系统启动将来自所述易失性高速缓存的数据转储清除到所述永久性存储器。
4.如在权利要求3中所述的装置,其中来自所述控制器的用于检测所述电源按钮的至少一个引脚已被激活和去激活中的任一个的通知是硬件(HW)通知。
5.如在权利要求3中所述的装置,进一步包括:
耦合到操作系统(OS)的处理器,所述OS通知所述存储器子系统启动将任何OS待决请求转储清除到永久性存储器,所述OS已经从所述控制器接收到用于检测所述电源按钮的至少一个引脚已被激活的单独通知。
6.如在权利要求1中所述的装置,其中所述至少一个引脚包括耦合到所述电源按钮的通用输入输出(GPIO)引脚,所述GPIO引脚能够生成所述电源按钮已被激活和去激活中的任一个的HW通知。
7.如在权利要求1至6中任一项中所述的装置,其中所述处理器和控制器被集成在片上系统(SoC)中。
8.一种用于永久性存储器启用平台的计算机实现的方法,其包括:
在耦合到包括永久性存储器的存储器子系统的处理器中:
检测用于关闭所述处理器的电源按钮已被激活;
以及
在关闭所述处理器之前,监控激活的电源按钮以将数据保存到所述永久性存储器。
9.如在权利要求8中所述的计算机实现的方法,其中监控进一步包括:
设置电源按钮状态和电源按钮覆盖定时器;以及
基于所述电源按钮覆盖定时器来监控所述电源按钮状态,以对关闭所述处理器进行覆盖,直到将数据保存到所述永久性存储器为止。
10.如在权利要求8中所述的计算机实现的方法,其中:
检测用于关闭所述处理器的电源按钮已被激活包括:从耦合到所述处理器的控制器接收用于检测所述电源按钮的至少一个引脚已被激活和去激活中的任一个的通知,其中激活的引脚由电源按钮按下造成,并且去激活的引脚由电源按钮释放造成;
基于所述电源按钮覆盖定时器来监控所述电源按钮状态包括:监控所述电源按钮状态长达所述电源按钮超时定时器的持续时间;以及
将数据保存到所述永久性存储器包括:
在所述电源按钮覆盖定时器的持续时间的一部分到期时,通知所述存储器子系统启动将数据从由所述存储器子系统管理的易失性高速缓存转储清除到所述永久性存储器,以及
对关闭所述处理器进行覆盖,直到将数据转储清除到所述永久性存储器为止。
11.如在权利要求10中所述的计算机实现的方法,其中来自所述控制器的用于检测所述电源按钮的至少一个引脚已被激活的通知是硬件(HW)通知。
12.如在权利要求10中所述的计算机实现的方法,进一步包括:
在所述存储器子系统中,从耦合到所述处理器的操作系统(OS)接收中断,OS中断使得所述存储器系统启动将OS数据转储清除到所述永久性存储器,所述OS中断是响应于所述电源按钮已被激活的单独通知而已经生成的。
13.如在权利要求10中所述的计算机实现的方法,其中用于检测所述电源按钮的至少一个引脚包括耦合到所述电源按钮的通用输入输出(GPIO)引脚,所述GPIO引脚能够生成用于检测所述电源按钮的引脚已被激活和去激活中的任一个的HW通知。
14.至少一个包括指令的机器可读介质,所述介质当被执行时使处理器实行如在权利要求8至13中任一项中所述的方法。
15.一种用于永久性存储器启用平台的系统,其包括:
中央处理单元(CPU),其耦合到电源单元子系统和存储器子系统,所述存储器子系统管理永久性存储器;
电源按钮,其能够关闭所述CPU;
耦合到所述CPU的平台控制器中枢(PCH),所述PCH具有至少一个引脚,以用于检测所述电源按钮是否已被激活以用于关闭所述CPU;以及
其中所述电源单元子系统要监控所述电源按钮,以在关闭所述CPU之前将数据保存到永久性存储器。
16.如在权利要求15中所述的系统,其中所述电源单元子系统要进一步监控所述电源按钮,以对关闭所述CPU进行覆盖,直到将数据保存到永久性存储器为止。
17.如在权利要求15中所述的系统,其中为了将数据保存到永久性存储器,所述电源单元子系统要:
从所述PCH接收用于检测所述电源按钮的至少一个引脚已被激活和去激活中的任一个的通知,其中激活的引脚由电源按钮按下造成,并且去激活的引脚由电源按钮释放造成,并且所述通知包括硬件(HW)通知;
设置电源按钮状态和具有持续时间的定时器;
监控所述电源按钮状态长达所述定时器的持续时间;以及
在所述定时器的持续时间的一部分到期时,通知所述存储器子系统启动将来自所述CPU上的易失性高速缓存的数据转储清除到所述永久性存储器。
18.如在权利要求15中所述的系统,其中所述至少一个引脚是集成到所述PCH中的通用输入输出(GPIO)引脚,所述GPIO能够检测所述电源按钮已被激活和去激活中的任一个,并且生成所述HW通知。
19.如在权利要求15中所述的系统,进一步包括:
耦合到所述CPU的操作系统(OS),其中所述OS通知所述存储器子系统启动将所述存储器子系统中的任何OS待决请求转储清除到永久性存储器,所述OS已经从所述PCH接收到用于检测所述电源按钮的至少一个引脚已被激活的单独通知。
20.如在权利要求15至19中任一项所述的系统,其中所述CPU是CPU复合体,并且所述电源单元子系统是所述CPU复合体中的电源管理控制器,其中所述CPU复合体和PCH被集成到片上系统(SoC)中。
CN201910456788.XA 2018-06-29 2019-05-29 用于永久性存储器启用平台的电源按钮覆盖 Pending CN110658985A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/024672 2018-06-29
US16/024,672 US10545869B2 (en) 2018-06-29 2018-06-29 Power button override for persistent memory enabled platforms

Publications (1)

Publication Number Publication Date
CN110658985A true CN110658985A (zh) 2020-01-07

Family

ID=65230339

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910456788.XA Pending CN110658985A (zh) 2018-06-29 2019-05-29 用于永久性存储器启用平台的电源按钮覆盖

Country Status (4)

Country Link
US (1) US10545869B2 (zh)
KR (1) KR20200002603A (zh)
CN (1) CN110658985A (zh)
DE (1) DE102019112836A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112631409A (zh) * 2020-12-11 2021-04-09 邦彦技术股份有限公司 一种vpx机箱下电控制方法、电路和vpx机箱
CN117194346A (zh) * 2023-11-06 2023-12-08 上海合见工业软件集团有限公司 一种下载文件清除方法、电子设备及存储介质

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10552323B1 (en) * 2018-09-10 2020-02-04 Apple Inc. Cache flush method and apparatus
JP7292872B2 (ja) * 2018-12-25 2023-06-19 キヤノン株式会社 情報処理装置および情報処理装置の制御方法
US11455251B2 (en) * 2020-11-11 2022-09-27 Advanced Micro Devices, Inc. Enhanced durability for systems on chip (SOCs)
JP2024513385A (ja) * 2021-03-31 2024-03-25 オラクル・インターナショナル・コーポレイション 持続性メモリ状態を維持しながら非同期リセットイベントを処理するためのシステムおよび方法
US11868265B2 (en) 2021-03-31 2024-01-09 Oracle International Corporation Systems and methods for processing asynchronous reset events while maintaining persistent memory state

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9521636D0 (en) * 1995-10-21 1996-01-03 Magnum Power Solutions Ltd Apparatus and method for preserving computer held data following power-off
US20060090090A1 (en) * 2004-10-21 2006-04-27 Chiy-Ferng Perng Multifunction computer power button
US7457928B2 (en) * 2005-10-28 2008-11-25 International Business Machines Corporation Mirroring system memory in non-volatile random access memory (NVRAM) for fast power on/off cycling
US7890778B2 (en) * 2007-01-06 2011-02-15 Apple Inc. Power-off methods for portable electronic devices
WO2011068548A1 (en) * 2009-12-05 2011-06-09 Hewlett-Parkard Development Company Lp Systems apparatus and methods blocking a power transition
TWI436588B (zh) * 2010-03-16 2014-05-01 Acer Inc 電源鎖定的設定方法及其電子裝置
US8543849B2 (en) * 2010-12-06 2013-09-24 Microsoft Corporation Fast computer startup
JP6071510B2 (ja) * 2012-12-11 2017-02-01 キヤノン株式会社 画像形成装置、制御方法およびプログラム
JP6123514B2 (ja) * 2013-06-25 2017-05-10 ソニー株式会社 電子機器、電子機器の制御方法およびプログラム
TWI748081B (zh) * 2017-04-14 2021-12-01 仁寶電腦工業股份有限公司 電腦裝置及其資料保護方法
US20190129836A1 (en) * 2017-10-27 2019-05-02 Futurewei Technologies, Inc. Computer processing unit (cpu) architecture for controlled and low power save of cpu data to persistent memory

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112631409A (zh) * 2020-12-11 2021-04-09 邦彦技术股份有限公司 一种vpx机箱下电控制方法、电路和vpx机箱
CN117194346A (zh) * 2023-11-06 2023-12-08 上海合见工业软件集团有限公司 一种下载文件清除方法、电子设备及存储介质
CN117194346B (zh) * 2023-11-06 2024-01-23 上海合见工业软件集团有限公司 一种下载文件清除方法、电子设备及存储介质

Also Published As

Publication number Publication date
KR20200002603A (ko) 2020-01-08
US20190042418A1 (en) 2019-02-07
US10545869B2 (en) 2020-01-28
DE102019112836A1 (de) 2020-01-02

Similar Documents

Publication Publication Date Title
US10545869B2 (en) Power button override for persistent memory enabled platforms
US9152205B2 (en) Mechanism for facilitating faster suspend/resume operations in computing systems
US10866623B2 (en) Information handling system and method to detect and recover from no power/no post failures
US20180322012A1 (en) Systems and methods for detection of firmware image corruption and initiation of recovery
US8429390B2 (en) Method for performing quick boot and general boot at bios stage
US20150089287A1 (en) Event-triggered storage of data to non-volatile memory
EP3158452B1 (en) Firmware interface with durable memory storage
US8055889B2 (en) BIOS management device and method for managing BIOS setting value
US20140208092A1 (en) Method For Updating Firmware of a Battery Included in a Rechargeable Battery Module, Portable Electronic Device, and Rechargeable Battery Module
US9554187B2 (en) Smart television system and turn-on and turn-off method thereof
US9710179B2 (en) Systems and methods for persistent memory timing characterization
US9772857B2 (en) Executing sub-programs stored in an on-chip memory and charging a device via USB before enumeration process
CN107667353B (zh) 将核存储器内容转储清除并恢复到外部存储器
US10379874B1 (en) Expedited resume process from low battery
CN105993001B (zh) 用于在操作系统之间切换的技术
US9772942B2 (en) Committing transaction without first flushing processor cache to non-volatile memory when connected to UPS
US8954800B1 (en) Recovery button for automatically entering recovery mode
US20160202746A1 (en) Indicating critical battery status in mobile devices
JP2018092658A (ja) 組み込みコントローラチップ、システム及び装置
CN117461026A (zh) 用于协调持久性高速缓存刷新的系统和方法
US10001831B2 (en) Determination of a zero watt state for implementation
JP2010079572A (ja) 情報処理装置、外部記憶装置、制御方法
WO2016018349A1 (en) Computing device with first and second operating systems
US11663106B2 (en) Systems and methods for mitigating failure to enter standby mode
JP2023046382A (ja) 異なるパワーアップ状態の最中にOOB通信および列挙最適化を使用するPCIe決定論的リンクトレーニング

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination