CN110557581A - 一种超高清分辨率下多接口转多接口的系统及其兼容方法 - Google Patents
一种超高清分辨率下多接口转多接口的系统及其兼容方法 Download PDFInfo
- Publication number
- CN110557581A CN110557581A CN201910830357.5A CN201910830357A CN110557581A CN 110557581 A CN110557581 A CN 110557581A CN 201910830357 A CN201910830357 A CN 201910830357A CN 110557581 A CN110557581 A CN 110557581A
- Authority
- CN
- China
- Prior art keywords
- fpga chip
- multiple interfaces
- signals
- signal
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/268—Signal distribution or switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0125—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards being a high definition standard
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Image Processing (AREA)
Abstract
本发明公开了一种超高清分辨率下多接口转多接口的系统及其兼容方法,包括PCB板卡以及固定在PCB板卡上的接收单元、FPGA芯片、存储模块、信号输入端口和信号输出端口;所述接收单元、FPGA芯片和发送模块依次连接,所述接收单元输入端连接若干个不同的信号输入端口,所述发送模块输出端连接若干个不同的信号输出端口;所述存储模块与FPGA连接。本发明通过FPGA将数据信号转换成像素信号和行场信号,并根据行场信号进行重新排帧,然后存入DDR中;利用DDR的存储作用,继而FPGA芯片中可对图像数据进行后续的图像处理,同时解决了接口转换过程中兼容性的问题。
Description
技术领域
本发明属于高清图像处理技术领域,具体涉及一种超高清分辨率下多接口转多接口的系统及其兼容方法。
背景技术
在医疗显示器械中,由于对校色的要求较高,在高清及超高清分辨率下的数据链路中,存在潜在的用户端接口的兼容问题,常常图片的清晰度达不到使用要求,因此急需可以在数据链路中保持超高分辨率的系统。
发明内容
本发明所要解决的技术问题是针对上述现有技术的不足,提供一种超高清分辨率下多接口转多接口的系统及其兼容方法。
为实现上述技术目的,本发明采取的技术方案为:
一种超高清分辨率下多接口转多接口的系统,其中:包括PCB板卡、以及固定在PCB板卡上的接收单元、FPGA芯片、存储模块、发送模块、信号输入端口和信号输出端口;
所述接收单元、FPGA芯片和发送模块依次连接,所述接收单元输入端连接若干个不同的信号输入端口,所述发送模块输出端连接若干个不同的信号输出端口;所述存储模块与FPGA连接。
为优化上述技术方案,采取的具体措施还包括:
上述的接收单元包括若干组依次连接的接收模块和信号处理模块,每个接收模块的输入端均与对应信号输入端口连接,每个信号处理模块的输出端均与FPGA芯片连接。
上述的信号处理模块为STM32单片机。
上述的发送模块的输入端均与FPGA芯片连接,同时分别与FPGA芯片内部不同的选择逻辑块连接,所述发送模块的输出端与对应的信号输出端口连接。
上述的存储模块为DDR存储器。
一种超高清分辨率下多接口转多接口的兼容方法,包括如下步骤:
步骤一:信号通过信号输入端口输入,经过接收模块到信号处理模块;
步骤二:信号处理模块将各种输入信号转化为FPGA芯片支持的格式,同时将转化后的信号传输给FPGA芯片;
步骤三:FPGA芯片将不同的输入信号转化为成像信号和行场信号,并根据行场信号进行重新排帧,重新排帧后的有效数据存入DDR存储器中;
步骤四:FPGA芯片在系统时钟下,根据输出要求,产生新的时序和对应的行场信号,依据此时序将DDR存储器中数据读出,并填入行场信号中;
步骤五:处理好的数据信号通过选择逻辑块经过发送模块,然后从对应的信号输出端口输出。
本发明的有益效果:
本超高清分辨率下多接口转多接口的系统,通过外部芯片和FPGA的配合,将不同格式的视频信号转换成像素信号和行场信号,在FPGA芯片中根据行场信号进行存入DDR存储器中;之后在FPGA芯片中根据输出需求,产生对应时序和行场信号,并根据新的时序从DDR存储器读出数据进行输出。同时也可以利用DDR存储器的存储作用,继而FPGA芯片中可对图像数据进行后续的图像处理,解决了接口转接过程中兼容性的问题。
附图说明
图1是本发明的电路示意图;
图2是本发明的工作流程示意图。
具体实施方式
以下结合附图对本发明的实施例作进一步详细描述。
如图1—图2所示,本发明为一种超高清分辨率下多接口转多接口的系统,其中:包括PCB板卡、以及固定在PCB板卡上的接收单元、FPGA芯片、发送模块、存储模块、信号输入端口和信号输出端口;
所述接收单元、FPGA芯片和发送模块依次连接,所述接收单元输入端连接若干个不同的信号输入端口,所述发送模块输出端连接若干个不同的信号输出端口;所述存储模块与FPGA芯片连接。
实施例中,接收单元包括若干组依次连接的接收模块和信号处理模块,每个接收模块的输入端均与对应信号输入端口连接,每个信号处理模块的输出端均与FPGA芯片连接。
实施例中,信号处理模块为STM32单片机。
实施例中,发送模块的输入端均与FPGA芯片连接,同时分别与FPGA芯片内部不同的选择逻辑块连接,所述发送模块的输出端与对应的信号输出端口连接。
实施例中,存储模块为DDR存储器。
一种超高清分辨率下多接口转多接口的兼容方法,包括如下步骤:
步骤一:信号通过信号输入端口输入,经过接收模块到信号处理模块;
步骤二:信号处理模块将各种输入信号转化为FPGA芯片支持的格式,同时将转化后的信号传输给FPGA芯片;
步骤三:FPGA芯片将不同的输入信号转化为成像信号和行场信号,并根据行场信号进行重新排帧,重新排帧后的有效数据存入DDR存储器中;
步骤四:FPGA芯片在系统时钟下,根据输出要求,产生新的时序和对应的行场信号,依据此时序将DDR存储器中数据读出,并填入行场信号中;
步骤五:处理好的数据信号通过选择逻辑块经过发送模块,然后从对应的信号输出端口输出。
其中信号为8K到1080p分辨率的信号。
其中信号输入端口包括:HDMI端口、三个3G-SDI端口、12G-SDI端口、DVI端口、DP端口;所述信号输出端口与信号输入端口相互对应。
以上仅是本发明的优选实施方式,本发明的保护范围并不仅局限于上述实施例,凡属于本发明思路下的技术方案均属于本发明的保护范围。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理前提下的若干改进和润饰,应视为本发明的保护范围。
Claims (6)
1.一种超高清分辨率下多接口转多接口的系统,其特征在于:包括PCB板卡以及固定在PCB板卡上的接收单元、FPGA芯片、存储模块、发送模块、信号输入端口和信号输出端口;
所述接收单元、FPGA芯片和发送模块依次连接,所述接收单元输入端连接若干个不同的信号输入端口,所述发送模块输出端连接若干个不同的信号输出端口;所述存储模块与FPGA芯片连接。
2.根据权利要求1所述的一种超高清分辨率下多接口转多接口的系统,其特征在于:所述接收单元包括若干组依次连接的接收模块和信号处理模块,每个接收模块的输入端均与对应信号输入端口连接,每个信号处理模块的输出端均与FPGA芯片连接。
3.根据权利要求2所述的一种超高清分辨率下多接口转多接口的系统,其特征在于:所述信号处理模块为STM32单片机。
4.根据权利要求1所述的一种超高清分辨率下多接口转多接口的系统,其特征在于:所述发送模块的输入端均与FPGA芯片连接,同时分别与FPGA芯片内部不同的选择逻辑块连接,所述发送模块的输出端与对应的信号输出端口连接。
5.根据权利要求1所述的一种超高清分辨率下多接口转多接口的系统,其特征在于:所述存储模块为DDR存储器。
6.一种超高清分辨率下多接口转多接口的兼容方法,其特征在于:包括如下步骤:
步骤一:信号通过信号输入端口输入,经过接收模块到信号处理模块;
步骤二:信号处理模块将各种输入信号转化为FPGA芯片支持的格式,同时将转化后的信号传输给FPGA芯片;
步骤三:FPGA芯片将不同的输入信号转化为成像信号和行场信号,并根据行场信号进行重新排帧,重新排帧后的有效数据存入DDR存储器中;
步骤四:FPGA芯片在系统时钟下,根据输出要求,产生新的时序和对应的行场信号,依据此时序将DDR存储器中数据读出,并填入行场信号中;
步骤五:处理好的数据信号通过选择逻辑块经过发送模块,然后从对应的信号输出端口输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910830357.5A CN110557581A (zh) | 2019-09-04 | 2019-09-04 | 一种超高清分辨率下多接口转多接口的系统及其兼容方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910830357.5A CN110557581A (zh) | 2019-09-04 | 2019-09-04 | 一种超高清分辨率下多接口转多接口的系统及其兼容方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110557581A true CN110557581A (zh) | 2019-12-10 |
Family
ID=68738983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910830357.5A Pending CN110557581A (zh) | 2019-09-04 | 2019-09-04 | 一种超高清分辨率下多接口转多接口的系统及其兼容方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110557581A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113596373A (zh) * | 2021-07-28 | 2021-11-02 | 成都卓元科技有限公司 | 12g-sdi转hdmi2.1的8k视频处理架构 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070143576A1 (en) * | 2005-12-15 | 2007-06-21 | Pesa Switching Systems, Inc. | Apparatus and method for performing signal processing |
JP2008205719A (ja) * | 2007-02-19 | 2008-09-04 | Sony Corp | 表示装置及び表示方法 |
CN101572826A (zh) * | 2008-04-29 | 2009-11-04 | 深圳迈瑞生物医疗电子股份有限公司 | 超声视频显示装置和方法 |
CN201878274U (zh) * | 2010-11-24 | 2011-06-22 | 北京格非科技发展有限公司 | 多格式转换器 |
CN103269425A (zh) * | 2013-04-18 | 2013-08-28 | 中国科学院长春光学精密机械与物理研究所 | 多功能智能图像转换系统 |
CN105120184A (zh) * | 2015-10-09 | 2015-12-02 | 深圳市捷视飞通科技有限公司 | 一种基于fpga的高清视频无缝矩阵 |
CN105376512A (zh) * | 2015-11-18 | 2016-03-02 | 武汉精测电子技术股份有限公司 | 一种基于可编程逻辑器件的信号转换装置 |
CN105554416A (zh) * | 2015-12-24 | 2016-05-04 | 深圳市捷视飞通科技股份有限公司 | 一种基于fpga的高清视频淡入淡出处理系统及方法 |
CN106878650A (zh) * | 2017-04-13 | 2017-06-20 | 公安部第研究所 | 一种dvi到vga视频转换装置及其方法 |
CN206712942U (zh) * | 2017-03-30 | 2017-12-05 | 西安诺瓦电子科技有限公司 | 视频控制器 |
CN206790608U (zh) * | 2017-06-16 | 2017-12-22 | 深圳朗田亩半导体科技有限公司 | 一种矩阵切换器 |
-
2019
- 2019-09-04 CN CN201910830357.5A patent/CN110557581A/zh active Pending
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070143576A1 (en) * | 2005-12-15 | 2007-06-21 | Pesa Switching Systems, Inc. | Apparatus and method for performing signal processing |
JP2008205719A (ja) * | 2007-02-19 | 2008-09-04 | Sony Corp | 表示装置及び表示方法 |
CN101572826A (zh) * | 2008-04-29 | 2009-11-04 | 深圳迈瑞生物医疗电子股份有限公司 | 超声视频显示装置和方法 |
CN201878274U (zh) * | 2010-11-24 | 2011-06-22 | 北京格非科技发展有限公司 | 多格式转换器 |
CN103269425A (zh) * | 2013-04-18 | 2013-08-28 | 中国科学院长春光学精密机械与物理研究所 | 多功能智能图像转换系统 |
CN105120184A (zh) * | 2015-10-09 | 2015-12-02 | 深圳市捷视飞通科技有限公司 | 一种基于fpga的高清视频无缝矩阵 |
CN105376512A (zh) * | 2015-11-18 | 2016-03-02 | 武汉精测电子技术股份有限公司 | 一种基于可编程逻辑器件的信号转换装置 |
CN105554416A (zh) * | 2015-12-24 | 2016-05-04 | 深圳市捷视飞通科技股份有限公司 | 一种基于fpga的高清视频淡入淡出处理系统及方法 |
CN206712942U (zh) * | 2017-03-30 | 2017-12-05 | 西安诺瓦电子科技有限公司 | 视频控制器 |
CN106878650A (zh) * | 2017-04-13 | 2017-06-20 | 公安部第研究所 | 一种dvi到vga视频转换装置及其方法 |
CN206790608U (zh) * | 2017-06-16 | 2017-12-22 | 深圳朗田亩半导体科技有限公司 | 一种矩阵切换器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113596373A (zh) * | 2021-07-28 | 2021-11-02 | 成都卓元科技有限公司 | 12g-sdi转hdmi2.1的8k视频处理架构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN201577135U (zh) | 一种多输入格式高速率矩阵 | |
CN101572826B (zh) | 超声视频显示装置和方法 | |
US20220345769A1 (en) | Image data processing device and method, and display device | |
CN107249107B (zh) | 视频控制器和图像处理方法及装置 | |
CN102801948B (zh) | 高清数字串行接口数据转换方法及装置 | |
US9288418B2 (en) | Video signal transmitter apparatus and receiver apparatus using uncompressed transmission system of video signal | |
CN102082951A (zh) | 一种图像信号的传输方法、装置以及格式化方法、装置 | |
CN104767958A (zh) | 基于fpga的视频点对点拼接系统 | |
CN104702859A (zh) | 一种超高清拼接系统及其拼接方法 | |
CN102708280A (zh) | 一种图像显示方法及设备 | |
JP4978628B2 (ja) | 映像信号分配システムおよび映像信号伝送システム | |
US8204318B2 (en) | Method and apparatus for image compression and decompression | |
CN110557581A (zh) | 一种超高清分辨率下多接口转多接口的系统及其兼容方法 | |
CN106878650B (zh) | 一种dvi到vga视频转换装置及其方法 | |
US20150332432A1 (en) | Display processing device and imaging apparatus | |
CN110636240B (zh) | 面向视频接口的信号调整系统及其方法 | |
CN204031327U (zh) | 基于DisplayPort实现电视墙拼接的控制装置 | |
CN206596114U (zh) | 一种dvi到vga视频转换装置 | |
CN102523417B (zh) | 一种超声成像设备中视频制式转换方法与转换装置 | |
CN113206957B (zh) | 一种用于内窥镜的图像处理方法和系统、存储介质 | |
CN113794849B (zh) | 用于图像数据同步的装置、方法及图像采集系统 | |
CN108055480A (zh) | 一种单路视频信号输入多开窗显示器 | |
CN113660431A (zh) | 一种车机显示设备的多屏显示方法、车机显示设备和车辆 | |
US20230237971A1 (en) | Circuit and method for video data conversion and display device | |
CN103414898A (zh) | 一种高分辨率视频采集方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20191210 |