CN110389705B - 计算机装置、服务器装置及其混合存储器单元的控制方法 - Google Patents

计算机装置、服务器装置及其混合存储器单元的控制方法 Download PDF

Info

Publication number
CN110389705B
CN110389705B CN201810338446.3A CN201810338446A CN110389705B CN 110389705 B CN110389705 B CN 110389705B CN 201810338446 A CN201810338446 A CN 201810338446A CN 110389705 B CN110389705 B CN 110389705B
Authority
CN
China
Prior art keywords
unit
processing unit
volatile memory
soft
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810338446.3A
Other languages
English (en)
Other versions
CN110389705A (zh
Inventor
沈威龙
萧振男
刘中煌
王志诚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huanda Computer Shanghai Co Ltd
Mitac Computing Technology Corp
Original Assignee
Huanda Computer Shanghai Co Ltd
Mitac Computing Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huanda Computer Shanghai Co Ltd, Mitac Computing Technology Corp filed Critical Huanda Computer Shanghai Co Ltd
Priority to CN201810338446.3A priority Critical patent/CN110389705B/zh
Publication of CN110389705A publication Critical patent/CN110389705A/zh
Application granted granted Critical
Publication of CN110389705B publication Critical patent/CN110389705B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/068Hybrid storage device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供一种计算机装置、服务器装置及其混合存储器单元的控制方法。该控制方法包含经由处理单元于计算机装置的工作模式中执行作业系统、处理单元于执行作业系统时受软关机控制信号或软重置控制信号触发而进入中断处理模式、处理单元于中断处理模式中执行基本输入输出系统程序码、以及处理单元藉由基本输入输出系统程序码控制一资料自挥发性存储器储存至相应挥发性存储器的非挥发性存储器。

Description

计算机装置、服务器装置及其混合存储器单元的控制方法
【技术领域】
本发明是有关于一种计算机装置及服务器装置,且特别是具有混合存储器单元的计算机装置及服务器装置。
【背景技术】
现行应用在计算机中的存储器主要分为两大类,分别是动态随机存取存储器(DRAM)以及储存存储器。DRAM具有读写速度较快的优点,但当计算机断电之后,储存在DRAM中的资料会消失。至于储存存储器,其读写速度较慢,约为DRAM的读写速度的1000倍,但当资料储存于此类存储器之后,并不会因计算机断电而消失,DRAM及储存存储器具有不同的优缺点。
目前发展出一种混合存储器,分别具有DRAM与储存存储器的优点,也就是混合存储器具有读写速度较快且储存在混合存储器中的资料不会因计算机断电而消失的优点。因此,如何搭配计算机来有效地利用混合存储器是为当前重要的课题之一。
【发明内容】
本发明要解决的技术问题是在于提供一种能够快速读写并且不会因计算机断电而使资料消失的计算机装置、服务器装置及其混合存储器的控制方法。
为解决上述技术问题,一种计算机装置,其包含混合存储器单元、基本输入输出系统存储器单元以及处理单元。混合存储器单元包含一挥发性存储器及一非挥发性存储器。基本输入输出系统存储器单元储存有一基本输入输出系统程序码,基本输入输出系统程序码包含控制前述混合存储器单元的程序码。处理单元耦接混合存储器单元及基本输入输出系统存储器单元,处理单元用以在计算机装置的一工作模式中执行一作业系统,并于执行作业系统时根据一软关机控制信号或一软重置控制信号进入一中断处理模式,处理单元于中断处理模式中执行基本输入输出系统程序码以控制混合存储器单元将挥发性存储器所储存的资料储存至非挥发性存储器。
为解决上述技术问题,一种服务器装置包含混合存储器单元、基本输入输出系统存储器单元、处理单元以及基板管理控制单元。混合存储器单元包含一挥发性存储器及一非挥发性存储器。基本输入输出系统存储器单元储存有一基本输入输出系统程序码,基本输入输出系统程序码包含控制前述混合存储器单元的程序码。处理单元耦接混合存储器单元及基本输入输出系统存储器单元,处理单元用以在中断处理模式中执行基本输入输出系统程序码以控制混合存储器单元将挥发性存储器所储存的资料储存至非挥发性存储器。基板管理控制单元耦接处理单元,基板管理控制单元用以根据硬重置信号触发处理单元进入中断处理模式。
为解决上述技术问题,一种适于计算机装置的混合存储器单元的控制方法包含:经由一处理单元于计算机装置的一工作模式中执行一作业系统、处理单元于执行作业系统时受一软关机控制信号或一软重置控制信号触发而进入一中断处理模式、处理单元于中断处理模式中执行一基本输入输出系统程序码、以及处理单元藉由基本输入输出系统程序码控制一资料自一挥发性存储器储存至相应挥发性存储器的一非挥发性存储器。
为解决上述技术问题,一种适于服务器装置的混合存储器单元的控制方法包含:经由一基板管理控制单元判断是否接收到一硬重置控制信号、若判断为是,基板管理控制单元根据硬重置控制信号触发处理单元进入中断处理模式、处理单元于中断处理模式中执行基本输入输出系统程序码、以及处理单元藉由基本输入输出系统程序码控制一资料自挥发性存储器储存至相应挥发性存储器的非挥发性存储器。
相较于现有技术,本发明计算机装置、服务器装置及其混合存储器单元的控制方法,根据本发明的计算机装置、服务器装置及其混合存储器单元的控制方法的一实施例,混合存储器单元能在计算机装置切换至软关机模式或在计算机装置进行重置作业之前执行资料回存功能,使储存在混合存储器单元的挥发性存储器中的资料不因计算机装置切换至软关机模式或进行重置而遗失。
【附图说明】
图1为根据本发明的计算机装置的第一实施例的方块示意图。
图2为根据本发明的混合存储器单元的控制方法的第一实施例的流程图。
图3为根据本发明的计算机装置的第二实施例的方块示意图。
图4为根据本发明的混合存储器单元的控制方法的第二实施例的流程图。
【具体实施方式】
请参阅图1所示,本发明提供一种计算机装置1包含混合存储器单元11、基本输入输出系统存储器单元12及处理单元13。处理单元13耦接混合存储器单元11及基本输入输出系统(Basic Input/Output System;BIOS)存储器单元12。处理单元13能存取混合存储器单元11及BIOS存储器单元12。
混合存储器单元11包含一挥发性存储器111及非挥发性存储器112。混合存储器单元11能将资料暂时地储存在挥发性存储器111或是将资料永久地储存在非挥发性存储器112。并且,混合存储器单元11具有一资料回存功能,混合存储器单元11能将挥发性存储器111中的资料储存至非挥发性存储器112中,使储存在非挥发性存储器112中的资料不会随着计算机装置1的电源遭移除而消失。
BIOS存储器单元12中则储存有BIOS程序码,BIOS程序码包含控制混合存储器单元11的程序码,BIOS程序码能控制混合存储器单元11执行其资料回存功能。
在运作上,请合并参阅图1及图2所示,处理单元13先在计算机装置1的工作模式中执行作业系统(operating system;OS),此时作业系统具有计算机装置1的控制权。接着,在处理单元13执行作业系统时,处理单元13判断作业系统是否执行一软关机(soft off)作业或一软重置(soft reset)作业(步骤S02),若判断为是,处理单元13根据相应于软关机作业的软关机控制信号或是相应于软重置作业的软重置控制信号进入中断处理模式(步骤S03),即处理单元13受软关机控制信号或软重置控制信号触发而进入中断处理模式,处理单元13在中断处理模式中执行BIOS程序码(步骤S04),此时计算机装置1的控制权自作业系统转移至BIOS程序码。处理单元13藉由BIOS程序码所包含的控制混合存储器单元11的程序码来控制混合存储器单元11执行其资料回存功能(步骤S05),使混合存储器单元11将挥发性存储器111中的资料储存至非挥发性存储器112中。基此,原先储存在挥发性存储器111中的资料不会因计算机装置1根据软关机控制信号自工作模式切换至软关机模式而遗失,亦不会因计算机装置1根据软重置控制信号进行重置作业而遗失。
于本实施例中,该计算机装置1的工作模式及软关机模式可分别为进阶组态与电源界面(Advanced Configuration and Power Interface;ACPI)规范中所定义的工作(G0Working)模式及软关机(G2/S5 Soft-Off)模式。
于本实施例中,混合存储器单元11可为非挥发性双直插存储器模块(Non-Volatile Dual In-line Memory Module,NVDIMM),且挥发性存储器111及非挥发性存储器112可分别为动态随机存取存储器(dynamic random access memory;DRAM)及NAND快闪存储器(flash)。再者,储存在挥发性存储器111中的资料可为作业系统正在运作的程序所暂存的资料,例如多媒体的影音资料。进一步,计算机装置1可包含用以独立供电给混合存储器单元11的一电容单元(图未示),电容单元可在计算机系统1的电源供应单元停止供电之后供电给混合存储器单元11,使混合存储器单元11能在前述的电源供应单元停止供电后继续执行其资料回存功能。
于本实施例中,请参阅图1所示,处理单元13包含中央处理器131及平台路径控制器(Platform Controller Hub;PCH)132。在步骤S03中,中央处理器131在执行作业系统时会根据软关机控制信号或软重置控制信号将一预设值填入平台路径控制器132相对应的暂存器(为方便描述,以下将对应于软关机控制信号及软重置控制信号的暂存器分别称为第一暂存器及第二暂存器)。平台路径控制器132在运作时会判断其每一暂存器中的数值是否改变为前述的预设值,当平台路径控制器132判断出第一暂存器与第二暂存器中的任一者中的数值改变为该预设值时,在步骤S03中,平台路径控制器132会发出一系统管理中断(System Management Interrupt;SMI)信号S1,中央处理器131具有一系统管理中断控制脚位131A,中央处理器131的系统管理中断控制脚位131A接收系统管理中断信号S1,中央处理器131受系统管理中断信号S1触发而进入系统管理模式(System Management Mode;SMM),进而在系统管理模式中执行BIOS程序码来控制混合存储器单元11执行其资料回存功能。
请参照图3所示,图3所示例的计算机装置1是为服务器,计算机装置1更包含基板管理控制单元14。在运作上,请合并参阅图3及图4所示,图4是为根据本发明的混合存储器单元的控制方法的第二实施例的流程图。基板管理控制单元14在运作时会判断是否接收到硬重置信号(hard reset)信号S2(步骤S06),若判断为是,基板管理控制单元14根据硬重置信号S2触发处理单元13进入中断处理模式(步骤S07)。处理单元13在中断处理模式中执行BIOS程序码(步骤S04)而控制混合存储器单元11执行其回存功能(步骤S05)。于是,原先储存在混合存储器单元11的挥发性存储器111中的资料亦不会因计算机装置1根据硬重置信号S2进行重置而遗失。
于本实施例中,请参阅图3所示,计算机装置1更包含重置控制单元15,基板管理控制单元14耦接在平台路径控制器132与重置控制单元15之间。重置控制单元15可为一实体按键(button),重置控制单元15能受计算机装置1的使用者按压而驱使计算机装置1进行重置作业。于是,在步骤S06中,基板管理控制单元14在运作时会判断重置控制单元15是否受使用者按压而产生硬重置信号(hard reset)信号S2,若判断为是,基板管理控制单元14在步骤S07中会根据来自于重置控制单元15的硬重置信号S2触发处理单元13进入中断处理模式。在其他的实施例中,在步骤S06中,基板管理控制单元14亦可判断是否经由网络接收到来自于远端装置的重置指令,或是判断是否接收到处理单元13在执行作业系统时根据一软件程序所产生的重置指令,若判断为是,在步骤S07中,基板管理控制单元14会根据所接收的重置指令触发处理单元13进入中断处理模式。详细而言,基板管理控制单元14根据所接收的重置指令产生硬重置信号S2,之后再藉由平台路径控制器132的重置控制脚位132A将硬重置信号S2发送给平台路径控制器132,使平台路径控制器132根据硬重置信号S2控制计算机装置1进行重置。
于本实施例中,平台路径控制器132具有一重置控制脚位132A及一中断触发脚位132B,基板管理控制单元14耦接平台路径控制器132的重置控制脚位132A及中断触发脚位132B。当重置控制单元15产生硬重置信号S2时,基板管理控制单元14在步骤S07中先藉由平台路径控制器132的中断触发脚位132B将一中断信号S3发送给平台路径控制器132,以驱使平台路径控制器132根据中断信号S3发送系统管理中断信号S1而触发中央处理器131进入中断处理模式。基板管理控制单元14在发送中断信号S3之后再藉由平台路径控制器132的重置控制脚位132A将硬重置信号S2发送给平台路径控制器132,使平台路径控制器132根据硬重置信号S2控制计算机装置1进行重置。
综上所述,根据本发明的计算机装置、服务器装置及其混合存储器单元的控制方法的一实施例,混合存储器单元能在计算机装置切换至软关机模式或在计算机装置进行重置作业之前执行资料回存功能,使储存在混合存储器单元的挥发性存储器中的资料不因计算机装置切换至软关机模式或进行重置而遗失。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种计算机装置,其特征在于,包含:
一混合存储器单元,包含一挥发性存储器及一非挥发性存储器;
一基本输入输出系统存储器单元,储存有一基本输入输出系统程序码,该基本输入输出系统程序码包含控制该混合存储器单元的程序码;以及
一处理单元,耦接该混合存储器单元及该基本输入输出系统存储器单元,该处理单元用以在该计算机装置的一工作模式中执行一作业系统,并于执行该作业系统时根据一软关机控制信号或一软重置控制信号进入一中断处理模式,该处理单元于该中断处理模式中执行该基本输入输出系统程序码以控制该混合存储器单元将该挥发性存储器所储存的资料储存至该非挥发性存储器;
其中,该处理单元包含一中央处理器及一平台路径控制器,该中央处理器执行该作业系统而根据该软关机控制信号或该软重置控制信号将一预设值填入该平台路径控制器相应于该软关机控制信号或该软重置控制信号的一暂存器,以触发该平台路径控制器控制该中央处理器进入该中断处理模式而控制该混合存储器单元将该挥发性存储器所储存的资料储存至该非挥发性存储器中。
2.根据权利要求1所述的计算机装置,其特征在于,更包含一基板管理控制单元,该基板管理控制单元根据一硬重置信号触发该处理单元进入该中断处理模式,使该处理单元执行该基本输入输出系统程序码而控制该混合存储器单元将该挥发性存储器中的资料储存至该非挥发性存储器。
3.根据权利要求2所述的计算机装置,其特征在于,该硬重置信号是来自于一重置控制单元,该重置控制单元是根据一按压产生该硬重置信号。
4.一种服务器装置,其特征在于,包含:
一混合存储器单元,包含一挥发性存储器及一非挥发性存储器;
一基本输入输出系统存储器单元,储存有一基本输入输出系统程序码,该基本输入输出系统程序码包含控制该混合存储器单元的程序码;
一处理单元,耦接该混合存储器单元及该基本输入输出系统存储器单元,该处理单元用以在一中断处理模式中执行该基本输入输出系统程序码以控制该混合存储器单元将该挥发性存储器所储存的资料储存至该非挥发性存储器;以及
一基板管理控制单元,耦接该处理单元,该基板管理控制单元用以接收一硬重置信号,并根据该硬重置信号触发该处理单元进入该中断处理模式;
其中,该处理单元包含一中央处理器及一平台路径控制器,该基板管理控制单元根据该硬重置信号控制该平台路径控制器触发该中央处理器进入该中断处理模式。
5.根据权利要求4所述的服务器装置,其特征在于,更包含一重置控制单元,用以根据一按压产生该硬重置信号,该基板管理控制单元耦接在该重置控制单元与该处理单元之间,该基板管理控制单元是接收来自于该重置控制单元的该硬重置信号。
6.一种混合存储器单元的控制方法,适于一计算机装置,其特征在于,该控制方法包含:
经由一处理单元于该计算机装置的一工作模式中执行一作业系统;
该处理单元于执行该作业系统时受一软关机控制信号或一软重置控制信号触发而进入一中断处理模式;
该处理单元于该中断处理模式中执行一基本输入输出系统程序码;以及
该处理单元藉由该基本输入输出系统程序码控制一资料自一挥发性存储器储存至相应该挥发性存储器的一非挥发性存储器;
其中,该处理单元包含一中央处理器及一平台路径控制器,其中该处理单元受该软关机控制信号或该软重置控制信号触发而进入该中断处理模式的步骤包含:
经由该中央处理器执行该作业系统而根据该软关机控制信号或该软重置控制信号将一预设值填入该平台路径控制器的相应于该软关机控制信号或该软重置控制信号的一暂存器;以及
经由该平台路径控制器根据具有该预设值的该暂存器触发该中央处理器进入该中断处理模式。
7.根据权利要求6所述的混合存储器单元的控制方法,其特征在于,更包含:经由一基板管理控制单元根据一硬重置信号触发该处理单元进入该中断处理模式,使该处理单元执行该基本输入输出系统程序码。
8.根据权利要求7所述的混合存储器单元的控制方法,其特征在于,该基板管理控制单元根据该硬重置信号触发该处理单元进入该中断处理模式的步骤中,该基板管理控制单元是根据来自于一重置控制单元根据一按压所产生的该硬重置信号处发该处理单元进入该中断处理模式。
9.一种混合存储器单元的控制方法,适于一服务器装置,其特征在于,该控制方法包含:
经由一基板管理控制单元判断是否接收到一硬重置控制信号;
若判断为是,该基板管理控制单元根据该硬重置控制信号触发一处理单元进入一中断处理模式;
该处理单元于该中断处理模式中执行一基本输入输出系统程序码;以及
该处理单元藉由该基本输入输出系统程序码控制一资料自一挥发性存储器储存至相应该挥发性存储器的一非挥发性存储器;
其中,该处理单元包含一中央处理器及一平台路径控制器,于该基板管理控制单元根据该硬重置控制信号触发该处理单元进入该中断处理模式的步骤中,该基板管理控制单元是根据该硬重置信号控制该平台路径控制器触发该中央处理器进入该中断处理模式。
10.根据权利要求9所述的混合存储器单元的控制方法,其特征在于,在该基板管理控制单元判断是否接收到该硬重置控制信号的步骤中,该基板管理控制单元是判断一重置控制单元是否根据一按压而产生该硬重置控制信号,或该基板管理控制单元是判断是否接收到来自于一远端装置的该硬重置信号。
CN201810338446.3A 2018-04-16 2018-04-16 计算机装置、服务器装置及其混合存储器单元的控制方法 Active CN110389705B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810338446.3A CN110389705B (zh) 2018-04-16 2018-04-16 计算机装置、服务器装置及其混合存储器单元的控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810338446.3A CN110389705B (zh) 2018-04-16 2018-04-16 计算机装置、服务器装置及其混合存储器单元的控制方法

Publications (2)

Publication Number Publication Date
CN110389705A CN110389705A (zh) 2019-10-29
CN110389705B true CN110389705B (zh) 2023-03-17

Family

ID=68282932

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810338446.3A Active CN110389705B (zh) 2018-04-16 2018-04-16 计算机装置、服务器装置及其混合存储器单元的控制方法

Country Status (1)

Country Link
CN (1) CN110389705B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106852175A (zh) * 2014-10-24 2017-06-13 微软技术许可有限责任公司 可配置易失性存储器数据保存触发器
CN107765782A (zh) * 2016-08-23 2018-03-06 佛山市顺德区顺达电脑厂有限公司 机箱装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170168747A1 (en) * 2015-12-11 2017-06-15 Intel Corporation Intelligent memory support for platform reset operation

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106852175A (zh) * 2014-10-24 2017-06-13 微软技术许可有限责任公司 可配置易失性存储器数据保存触发器
CN107765782A (zh) * 2016-08-23 2018-03-06 佛山市顺德区顺达电脑厂有限公司 机箱装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于FPGA FIFO处理的多路CAN总线高速通信设计;王子健;《计算机测量与控制》;20150225(第02期);全文 *

Also Published As

Publication number Publication date
CN110389705A (zh) 2019-10-29

Similar Documents

Publication Publication Date Title
CN107122321B (zh) 硬件修复方法、硬件修复系统以及计算机可读取存储装置
KR101343704B1 (ko) 공유된 비휘발성 메모리 아키텍쳐
CN107430424B (zh) 针对改进的混合睡眠功率管理的技术
US8055889B2 (en) BIOS management device and method for managing BIOS setting value
US20150149815A1 (en) Bios failover update with service processor having direct serial peripheral interface (spi) access
US9547574B2 (en) Power shutdown prediction for non-volatile storage devices
US9367446B2 (en) Computer system and data recovery method for a computer system having an embedded controller
US8499202B2 (en) Method and system for recovery of a computing environment during pre-boot and runtime phases
CN101364193A (zh) 自动恢复bios的方法以及使用该方法的电脑与系统
US8935558B2 (en) Overclocking module, a computer system and a method for overclocking
KR20200002603A (ko) 지속적 메모리가 인에이블된 플랫폼들에 대한 전원 버튼 오버라이드
JP6599725B2 (ja) 情報処理装置およびログ管理方法、並びにコンピュータ・プログラム
CN110389705B (zh) 计算机装置、服务器装置及其混合存储器单元的控制方法
CN111796939B (zh) 一种处理方法、装置及电子设备
TWI685792B (zh) 電腦裝置、伺服器裝置及其混合記憶體單元的控制方法
CN111103960B (zh) 一种Nvme SSD及其复位方法和系统
CN117235004B (zh) 服务器的控制方法、装置、终端设备及可读存储介质
CN113867753B (zh) 一种服务器的固件更新方法及系统
CN107273208B (zh) 一种aix主机内存的在线释放方法、装置以及系统
WO2020155060A1 (zh) 一种存储控制器和数据搬迁监测方法
CN116737430A (zh) 一种bmc控制方法、装置、电子设备及存储介质
TWI226531B (en) Computer debugging device and method
KR101085405B1 (ko) 자동 온/오프 프로세서를 구비한 시스템 및 그 시스템의 자동 온/오프 프로세서 제어 방법
CN117348939A (zh) 一种基于多核的软件刷新方法、系统、设备及介质、车辆
CN118626123A (zh) 一种基板管理控制器固件升级方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant